TWI858305B - 封裝元件 - Google Patents
封裝元件 Download PDFInfo
- Publication number
- TWI858305B TWI858305B TW111100540A TW111100540A TWI858305B TW I858305 B TWI858305 B TW I858305B TW 111100540 A TW111100540 A TW 111100540A TW 111100540 A TW111100540 A TW 111100540A TW I858305 B TWI858305 B TW I858305B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- warp
- circuit
- insulating layer
- circuit layer
- Prior art date
Links
Images
Classifications
-
- H10W70/685—
-
- H10W72/90—
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0271—Arrangements for reducing stress or warp in rigid printed circuit boards, e.g. caused by loads, vibrations or differences in thermal expansion
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0296—Conductive pattern lay-out details not covered by sub groups H05K1/02 - H05K1/0295
- H05K1/0298—Multilayer circuits
-
- H10P72/7448—
-
- H10P72/74—
-
- H10P72/7424—
-
- H10W70/60—
-
- H10W70/65—
-
- H10W70/652—
-
- H10W70/655—
-
- H10W70/68—
-
- H10W90/701—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
Abstract
本揭露提供一種封裝元件。封裝元件包括第一電路層、第一絕緣層以及第一抗翹曲層。第一電路層與第一絕緣層彼此堆疊,且第一抗翹曲層的至少一部分設置於第一電路層與第一絕緣層之間。
Description
本揭露涉及一種封裝元件,特別是涉及一種具有抗翹曲層的封裝元件。
在封裝技術中,透過在載板上進行重佈線層(redistribution layer)製程,可製作出多個封裝元件。在製作重佈線層的過程中,會交替形成多層電路層以及多層絕緣層。然而,由於電路層與絕緣層之間會產生應力,因此製作出的電路層與絕緣層會產生翹曲。如此一來,製程中上下電路層容易會產生錯位,以致於製作出不良的封裝元件或品質不均勻的封裝元件。
本揭露的一實施例提供一種封裝元件,包括第一電路層、第一絕緣層以及第一抗翹曲層。第一電路層與第一絕緣層彼此堆疊,且第一抗翹曲層的至少一部分設置於第一電路層與第一絕緣層之間。
1,2,3,4,5,6:封裝元件
12:載板
14:重佈線層
16:離型層
18:抗翹曲層
20,28,38,46:電路層
20a:下凸塊
22,30,36,44,60:晶種層
22a,30a,36a:晶種區塊
24,32,40:絕緣層
24a,32a,40a:穿孔
26,34,42,58:抗翹曲層
26a,34a,42a,58a:開口
26b,34b,58b:區塊
28a,38a:走線
46a:上凸塊
48:上接墊
50:電子元件
52:導電膠
54:下接墊
56:導電球
64:接墊
HD:水平方向
VD:法線方向
W1,W2:最小寬度
W3:最大寬度
W4:厚度
圖1與圖2所示為本揭露第一實施例的封裝元件的製作方法的剖視示意圖。
圖3與圖4所示為本揭露第二實施例的封裝元件的製作方法的剖視示意圖。
圖5所示為本揭露第三實施例的封裝元件的製作方法的剖視示意圖。
圖6與圖7所示為本揭露第四實施例的封裝元件的製作方法的剖視示意圖。
圖8與圖9所示為本揭露第五實施例的封裝元件的製作方法的剖視示意圖。
圖10所示為本揭露第六實施例的封裝元件的剖視示意圖。
圖11所示為本揭露第七實施例的封裝元件的剖視示意圖。
下文結合具體實施例和附圖對本揭露的內容進行詳細描述,且為了使本揭露的內容更加清楚和易懂,下文各附圖為可能為簡化的示意圖,且其中的元件可能並非按比例繪製。並且,附圖中的各元件的數量與尺寸僅為示意,並非用於限制本揭露的範圍。
本揭露通篇說明書與所附的申請專利範圍中會使用某些詞彙來指稱特定元件。本領域技術人員應理解,電子設備製造商可能會以不同的名稱來指稱相同的元件,且本文並未意圖區分那些功能相同但名稱不同的元件。在下文說明書與申請專利範圍中,“含有”與“包括”等詞均為開放式詞語,因此應被解釋為“含有但不限定為...”之意。
說明書與申請專利範圍中所使用的序數例如“第一”、“第二”等之用詞,以修飾申請專利範圍之元件,其本身並不意含及代表所述要求元件有任何之前的序數,也不代表某一要求元件與另一要求元件的順序、或是製造方法上的順序,所述序數的使用僅用來使具有某命名的一要求元件得以和另一具有相同命名的要求元件能作出清楚區分。因此,說明書中所提及的第一元件在申請專利範圍中可能被稱為第二元件。
以下實施例中所提到的方向用語,例如:上、下、左、右、前或後
等,僅是參考附圖的方向。因此,使用的方向用語是用來說明並非用來限制本揭露。必需了解的是,為特別描述或圖示之元件可以此技術人士所熟知之各種形式存在。
此外,當元件或膜層被稱為在另一元件或另一膜層上或之上,或是被稱為與另一元件或另一膜層連接時,應被瞭解為所述的元件或膜層是直接位於另一元件或另一膜層上,或是直接與另一元件或膜層連接,也可以是兩者之間存在有其他的元件或膜層(非直接)。但相反地,當元件或膜層被稱為“直接”在另一個元件或膜層“上”或“直接連接到”另一個元件或膜層時,則應被瞭解兩者之間不存在有插入的元件或膜層。
於文中,「約」、「實質上」、「大致」之用語通常表示在一給定值的10%之內、5%之內、3%之內、2%之內、1%之內、或0.5%之內的範圍。在此給定的數量為大約的數量,亦即在沒有特定說明「約」、「實質上」、「大致」的情況下,仍可隱含「約」、「實質上」、「大致」之含義。此外,用語「範圍介於第一數值及第二數值之間」表示所述範圍包含第一數值、第二數值以及它們之間的其它數值。
應理解的是,以下所舉實施例可以在不脫離本揭露的精神下,可將數個不同實施例中的特徵進行替換、重組、混合以完成其他實施例。各實施例間特徵只要不違背發明精神或相衝突,均可任意混合搭配使用。
於本揭露中,長度、厚度與寬度的量測方式可採用光學顯微鏡(optical microscope)、電子顯微鏡或其他方式量測而得,但不以此為限。
除非另外定義,在此使用的全部用語(包含技術及科學用語)具有與本揭露所屬技術領域的技術人員通常理解的相同涵義。能理解的是,這些用語例如在通常使用的字典中定義用語,應被解讀成具有與相關技術及本揭露的背景或上下文一致的意思,而不應以一理想化或過度正式的方式解讀,除非在本揭
露實施例有特別定義。
請參考圖1與圖2。圖1與圖2所示為本揭露第一實施例的封裝元件的製作方法的剖視示意圖,其中圖2所示為本揭露第一實施例的封裝元件的剖視示意圖。在圖1與圖2的封裝元件1中,電路層、絕緣層與穿孔的數量為示例,不以圖1與圖2所示的結構為限。如圖1所示,首先,提供載板12,用以承載後續所形成的重佈線層14。載板12可例如包括玻璃、晶圓、電子元件、圍繞有封膠結構的電子元件或其他適合承載重佈線層14的基板,其中封膠結構可例如包括聚碳酸酯(polycarbonate,PC)、聚醯亞胺(polyimide,PI)、聚對苯二甲酸乙二酯(polyethylene terephthalate,PET)、樹脂、環氧樹脂、有機矽化合物前述的組合,但不以此為限。在一些實施例中,載板12也可包括軟性基材並設置於硬質載體上,軟性基材可例如包括聚醯亞胺(polyimide,PI)或聚對苯二甲酸(polyethylene terephthalate,PET),但不限於此。然後,於載板12上形成離型層16。離型層16用以在完成後續步驟之後將載板12與所形成的元件分離,所述離型層16可例如包括聚乙烯(polyethylene,PE)離型膜、PET離型膜、定向拉伸聚丙烯(Oriented polypropylene,OPP)離型膜、複合離型膜(即基材是有二種或二種以上的材質複合而成的)等,但不限於此。
在一些實施例中,如圖1所示,在形成離型層16之前,可先於載板12上提供抗翹曲層18,使得抗翹曲層18可設置於載板12與離型層16之間,並用以減緩後續製作的重佈線層14中所產生的翹曲。舉例來說,抗翹曲層18可包括氮化矽、氧化矽、氮氧化矽、其他合適的材料或前述材料的組合。
如圖1所示,在形成離型層16之後,於離型層16上形成電路層20。電路層20可包括至少一個下凸塊20a。在圖1的實施例中,下凸塊20a的數量可為多個,但不限於此。電路層20可例如包括銅、鈦、鋁、鉬、鎳、上述任一種金屬的合金或上述任兩種金屬的組合,但不限於此。在一些實施例中,形成電路層
20之前,可先於離型層16上形成晶種層22,以助於提升電路層20與離型層16之間的結合力。形成電路層20的方式可例如於晶種層22上形成光阻圖案,其中光阻圖案具有至少一開口,曝露出晶種層22對應下凸塊20a的部分,然後於曝露出的晶種層22上形成電路層20。電路層20可例如透過電鍍製程、化學電鍍製程、物理氣相沉積製程或其他合適的製程形成。在形成電路層20之後可移除光阻圖案,以曝露出位於光阻圖案下的晶種層22。晶種層22可例如包括鈦或其他合適的材料,但不限於此。在圖1的實施例中,形成電路層20之後,可對晶種層22圖案化,以形成至少一個晶種區塊22a,但本揭露不限於此。晶種區塊22a在水平方向HD(例如圖1所示,與載板12表面平行的方向)的最大寬度可例如大於下凸塊20a在水平方向HD的最大寬度。在一些實施例中,在形成電路層20之後,可不圖案化晶種層22,而直接進行後續步驟。
如圖1所示,然後於載板12上形成絕緣層24,其中絕緣層24具有至少一個穿孔24a,以曝露出對應的下凸塊20a。在圖1的實施例中,穿孔24a的數量可為多個,但不限於此。絕緣層24的形成方式可例如包括塗佈製程並搭配微影製程、曝光與顯影製程或雷射切割製程等,但不以此為限。在一些實施例中,絕緣層24可例如包括聚醯亞胺、感光型聚醯亞胺、樹脂或其他合適的介電材料,但不限於此。
如圖1所示,接著於絕緣層24以及電路層20上形成抗翹曲層26。抗翹曲層26可例如透過沉積製程搭配圖案化製程所形成。在圖1的實施例中,抗翹曲層26可延伸到絕緣層24的穿孔24a中,且具有至少一開口26a,曝露出對應的電路層20的下凸塊20a的至少一部分。開口26a在水平方向HD的最小寬度可例如小於穿孔24a在水平方向HD的最小寬度,但不限於此。抗翹曲層26可例如包括氮化矽、氧化矽、氮氧化矽、其他合適的材料或前述材料的組合。
如圖1所示,然後於抗翹曲層26與電路層20上形成電路層28,其中電
路層28可包括至少一走線28a。電路層28延伸到絕緣層24的穿孔24a中。走線28a可透過穿孔24a以及開口26a電性連接下凸塊20a。值得說明的是,由於抗翹曲層26設置於絕緣層24與電路層28之間,因此可減緩所形成的絕緣層24與電路層28之間的應力,或使內部各層間的應力趨向平衡,從而降低所形成的絕緣層24與電路層28的翹曲。在一實施例中,抗翹曲層26可將電路層28與絕緣層24分隔開,以進一步降低所形成的絕緣層24與電路層28之間的應力,但不限於此。此外,透過於絕緣層24與電路層28之間形成抗翹曲層26,可有助於提升絕緣層24與電路層28的結合力。
在圖1的實施例中,在形成抗翹曲層26與形成電路層28之間,還可選擇先於抗翹曲層26與電路層20上形成另一晶種層30,以助於提升電路層28與絕緣層24之間的結合力。形成電路層28與晶種層30的方式可例如類似或相同於形成電路層20與上述晶種層22的方式,因此在此不多贅述。在圖1的實施例中,形成電路層28之後,可對晶種層30圖案化,以形成至少一個晶種區塊30a。在一些實施例中,抗翹曲層26可在形成晶種區塊30a之後進一步被圖案化,以移除抗翹曲層26在垂直載板12上表面的法線方向VD上與晶種區塊30a不重疊的至少一部分,但不限於此。
接著,於抗翹曲層26與電路層28上形成絕緣層32,其中絕緣層32具有至少一個穿孔32a,以曝露出對應的走線28a的一部分。在圖1的實施例中,穿孔32a的數量可為多個,但不限於此。形成絕緣層32的方式可例如類似或相同於形成絕緣層24的方式,因此在此不再贅述。絕緣層32可例如包括聚醯亞胺、感光型聚醯亞胺或其他合適的介電材料,但不限於此。
如圖1所示,在形成絕緣層32之後,可選擇性於絕緣層32與電路層28上形成至少一層抗翹曲層34、至少一層晶種層36、至少一層電路層38以及至少一層絕緣層40。由於形成抗翹曲層34、晶種層36、電路層38與絕緣層40的方式
可例如分別類似或相同於形成抗翹曲層26、晶種層30、電路層28與絕緣層32的方式,且抗翹曲層34、晶種層36、電路層38與絕緣層40的材料可例如分別類似或相同於抗翹曲層26、晶種層30、電路層28與絕緣層32的材料,因此在此不多贅述。抗翹曲層34可具有與抗翹曲層26相同的優點,在此不再贅述。
在圖1的實施例中,可進行形成抗翹曲層34、晶種層36、電路層38以及絕緣層40的步驟兩次,以於絕緣層32與電路層28上形成兩層抗翹曲層34、兩層晶種層36、兩層電路層38以及兩層絕緣層40,但本揭露不限於此。在一些實施例中,可不進行、進行一次或超過兩次形成抗翹曲層34、晶種層36、電路層38以及絕緣層40的步驟。另外,每層抗翹曲層34的開口34a的位置、每層晶種層36的晶種區塊36a的佈局圖案、每層電路層38的走線38a的佈局圖案以及每層絕緣層40的穿孔40a的位置可依據實際需求作調整。在一些實施例中,舉例來說,電路層38與電路層28的走線可具有不同的佈局圖案。
如圖1所示,接著於最上層的絕緣層40以及最上層的電路層38上形成抗翹曲層42。形成抗翹曲層42的方式可例如類似或相同於形成抗翹曲層26,且抗翹曲層42的材料可例如類似或相同於抗翹曲層26的材料,因此在此不多贅述。在圖1的實施例中,抗翹曲層42可延伸到最上層的絕緣層40的穿孔40a中,且具有至少一開口42a,曝露出最上層的電路層38中對應的走線38a的至少一部分。然後,於抗翹曲層42與最上層的電路層38上形成晶種層44與電路層46。形成與圖案化晶種層44與電路層46的方式可例如類似或相同於形成與圖案化晶種層30與電路層28的方式,因此不再重覆描述。電路層46可包括至少一個上凸塊46a,用以與電子元件(如圖2所示的電子元件50)或其他電路元件電性連接。在一些實施例中,電路層20、電路層28、電路層38以及電路層46可包括金屬材料,其中金屬材料例如包括銅(Cu)、鈦(Ti)、鋁(Al)、鉬(Mo)、鎳(Ni)、其它金屬或其合金,或上述材料的任意組合,但不限於此。
如圖1所示,於形成電路層46之後,可選擇性地於電路層46的上凸塊46a上形成上接墊48,如此可形成本實施例的重佈線層14。上接墊48可例如透過電鍍製程、化學電鍍製程、物理氣相沉積製程或其他合適的製程形成於對應的上凸塊46a上,但本揭露不以此為限。
值得說明的是,如圖1所示,由於絕緣層24與電路層28之間設置有抗翹曲層26,絕緣層32與電路層38之間設置有抗翹曲層34,絕緣層40與另一電路層38之間設置有另一抗翹曲層34以及絕緣層40與電路層46之間設置有抗翹曲層42,可使內部各層間的應力趨向平衡,或減緩在形成重佈線層14的每個步驟中所形成的絕緣層與電路層的翹曲。舉例來說,在形成其中一層電路層時,沿著法線方向VD觀看,對應載板12中心的所述電路層的上表面的水平面與位於在水平方向HD上距離載板12中心大於212毫米(millimeter,mm)至530毫米的位置的所述電路層上表面的水平面在法線方向VD上的落差可小於1毫米。
在一些實施例中,如圖2所示,在形成上接墊48之後,可選擇性透過導電膠52將電子元件50接合且電連接於上接墊48上。電子元件50可例如包括電容、電阻、電感、二極體、印刷電路板(Printed Circuit Board,PCB)、系統單晶片(System on chip,SoC)、記憶體晶片、輸入/輸出元件、上述組合或其他合適的元件。
如圖1與圖2所示,在形成上接墊48的步驟或在接合電子元件50的步驟之後,可透過離型製程將離型層16以及其下方的抗翹曲層18和載板12移除。離型製程可例如包括對離型層16照射特定波長的光線或雷射、加熱或施以其他合適的方法,但不限於此。在圖2的實施例中,在移除離型層16之後,可選擇性移除晶種層22,以曝露出下凸塊20a的下表面,然後於下凸塊20a的下表面上形成下接墊54。接著,於下接墊54上形成導電球56,進而形成封裝元件1。上接墊48與下接墊54可例如包括鎳金合金或其他合適的材料。導電球56可例如包括錫
球,但不限於此。在一些實施例中,在形成上接墊48之後,可選擇進行切割製程,將重佈線層14區分成多個部分。在此情況下,將離型層16移除的步驟可選擇在切割製程之前或之後進行。接合電子元件50的步驟可選擇在切割製程之前或之後進行。或者,形成導電球56的步驟可選擇在切割製程之前或之後進行。在一些實施例中,重佈線層14可包括形成在晶圓上的扇出(fan-out)電路結構,例如可用於達成高密度積體電路(integrated circuit,IC)的重佈線路(redistribution circuit),但不以此為限。
如圖2所示,封裝元件1可至少包括絕緣層24、抗翹曲層26以及電路層28,其中絕緣層24與電路層28彼此堆疊,且抗翹曲層26的至少一部分設置於絕緣層24與電路層28之間,以降低翹曲,也就是說,沿著法線方向VD上,抗翹曲層26與絕緣層24以及電路層28至少部分重疊。在圖2的實施例中,封裝元件1可包括電路層20、絕緣層24、抗翹曲層26、晶種層30、電路層28、絕緣層32、抗翹曲層34、晶種層36、電路層38、絕緣層40、抗翹曲層42、晶種層44以及電路層46,且電路層20中的至少一個下凸塊20a可透過電路層28以及電路層38電性連接到電路層46中對應的上凸塊46a。在一些實施例中,封裝元件1中位於電路層20與電路層46之間的電路層的數量與圖2所示的層數不同。換言之,封裝元件1中除了抗翹曲層26、晶種層30、電路層28、絕緣層32外,可不包括抗翹曲層34、晶種層36、電路層38以及絕緣層40,或者包括至少一層的抗翹曲層34、晶種層36、電路層38以及絕緣層40。
如圖2所示,抗翹曲層的至少一部分可設置於絕緣層與電路層之間,或是兩絕緣層之間(也就是說,抗翹曲層的至少一部分同時與相鄰的上方絕緣層及下方絕緣層接觸)。例如,抗翹曲層26的一部分設置於絕緣層24與絕緣層32之間,抗翹曲層34的一部分可設置於絕緣層32與電路層38之間,另一抗翹曲層42的一部分則設置於絕緣層40與電路層46之間,以降低翹曲。另外,在圖2的實施
例中,抗翹曲層42可設置於最上層絕緣層40未設置有電路層46的上表面上。在一些實施例中,封裝元件1的抗翹曲層26、抗翹曲層34與抗翹曲層42中的至少一層可包括多個彼此分隔開的區塊,且各區塊可分別對應一個晶種區塊或走線,但不限於此。在一些實施例中,封裝元件1可不包括上述所有的抗翹曲層,而是可包括抗翹曲層26、抗翹曲層34以及抗翹曲層42中的至少一個。
封裝元件及其製作方法並不以上述實施例為限,可具有不同的實施例。為簡化說明,下文中不同的實施例將使用與第一實施例相同的標號來標註相同元件。為清楚說明不同的實施例,下文將針對不同的實施例之間的差異描述,且不再對重覆部分作贅述。
圖3與圖4所示為本揭露第二實施例的封裝元件的製作方法的剖視示意圖,其中圖4所示為本揭露第二實施例的封裝元件的剖視示意圖。如圖3與圖4所示,本實施例所提供的封裝元件2的製作方法與圖1的製作方法的差異在於,抗翹曲層26可於形成電路層28與形成絕緣層32的步驟之間形成。具體來說,如圖3所示,在提供載板12與離型層16之後,可於離型層16上形成晶種層22以及電路層20。形成晶種層22與電路層20的方式可類似或相同於上述實施例的方式,因此不再贅述。在圖3的實施例中,在形成絕緣層24之前,可先於離型層16、晶種層22與電路層20上形成抗翹曲層58,其中抗翹曲層58可具有至少一開口58a,曝露出對應的電路層20的下凸塊20a的至少一部分。接著於抗翹曲層58上形成絕緣層24,其中絕緣層24可具有至少一穿孔24a,曝露出對應的下凸塊20a的至少一部分。在圖3的實施例中,穿孔24a在水平方向HD上的最小寬度W2可大於或等於抗翹曲層58的開口58a在水平方向HD上的最小寬度W1。在一些實施例中,穿孔24a的最小寬度W2也可小於開口58a的最小寬度W1,使得絕緣層24可與電路層20相接觸。
如圖3所示,在形成絕緣層24之後,可於絕緣層24上形成晶種層30以
及電路層28。形成及/或圖案化晶種層30以及電路層28的方式可類似或相同於上述實施例的方式,因此不再贅述。接著,於電路層28以及絕緣層24上形成抗翹曲層26,其中抗翹曲層26具有曝露出電路層28的走線28a的開口26a。然後,抗翹曲層26上形成絕緣層32,其中絕緣層32可具有至少一穿孔32a,曝露出對應的走線28a。穿孔32a在水平方向HD上的最小寬度可大於、等於或小於抗翹曲層26的開口26a在水平方向HD上的最小寬度。
如圖3所示,在形成絕緣層32之後,可選擇性於絕緣層32與電路層28上形成至少一層晶種層36、至少一層電路層38、至少一層抗翹曲層34以及至少一層絕緣層40。形成晶種層36、電路層38與絕緣層40的方式可類似或相同於上述實施例的方式,且晶種層36、電路層38與絕緣層40的材料可例如分別類似或相同於上述實施例,因此不多贅述。需說明的是,在圖3的實施例中,形成抗翹曲層34的步驟是在形成電路層38與形成絕緣層40之間,但不限於此。抗翹曲層34可具有曝露出電路層38的走線38a的開口34a,且絕緣層40的穿孔40a在水平方向HD上的最小寬度可大於或等於抗翹曲層34的開口34a在水平方向HD上的最小寬度。形成抗翹曲層34的方式可例如分別類似或相同於上述實施例,且抗翹曲層34的材料可例如分別類似或相同於上述實施例,因此不多贅述。
如圖3與圖4所示,在形成最上層的絕緣層40之後,可進一步形成晶種層44、電路層46以及上接墊48、選擇性設置電子元件50、移除離型層16、抗翹曲層18與載板12、以及形成下接墊54與導電球56,進而形成封裝元件2。由於上述步驟可例如類似或相同於圖1所示的步驟,因此不多贅述。在圖3的實施例中,在形成最上層的絕緣層40後,可不形成抗翹曲層,但本揭露不限於此。
如圖4所示,在所形成的封裝元件2中,抗翹曲層26的至少一部分可設置於電路層28與設置於電路層28上的絕緣層32之間,抗翹曲層34的至少一部分可設置於對應的電路層38與絕緣層40之間,且抗翹曲層58的至少一部分可設
置於電路層20與絕緣層24之間,因此可減緩電路層與絕緣層之間的應力、使內部各層間的應力趨向平衡或降低翹曲。此外,抗翹曲層26與抗翹曲層34還可有助於提升電路層28與絕緣層32的結合力以及電路層38與絕緣層40的結合力。
在圖4的實施例中,抗翹曲層的至少一部分可設置於兩絕緣層之間。例如抗翹曲層26一部分設置於絕緣層24與絕緣層32之間,抗翹曲層34一部分設置於絕緣層32與絕緣層40之間。另外,抗翹曲層58可進一步設置於絕緣層24的下表面上。在一些實施例中,封裝元件2的抗翹曲層26、抗翹曲層34與抗翹曲層58中的至少一層可包括多個彼此分隔開的區塊(例如圖5所示的區塊26b及/或區塊34b),且各區塊可分別對應一個晶種區塊或走線,但不限於此。在一些實施例中,封裝元件2可不包括上述所有的抗翹曲層,而是可包括抗翹曲層26、抗翹曲層34以及抗翹曲層58中的至少一個。在一些實施例中,圖3與圖4的實施例還可與圖1與圖2的實施例混合,例如於絕緣層24與電路層28之間、絕緣層32與電路層38的其中一層之間、絕緣層40的其中一層與電路層38的其中另一層之間及/或絕緣層40的其中另一層與電路層46之間另形成抗翹曲層,但不限於此。
圖5所示為本揭露第三實施例的封裝元件的製作方法的剖視示意圖。如圖5所示,本實施例的製作方法與圖3所示的製作方法之間的差異在於,在形成電路層20之後,可不對位於電路層20與離型層16之間的晶種層60圖案化,使得晶種層60可整面覆蓋離型層16。在此情況下,在形成絕緣層24與移除離型層16的步驟之間,抗翹曲層58與晶種層60可設置於絕緣層24與離型層16之間。在圖5的實施例中,在形成電路層20之後,可移除光阻圖案,並形成抗翹曲層58。由於形成抗翹曲層58的方式與圖3實施例相同或類似,因此不多贅述。
在圖5的實施例中,抗翹曲層26與抗翹曲層34可包括多個彼此分隔開的區塊(例如區塊26b及區塊34b),且各區塊可分別對應走線28a與走線38a的其中一條,使得抗翹曲層(例如抗翹曲層26或抗翹曲層34)不會同時與相鄰的上方絕緣
層及下方絕緣層接觸,但不限於此。在一些實施例中,抗翹曲層(例如抗翹曲層26或抗翹曲層34)經過圖案化後仍有一部分同時與相鄰的上方絕緣層及下方絕緣層接觸。抗翹曲層26與抗翹曲層34的各區塊在水平方向HD上的最大寬度可相同或不同於對應的走線的寬度。本揭露並不限制全部的抗翹曲層26與抗翹曲層34皆圖案化成區塊,在一些實施例中,抗翹曲層26與抗翹曲層34的其中至少一層未被圖案化,而其他抗翹曲層則可包括多個彼此分隔開的區塊(例如區塊26b或區塊34b)。在本實施例中,晶種層60可在移除離型層16之後移除或進行圖案化,然後形成下接墊54以及導電球56,如圖4所示。在一些實施例中,圖5的實施例還可與圖1與圖2中的實施例混合,也就是至少一個抗翹曲層採用圖1與圖2所示的方式設置,但不限於此。
圖6與圖7所示為本揭露第四實施例的封裝元件的製作方法的剖視示意圖。如圖6所示,本實施例的封裝元件3的製作方法與圖5所示的製作方法之間的差異在於,形成電路層20之後,可不對位於電路層20與離型層16之間的晶種層22圖案化,而是在形成抗翹曲層58之後,對晶種層22圖案化,以形成晶種區塊22a。在此情況下,形成抗翹曲層58的步驟不僅在抗翹曲層58對應電路層20的位置形成開口58a,還會移除部分未與電路層20接觸的抗翹曲層58,使得抗翹曲層58可包括多個彼此分隔開的區塊58b。在圖6的實施例中,區塊58b可設置於絕緣層24與下凸塊20a之間,例如可將絕緣層24與下凸塊20a分隔開。在一些實施例中,在形成抗翹曲層58的步驟中,為了減少曝露出電路層20,區塊58b與晶種區塊22a接觸的部分的最大寬度W3可大於區塊58的厚度W4,但不限於此。
如圖6所示,在本實施例的製作方法中,從形成絕緣層24到形成上接墊48之間的步驟可相同或類似於圖5所示的製作方法,因此不多贅述。如圖7所示,在形成上接墊48之後的步驟可相同或類似圖4所示的步驟,以形成封裝元件3,因此不重複描述。在一些實施例中,圖6與圖7的實施例還可與圖1與圖2中的
實施例混合,也就是至少一個抗翹曲層採用圖1與圖2所示的方式設置,但不限於此。
圖8與圖9所示為本揭露第五實施例的封裝元件的製作方法的剖視示意圖。如圖8所示,本實施例的封裝元件4的製作方法與圖3所示的製作方法之間的差異在於,抗翹曲層58的開口58a在水平方向HD上的最小寬度W1可大於絕緣層24的穿孔24a在水平方向HD上的最小寬度W2。因此,絕緣層24可透過開口58a與電路層20的下凸塊20a相接觸。如圖8與圖9所示,本實施例封裝元件4的製作方法可相同或類似於圖3所示的製作方法,因此不再贅述。
在一些實施例中,抗翹曲層26的開口26a在水平方向HD上的最小寬度也可大於絕緣層32的穿孔32a在水平方向HD上的最小寬度,使得絕緣層32可透過開口26a與電路層28相接觸,及/或抗翹曲層34的開口34a在水平方向HD上的最小寬度也可大於絕緣層40的穿孔40a在水平方向HD上的最小寬度,使得絕緣層40可透過開口34a與電路層38相接觸,但不限於此。
在一些實施例中,如圖9所示,移除離型層16的步驟之後可選擇性保留晶種層22的晶種區塊22a,且於晶種層22的下表面上形成下接墊54以及導電球56,但本揭露不以此為限。在一些實施例中,圖8與圖9的實施例還可與圖1與圖2中的實施例混合,也就是至少一個抗翹曲層採用圖1與圖2所示的方式設置,但不限於此。
圖10所示為本揭露第六實施例的封裝元件的剖視示意圖。如圖10所示,本實施例的封裝元件5與圖7所示的封裝元件3之間的差異在於,抗翹曲層58的開口58a在水平方向HD上的最小寬度W1可大於絕緣層24的穿孔24a在水平方向HD上的最小寬度W2。因此,絕緣層24可透過開口58a與電路層20的下凸塊20a相接觸。如圖10所示,本實施例封裝元件5的製作方法可相同或類似於圖7所示的製作方法,因此不再贅述。在一些實施例中,圖10的實施例還可與圖1與圖2
中的實施例混合,也就是至少一個抗翹曲層採用圖1與圖2所示的方式設置,但不限於此。
圖11所示為本揭露第七實施例的封裝元件的剖視示意圖。如圖11所示,本實施例的封裝元件6與圖7所示的封裝元件3之間的差異在於,重佈線層14可設置於載板12上,且載板12可包含在封裝元件6中。換言之,在製作封裝元件6的方法中,重佈線層14可形成於載板12上,且載板12不需在形成重佈線層14之後被移除。封裝元件6可例如透過晶片先製(chip first)製程所形成,但不限於此。載板12可例如包括晶圓、電子元件50、圍繞有封膠結構的電子元件50或其他適合承載重佈線層14且不從重佈線層14上移除的元件。電子元件50可例如包括晶片,但不限於此。在圖11的實施例中,載板12可包括晶圓,且重佈線層14可設置於晶圓上,但不限於此。晶圓可例如包括至少一個電子元件50,且電子元件50可具有多個接墊64。重佈線層14可例如與對應的接墊64電連接,但不限於此。圖11的實施例的重佈線層14與圖7的重佈線層14的差異在於可不包括下接墊,而是於電子元件50的接墊64上直接形成重佈線層14,使得導電層142的走線142a可電連接接墊44,但本揭露不以此為限。接墊64可例如包括導電凸塊或導電墊,但不限於此。在一些實施例,重佈線層14也可例如採用上述任一實施例的重佈線層,且重佈線層14的下接墊設置於電子元件50對應的接墊64上。由於重佈線層14的其他部分可與圖1到圖10所示的重佈線層14中的任一個相同,因此在此不多贅述。
在圖11的實施例的製作方法中,電子元件50可以晶片先製製程且具有接墊64的表面朝下的方式設置於另一載板(圖未示)上,並進行封膠製程,以於電子元件50上形成封膠結構。接著,移除所述另一載板,並將電子元件50與封膠結構上下翻轉,以將具有接墊64的表面朝上。然後,於電子元件50與封膠結構上形成重佈線層14。形成重佈線層14的方法可例如與圖7所示形成重佈線層的
方法相同或類似,因此在此不多贅述。在一些實施例中,圖11的形成重佈線層14可採用於上述任一實施例或變化實施例形成重佈線層的方法,但不限於此。在完成重佈線層14或後續其他的製程之後,可對重佈線層14進行切割製程,以形成包含有電子元件50的封裝元件6。在一些實施例中,可選擇性於重佈線層14的上凸塊46a上設置導電球56,以助於與其他電子元件電性連接。
以上所述僅為本揭露之實施例,凡依本揭露申請專利範圍所做之均等變化與修飾,皆應屬本揭露之涵蓋範圍。
1:封裝元件
14:重佈線層
20,28,38,46:電路層
20a:下凸塊
30,36,44:晶種層
30a,36a:晶種區塊
24,32,40:絕緣層
24a,32a,40a:穿孔
26,34,42:抗翹曲層
26a,34a,42a:開口
28a,38a:走線
46a:上凸塊
48:上接墊
50:電子元件
52:導電膠
54:下接墊
56:導電球
HD:水平方向
VD:法線方向
Claims (8)
- 一種封裝元件,包括:一電子元件;以及一重佈線層,電性連接所述電子元件,且所述重佈線層包括:一第一電路層;一第一絕緣層,其中所述第一電路層與所述第一絕緣層彼此堆疊;以及一第一抗翹曲層,其中所述第一抗翹曲層的至少一部分設置於所述第一電路層與所述第一絕緣層之間,其中所述第一電路層設置於所述第一絕緣層上,且所述第一電路層與所述第一抗翹曲層延伸到所述第一絕緣層的穿孔中。
- 如請求項1所述的封裝元件,還包括一第二絕緣層,設置於所述第一電路層以及所述第一絕緣層上,且所述第一抗翹曲層設置於所述第一絕緣層與所述第二絕緣層之間。
- 如請求項2所述的封裝元件,其中所述第一抗翹曲層的至少一部分同時與所述第一絕緣層及所述第二絕緣層接觸。
- 如請求項1所述的封裝元件,其中所述第一抗翹曲層將所述第一電路層與所述第一絕緣層分隔開。
- 一種封裝元件,包括:一電子元件;以及一重佈線層,電性連接所述電子元件,且所述重佈線層包括: 一第一電路層;一第一絕緣層,其中所述第一電路層與所述第一絕緣層彼此堆疊;以及一第一抗翹曲層,其中所述第一抗翹曲層的至少一部分設置於所述第一電路層與所述第一絕緣層之間,所述第一絕緣層設置於所述第一電路層上,且所述第一絕緣層與所述第一電路層相接觸。
- 如請求項5所述的封裝元件,還包括:一第二電路層,設置於所述第一絕緣層上;一第二絕緣層,設置於所述第二電路層以及所述第一絕緣層上;以及一第二抗翹曲層,其中所述第二抗翹曲層的至少一部分設置於所述第二電路層與所述第二絕緣層之間。
- 如請求項6所述的封裝元件,其中所述第二抗翹曲層設置於所述第一絕緣層與所述第二絕緣層之間。
- 如請求項5所述的封裝元件,其中所述第一抗翹曲層設置於所述第一絕緣層的下表面上。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CN202110901265.9 | 2021-08-06 | ||
| CN202110901265 | 2021-08-06 | ||
| CN202111392062.8 | 2021-11-19 | ||
| CN202111392062.8A CN115706065A (zh) | 2021-08-06 | 2021-11-19 | 封装元件 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202308087A TW202308087A (zh) | 2023-02-16 |
| TWI858305B true TWI858305B (zh) | 2024-10-11 |
Family
ID=83228705
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111100540A TWI858305B (zh) | 2021-08-06 | 2022-01-06 | 封裝元件 |
| TW113133251A TWI901331B (zh) | 2021-08-06 | 2022-01-06 | 封裝元件的製作方法 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW113133251A TWI901331B (zh) | 2021-08-06 | 2022-01-06 | 封裝元件的製作方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US12376224B2 (zh) |
| EP (1) | EP4131373A3 (zh) |
| KR (1) | KR20230022109A (zh) |
| TW (2) | TWI858305B (zh) |
Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP1011139A1 (en) * | 1997-03-13 | 2000-06-21 | Ibiden Co., Ltd. | Printed wiring board and method for manufacturing the same |
| CN101330027A (zh) * | 2007-06-18 | 2008-12-24 | 新光电气工业株式会社 | 电子器件的制造方法以及电子器件 |
| US20140021617A1 (en) * | 2012-07-18 | 2014-01-23 | Siliconware Precision Industries Co., Ltd. | Semiconductor substrate and method of fabricating the same |
| TW202006904A (zh) * | 2018-07-05 | 2020-02-01 | 南韓商三星電子股份有限公司 | 半導體封裝 |
| TW202025313A (zh) * | 2018-09-05 | 2020-07-01 | 台灣積體電路製造股份有限公司 | 積體扇出型封裝體及其形成方法 |
| CN111446216A (zh) * | 2019-01-16 | 2020-07-24 | 矽品精密工业股份有限公司 | 电子封装件及其制法与封装用基板 |
| CN112331621A (zh) * | 2020-11-04 | 2021-02-05 | 日月光半导体制造股份有限公司 | 天线半导体封装装置及其制造方法 |
| US20210076491A1 (en) * | 2018-05-25 | 2021-03-11 | Toppan Printing Co.,Ltd. | Glass circuit board and method of manufacturing same |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009016818A (ja) * | 2007-07-04 | 2009-01-22 | Samsung Electro-Mechanics Co Ltd | 多層印刷回路基板及びその製造方法 |
| KR101934045B1 (ko) * | 2012-03-22 | 2019-01-02 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| CN103843471A (zh) * | 2012-04-26 | 2014-06-04 | 日本特殊陶业株式会社 | 多层布线基板及其制造方法 |
| US9978700B2 (en) | 2014-06-16 | 2018-05-22 | STATS ChipPAC Pte. Ltd. | Method for building up a fan-out RDL structure with fine pitch line-width and line-spacing |
| JP6324876B2 (ja) * | 2014-07-16 | 2018-05-16 | 新光電気工業株式会社 | 配線基板、半導体装置及び配線基板の製造方法 |
| KR102483612B1 (ko) * | 2015-02-10 | 2023-01-02 | 삼성전기주식회사 | 인쇄회로기판 및 그 제조방법 |
| US9967971B2 (en) * | 2015-11-12 | 2018-05-08 | International Business Machines Corporation | Method of reducing warpage of an orgacnic substrate |
| CN113994770B (zh) * | 2019-05-31 | 2024-09-10 | 凸版印刷株式会社 | 多层配线基板及其制造方法 |
| US11495505B2 (en) | 2019-06-03 | 2022-11-08 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor devices and related methods |
| US11694906B2 (en) | 2019-09-03 | 2023-07-04 | Amkor Technology Singapore Holding Pte. Ltd. | Semiconductor devices and methods of manufacturing semiconductor devices |
-
2022
- 2022-01-06 TW TW111100540A patent/TWI858305B/zh active
- 2022-01-06 TW TW113133251A patent/TWI901331B/zh active
- 2022-05-04 US US17/736,112 patent/US12376224B2/en active Active
- 2022-07-08 EP EP22183767.7A patent/EP4131373A3/en active Pending
- 2022-07-12 KR KR1020220085676A patent/KR20230022109A/ko active Pending
-
2025
- 2025-07-01 US US19/257,458 patent/US20250338394A1/en active Pending
Patent Citations (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP1011139A1 (en) * | 1997-03-13 | 2000-06-21 | Ibiden Co., Ltd. | Printed wiring board and method for manufacturing the same |
| CN101330027A (zh) * | 2007-06-18 | 2008-12-24 | 新光电气工业株式会社 | 电子器件的制造方法以及电子器件 |
| US20140021617A1 (en) * | 2012-07-18 | 2014-01-23 | Siliconware Precision Industries Co., Ltd. | Semiconductor substrate and method of fabricating the same |
| US20210076491A1 (en) * | 2018-05-25 | 2021-03-11 | Toppan Printing Co.,Ltd. | Glass circuit board and method of manufacturing same |
| TW202006904A (zh) * | 2018-07-05 | 2020-02-01 | 南韓商三星電子股份有限公司 | 半導體封裝 |
| TW202025313A (zh) * | 2018-09-05 | 2020-07-01 | 台灣積體電路製造股份有限公司 | 積體扇出型封裝體及其形成方法 |
| CN111446216A (zh) * | 2019-01-16 | 2020-07-24 | 矽品精密工业股份有限公司 | 电子封装件及其制法与封装用基板 |
| CN112331621A (zh) * | 2020-11-04 | 2021-02-05 | 日月光半导体制造股份有限公司 | 天线半导体封装装置及其制造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20250338394A1 (en) | 2025-10-30 |
| TWI901331B (zh) | 2025-10-11 |
| KR20230022109A (ko) | 2023-02-14 |
| TW202501765A (zh) | 2025-01-01 |
| US12376224B2 (en) | 2025-07-29 |
| US20230038309A1 (en) | 2023-02-09 |
| EP4131373A2 (en) | 2023-02-08 |
| EP4131373A3 (en) | 2023-05-24 |
| TW202308087A (zh) | 2023-02-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100792352B1 (ko) | 패키지 온 패키지의 바텀기판 및 그 제조방법 | |
| US9324580B2 (en) | Process for fabricating a circuit substrate | |
| US20140021594A1 (en) | Packaging Structures and Methods for Semiconductor Devices | |
| CN101404258A (zh) | 制造晶片级封装的方法 | |
| US8143099B2 (en) | Method of manufacturing semiconductor package by etching a metal layer to form a rearrangement wiring layer | |
| CN102376678B (zh) | 芯片尺寸封装件的制法 | |
| US7541217B1 (en) | Stacked chip structure and fabrication method thereof | |
| CN101383335B (zh) | 半导体封装基板及其制作方法 | |
| TW200915943A (en) | Method to form opening on solder mask layer with high precision of alignment | |
| US9775246B2 (en) | Circuit board and manufacturing method thereof | |
| TWI858305B (zh) | 封裝元件 | |
| TW201642417A (zh) | 半導體結構 | |
| JP2004342862A (ja) | 半導体装置及びその製造方法、疑似ウェーハ及びその製造方法、並びにマルチチップモジュール | |
| CN107301954A (zh) | 封装基板的制作方法 | |
| KR100941984B1 (ko) | 웨이퍼를 패키징하는 방법 | |
| US12040262B2 (en) | Flex board and flexible module | |
| CN101604634A (zh) | 电子元件载板的制作方法 | |
| KR102509049B1 (ko) | 수직 적층된 칩들을 포함하는 팬 아웃 패키지 | |
| CN115706065A (zh) | 封装元件 | |
| CN102376591A (zh) | 芯片尺寸封装件及其制法 | |
| TW201836448A (zh) | 線路板堆疊結構及其製作方法 | |
| CN106449420B (zh) | 嵌埋式封装结构及其制造方法 | |
| KR100986294B1 (ko) | 인쇄회로기판의 제조방법 | |
| JP6891224B2 (ja) | 埋め込み部品パッケージ構造およびその製造方法 | |
| JP2007123578A (ja) | 半導体装置及びその製造方法 |