TWI849245B - 半導體封裝 - Google Patents
半導體封裝 Download PDFInfo
- Publication number
- TWI849245B TWI849245B TW109135804A TW109135804A TWI849245B TW I849245 B TWI849245 B TW I849245B TW 109135804 A TW109135804 A TW 109135804A TW 109135804 A TW109135804 A TW 109135804A TW I849245 B TWI849245 B TW I849245B
- Authority
- TW
- Taiwan
- Prior art keywords
- bump
- column
- semiconductor chip
- layer
- dummy
- Prior art date
Links
Images
Classifications
-
- H10W20/435—
-
- H10W20/49—
-
- H10W40/10—
-
- H10W70/09—
-
- H10W70/093—
-
- H10W70/611—
-
- H10W70/614—
-
- H10W70/65—
-
- H10W70/685—
-
- H10W72/0198—
-
- H10W72/90—
-
- H10W74/01—
-
- H10W74/117—
-
- H10W76/161—
-
- H10W90/701—
-
- H10W70/099—
-
- H10W70/60—
-
- H10W72/01—
-
- H10W72/07252—
-
- H10W72/073—
-
- H10W72/227—
-
- H10W72/241—
-
- H10W72/29—
-
- H10W72/853—
-
- H10W72/856—
-
- H10W72/874—
-
- H10W72/877—
-
- H10W72/9413—
-
- H10W90/00—
-
- H10W90/24—
-
- H10W90/722—
-
- H10W90/724—
-
- H10W90/732—
-
- H10W90/734—
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Wire Bonding (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
一種半導體封裝包括:框架,具有貫通開口;第一半導體晶片,設置於貫通開口中且具有第一主動表面及與第一主動表面相對的第一非主動表面,第一連接墊設置於第一主動表面上;第二半導體晶片,設置於第一半導體晶片上且具有第二主動表面及與第二主動表面相對的第二非主動表面,第二連接墊設置於第二主動表面上;第一凸塊及第二凸塊,分別電性連接至第一連接墊及第二連接墊;第一虛設凸塊及第二虛設凸塊,分別設置於與第一凸塊的水平高度及第二凸塊的水平高度相同的水平高度上;第一柱及第二柱,分別電性連接至第一凸塊及第二凸塊;連接構件,包括重佈線層,重佈線層電性連接至第一柱及第二柱中的每一者;以及虛設柱,設置於框架與連接構件之間。
Description
本發明概念的示例性實施例是有關於一種半導體封裝。
[相關申請案的交叉參考]
本申請案基於2019年12月13日在韓國智慧財產局提出申請的韓國專利申請案第10-2019-0166308號的優先權,所述韓國專利申請案的揭露內容全文併入本案供參考。
隨著對具有高容量及減小的厚度及大小的電子產品的需求增加,已開發出各種形式的半導體封裝。在各種類型的半導體封裝技術中,已開發出將單個封裝配置成包括多個半導體晶片的封裝技術。
本發明概念的示例性實施例將提供一種半導體封裝,所述半導體封裝可使用低成本製程在基板上以高密度實施配線。
根據本發明概念的示例性實施例,一種半導體封裝包括:框架,具有貫通開口;多個半導體晶片,包括第一半導體晶片及第二半導體晶片,所述第一半導體晶片設置於所述貫通開口
中且具有第一主動表面及與所述第一主動表面相對的第一非主動表面,第一連接墊設置於所述第一主動表面上,所述第二半導體晶片設置於所述第一半導體晶片上且具有第二主動表面及與所述第二主動表面相對的第二非主動表面,第二連接墊設置於所述第二主動表面上。所述半導體封裝更包括:第一凸塊及第二凸塊,分別電性連接至所述第一連接墊及所述第二連接墊;第一虛設凸塊及第二虛設凸塊,分別設置於與所述第一凸塊的水平高度及所述第二凸塊的水平高度相同的水平高度上;第一柱及第二柱,分別電性連接至所述第一凸塊及所述第二凸塊;連接構件,包括重佈線層,所述重佈線層電性連接至所述第一柱及所述第二柱中的每一者;以及虛設柱,設置於所述框架與所述連接構件之間。
根據本發明概念的示例性實施例,一種半導體封裝包括:框架,具有貫通開口;第一半導體晶片,設置於所述框架的所述貫通開口中,且具有第一主動表面及與所述第一主動表面相對的第一非主動表面,第一連接墊設置於所述第一主動表面上;第一凸塊圖案,包括第一凸塊及至少一個第一虛設凸塊,所述第一凸塊連接至所述第一半導體晶片的所述第一主動表面上的所述第一連接墊,所述至少一個第一虛設凸塊不連接至所述第一連接墊;以及第一填充層,填充所述框架與所述第一半導體晶片之間的區,覆蓋所述第一半導體晶片的所述第一非主動表面及所述框架的下表面,且覆蓋所述第一半導體晶片的所述第一主動表面的一部分。
根據本發明概念的示例性實施例,一種半導體封裝包括:框架,具有貫通開口;多個半導體晶片;多個填充層,分別環繞所述多個半導體晶片的側表面;連接構件,設置於所述多個填充層上;多個柱,設置於所述多個填充層中;以及多個凸塊,分別電性連接至所述多個半導體晶片。所述多個半導體晶片包括第一半導體晶片及第二半導體晶片,所述第一半導體晶片設置於所述貫通開口中,所述第二半導體晶片與所述第一半導體晶片及所述框架部分地交疊。所述多個填充層包括第一填充層及第二填充層,所述第一填充層環繞所述貫通開口中的所述第一半導體晶片的側表面,所述第二填充層環繞所述第二半導體晶片的側表面。所述多個凸塊包括第一凸塊及第二凸塊,所述第一凸塊電性連接至所述第一半導體晶片的第一連接墊,所述第二凸塊電性連接至所述第二半導體晶片的第二連接墊。所述多個柱包括第一柱及多個虛設柱,所述第一柱穿透所述第一填充層上的所述第二填充層且電性連接至所述第一凸塊,所述多個虛設柱穿透所述框架上的所述第二填充層。
10:柱
20:半導體晶片
30:填充層
40:凸塊圖案
100A:半導體封裝/第一半導體封裝
100B、100C、100D、100E、100F、100G、100H:半導體封裝
101:框架
101H:貫通開口
101L:下表面
101S1:第一側表面
101S2:第二側表面
101U:上表面
103:黏著膜
105:金屬層
107:第一金屬晶種層/金屬晶種層
108:罩幕層
110、110a:第一柱
110D、110Da:虛設柱
111:第一下部柱
111D:第一虛設柱
112:第一中間柱
112D:第二虛設柱
113、113a:第一上部柱
113D、113Da:第三虛設柱
120:第一半導體晶片
120P:第一連接墊
120S1:第一主動表面
120S2:第一非主動表面
125:第一絕緣層
130:第一填充層
140、140a:第一凸塊圖案
141:第一凸塊
141D、141Da:第一虛設凸塊
150:第一連接構件
151:第一層間絕緣層
152:第一配線層
153:第一連接通孔
207:第二金屬晶種層
210、210a:第二柱
211:第二下部柱
212、212a:第二上部柱
220:第二半導體晶片
220A:黏著層/第一黏著層
220P:第二連接墊
220S1:第二主動表面
220S2:第二非主動表面
225:第二絕緣層
230:第二填充層
240、240a:第二凸塊圖案
241:第二凸塊
241D、241Da:第二虛設凸塊
250:第二連接構件
251:第二層間絕緣層
252:第二配線層
253:第二連接通孔
307:第三金屬晶種層
310、310a:第三柱
320:第三半導體晶片
320A:黏著層/第二黏著層
320P:第三連接墊
320S1:第三主動表面
320S2:第三非主動表面
325:第三絕緣層
330:第三填充層
340、340a:第三凸塊圖案
341:第三凸塊
341D、341Da:第三虛設凸塊
350:第三連接構件
351:第三層間絕緣層
352:第三配線層
353:第三連接通孔
420:第四半導體晶片
420A:黏著層/第三黏著層
420P:第四連接墊
420S1:第四主動表面
420S2:第四非主動表面
425:第四絕緣層
430:第四填充層
440、440a:第四凸塊圖案
441:第四凸塊
441D、441Da:第四虛設凸塊
550:連接構件
551:絕緣層
552:重佈線層
553:重佈線通孔
560:凸塊下金屬層
570:導電圖案
601:中介層基板
620:下部半導體晶片
670a:第一導電圖案
670b:第二導電圖案
701:基板
720:被動組件
770:第三導電圖案
w1:第一寬度/寬度
w2:第二寬度
w3、w3a:第三寬度
藉由參照附圖詳細闡述本發明概念的示例性實施例,本發明概念的以上及其他特徵將變得更顯而易見,在附圖中:圖1是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖2是示出根據本發明概念示例性實施例的半導體封裝的剖
視圖。
圖3是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖4是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖5是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖6是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖7是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖8是示出根據本發明概念示例性實施例的半導體封裝的剖視圖。
圖9至圖16是示出根據本發明概念示例性實施例的製造半導體封裝的方法的剖視圖。
在下文中將參照附圖更全面地闡述本發明概念的示例性實施例。在所有附圖中,相同的參考編號可指代相同的元件。
圖1是示出根據示例性實施例的半導體封裝的剖視圖。
參照圖1,半導體封裝100A可包括框架101、包括第一半導體晶片120在內的多個半導體晶片20、多個凸塊圖案40、多個柱10以及包括重佈線層552的連接構件550。
框架101可具有上表面101U及下表面101L。上表面101U可面對連接構件550。
框架101可具有貫通開口101H。第一半導體晶片120可設置於貫通開口101H中。在示例性實施例中,在貫通開口101H中可設置有被動組件,例如(舉例而言)電感器或電容器。
框架101可具有第一側表面101S1及第二側表面101S2。第一側表面101S1可藉由貫通開口101H暴露出且可面對第一半導體晶片120。第二側表面101S2可與第一側表面101S1相對。第二側表面101S2可形成半導體封裝100A的外側表面的一部分。
框架101可包含絕緣材料。絕緣材料可包括例如熱固性樹脂(例如環氧樹脂)及熱塑性樹脂(例如聚醯亞胺樹脂)中的至少一者。絕緣材料可包括其中熱固性樹脂或熱塑性樹脂浸漬於芯體材料(例如無機填料及/或玻璃纖維(或玻璃布(glass cloth)或者玻璃纖維布(glass fabric)))中的絕緣材料,例如(舉例而言)預浸體、味之素構成膜(Ajinomoto build-up film,ABF)、FR-4、雙馬來醯亞胺三嗪(bismaleimide triazine,BT)等。
在示例性實施例中,框架101可包括多個絕緣層、掩埋於絕緣層中的多個配線層、以及將所述多個配線層電性連接至彼此的多個配線通孔層。
框架101可用作提供可在上面堆疊所述多個半導體晶片20的平面表面的支撐構件。框架101可改善半導體封裝100A的
剛度(stiffness)且可維持半導體封裝100A的平坦度(flatness)。
除第一半導體晶片120之外,所述多個半導體晶片20可更包括第二半導體晶片220、第三半導體晶片320及第四半導體晶片420,第二半導體晶片220設置於第一半導體晶片120上,第三半導體晶片320設置於第二半導體晶片220上,第四半導體晶片420設置於第三半導體晶片320上。
所述多個半導體晶片20可具有其中堆疊有第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420的結構。然而,示例性實施例並非僅限於此。舉例而言,在示例性實施例中,所述多個半導體晶片20可具有其中堆疊有少於四個半導體晶片或多於四個半導體晶片的結構。
第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420中的每一者可包括積體電路(integrated circuit,IC)。第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420中的每一者可具有主動表面及與主動表面相對的非主動表面,積體電路設置於主動表面上。在主動表面上可設置有連接墊,所述連接墊可向第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420中的每一者施加電性訊號。舉例而言,第一半導體晶片120可具有第一主動表面120S1及與第一主動表面120S1相對的第一非主動表面120S2,在第一主動表面120S1上設置有第一連接墊120P。相似地,第二半導體晶片220、第三半導體晶
片320及第四半導體晶片420可包括第二主動表面220S1、第三主動表面320S1及第四主動表面420S1以及分別與第二主動表面220S1、第三主動表面320S1及第四主動表面420S1相對的第二非主動表面220S2、第三非主動表面320S2及第四非主動表面420S2,在第二主動表面220S1、第三主動表面320S1及第四主動表面420S1上分別設置有第二連接墊220P、第三連接墊320P及第四連接墊420P。
第一半導體晶片120可在貫通開口101H中被設置成使得第一主動表面120S1可面對連接構件550。第二半導體晶片220可被設置成使得第二主動表面220S1可在框架101的上表面101U上面對連接構件550。第三半導體晶片320可被設置成使得第三主動表面320S1可在上表面101U上面對連接構件550。第四半導體晶片420可被設置成使得第四主動表面420S1可在上表面101U上面對連接構件550。
第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420可依序偏置開,使得第一連接墊120P、第二連接墊220P、第三連接墊320P及第四連接墊420P可被暴露出。舉例而言,第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420可朝向連接構件550的一個隅角依序偏置開且堆疊於一起。
在示例性實施例中,第一半導體晶片120的一些部分、第二半導體晶片220的一些部分、第三半導體晶片320的一些部
分及第四半導體晶片420的一些部分可在垂直方向上彼此交疊。舉例而言,第二半導體晶片220的至少一部分可設置於第一半導體晶片120上,使得第二半導體晶片220的所述至少一部分可與第一半導體晶片120的至少一部分交疊。第二半導體晶片220可與第一半導體晶片120及框架101部分地交疊。
在半導體封裝100A中,第一半導體晶片120可設置於框架101的貫通開口101H中,且第二半導體晶片220、第三半導體晶片320及第四半導體晶片420可堆疊於框架101的上表面101U上。然而,示例性實施例並非僅限於此。舉例而言,在示例性實施例中,在框架101上可更設置有另一框架,且第二半導體晶片220可設置於另一框架的貫通開口中。亦可對第三半導體晶片320及第四半導體晶片420應用此種配置。藉由提供框架,可提供具有改善的平坦度的半導體封裝。
第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420中的每一者可被實施為記憶體晶片。記憶體晶片可包括例如動態隨機存取記憶體(dynamic random access memory,DRAM)、靜態隨機存取記憶體(static random access memory,SRAM)、快閃記憶體、相變隨機存取記憶體(phase-change random access memory,PRAM)、電阻式隨機存取記憶體(resistive random access memory,ReRAM)、鐵電式隨機存取記憶體(ferroelectric random access memory,FeRAM)或磁性隨機存取記憶體(magnetic random access memory,MRAM)。
在示例性實施例中,第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420可為相同類型的半導體晶片或不同類型的半導體晶片。
在示例性實施例中,第一半導體晶片120、第二半導體晶片220、第三半導體晶片320及第四半導體晶片420可包括於高頻寬記憶體(high bandwidth memory,HBM)中。
所述多個凸塊圖案40可包括第一凸塊圖案140、第二凸塊圖案240、第三凸塊圖案340及第四凸塊圖案440,第一凸塊圖案140設置於第一半導體晶片120的第一主動表面120S1上,第二凸塊圖案240設置於第二半導體晶片220的第二主動表面220S1上,第三凸塊圖案340設置於第三半導體晶片320的第三主動表面320S1上,第四凸塊圖案440設置於第四半導體晶片420的第四主動表面420S1上。
第一凸塊圖案140可包括第一凸塊141及第一虛設凸塊141D,第一凸塊141設置於第一連接墊120P上,第一虛設凸塊141D設置於與第一凸塊141的水平高度相同的水平高度上。舉例而言,第一凸塊141與第一虛設凸塊141D在剖視圖中可實質上彼此對準。在示例性實施例中,第一凸塊141電性連接至第一連接墊120P,且第一虛設凸塊141D不電性連接至第一連接墊120P。
在本文中,用語「虛設」可指與用於實施電性連接的其他元件一起製造的元件,但所述元件本身不實施電性連接。舉例而言,根據示例性實施例,虛設凸塊可與凸塊一同製造,且儘管
凸塊可電性連接至另一元件,然而虛設凸塊不電性連接至另一元件。相似地,根據示例性實施例,虛設柱可與柱一同製造,且儘管柱可電性連接至另一元件,然而虛設柱不電性連接至另一元件。
第二凸塊圖案240可包括第二凸塊241及第二虛設凸塊241D,第二凸塊241設置於第二連接墊220P上,第二虛設凸塊241D設置於與第二凸塊241的水平高度相同的水平高度上。舉例而言,第二凸塊241與第二虛設凸塊241D在剖視圖中可實質上彼此對準。在示例性實施例中,第二凸塊241電性連接至第二連接墊220P,且第二虛設凸塊241D不電性連接至第二連接墊220P。
第三凸塊圖案340可包括第三凸塊341及第三虛設凸塊341D,第三凸塊341設置於第三連接墊330P上,第三虛設凸塊341D設置於與第三凸塊341的水平高度相同的水平高度上。在示例性實施例中,第三凸塊341電性連接至第三連接墊320P,且第三虛設凸塊341D不電性連接至第三連接墊320P。
第四凸塊圖案440可包括第四凸塊441及第四虛設凸塊441D,第四凸塊441設置於第四連接墊430P上,第四虛設凸塊441D設置於與第四凸塊441的水平高度相同的水平高度上。在示例性實施例中,第四凸塊441電性連接至第四連接墊420P,且第四虛設凸塊441D不電性連接至第四連接墊420P。
在示例性實施例中,第一凸塊141、第二凸塊241、第三凸塊341及第四凸塊441中的每一者可具有支柱形狀。
在示例性實施例中,第一凸塊141、第二凸塊241、第三
凸塊341及第四凸塊441中的每一者可分別具有與第一連接墊120P、第二連接墊220P、第三連接墊320P及第四連接墊420P中的每一者的寬度相似或實質上相同的寬度。舉例而言,第一連接墊120P可具有介於約40微米至約60微米範圍內的寬度,且第一凸塊141可具有相似的寬度。
在示例性實施例中,第一凸塊141的數目、第一凸塊141之間的間隙以及第一凸塊141的設置形式可分別與第一連接墊120P的數目、第一連接墊120P之間的間隙以及第一連接墊120P的設置形式相同。第一凸塊141可與第一連接墊120P對準。
在示例性實施例中,第二凸塊241的數目、第二凸塊241之間的間隙以及第二凸塊241的設置形式可分別與第二連接墊220P的數目、第二連接墊220P之間的間隙以及第二連接墊220P的設置形式相同。第二凸塊241可與第二連接墊220P對準。
在示例性實施例中,第三凸塊341的數目、第三凸塊341之間的間隙以及第三凸塊341的設置形式可分別與第三連接墊320P的數目、第三連接墊320P之間的間隙以及第三連接墊320P的設置形式相同。第三凸塊341可與第三連接墊320P對準。
在示例性實施例中,第四凸塊441的數目、第四凸塊441之間的間隙以及第四凸塊441的設置形式可分別與第四連接墊420P的數目、第四連接墊420P之間的間隙以及第四連接墊420P的設置形式相同。第四凸塊441可與第四連接墊420P對準。
在示例性實施例中,第一虛設凸塊141D、第二虛設凸塊
241D、第三虛設凸塊341D及第四虛設凸塊441D中的每一者可具有板形狀。第一虛設凸塊141D、第二虛設凸塊241D、第三虛設凸塊341D及第四虛設凸塊441D可具有分別與第一凸塊141、第二凸塊241、第三凸塊341及第三凸塊441的高度相同的高度。
在示例性實施例中,第一凸塊圖案140、第二凸塊圖案240、第三凸塊圖案340及第四凸塊圖案440中的每一者可具有大於約0微米且等於或小於約40微米的高度。
在示例性實施例中,第一凸塊圖案140、第二凸塊圖案240、第三凸塊圖案340及第四凸塊圖案440中的每一者可具有大於約0微米且等於或小於約30微米的高度。因此,在示例性實施例中,第一凸塊141及第二凸塊241中的每一者可具有大於約0微米且等於或小於約30微米的高度。
在示例性實施例中,第一凸塊圖案140、第二凸塊圖案240、第三凸塊圖案340及第四凸塊圖案440可包含金屬,例如銅(Cu)。第一凸塊圖案140、第二凸塊圖案240、第三凸塊圖案340及第四凸塊圖案440可由相同的材料形成。
第一虛設凸塊141D、第二虛設凸塊241D、第三虛設凸塊341D及第四虛設凸塊441D可改善半導體封裝100A的翹曲,且可維持半導體封裝100A的平坦度。第一虛設凸塊141D、第二虛設凸塊241D、第三虛設凸塊341D及第四虛設凸塊441D可放出自所述多個半導體晶片20產生的熱量。
所述多個柱10可包括第一柱110、第二柱210、第三柱
310及虛設柱110D,第一柱110設置於第一連接墊120P上、第二柱210設置於第二連接墊220P上、第三柱310設置於第三連接墊320P上,虛設柱110D設置於框架101上。
第一柱110可設置於第一凸塊141上。第一柱110可在垂直方向上與第一凸塊141交疊。舉例而言,第一柱110可在剖視圖中與第一凸塊141交疊。第一柱110可在與第一半導體晶片120的第一主動表面120S1實質上垂直的方向上延伸。第一柱110可電性連接至第一連接墊120P。第一柱110的下部部分的寬度可大於第一凸塊141的寬度。
第一柱110可包括依序堆疊的第一下部柱111、第一中間柱112及第一上部柱113。第一下部柱111、第一中間柱112及第一上部柱113可在垂直方向上彼此交疊。第一下部柱111、第一中間柱112及第一上部柱113可具有不同的寬度。第一中間柱112可設置於第一下部柱111上,且第一上部柱113可設置於第一中間柱112上。
第一下部柱111可具有較第一凸塊141的寬度大的第一寬度w1。第一中間柱112可具有較寬度w1小的第二寬度w2。第一上部柱113可具有較第二寬度w2大的第三寬度w3。因此,第一柱110可被理解為具有寬度不同的多個區。因此,第一下部柱111、第一中間柱112及第一上部柱113的對準裕度可得到改善。
在示例性實施例中,第一下部柱111、第一中間柱112及第一上部柱113中的每一者的橫截形狀可發生變化。舉例而言,
第一下部柱111、第一中間柱112及第一上部柱113中的每一者可具有圓形形狀或橢圓形形狀。
在示例性實施例中,第一下部柱111、第一中間柱112及第一上部柱113中的每一者可具有錐形形狀或圓柱形形狀。
第二柱210可設置於第二凸塊241上。第二柱210可在垂直方向上與第二凸塊241交疊。第二柱210可在與第二半導體晶片220的第二主動表面220S1實質上垂直的方向上延伸。第二柱210可電性連接至第二連接墊220P。第二柱210的下部部分的寬度可大於第二凸塊241的寬度。
第二柱210可包括在垂直方向上彼此交疊且具有不同寬度的第二下部柱211與第二上部柱212。第二上部柱212可設置於第二下部柱211上。
第二下部柱211可具有較第二凸塊241的寬度大且與第一中間柱112的寬度實質上相同的第二寬度w2。第二上部柱212可具有較第二寬度w2大且與第一上部柱113的寬度實質上相同的第三寬度w3。第二柱210可被理解為具有寬度不同的多個區。在此種情形中,第二下部柱211與第二上部柱212的對準裕度可得到改善。
在示例性實施例中,第二下部柱211及第二上部柱212中的每一者的橫截表面的形狀可發生變化。舉例而言,橫截表面可為圓形形狀或橢圓形形狀。
在示例性實施例中,第二下部柱211及第二上部柱212
中的每一者可具有錐形形狀或圓柱形形狀。
第三柱310可設置於第三凸塊341上。第三柱310可在垂直方向上與第三凸塊341交疊。第三柱310可在與第三半導體晶片320的第三主動表面320S1實質上垂直的方向上延伸。第三柱310可電性連接至第三連接墊320P。第三柱310的下部部分的寬度可大於第三凸塊341的寬度。
第三柱310可具有較第三凸塊的寬度大且與第一上部柱113的寬度或第二上部柱212的寬度實質上相同的第三寬度w3。
在示例性實施例中,第一柱110的上端與下端之間的距離可大於第二柱210的上端與下端之間的距離。
在示例性實施例中,第二柱210的上端與下端之間的距離可大於第三柱310的上端及下端之間的距離。
在示例性實施例中,第三柱310的橫截表面的形狀可發生變化。舉例而言,橫截表面可具有圓形形狀或橢圓形形狀。
在示例性實施例中,第三柱310可具有錐形形狀或圓柱形形狀。
在示例性實施例中,所述多個柱10可具有其中設置有第一柱110、第二柱210及第三柱310的結構。然而,示例性實施例並非僅限於此。舉例而言,所述多個柱10的數目、所述多個柱10之間的間隙以及所述多個柱10的設置形式可根據所述多個半導體晶片20中所包括的半導體晶片的數目及/或被暴露出的連接墊的數目而發生變化。
在示例性實施例中,第一柱110、第二柱210及第三柱310可包含金屬材料(包括銅)。第一柱110、第二柱210及第三柱310中的每一者可具有支柱形狀。
第一柱110、第二柱210及第三柱310可分別藉由第一連接墊120P、第二連接墊220P及第三連接墊320P在第一半導體晶片120、第二半導體晶片220及第三半導體晶片320與連接構件550的重佈線層552之間形成電性路徑。用於重佈線的連接構件550可在不增大半導體封裝的厚度的情況下具有相對高的配線密度,使得可減小半導體封裝的大小。由於對重佈線層552的電性路徑使用柱,而非使用利用金(Au)的配線結合,因此可降低製程成本且可實施減小的連接距離,使得半導體晶片的操作速度可得到改善。根據示例性實施例,藉由使用電解鍍覆(electrolytic plating)形成所述多個柱且藉由形成用於對柱進行重佈線的重佈線層,可提供可降低製造成本且可實施多個輸入及輸出(input and output,I/O)路徑的封裝技術。
虛設柱110D可設置於框架101的上表面101U上且可與框架101交疊。虛設柱110D可設置於框架101與連接構件550之間。虛設柱110D可在與第一半導體晶片120的第一主動表面120S1實質上垂直的方向上延伸。虛設柱110D可與所述多個半導體晶片20電性絕緣。虛設柱110D可與重佈線層552的訊號圖案電性絕緣。在示例性實施例中,虛設柱110D不電性連接至連接構件550。
虛設柱110D可包括在垂直方向上彼此交疊且具有不同
寬度的第一虛設柱111D、第二虛設柱112D及第三虛設柱113D。第三虛設柱113D可設置於第二虛設柱112D上,且第二虛設柱112D可設置於第一虛設柱111D上。
第一虛設柱111D可具有與第一下部柱111的寬度實質上相同的第一寬度w1。第二虛設柱112D可具有與第一中間柱112的寬度實質上相同的第二寬度w2。第三虛設柱113D可具有與第一上部柱113的寬度實質上相同的第三寬度w3。因此,虛設柱110D可被理解為具有寬度不同的多個區。
在示例性實施例中,第一虛設柱111D、第二虛設柱112D及第三虛設柱113D中的每一者的橫截表面的形狀可發生變化。舉例而言,橫截表面可具有圓形形狀或橢圓形形狀。
在示例性實施例中,第一虛設柱111D、第二虛設柱112D及第三虛設柱113D中的每一者可具有錐形形狀或圓柱形形狀。
在示例性實施例中,虛設柱110D中的至少一者可具有與第一柱110的高度及/或厚度實質上相同的高度及/或厚度。
在示例性實施例中,虛設柱110D的至少一部分可設置於框架101與第三半導體晶片320之間或者框架101與第四半導體晶片420之間。
在示例性實施例中,虛設柱110D中的至少一者可與所述多個半導體晶片20中的至少一者交疊。舉例而言,第一虛設柱111D可設置於框架101與第三半導體晶片320之間且可與第三半導體晶片320交疊。如圖1中所示,第一虛設柱111D及第二虛設
柱112D可設置於框架101與第四半導體晶片420之間且可與第四半導體晶片420交疊。
在示例性實施例中,虛設柱110D可包含金屬材料(包括銅)。虛設柱110D可具有支柱形狀。
在示例性實施例中,虛設柱110D的數目、虛設柱110D之間的間隙以及虛設柱110D的設置形式可發生變化。舉例而言,在框架101與連接構件550之間可設置有更多數目的虛設柱110D。堆疊的半導體晶片的數目可根據虛設柱110D的數目而增加或減少。
由於虛設柱110D設置於框架101上,因此半導體封裝100A可包括更多數目的金屬層,使得可減少半導體封裝100A的翹曲。
虛設柱110D可改善半導體封裝100A的散熱性質。舉例而言,由於虛設柱110D設置於框架101與連接構件550之間,因此可高效地放出自所述多個半導體晶片20產生的熱量。
在示例性實施例中,虛設柱110D可具有與第一柱110的高度實質上相同的高度。虛設柱110D的上端與下端之間的距離和第一柱110的上端與下端之間的距離可實質上相同。
在示例性實施例中,第一柱110的上表面、第二柱210的上表面及第三柱310的上表面與虛設柱110D的上表面可實質上共面。舉例而言,第一柱110的上表面、第二柱210的上表面及第三柱310的上表面與虛設柱110D的上表面可實質上對準。
在示例性實施例中,第一下部柱111可具有與第一虛設柱111D的上表面實質上共面的上表面。舉例而言,第一下部柱111的上表面與第一虛設柱110D的上表面可實質上對準。
在示例性實施例中,第一中間柱112的上表面、第二下部柱211的上表面及第二虛設柱112D的上表面可實質上彼此共面。舉例而言,第一中間柱112的上表面、第二下部柱211的上表面及第二虛設柱112D的上表面可實質上彼此對準。
在示例性實施例中,第一上部柱113的上表面、第二上部柱212的上表面、第三柱310的上表面及第三虛設柱113D的上表面可實質上彼此共面。舉例而言,第一上部柱113的上表面、第二上部柱212的上表面、第三柱310的上表面及第三虛設柱113D的上表面可實質上彼此對準。
在示例性實施例中,第一柱110、第二柱210及第三柱310以及第一虛設柱111D、第二虛設柱112D及第三虛設柱113D可分別包括設置於第一柱110、第二柱210及第三柱310以及第一虛設柱111D、第二虛設柱112D及第三虛設柱113D下方的第一金屬晶種層107、第二金屬晶種層207及第三金屬晶種層307。舉例而言,第一柱110可包括設置於第一柱110下方且連接至第一連接墊120P的第一金屬晶種層107。第一金屬晶種層107可設置於第一虛設柱111D下方,且亦可設置於框架101上。可藉由無電鍍覆方法(electroless plating method)形成第一金屬晶種層107、第二金屬晶種層207及第三金屬晶種層307。在示例性實施例中,未
提供第一金屬晶種層107、第二金屬晶種層207及第三金屬晶種層307。
除連接構件550的重佈線層552之外,可更包括掩埋重佈線層552的絕緣層551及穿透絕緣層551且連接至重佈線層552的重佈線通孔553。
連接構件550可對第一半導體晶片120的第一連接墊120P、第二半導體晶片220的第二連接墊220P、第三半導體晶片320的第三連接墊320P及第四半導體晶片420的第四連接墊420P進行重佈線。第一連接墊120P、第二連接墊220P、第三連接墊320P及第四連接墊420P可藉由連接構件550而在實體上連接至及/或電性連接至外部實體。
絕緣層551可包含上述絕緣材料。絕緣材料可包括感光性絕緣材料,例如光可成像介電質(photoimageable dielectric,PID)樹脂。
在示例性實施例中,當絕緣層551包含感光性絕緣材料時,絕緣層551的厚度可減小,且可高效地實施重佈線通孔553的精細節距。
重佈線層552可對第一連接墊120P、第二連接墊220P、第三連接墊320P及第四連接墊420P進行重佈線。重佈線層552可包含金屬材料,例如(舉例而言)銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。依據相應的層中的每一者的設計而定,重佈線層552可執行各種功
能。舉例而言,重佈線層552可包括接地圖案、電源圖案、訊號圖案等。訊號圖案可包括除接地圖案、電源圖案等之外的各種訊號,例如(舉例而言)資料訊號。所述圖案可包括配線及墊。
重佈線通孔553可將重佈線層552以及第一連接墊120P、第二連接墊220P、第三連接墊320P及第四連接墊420P電性連接至彼此,使得可在連接構件550中形成電性路徑。重佈線通孔553可包含金屬材料,例如(舉例而言)銅(Cu)、鋁(Al)、銀(Ag)、錫(Sn)、金(Au)、鎳(Ni)、鉛(Pb)、鈦(Ti)或其合金。重佈線通孔553可為使用金屬材料完全填充的填充類型通孔(filled type via),或者可為其中金屬材料沿著通孔孔洞的壁形成的共形類型通孔(conformal type via)。重佈線通孔553可具有錐形形狀的橫截表面。舉例而言,重佈線通孔553可具有其中重佈線通孔553的上部部分的寬度可大於下部部分的寬度的錐形形狀。
連接構件550的絕緣層551、重佈線層552及重佈線通孔553中的每一者的數目可大於或小於圖中所示的實例。
參照圖1,半導體封裝100A可更包括多個填充層30。
所述多個填充層30可包括第一填充層130、第二填充層230、第三填充層330及第四填充層430。第二填充層230可設置於第一填充層130上,第三填充層330可設置於第二填充層230上,且第四填充層430可設置於第三填充層330上。
在示例性實施例中,連接構件550可設置於所述多個填
充層30上。所述多個柱10可設置於所述多個填充層30中。
第一填充層130可設置於框架101的貫通開口101H中且可覆蓋第一半導體晶片120的第一主動表面120S1及第一非主動表面120S2。在示例性實施例中,第一填充層130可覆蓋第一半導體晶片120的整個第一非主動表面120S2且可部分地覆蓋第一半導體晶片120的第一主動表面120S1。第一填充層130可環繞第一半導體晶片120的側表面。第一填充層130可覆蓋第一凸塊圖案140的側表面。第一填充層130可延伸成覆蓋第一半導體晶片120的第一非主動表面120S2且覆蓋框架101的下表面101L。第一填充層130可填充框架101與第一半導體晶片120之間的區,可延伸至並覆蓋第一半導體晶片120的第一非主動表面120S2及框架101的下表面101L,且亦可延伸至並覆蓋第一半導體晶片120的第一主動表面120S1的一部分。
第二填充層230可設置於第一半導體晶片120的第一主動表面120S1上且可覆蓋第二半導體晶片220的第二主動表面220S1。第二填充層230可環繞第二半導體晶片220的側表面。第二填充層230可覆蓋第二凸塊圖案240的側表面。第二填充層230可覆蓋第一下部柱111的側表面及第一虛設柱111D的側表面。第二填充層230可環繞第一柱110的至少一部分及第一虛設柱111D的至少一部分。第一下部柱111及第一虛設柱111D可穿透第二填充層230。第二填充層230的至少一部分可直接接觸第一填充層130的至少一部分。
第三填充層330可設置於第二半導體晶片220的第二主動表面220S1上且可覆蓋第三半導體晶片320的第三主動表面320S1。第三填充層330可環繞第三半導體晶片320的側表面。第三填充層330可覆蓋第三凸塊圖案340的側表面。第三填充層330可覆蓋第一中間柱112的側表面、第二下部柱211的側表面及第二虛設柱112D的側表面。第一中間柱112、第二下部柱211及第二虛設柱112D可穿透第三填充層330。第三填充層330的至少一部分可直接接觸第二填充層230的至少一部分。
第四填充層430可設置於第三半導體晶片320的第三主動表面320S1上且可覆蓋第四半導體晶片420的第四主動表面420S1。第四填充層430可環繞第四半導體晶片420的側表面。第四填充層430可覆蓋第四凸塊圖案440的側表面。第四填充層430可覆蓋第一上部柱113的側表面、第二上部柱212的側表面、第三柱310的側表面及第三虛設柱113D的側表面。第一上部柱113、第二上部柱212、第三柱310及第三虛設柱113D可穿透第四填充層430。第四填充層430的至少一部分可直接接觸第三填充層330的至少一部分。
第一填充層130、第二填充層230、第三填充層330及第四填充層430可包含絕緣材料。絕緣材料可包括非感光性絕緣材料(包括例如無機填料及/或絕緣樹脂)。非感光性絕緣材料可包括例如熱固性樹脂(例如環氧樹脂)及熱塑性樹脂(例如聚醯亞胺樹脂)中的至少一者。非感光性絕緣材料可為ABF或環氧模製化
合物(epoxy molding compound,EMC),或者可為光可成像包封體(photoimageable encapsulant,PIE)。
如以下進一步所闡述,半導體封裝100A可經歷磨削製程(grinding process),且在此種情形中,分別連接至第一柱110、第二柱210及第三柱310的第二凸塊圖案240的表面、第三凸塊圖案340的表面及第四凸塊圖案440的表面可設置於與第二填充層230、第三填充層330及第四填充層430中的每一者的上表面的水平高度相同的水平高度上。舉例而言,連接至第一柱110的第二凸塊241的表面可設置於與第二填充層230的上表面的水平高度相同的水平高度上,第二填充層230的一些部分接觸第三填充層330。用語「相同的水平高度」可包括由製程錯誤導致的細微差異。
參照圖1,半導體封裝100A可更包括用於緊固所述多個半導體晶片20的黏著層220A、320A及420A。
可使用晶粒貼合膜(die attach film,DAF)實施黏著層220A、320A及420A。黏著層220A、320A及420A可為例如緊固所述多個半導體晶片20的膠帶。用於實施黏著層220A、320A及420A的膠帶可為例如環氧樹脂組成物。所述多個半導體晶片20可藉由黏著層220A、320A及420A而被穩定地固定,且因此可改善可靠性。
黏著層220A、320A及420A可包括第一黏著層220A、第二黏著層320A及第三黏著層420A。
在示例性實施例中,第一黏著層220A可設置於第二半導體晶片220的第二非主動表面220S2的下部部分上。第一黏著層220A可接觸框架101、第一填充層130及第一虛設凸塊141D。
在示例性實施例中,第二黏著層320A可設置於第三半導體晶片320的第三非主動表面320S2下方。第二黏著層320A可接觸第二填充層230及第二虛設凸塊241D。
在示例性實施例中,第三黏著層420A可設置於第四半導體晶片420的第四非主動表面420S2的下部部分上。第三黏著層420A可接觸第三填充層330及第三虛設凸塊341D。
參照圖1,半導體封裝100A可更包括凸塊下金屬層560、導電圖案570及金屬層105,凸塊下金屬層560設置於連接構件550上、導電圖案570設置於凸塊下金屬層560上。
導電圖案570可將半導體封裝100A在實體上連接至及/或電性連接至外部實體。舉例而言,半導體封裝100A可藉由導電圖案570安裝於電子裝置的主板上。導電圖案570可電性連接至藉由凸塊下金屬層560暴露出的重佈線層552。導電圖案570可包含錫(Sn)或包含錫(Sn)的合金。導電圖案570可由例如焊料形成,但示例性實施例並非僅限於此。
導電圖案570可被配置為例如接腳、球、引腳等。可提供多個導電圖案570或單個導電圖案570。當提供多個導電圖案570時,導電圖案570可包括例如銅支柱或焊料。當提供單個導電圖案570時,導電圖案570可包含例如錫-銀焊料或銅,但示例性
實施例並非僅限於此。
在示例性實施例中,導電圖案570的數目、導電圖案570之間的間隙以及導電圖案570的設置形式可發生變化。
圖2是示出根據示例性實施例的半導體封裝的剖視圖。
為便於闡釋,可省略對前面闡述的元件及技術態樣的進一步說明。
參照圖2,與參照圖1闡述的半導體封裝100A不同,在半導體封裝100B中,第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da中的每一者可具有支柱形狀,而非板形狀。
在示例性實施例中,第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da的數目、第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da之間的間隙以及第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da的設置形式可發生變化。第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da中的每一者可具有與第一凸塊141、第二凸塊241、第三凸塊341及第四凸塊441中的每一者的厚度及/或高度實質上相同的厚度及/或高度。
第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da可與第一凸塊141、第二凸塊241、第三凸塊341及第四凸塊441一起包括於第一凸塊圖案
140a、第二凸塊圖案240a、第三凸塊圖案340a及第四凸塊圖案440a中。第一凸塊圖案140a可設置於第一半導體晶片120的第一主動表面上的均勻水平高度上且可維持半導體封裝100B的平坦度,並且可改善散熱性質。第二凸塊圖案240a、第三凸塊圖案340a及第四凸塊圖案440a中的每一者可具有與上述結構相似的結構且可提供上述效果。
圖3是示出根據示例性實施例的半導體封裝的剖視圖。
為便於闡釋,可省略對前面闡述的元件及技術態樣的進一步說明。
參照圖3,在半導體封裝100C中,第一柱110a、第二柱210a及第三柱310a中的每一者的上部部分的寬度及虛設柱110Da的上部部分的寬度可與以上關於第一半導體封裝100A所述的寬度不同。舉例而言,第一柱110a可包括具有第一寬度w1的第一下部柱111、具有較第一寬度w1小的第二寬度w2的第一中間柱112以及具有較第二寬度w2小的第三寬度w3a的第一上部柱113a。上述示例性實施例亦可應用於第二柱210a的第二上部柱212a及第三柱310a。
虛設柱110Da可包括具有第一寬度w1的第一虛設柱111D、具有較第一寬度w1小的第二寬度w2的第二虛設柱112D以及具有較第二寬度w2小的第三寬度w3a的第三虛設柱113Da。藉由不同地配置第一柱110a、第二柱210a及第三柱310a中的每一者的寬度及虛設柱110Da的寬度,可改善柱之間的對準裕度。
圖4是示出根據示例性實施例的半導體封裝的剖視圖。
為便於闡釋,可省略對前面闡述的元件及技術態樣的進一步說明。
參照圖4,與參照圖2闡述的半導體封裝100B不同,半導體封裝100D可更包括分別設置於第一半導體晶片120的第一主動表面、第二半導體晶片220的第二主動表面、第三半導體晶片320的第三主動表面及第四半導體晶片420的第四主動表面上的第一絕緣層125、第二絕緣層225、第三絕緣層325及第四絕緣層425。
第一絕緣層125可在第一主動表面上覆蓋第一凸塊圖案140a的側表面。因此,在示例性實施例中,第一絕緣層125可在第一半導體晶片120的第一主動表面120S1上覆蓋第一凸塊141的側表面及第一虛設凸塊141D的側表面。第一凸塊圖案140a可穿透第一絕緣層125。第一絕緣層125的側表面可被第一填充層130覆蓋。
對第二絕緣層225、第三絕緣層325及第四絕緣層425的說明可相似於對上述第一絕緣層125的說明,且因此將省略其重複的詳細說明。
第一絕緣層125、第二絕緣層225、第三絕緣層325及第四絕緣層425可包含絕緣材料。舉例而言,絕緣材料可為感光性絕緣材料,例如PID樹脂。
第一絕緣層125、第二絕緣層225、第三絕緣層325及第
四絕緣層425可改善半導體封裝100D的剛度,進而改善半導體封裝100D的平坦度。另外,第一絕緣層125、第二絕緣層225、第三絕緣層325及第四絕緣層425可用作支撐構件,使得第一凸塊圖案140a、第二凸塊圖案240a、第三凸塊圖案340a及第四凸塊圖案440a可維持其形狀。
圖5是示出根據示例性實施例的半導體封裝的剖視圖。
為便於闡釋,可省略對前面闡述的元件及技術態樣的進一步說明。
參照圖5,與參照圖1闡述的半導體封裝100A不同,半導體封裝100E可更包括第一連接構件150、第二連接構件250及第三連接構件350,第一連接構件150設置於第一填充層130與第二填充層230之間,第二連接構件250設置於第二填充層230與第三填充層330之間,第三連接構件350設置於第三填充層330與第四填充層430之間。
第一連接構件150可包括第一層間絕緣層151、第一配線層152及第一連接通孔153,第一配線層152設置於第一層間絕緣層151上,第一連接通孔153穿透第一層間絕緣層151且電性連接至第一配線層152。第一配線層152的一部分可藉由第一連接通孔153電性連接至第一凸塊141。第一下部柱111可設置於第一配線層152上且可藉由第一配線層152電性連接至第一連接墊120P。在第一配線層152上亦可設置有第一虛設柱111D。
第二連接構件250可包括第二層間絕緣層251、第二配
線層252及第二連接通孔253,第二配線層252設置於第二層間絕緣層251上,第二連接通孔253穿透第二層間絕緣層251且電性連接至第二配線層252。第二配線層252的一部分可藉由第二連接通孔253電性連接至第二凸塊241。第二下部柱211可設置於第二配線層252上且可藉由第二配線層252電性連接至第二連接墊220P。第一中間柱112可設置於第二配線層252上且可藉由第二配線層252電性連接至第一下部柱111。在第二配線層252上亦可設置有第二虛設柱112D。
第三連接構件350可包括第三層間絕緣層351、第三配線層352及第三連接通孔353,第三配線層352設置於第三層間絕緣層351上,第三連接通孔353穿透第三層間絕緣層351且電性連接至第三配線層352。第三配線層352的一部分可藉由第三連接通孔353電性連接至第三凸塊341。第三柱310可設置於第三配線層352上且可藉由第三配線層352電性連接至第三連接墊320P。第二上部柱212可設置於第三配線層352上且可藉由第三配線層352電性連接至第二下部柱211。第一上部柱113可設置於第三配線層352上且可藉由第三配線層352電性連接至第二下部柱211。在第三配線層352上亦可設置有第三虛設柱113D。
由於半導體封裝100E更包括包括第一配線層152的第一連接構件150、包括第二配線層252的第二連接構件250及包括第三配線層352的第三連接構件350,因此設置於每一層上的柱的製程裕度可得到改善,且第一層間絕緣層151、第二層間絕緣層251
及第三層間絕緣層351可被設置成平坦的,進而使得半導體封裝100E的平坦度可得到改善。
圖6是示出根據示例性實施例的半導體封裝的剖視圖。
為便於闡釋,可省略對前面闡述的元件及技術態樣的進一步說明。
參照圖6,與參照圖5闡述的半導體封裝100E不同,在半導體封裝100F中,第一虛設凸塊141Da、第二虛設凸塊241Da、第三虛設凸塊341Da及第四虛設凸塊441Da中的每一者可具有板形狀,而非支柱形狀。對所述配置的說明與對半導體封裝100E的說明實質上相同,且因此省略其重複說明。
圖7是示出根據示例性實施例的半導體封裝的剖視圖。
為便於闡釋,可省略對前面闡述的元件及技術態樣的進一步說明。
參照圖7,在示例性實施例中,與參照圖1闡述的半導體封裝100A不同,半導體封裝100G不包括第四凸塊圖案440。因此,第四半導體晶片420的第二連接墊420P可直接接觸連接構件550的重佈線通孔553且可電性連接至重佈線層552。由於未執行形成第四凸塊圖案440的製程,因此可降低製程成本且可減少第四半導體晶片420的第四連接墊420P與重佈線層552之間的電性連接路徑。
圖8是示出根據示例性實施例的半導體封裝的剖視圖。
參照圖8,半導體封裝100H可更包括基板701、下部半
導體晶片620、中介層基板601及被動組件720,下部半導體晶片620設置於基板701上、中介層基板601設置於下部半導體晶片620上。
在示例性實施例中,半導體封裝100A可被設置成使得半導體封裝100A的導電圖案570可接觸中介層基板601的第一表面。導電圖案570可在中介層基板601上電性連接至中介層基板601。舉例而言,在中介層基板601上在與第一表面的水平高度相同的水平高度上可設置有四個半導體封裝100A。可藉由中介層基板601再次對可用作輸入及輸出(I/O)端子的第一連接墊120P、第二連接墊220P、第三連接墊320P及第四連接墊420P進行重佈線。可藉由例如底部填充樹脂等來緊固導電圖案570。
下部半導體晶片620可設置於中介層基板601的與中介層基板601的第一表面相對的第二表面上。下部半導體晶片620可包括積體電路(IC)。積體電路可包括處理器晶片,例如(舉例而言)中央處理器(例如,中央處理單元(central processing unit,CPU))、圖形處理器(例如,圖形處理單元(graphics processing unit,GPU))、現場可程式化閘陣列(field programmable gate array,FPGA)、數位訊號處理器、密碼處理器、微處理器、微控制器等。
下部半導體晶片620可被實施為應用處理器(application processor,AP),但示例性實施例並非僅限於此。下部半導體晶片620可被實施為以下晶片:記憶體晶片,例如(舉例而言)揮發性
記憶體(例如,DRAM)、非揮發性記憶體(例如,唯讀記憶體(read only memory,ROM))、快閃記憶體等;邏輯晶片,例如類比數位轉換器(analog-digital converter)、特殊應用積體電路(application-specific IC,ASIC);或不同類型的晶片,例如電源管理積體電路(power management IC,PMIC);或者可藉由其組合來實施。
下部半導體晶片620可藉由第一導電圖案670a接觸基板701,且中介層基板601可藉由第二導電圖案670b接觸基板701。
被動組件720可設置於基板701的下表面上且可設置於第三導電圖案770之間。被動組件720可被配置為晶片類型電容器(例如多層式陶瓷電容器(multi-layer ceramic capacitor,MLCC)或低電感陶瓷電容器(low inductance ceramic capacitor,LICC))或者晶片類型電感器(例如功率電感器)。被動組件720的數目並非僅限於任何特定實例,且在示例性實施例中,被動組件720的數目可大於圖8中所示的數目。
圖9至圖16是示出製造半導體封裝(例如,根據示例性實施例的半導體封裝)的方法的剖視圖。圖9至圖16示出與圖1對應的橫截表面。
參照圖9,可在黏著膜103上設置具有貫通開口101H的框架101。可在貫通開口101H中設置具有第一主動表面120S1的第一半導體晶片120,在第一主動表面120S1上設置第一連接墊120P。
黏著膜103可為用於緊固框架101的膠帶。舉例而言,黏著膜103可包括熱處理可固化黏著膠帶(其黏著力可藉由熱處理而減弱)或者紅外可固化黏著膠帶(其黏著力可藉由照射紅外線而減弱)。
框架101可具有藉由貫通開口101暴露出的第一側表面101S1。第一側表面101S1可面對第一半導體晶片120。框架101可包含以上參照圖1闡述的絕緣材料。
可將第一半導體晶片120設置成使得第一主動表面120S1可在框架101的貫通開口101H中面對黏著膜103。可在第一半導體晶片120的第一主動表面120S1上設置第一凸塊圖案140。第一凸塊圖案140可包括在第一連接墊120P上連接至第一連接墊120P的第一凸塊141以及不連接至第一連接墊120P的第一虛設凸塊141D。
參照圖10,可設置對框架101的貫通開口101H與第一半導體晶片120之間的空間進行填充的第一填充層130。
第一填充層130可填充框架101的第一側表面101S1與框架101的貫通開口101H中的第一半導體晶片120的側表面之間的空間。第一填充層130可覆蓋第一半導體晶片120的第一主動表面120S1及第一非主動表面120S2。第一填充層130可延伸成覆蓋框架101的一個表面(例如,下表面101L)。
在示例性實施例中,形成第一填充層130可包括對用於形成第一填充層130的前驅物進行疊層及固化。在示例性實施例
中,可藉由施加第一填充層130以密封第一半導體晶片120且使第一填充層130固化來形成第一填充層130。藉由執行固化製程,可緊固第一半導體晶片120。
可形成金屬層105。金屬層105可設置於第一填充層130上。在示例性實施例中,金屬層105的厚度可發生變化(例如,所述厚度可大於圖10至圖16中所示的厚度),或者不提供金屬層105。金屬層105控制翹曲。金屬層105可放出由所述多個半導體晶片20(參見圖1)產生的熱量。
可移除黏著膜103(參見圖9)。藉由移除黏著膜103,框架101的上表面101U可被暴露出。在示例性實施例中,可在形成金屬層105之後移除黏著膜103,但示例性實施例並非僅限於此。舉例而言,在示例性實施例中,可在形成金屬層105之前移除黏著膜103。
在示例性實施例中,當黏著膜103包括黏著力可藉由熱處理而減弱的熱處理可固化黏著膠帶時,可在藉由執行熱處理而減弱黏著膜103的黏著力之後執行移除黏著膜103。
在示例性實施例中,當黏著膜103包括黏著力可藉由照射紅外線而減弱的紅外可固化黏著膠帶時,可在藉由向黏著膜103照射紅外線來減弱黏著膜103的黏著力之後執行移除黏著膜103。
參照圖11,可設置覆蓋框架101的上表面101U的金屬晶種層107。
金屬晶種層107可延伸成覆蓋框架101的上表面101U、
第一填充層130的一部分、第一凸塊141的上表面及第一虛設凸塊141D的上表面。可藉由電解鍍覆方法或無電鍍覆方法形成金屬晶種層107。
在示例性實施例中,不執行形成金屬晶種層107。
參照圖12,可形成覆蓋金屬晶種層107的罩幕層108,且可藉由部分地移除罩幕層108以暴露出金屬晶種層107的上表面的一部分來形成通孔孔洞。
可藉由對前驅物進行疊層及固化的方法或者施加並固化前驅物材料的方法來形成罩幕層108。可使用例如微影方法、機械鑽孔及/或雷射鑽孔在罩幕層108中形成通孔孔洞。罩幕層108可包含絕緣材料,例如(舉例而言)光可成像介電質(PID)。作為形成通孔孔洞的結果,金屬晶種層107的上表面的一部分可被暴露出。
參照圖13,可形成填充通孔孔洞的第一下部柱111及第一虛設柱111D,且可一同移除罩幕層108與金屬晶種層107的上表面的未被暴露出的一部分。
在示例性實施例中,可藉由鍍覆製程形成第一下部柱111及第一虛設柱111D。鍍覆製程可為例如電解鍍覆製程或無電鍍覆製程。
在示例性實施例中,可使用例如消除製程(subtractive process)、加成製程、半加成製程及改良半加成製程(modified semi-additive process,MSAP)來形成第一下部柱111及第一虛設
柱111D。
在示例性實施例中,可使用例如化學氣相沈積(chemical vapor deposition,CVD)製程或物理氣相沈積(physical vapor deposition,PVD)製程形成第一下部柱111及第一虛設柱111D。
在部分地移除金屬晶種層107之後,金屬晶種層107可保留於第一下部柱111及第一虛設柱111D中的每一者的下部部分中。
在示例性實施例中,未提供金屬晶種層107。在此種情形中,第一下部柱111及第一虛設柱111D中的每一者可直接接觸框架101的上表面101U。
參照圖14,可在第一半導體晶片120上設置第二半導體晶片220,第二半導體晶片220可具有第二非主動表面220S2及第二主動表面220S1,黏著層220A貼合至第二非主動表面220S2,第二連接墊220P設置於第二主動表面220S1上。
第二半導體晶片220可與第一半導體晶片120偏置開。
設置第二半導體晶片220可包括將第二半導體晶片220設置於第一半導體晶片120上,同時在第二半導體晶片220的第二主動表面220S1上形成第二凸塊圖案240。第二凸塊圖案240可包括在第二連接墊220P上連接至第二連接墊220P的第二凸塊241及不連接至第二連接墊220P的第二虛設凸塊241D。
參照圖15,可設置覆蓋第二半導體晶片220的第二填充層230。
第二填充層230可覆蓋第二半導體晶片220的第二主動表面220S1。第二填充層230可覆蓋第二凸塊圖案240的側表面。第二填充層230可覆蓋第一下部柱111、第一虛設柱111D及第二凸塊圖案240中的每一者的側表面。
在示例性實施例中,形成第二填充層230可包括對用於形成第二填充層230的前驅物進行疊層及固化。在示例性實施例中,可施加並固化第二填充層230以密封第二半導體晶片220。藉由執行固化製程,可緊固第二半導體晶片220。
可將第二填充層230平坦化,直至第二凸塊圖案240、第一下部柱111及第一虛設柱111D被暴露出為止。
將第二填充層230平坦化可包括執行磨削製程。在此製程中,第二凸塊圖案240的上表面、第一下部柱111的上表面及第一虛設柱111D的上表面可實質上彼此共面。舉例而言,第二凸塊圖案240的上表面、第一下部柱111的上表面及第一虛設柱111D的上表面可實質上彼此對準。
參照圖16,可重複執行參照圖11至圖15闡述的方法,使得形成第三半導體晶片320、第四半導體晶片420、第三凸塊圖案340、第四凸塊圖案440、第一柱110、第二柱210、第三柱310、虛設柱110D、第三填充層330及第四填充層430。
在示例性實施例中,形成第一柱110、第二柱210及第三柱310以及虛設柱110D可包括形成具有不同寬度的多個柱,此可改善對準裕度。舉例而言,形成第一柱110可包括在第一下部柱
111上形成具有較第一下部柱111的寬度小的寬度的第一中間柱112,以及在第一中間柱112上形成具有較第一中間柱112的寬度大的寬度的第一上部柱113。亦可對虛設柱110D應用所述製程。
返回參照圖1,在第四填充層430上可設置有連接構件550,且在連接構件550上可設置有凸塊下金屬層560及導電圖案570。
在示例性實施例中,可藉由以下方法形成連接構件550:使用疊層製程或塗覆製程形成絕緣層551、在絕緣層551中形成通孔孔洞以及藉由電解鍍覆製程或無電鍍覆製程形成重佈線層552及重佈線通孔553。當使用PID作為絕緣層時,可使用微影方法將通孔孔洞形成為精細節距。可在絕緣層551中形成開口,可在開口中設置凸塊下金屬層560,且可在凸塊下金屬層560上形成電性連接至凸塊下金屬層560的導電圖案570。凸塊下金屬層560可電性連接至重佈線層552。因此,可製造圖1中所示的半導體封裝100A。
在示例性實施例中,連接構件550可設置於所述多個堆疊的半導體晶片20的最上部部分上。與圖中所示的示例性實施例不同,當所述多個半導體晶片20僅包括第一半導體晶片120及第二半導體晶片220時,連接構件550可設置於第二填充層230上且可對第一半導體晶片120的第一連接墊120P及第二半導體晶片220的第二連接墊220P進行重佈線。
根據前述示例性實施例,可提供具有改善的封裝效能及
適當封裝大小的半導體封裝。
在示例性實施例中,除非另外指明,否則為易於說明,下部部分、下表面等可參照圖式中的橫截表面而指示向下的方向,且上部部分、上表面等可指示相反的方向。
在示例性實施例中,用語「連接」可包括「直接連接」,且亦可藉由黏著層而「間接連接」。另外,用語「電性連接」可包括「在實體上連接」及「不在實體上連接」。在說明及申請專利範圍中可使用包括例如「第一」、「第二」等序數的用語來區分各個元件。該些用語僅用於區別各個組件的目的,而並非僅限於此。舉例而言,示例性實施例中的「第一」元件在另一示例性實施例中可被闡述為「第二」元件。
應理解,除非上下文清楚地另外指明,否則對每一示例性實施例內的特徵或態樣的說明應通常被認為可用於其他示例性實施例中的其他相似特徵或態樣。
除非上下文清楚地另外指明,否則本文中使用的單數形式「一(a及an)」及「所述(the)」旨在亦包括複數形式。
應理解,當稱組件(例如膜、區、層或元件)位於另一組件「上」、「連接至」、「耦合至」或「相鄰於」另一組件時,所述組件可直接位於所述另一組件上、直接連接至、直接耦合至或直接相鄰於所述另一組件,或者可存在中間組件。亦應理解,當稱組件位於兩個組件「之間」時,所述組件可為所述兩個組件之間的唯一組件,或者亦可存在一或多個中間組件。亦應理解,當
稱組件「覆蓋」另一組件時,所述組件可為覆蓋所述另一組件的唯一組件,或者一或多個中間組件亦可覆蓋所述另一組件。用於闡述元件之間的關係的其他字組應以相同的方式進行解釋。
在本文中,應理解,如此項技術中具有通常知識者將理解,當元件被闡述為實質上彼此共面時,所述元件恰好彼此共面,或者幾乎彼此共面(例如,在量測誤差內)。此外,應理解,如此項技術中具有通常知識者將理解,當一個值被闡述為與另一值大約相同或大約等於所述另一值時,所述值在量測誤差內彼此相等,或者若在量測上不相等,則在值上足夠接近以在功能上彼此相等。更應理解,如此項技術中具有通常知識者將理解,當兩個組件或方向被闡述為實質上平行於彼此或垂直於彼此延伸時,所述兩個組件或方向恰好平行於彼此或垂直於彼此延伸,或者近似平行於彼此或近似垂直於彼此延伸(例如,在測量誤差內)。用語「實質上」及「大約」的其他使用方法應以相同的方式進行解釋。
儘管已參照本發明概念的示例性實施例具體示出並闡述了本發明概念,然而此項技術中具有通常知識者應理解,在不背離由以下申請專利範圍界定的本發明概念的精神及範圍的條件下,可對本文進行形式及細節上的各種改變。
10:柱
20:半導體晶片
30:填充層
40:凸塊圖案
100A:半導體封裝/第一半導體封裝
101:框架
101H:貫通開口
101L:下表面
101S1:第一側表面
101S2:第二側表面
101U:上表面
105:金屬層
107:第一金屬晶種層/金屬晶種層
110:第一柱
110D:虛設柱
111:第一下部柱
111D:第一虛設柱
112:第一中間柱
112D:第二虛設柱
113:第一上部柱
113D:第三虛設柱
120:第一半導體晶片
120P:第一連接墊
120S1:第一主動表面
120S2:第一非主動表面
130:第一填充層
140:第一凸塊圖案
141:第一凸塊
141D:第一虛設凸塊
207:第二金屬晶種層
210:第二柱
211:第二下部柱
212:第二上部柱
220:第二半導體晶片
220A:黏著層/第一黏著層
220P:第二連接墊
220S1:第二主動表面
220S2:第二非主動表面
230:第二填充層
240:第二凸塊圖案
241:第二凸塊
241D:第二虛設凸塊
307:第三金屬晶種層
310:第三柱
320:第三半導體晶片
320A:黏著層/第二黏著層
320P:第三連接墊
320S1:第三主動表面
320S2:第三非主動表面
330:第三填充層
340:第三凸塊圖案
341:第三凸塊
341D:第三虛設凸塊
420:第四半導體晶片
420A:黏著層/第三黏著層
420P:第四連接墊
420S1:第四主動表面
420S2:第四非主動表面
430:第四填充層
440:第四凸塊圖案
441:第四凸塊
441D:第四虛設凸塊
550:連接構件
551:絕緣層
552:重佈線層
553:重佈線通孔
560:凸塊下金屬層
570:導電圖案
w1:第一寬度/寬度
w2:第二寬度
w3:第三寬度
Claims (19)
- 一種半導體封裝,包括:框架,具有貫通開口;多個半導體晶片,包括第一半導體晶片及第二半導體晶片,所述第一半導體晶片設置於所述貫通開口中且具有第一主動表面及與所述第一主動表面相對的第一非主動表面,第一連接墊設置於所述第一主動表面上,所述第二半導體晶片設置於所述第一半導體晶片上且具有第二主動表面及與所述第二主動表面相對的第二非主動表面,第二連接墊設置於所述第二主動表面上;第一凸塊及第二凸塊,分別電性連接至所述第一連接墊及所述第二連接墊;第一虛設凸塊及第二虛設凸塊,分別設置於與所述第一凸塊的水平高度及所述第二凸塊的水平高度相同的水平高度上;第一柱及第二柱,分別電性連接至所述第一凸塊及所述第二凸塊;第一連接構件,包括第一重佈線層,所述第一重佈線層電性連接至所述第一柱及所述第二柱中的每一者;以及虛設柱,設置於所述框架與所述第一連接構件之間。
- 如請求項1所述的半導體封裝,其中所述第一柱及所述第二柱的上表面與所述虛設柱的上表面實質上共面。
- 如請求項1所述的半導體封裝,更包括:第一填充層,覆蓋所述第一半導體晶片的所述第一主動表面 及所述第一非主動表面。
- 如請求項3所述的半導體封裝,更包括:第二填充層,覆蓋所述第二半導體晶片的所述第二主動表面,其中所述第二填充層環繞所述第一柱的至少一部分及所述虛設柱的至少一部分。
- 如請求項4所述的半導體封裝,其中所述第二填充層的至少一部分直接接觸所述第一填充層的至少一部分。
- 如請求項4所述的半導體封裝,更包括:第二連接構件,設置於所述框架與所述第二填充層之間,且包括第一層間絕緣層、第二重佈線層及第一重佈線通孔。
- 如請求項1所述的半導體封裝,其中所述第一柱的下部部分的寬度大於所述第一凸塊的寬度,其中所述第二柱的下部部分的寬度大於所述第二凸塊的寬度。
- 如請求項1所述的半導體封裝,其中所述第一凸塊及所述第二凸塊中的每一者具有等於或小於約30微米的高度。
- 如請求項1所述的半導體封裝,更包括:第一絕緣層,在所述第一半導體晶片的所述第一主動表面上覆蓋所述第一凸塊的側表面及所述第一虛設凸塊的側表面。
- 如請求項1所述的半導體封裝,更包括:凸塊下金屬層,電性連接至所述第一重佈線層;以及 導電圖案,電性連接至所述凸塊下金屬層。
- 如請求項10所述的半導體封裝,更包括:下部半導體晶片;以及中介層基板,設置於所述下部半導體晶片上,其中所述導電圖案電性連接至所述中介層基板。
- 一種半導體封裝,包括:框架,具有貫通開口;第一半導體晶片,設置於所述框架的所述貫通開口中,且具有第一主動表面及與所述第一主動表面相對的第一非主動表面,第一連接墊設置於所述第一主動表面上;第一凸塊圖案,包括第一凸塊及至少一個第一虛設凸塊,所述第一凸塊連接至所述第一半導體晶片的所述第一主動表面上的所述第一連接墊,所述至少一個第一虛設凸塊不連接至所述第一連接墊;第一填充層,填充所述框架與所述第一半導體晶片之間的區,覆蓋所述第一半導體晶片的所述第一非主動表面及所述框架的下表面,且覆蓋所述第一半導體晶片的所述第一主動表面的一部分;第一柱,在垂直方向上與所述第一凸塊交疊且在與所述第一半導體晶片的所述第一主動表面實質上垂直的方向上延伸;以及虛設柱,與所述框架交疊。
- 如請求項12所述的半導體封裝, 其中所述第一柱包括依序堆疊於彼此上的第一下部柱、第一中間柱及第一上部柱,其中所述第一下部柱與所述第一中間柱具有不同的寬度。
- 如請求項12所述的半導體封裝,更包括:連接構件,設置於所述第一柱上,其中所述連接構件包括電性連接至所述第一柱的重佈線層及將所述重佈線層連接至所述第一連接墊的重佈線通孔。
- 一種半導體封裝,包括:框架,具有貫通開口;多個半導體晶片;多個填充層,分別環繞所述多個半導體晶片的側表面;連接構件,設置於所述多個填充層上;多個柱,設置於所述多個填充層中;以及多個凸塊,分別電性連接至所述多個半導體晶片,其中所述多個半導體晶片包括第一半導體晶片及第二半導體晶片,所述第一半導體晶片設置於所述貫通開口中,所述第二半導體晶片與所述第一半導體晶片及所述框架部分地交疊,其中所述多個填充層包括第一填充層及第二填充層,所述第一填充層環繞所述貫通開口中的所述第一半導體晶片的側表面,所述第二填充層環繞所述第二半導體晶片的側表面,其中所述多個凸塊包括第一凸塊及第二凸塊,所述第一凸塊電性連接至所述第一半導體晶片的第一連接墊,所述第二凸塊電 性連接至所述第二半導體晶片的第二連接墊,其中所述多個柱包括第一柱及多個虛設柱,所述第一柱穿透所述第一填充層上的所述第二填充層且電性連接至所述第一凸塊,所述多個虛設柱穿透所述框架上的所述第二填充層。
- 如請求項15所述的半導體封裝,其中所述多個虛設柱中的至少一者與所述多個半導體晶片中的至少一者交疊。
- 如請求項15所述的半導體封裝,其中所述多個半導體晶片更包括第三半導體晶片及第四半導體晶片,所述第三半導體晶片設置於所述第二半導體晶片上,所述第四半導體晶片設置於所述第三半導體晶片上,其中所述多個填充層更包括第三填充層及第四填充層,所述第三填充層環繞所述第三半導體晶片的側表面,所述第四填充層環繞所述第四半導體晶片的側表面,其中所述多個凸塊更包括第三凸塊及第四凸塊,所述第三凸塊電性連接至所述第三半導體晶片的第三連接墊,所述第四凸塊電性連接至所述第四半導體晶片的第四連接墊,其中所述多個柱更包括第二柱及第三柱,所述第二柱穿透所述第二填充層上的所述第三填充層且電性連接至所述第二凸塊,所述第三柱穿透所述第三填充層上的所述第四填充層且電性連接至所述第三凸塊。
- 如請求項15所述的半導體封裝,其中所述連接構件包括重佈線層及重佈線通孔,所述重佈線層電性連接至所述多 個柱,所述重佈線通孔將所述重佈線層連接至所述第一連接墊及所述第二連接墊。
- 如請求項18所述的半導體封裝,更包括:凸塊下金屬層,電性連接至所述重佈線層;以及導電圖案,電性連接至所述凸塊下金屬層。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR10-2019-0166308 | 2019-12-13 | ||
| KR1020190166308A KR102643424B1 (ko) | 2019-12-13 | 2019-12-13 | 반도체 패키지 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202123394A TW202123394A (zh) | 2021-06-16 |
| TWI849245B true TWI849245B (zh) | 2024-07-21 |
Family
ID=76317008
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109135804A TWI849245B (zh) | 2019-12-13 | 2020-10-16 | 半導體封裝 |
Country Status (4)
| Country | Link |
|---|---|
| US (3) | US11289456B2 (zh) |
| KR (1) | KR102643424B1 (zh) |
| CN (1) | CN112992872B (zh) |
| TW (1) | TWI849245B (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11735570B2 (en) * | 2018-04-04 | 2023-08-22 | Intel Corporation | Fan out packaging pop mechanical attach method |
| KR102643424B1 (ko) | 2019-12-13 | 2024-03-06 | 삼성전자주식회사 | 반도체 패키지 |
| US11552029B2 (en) * | 2020-09-04 | 2023-01-10 | Micron Technology, Inc. | Semiconductor devices with reinforced substrates |
| KR102852794B1 (ko) * | 2021-07-26 | 2025-08-29 | 삼성전자주식회사 | 반도체 패키지 및 그 제조 방법 |
| KR20230027367A (ko) | 2021-08-18 | 2023-02-28 | 삼성전자주식회사 | 반도체 패키지 |
| KR20240015948A (ko) * | 2022-07-28 | 2024-02-06 | 삼성전자주식회사 | 반도체 패키지 |
| CN118057965A (zh) * | 2022-09-21 | 2024-05-21 | 长江先进存储产业创新中心有限责任公司 | 集成电路器件、封装及其形成方法 |
| US20250054909A1 (en) * | 2023-08-07 | 2025-02-13 | Macronix International Co., Ltd. | Semiconductor device |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6952049B1 (en) * | 1999-03-30 | 2005-10-04 | Ngk Spark Plug Co., Ltd. | Capacitor-built-in type printed wiring substrate, printed wiring substrate, and capacitor |
| US20100171208A1 (en) * | 2009-01-06 | 2010-07-08 | Elpida Memory, Inc. | Semiconductor device |
Family Cites Families (50)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3597754B2 (ja) * | 2000-04-24 | 2004-12-08 | Necエレクトロニクス株式会社 | 半導体装置及びその製造方法 |
| KR100593049B1 (ko) * | 2002-08-09 | 2006-06-28 | 가시오게산키 가부시키가이샤 | 반도체 장치 및 그 제조방법 |
| US7550857B1 (en) * | 2006-11-16 | 2009-06-23 | Amkor Technology, Inc. | Stacked redistribution layer (RDL) die assembly package |
| US20100193930A1 (en) * | 2009-02-02 | 2010-08-05 | Samsung Electronics Co., Ltd. | Multi-chip semiconductor devices having conductive vias and methods of forming the same |
| KR20100134354A (ko) * | 2009-06-15 | 2010-12-23 | 삼성전자주식회사 | 반도체 패키지, 스택 모듈, 카드 및 전자 시스템 |
| US20100327419A1 (en) * | 2009-06-26 | 2010-12-30 | Sriram Muthukumar | Stacked-chip packages in package-on-package apparatus, methods of assembling same, and systems containing same |
| US8552546B2 (en) * | 2009-10-06 | 2013-10-08 | Samsung Electronics Co., Ltd. | Semiconductor package, semiconductor package structure including the semiconductor package, and mobile phone including the semiconductor package structure |
| US8654538B2 (en) * | 2010-03-30 | 2014-02-18 | Ibiden Co., Ltd. | Wiring board and method for manufacturing the same |
| US8241964B2 (en) * | 2010-05-13 | 2012-08-14 | Stats Chippac, Ltd. | Semiconductor device and method of embedding bumps formed on semiconductor die into penetrable adhesive layer to reduce die shifting during encapsulation |
| KR101686553B1 (ko) * | 2010-07-12 | 2016-12-14 | 삼성전자 주식회사 | 반도체 패키지 및 패키지 온 패키지 |
| KR101906408B1 (ko) * | 2011-10-04 | 2018-10-11 | 삼성전자주식회사 | 반도체 패키지 및 그 제조 방법 |
| CN103946965B (zh) * | 2011-11-14 | 2019-04-02 | 英特尔公司 | 封装上受控的管芯上焊料集成及其装配方法 |
| JP2013120838A (ja) * | 2011-12-07 | 2013-06-17 | Elpida Memory Inc | 半導体装置及び半導体チップ |
| KR101831938B1 (ko) * | 2011-12-09 | 2018-02-23 | 삼성전자주식회사 | 팬 아웃 웨이퍼 레벨 패키지의 제조 방법 및 이에 의해 제조된 팬 아웃 웨이퍼 레벨 패키지 |
| US9502391B2 (en) * | 2012-05-25 | 2016-11-22 | Nepes Co., Ltd. | Semiconductor package, fabrication method therefor, and package-on package |
| US10153179B2 (en) * | 2012-08-24 | 2018-12-11 | Taiwan Semiconductor Manufacturing Company | Carrier warpage control for three dimensional integrated circuit (3DIC) stacking |
| KR102108325B1 (ko) * | 2013-10-14 | 2020-05-08 | 삼성전자주식회사 | 반도체 패키지 |
| US20150262902A1 (en) | 2014-03-12 | 2015-09-17 | Invensas Corporation | Integrated circuits protected by substrates with cavities, and methods of manufacture |
| TWI553809B (zh) * | 2014-06-24 | 2016-10-11 | 思鷺科技股份有限公司 | 封裝基板結構 |
| US9691746B2 (en) * | 2014-07-14 | 2017-06-27 | Micron Technology, Inc. | Methods of manufacturing stacked semiconductor die assemblies with high efficiency thermal paths |
| JP2016535463A (ja) * | 2014-10-03 | 2016-11-10 | インテル コーポレイション | 垂直コラムを有するオーバラップ形スタック化ダイパッケージ |
| KR102188644B1 (ko) * | 2014-11-13 | 2020-12-08 | 에스케이하이닉스 주식회사 | 확장된 대역폭을 갖는 반도체 패키지 |
| KR20170027391A (ko) | 2015-09-02 | 2017-03-10 | 에스케이하이닉스 주식회사 | 복수의 칩들이 내장된 반도체 패키지 및 그의 제조방법 |
| US9917072B2 (en) | 2015-09-21 | 2018-03-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of manufacturing an integrated stacked package with a fan-out redistribution layer (RDL) and a same encapsulating process |
| US9984998B2 (en) | 2016-01-06 | 2018-05-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Devices employing thermal and mechanical enhanced layers and methods of forming same |
| EP3430646B1 (en) * | 2016-03-16 | 2021-11-10 | INTEL Corporation | Stairstep interposers with integrated shielding for electronics packages |
| US9793246B1 (en) * | 2016-05-31 | 2017-10-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Pop devices and methods of forming the same |
| TWI567897B (zh) * | 2016-06-02 | 2017-01-21 | 力成科技股份有限公司 | 薄型扇出式多晶片堆疊封裝構造與製造方法 |
| KR20180001699A (ko) * | 2016-06-27 | 2018-01-05 | 에스케이하이닉스 주식회사 | 웨이퍼 레벨 패키지 및 제조 방법 |
| ITUA20164724A1 (it) * | 2016-06-28 | 2017-12-28 | St Microelectronics Srl | Dispositivo elettronico a semiconduttori con migliorate caratteristiche di testabilita' e relativo metodo di incapsulamento |
| US9966360B2 (en) | 2016-07-05 | 2018-05-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor package and manufacturing method thereof |
| KR102569815B1 (ko) | 2016-10-01 | 2023-08-22 | 인텔 코포레이션 | 전자 디바이스 패키지 |
| KR101983186B1 (ko) | 2016-12-16 | 2019-05-28 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
| KR102380821B1 (ko) * | 2017-09-15 | 2022-03-31 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| KR101942744B1 (ko) * | 2017-11-03 | 2019-01-28 | 삼성전기 주식회사 | 팬-아웃 반도체 패키지 |
| KR102061851B1 (ko) * | 2017-11-29 | 2020-01-02 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| KR102475818B1 (ko) | 2018-01-18 | 2022-12-08 | 에스케이하이닉스 주식회사 | 멀티 칩 스택을 포함하는 반도체 패키지 및 제조 방법 |
| KR102029100B1 (ko) | 2018-02-09 | 2019-11-08 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| KR102071457B1 (ko) | 2018-03-13 | 2020-01-30 | 삼성전자주식회사 | 팬-아웃 반도체 패키지 |
| KR20190121560A (ko) * | 2018-04-18 | 2019-10-28 | 삼성전기주식회사 | 팬-아웃 반도체 패키지 |
| US11094608B2 (en) * | 2018-06-29 | 2021-08-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Heat dissipation structure including stacked chips surrounded by thermal interface material rings |
| US11581287B2 (en) * | 2018-06-29 | 2023-02-14 | Intel Corporation | Chip scale thin 3D die stacked package |
| US11211333B2 (en) * | 2018-07-16 | 2021-12-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Through silicon via optimization for three-dimensional integrated circuits |
| US10950554B2 (en) * | 2018-07-16 | 2021-03-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor packages with electromagnetic interference shielding layer and methods of forming the same |
| KR102652872B1 (ko) * | 2018-09-04 | 2024-04-02 | 삼성전자주식회사 | 반도체 패키지 |
| KR20200102883A (ko) * | 2019-02-22 | 2020-09-01 | 에스케이하이닉스 주식회사 | 브리지 다이를 포함한 시스템 인 패키지 |
| TWI810380B (zh) * | 2019-02-22 | 2023-08-01 | 南韓商愛思開海力士有限公司 | 包括橋接晶粒的系統級封裝件 |
| US11018113B2 (en) * | 2019-10-17 | 2021-05-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory module, semiconductor package including the same, and manufacturing method thereof |
| KR102643424B1 (ko) | 2019-12-13 | 2024-03-06 | 삼성전자주식회사 | 반도체 패키지 |
| KR102736239B1 (ko) * | 2020-01-10 | 2024-12-02 | 에스케이하이닉스 주식회사 | 인터포즈 브리지를 가진 모듈들이 스택된 반도체 패키지 |
-
2019
- 2019-12-13 KR KR1020190166308A patent/KR102643424B1/ko active Active
-
2020
- 2020-07-27 US US16/940,045 patent/US11289456B2/en active Active
- 2020-10-16 TW TW109135804A patent/TWI849245B/zh active
- 2020-11-05 CN CN202011224033.6A patent/CN112992872B/zh active Active
-
2022
- 2022-02-24 US US17/679,861 patent/US12015014B2/en active Active
-
2024
- 2024-05-28 US US18/675,679 patent/US20240312959A1/en active Pending
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6952049B1 (en) * | 1999-03-30 | 2005-10-04 | Ngk Spark Plug Co., Ltd. | Capacitor-built-in type printed wiring substrate, printed wiring substrate, and capacitor |
| US20100171208A1 (en) * | 2009-01-06 | 2010-07-08 | Elpida Memory, Inc. | Semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| KR102643424B1 (ko) | 2024-03-06 |
| US20220181303A1 (en) | 2022-06-09 |
| US11289456B2 (en) | 2022-03-29 |
| CN112992872A (zh) | 2021-06-18 |
| US20240312959A1 (en) | 2024-09-19 |
| CN112992872B (zh) | 2025-07-29 |
| TW202123394A (zh) | 2021-06-16 |
| US20210183817A1 (en) | 2021-06-17 |
| US12015014B2 (en) | 2024-06-18 |
| KR20210075353A (ko) | 2021-06-23 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI849245B (zh) | 半導體封裝 | |
| TWI851814B (zh) | 半導體封裝 | |
| TWI878393B (zh) | 半導體封裝 | |
| CN110120370A (zh) | 半导体封装件和制造该半导体封装件的方法 | |
| CN110233112A (zh) | 电子封装件及其制法 | |
| KR20190091751A (ko) | 반도체 패키지 | |
| KR102765250B1 (ko) | 방열 구조체를 포함한 반도체 패키지 | |
| US11854948B2 (en) | Semiconductor package | |
| US20230207417A1 (en) | Semiconductor package | |
| KR102747646B1 (ko) | 반도체 패키지 및 그 제조방법 | |
| KR102859597B1 (ko) | 반도체 패키지 | |
| US12512400B2 (en) | Semiconductor packages | |
| US12456671B2 (en) | Semiconductor package | |
| KR102825929B1 (ko) | 반도체 패키지 | |
| US11894333B2 (en) | Semiconductor package | |
| US12438134B2 (en) | Package substrate and semiconductor package including the same | |
| US20240021531A1 (en) | Semiconductor package | |
| US12230580B2 (en) | Method of manufacturing semiconductor package, and semiconductor package | |
| KR102740257B1 (ko) | 반도체 패키지 | |
| KR20250162662A (ko) | 반도체 패키지 | |
| TW202501735A (zh) | 半導體封裝以及其製造方法 | |
| KR20250041649A (ko) | 반도체 패키지 | |
| KR20250163127A (ko) | 반도체 패키지 |