TWI846791B - 發光元件及其製造方法 - Google Patents
發光元件及其製造方法 Download PDFInfo
- Publication number
- TWI846791B TWI846791B TW108148641A TW108148641A TWI846791B TW I846791 B TWI846791 B TW I846791B TW 108148641 A TW108148641 A TW 108148641A TW 108148641 A TW108148641 A TW 108148641A TW I846791 B TWI846791 B TW I846791B
- Authority
- TW
- Taiwan
- Prior art keywords
- light
- dielectric material
- substrate
- emitting element
- stack
- Prior art date
Links
Classifications
-
- H10P54/00—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/813—Bodies having a plurality of light-emitting regions, e.g. multi-junction LEDs or light-emitting devices having photoluminescent regions within the bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/011—Manufacture or treatment of bodies, e.g. forming semiconductor layers
- H10H20/013—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials
- H10H20/0137—Manufacture or treatment of bodies, e.g. forming semiconductor layers having light-emitting regions comprising only Group III-V materials the light-emitting regions comprising nitride materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/011—Manufacture or treatment of bodies, e.g. forming semiconductor layers
- H10H20/018—Bonding of wafers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/814—Bodies having reflecting means, e.g. semiconductor Bragg reflectors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/819—Bodies characterised by their shape, e.g. curved or truncated substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/81—Bodies
- H10H20/819—Bodies characterised by their shape, e.g. curved or truncated substrates
- H10H20/82—Roughened surfaces, e.g. at the interface between epitaxial layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/83—Electrodes
- H10H20/831—Electrodes characterised by their shape
- H10H20/8312—Electrodes characterised by their shape extending at least partially through the bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/84—Coatings, e.g. passivation layers or antireflective coatings
- H10H20/841—Reflective coatings, e.g. dielectric Bragg reflectors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/8506—Containers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/85—Packages
- H10H20/857—Interconnections, e.g. lead-frames, bond wires or solder balls
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/034—Manufacture or treatment of coatings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/01—Manufacture or treatment
- H10H20/036—Manufacture or treatment of packages
- H10H20/0364—Manufacture or treatment of packages of interconnections
Landscapes
- Led Devices (AREA)
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
一種發光元件製造方法,包含:提供一基底,包含一上表面以及一下表面;形成一半導體疊層於上表面;移除部分半導體疊層形成一暴露區環繞半導體疊層;形成一介電材料疊層覆蓋半導體疊層以及暴露區;以及以一雷射照射基底,雷射具有一第一波長;其中,介電材料疊層對於第一波長具有10%-50%的反射率及/或50%-90%的穿透率。
Description
本申請案係關於一種發光元件,更詳言之,係關於一種具有提升切割良率的發光元件及其製造方法。
固態發光元件中的發光二極體(LEDs)具有具低耗電量、低產熱、壽命長、體積小、反應速度快以及良好光電特性,例如具有穩定的發光波長等特性,故已被廣泛的應用於家用裝置、指示燈及光電產品等。
習知的發光二極體包含一基板、一n型半導體層、一活性層及一p型半導體層形成於基板上、以及分別形成於p型/n型半導體層上的p、n-電極。當透過電極對發光二極體通電,且在一特定值的順向偏壓時,來自p型半導體層的電洞及來自n型半導體層的電子在活性層內結合以放出光。然而,隨著發光二極體應用於不同的光電產品,當發光二極體的尺寸縮小時,如何維持其光電特性並提升其切割良率,為本技術領域人員所研究開發的目標之一。
一種發光元件製造方法,包含:提供一基底,包含一上表面以及一下表面;形成一半導體疊層於上表面;移除部分半導體疊層形成一暴露區環繞半導體疊層;形成一介電材料疊層覆蓋半導體疊層以及暴露區;以及以一雷射照射基底,雷射具有一第一波長;其中,介電材料疊層對於第一波長具有10%-50%的反射率及/或50%-90%的穿透率。
一種發光元件,包含:一基底,包含一上表面、一下表面以及複數個側壁;複數個變質區,位於複數個側壁之任一側壁上,分別由下表面延伸至上表面;一半導體疊層,位於上表面;一暴露區,位於上表面,不被半導體疊層所覆蓋且圍繞半導體疊層;以及一介電材料疊層,覆蓋半導體疊層以及暴露區。
下文中,將參照圖示詳細地描述本發明之示例性實施例,已使得本發明領域技術人員能夠充分地理解本發明之精神。本發明並不限於以下之實施例,而是可以以其他形式實施。在本說明書中,有一些相同的符號,其表示具有相同或是類似之結構、功能、原理的元件,且為業界具有一般知識能力者可以依據本說明書之教導而推知。為說明書之簡潔度考量,相同之符號的元件將不再重述。
第1圖顯示本申請案一實施例發光元件1之上視圖以及截面圖。第2圖顯示本申請案一實施例發光元件1製造方法中之上視圖;第3圖顯示第2圖中沿B-B’線段之截面圖;以及第4A圖顯示第2圖中沿A-A’線段之截面圖。
如第1圖所示,發光元件1包含基底10、半導體疊層12位於基底10的上表面10a上、透明導電層18、介電材料疊層50、第一電極20以及第二電極30。半導體疊層12由下往上依序包含一第一半導體層121、一活性層123和一第二半導體層122。透明導電層18位於第二半導體層122上。介電材料疊層50覆蓋半導體疊層12及透明導電層18,並具有開孔501及502分別暴露第一半導體層121及透明導電層18。第一電極20形成於介電材料疊層50上,經由開孔501與第一半導體層121電性連接。第二電極30形成於介電材料疊層50上,經由開孔502與第二半導體層122電性連接。
於一實施例中,發光元件1之製造方法詳述如下。參照第2圖及第3圖,首先實施半導體疊層12形成步驟以及高台(mesa,MS)形成步驟。於本實施例中,為方便表示,製造方法中的基底與最後發光元件的基底皆以相同符號表示。基底10及形成於其上的半導體疊層12構成一半導體晶圓WF1。第2圖為半導體晶圓WF1之局部上視圖。
基底10可以是一成長基板,包括用於生長磷化鎵銦(AlGaInP)的砷化鎵(GaAs)基板、及磷化鎵(GaP)基板,或用於生長氮化銦鎵(InGaN)或氮化鋁鎵(AlGaN)的藍寶石(Al2
O3
)基板,氮化鎵(GaN)基板,碳化矽(SiC)基板、及氮化鋁(AlN)基板。基底10包含一上表面10a。基底10可以是一圖案化基板,即,基底10在其上表面10a上具有圖案化結構P。於一實施例中,從半導體疊層12發射的光可以被基底10的圖案化結構P所折射,從而提高發光元件的亮度。此外,圖案化結構P減緩或抑制了基底10與半導體疊層12之間因晶格不匹配而導致的錯位,從而改善半導體疊層12的磊晶品質。
在本申請案的一實施例中,在基底10上形成半導體疊層12的方法包含有機金屬化學氣相沉積(MOCVD)、分子束磊晶法(MBE)、氫化物氣相磊晶(HVPE)或離子鍍,例如濺鍍或蒸鍍等。
依序在基底10上形成一緩衝結構(圖未示)、第一半導體層121、活性層123和第二半導體層122。緩衝結構、第一半導體層121、活性層123和第二半導體層122構成半導體疊層12。緩衝結構可減小上述的晶格不匹配並抑制錯位,從而改善磊晶品質。緩衝層的材料包括GaN、AlGaN或AlN。在一實施例中,緩衝結構包括多個子層(圖未示)。子層包括相同材料或不同材料。在一實施例中,緩衝結構包括兩個子層,其中第一子層的生長方式為濺鍍,第二子層的生長方式為MOCVD。在一實施例中,緩衝層另包含第三子層。其中第三子層的生長方式為MOCVD,第二子層的生長溫度高於或低於第三子層的生長溫度。於一實施例中,第一、第二及第三子層包括相同的材料,例如AlN。在本申請案的一實施例中,第一半導體層121和第二半導體層122,例如為包覆層(cladding layer)或侷限層(confinement layer),具有不同的導電型態、電性、極性或用於提供電子或電洞的摻雜元素。例如,第一半導體層121是n型半導體,以及第二半導體層122是p型半導體。活性層123形成於第一半導體層121與第二半導體層122之間。電子與電洞在電流驅動下在活性層123中結合,將電能轉換成光能以發光。可藉由改變半導體疊層12中一個或多個層別的物理特性和化學組成,來調整發光元件1或半導體疊層12所發出的光之波長。
半導體疊層12的材料包括Alx
Iny
Ga(1-x-y)
N或Alx
Iny
Ga(1-x-y)
P的III-V族半導體材料,其中0≤x,y≤1;x+y≤1。根據活性層的材料,當半導體疊層12的材料是AlInGaP系列時,可以發出波長介於610nm和650nm之間的紅光或波長介於550nm和570nm之間的黃光。當半導體疊層12的材料是InGaN系列時,可以發出波長介於400nm和490nm之間的藍光或深藍光或波長介於490nm和550nm之間的綠光。當半導體疊層12的材料是AlGaN系列時,可以發出波長介於400nm和250nm之間的UV光。活性層123可以是單異質結構(single heterostructure; SH)、雙異質結構(double heterostructure; DH)、雙面雙異質結構(double-side double heterostructure; DDH)、多重量子井(multi-quantum well; MQW)。活性層123的材料可以是i型、p型或n型半導體。
接著,實施高台形成步驟,移除部分的半導體疊層12直至第一半導體層121之上表面121a露出,形成複數個高台MS,高台MS的上表面即為第二半導體層122的上表面。由上視觀之,上表面121a包圍各高台MS。移除部分的半導體疊層12的方法包含蝕刻。
接著,實施一暴露區R1形成步驟。參見第2圖及第3圖,在此步驟中,由第一半導體層上表面121a往下移除第一半導體層121直到基底10的上表面10a露出,形成暴露區R1。暴露區R1將半導體疊層12分隔並定義出複數個發光單元1。暴露區R1做為後續切割製程中預備分割線(圖未示)的所在位置。
接著,實施一透明導電層形成步驟。透明導電層18覆蓋各發光單元22的第二半導體層122之上表面,並與第二半導體層122電性接觸。透明導電層18可以是金屬或是透明導電材料,其中金屬可選自具有透光性的薄金屬層,透明導電材料對於活性層123所發出的光線為透明,包含石墨烯、銦錫氧化物(ITO)、氧化鋁鋅(AZO)、氧化鎵鋅(GZO)、氧化鋅(ZnO)或銦鋅氧化物(IZO)等材料。
接著,實施一介電材料疊層50形成步驟。先在各半導體疊層12的上表面及側壁上,以及暴露區R1上形成介電材料疊層50,然後以顯影蝕刻等製程,在介電材料疊層50中形成相互分離的開孔501及502。開孔501暴露了其下方第一半導體121的上表面121a,開孔502暴露了透明導電層18。於另一實施例中,發光元件1或其開孔502中不具有透明導電層18,此時,開孔502則暴露第二半導體層122。
第5A圖顯示第2圖中介電材料疊層50區域C的局部放大圖,介電材料疊層50由一對或複數對不同折射率的介電材料交互堆疊所形成。於本實施例中,如第5A圖所示,介電材料疊層50包含一組介電材料疊層,由第一子層50a及第二子層50b交互堆疊所組成。一第一子層50a及一第二子層50b組成一介電材料對。第一子層50a相較於第二子層50b具有較高的折射率,於一實施例中,第一子層50a相較於第二子層50b具有較小的厚度。介電材料包括例如氧化矽、氮化矽、氧氮化矽、氧化鈮、氧化鉿、氧化鈦、氟化鎂、氧化鋁等。藉由不同折射率介電材料的選擇搭配其厚度設計,介電材料疊層50形成一反射結構,例如一分佈式布拉格反射器(DBR, distributed Bragg reflector)。
於一實施例中,介電材料疊層50更可包含第一子層50a及第二子層50b以外的其他介電材料層。例如,介電材料疊層50更包含一第一介電材料層(圖未示)位於第一子層50a(及/或第二子層50b)與半導體疊層12之間。也就是說,先於半導體疊層12上形成第一介電材料層,接著再形成第一子層50a及第二子層50b。第一介電材料層的厚度大於第一子層50a及第二子層50b的厚度。於一實施例中,第一介電材料層之形成方式與第一子層50a及第二子層50b不同,例如,第一介電材料層之形成方式為化學汽相沉積(Chemical Vapor Deposition, CVD),第一子層50a及第二子層50b之形成方式為濺鍍。
於另一實施例中,如第5B圖所示,介電材料疊層50包含複數組介電材料疊層,第一組介電材料疊層由第一子層50a及第二子層50b交互堆疊所組成,第二組介電材料疊層由第三子層50c及第四子層50d交互堆疊所組成。一第三子層50c及一第四子層50d組成一介電材料對。第三子層50c相較於第四子層50d具有較高的折射率,於一實施例中,第三子層50c相較於第四子層50d具有較小的厚度。第三子層50c與第一子層50a具有不同厚度,第三子層50c與第一子層50a可以是相同材料或不同材料。第四子層50d與第二子層50b具有不同厚度,第四子層50d與第二子層50b可以是相同材料或不同材料。
於另一實施例中,介電材料疊層50更可包含一第二介電材料層(圖未示)位於第一子層50a(及/或第二子層50b)與第二電極30之間。也就是說,先於半導體疊層12上形成第一子層50a及第二子層50b,接著再形成第二介電材料層。第二介電材料層的厚度大於第一子層50a及第二子層50b的厚度。於一實施例中,第二介電材料層之形成方式與第一子層50a及第二子層50b不同,例如,第二介電材料層之形成方式為化學汽相沉積,第一子層50a及第二子層50b之形成方式為濺鍍。
於另一實施例中,介電材料疊層50包含複數組介電材料疊層與第一介電材料層及/或第二介電材料層。
接著,實施一電極形成步驟。電極包含第一電極20以及第二電極30。電極之材料包含金屬,例如鉻(Cr)、鈦(Ti)、金(Au)、鋁(Al)、銅(Cu)、錫(Sn)、鎳(Ni)、銠(Rh)、鎢(W)、銦(In)或鉑(Pt)等金屬或上述材料之合金或疊層。第一電極20形成於介電材料疊層50上,經由開孔501與第一半導體層121電性連接。第二電極30形成於介電材料疊層50上,經由開孔502與第二半導體層122電性連接。在後續切割(dicing)製程完成並形成獨立的發光元件1後,第一電極20與第二電極30以覆晶的方式和一載板(圖未示)上的電路接合,以達到和外部電子元件或外部電源的連接。切割製程將詳述如後。發光元件1所發出的光線,經由介電材料疊層50及/或電極(第一電極20及第二電極30)的反射,可增加出光面的出光,增進發光元件1的亮度。
第4B圖至第4D圖顯示在接下來的切割(dicing)製程,第2圖中沿A-A’線段於各階段中之截面圖。在形成電極之後,如第4B圖所示,從基底10的下表面10b照射一雷射L。於一實施例中,在照射雷射L之前,先以研磨等方式將基底10的厚度減薄。減薄後基底10的下表面同樣標示為10b。如第4B圖所示,雷射L沿著暴露區R1以z方向照射,其能量從基底的下表面10b往基底10內部推進,破壞基底10內部使其內部產生變質,於一實施例中,雷射L使基底10內部材料產生變質,例如汽化,自基底10的下表面10b往內形成孔洞40,孔洞40的內壁具有變質的區域。於另一實施例中,雷射L並未形成孔洞,只有使基底10內部材料產生變質,例如熔融,形成結構脆弱的一變質區,隨著雷射所經過路徑延伸,例如自基底10下表面延伸至上表面。接著,如第4C圖所示,當雷射L繼續往基底10內部推進,至暴露區R1中基底上表面10a與介電材料疊層50之間的介面時,或接近暴露區R1中基底上表面10a與介電材料疊層50之間的介面時,雷射L部分的能量被介電材料疊層50所反射。接著,如第4D圖所示,雷射L從孔洞40繼續往介電材料疊層50內部推進,最後貫穿基底10以及介電材料疊層50。雷射L沿著暴露區R1以z方向照射,因此孔洞40於一上視圖中也沿著暴露區R1設置,環繞半導體疊層12,如第6圖所示。於一上視圖中,孔洞40的排列可以呈連續或不連續,例如,利用調整雷射L的頻率、速度、能量及雷射光點寬度等參數,當任一孔洞與其相鄰的孔洞重疊時,整體孔洞的排列可視為連續;反之,當任一孔洞與其相鄰的孔洞存在一間距時,整體孔洞的排列則視為不連續。沿暴露區R1排列的連續或不連續的孔洞40組成了預備分割線(圖未標示)。最後,以一外力將半導體晶圓WF1沿著預備分割線分割成複數個獨立的發光元件1。
由於預備分割線是由在z方向上貫穿基底10及介電材料疊層50的孔洞40所組成,在用外力分離半導體晶圓WF1時,基底10內部可以藉由孔洞40的導引而分裂開,降低基底10在分離後發生斜裂的可能性或降低斜裂的程度。當發光元件尺寸越小時,光從基底的側壁被摘出的比例增加。降低基底的斜裂,可以使發光元件在x方向上及y方向上的出光較為對稱及均勻。於一實施例中,基底的厚度小於等於100 μm。於另一實施例中,基底的厚度小於等於80 μm。於一實施例中,發光元件1的尺寸,即發光元件1於x-y平面的水平面積小於等於70000 μm2
。於另一實施例中,發光元件1於x-y平面的水平面積介於6000 μm2
至40000 μm2
。
於一實施例中,照射在x方向及y方向上暴露區R1的雷射,其能量、頻率及速度等可以不同。因為基底10的材料特性,例如晶格結構,基底10在x方向及y方向上其中之一容易發生斜裂,而另一方向上不易發生斜裂。可以使用較高頻率及/或較高能量的雷射在容易發生斜裂的一方向上,以降低基底10在該方向上發生斜裂的可能性及/或降低斜裂的程度。
於另一實施例中,可以在x方向及y方向上採用不同的雷射切割。例如,可以在容易發生斜裂的一方向上採用本實施例所揭示的雷射切割製程,而另一不易發生斜裂的方向上採用其他雷射,例如紫外光雷射(UV laser)切割或隱形雷射切割(stealth dicing)製程,以降低基底10發生斜裂的可能性及/或降低斜裂的程度。
基底上表面10a設置有半導體疊層12,雷射L的能量可能會損傷到暴露區R1附近的半導體疊層12。於本實施中,介電材料疊層50除了可反射發光元件1所發出的光線,增進發光元件1的亮度之外,設置在暴露區R1的介電材料疊層50,更可使雷射L產生部分的反射以及部分的穿透,可以避免雷射L的能量損傷到半導體疊層12而造成發光元件1失效,又可利用雷射L切穿介電材料疊層50,將半導體晶圓WF1分割成獨立發光元件1。
第7圖顯示一實施例的介電材料疊層50,其對於不同波長的入射光及反射率的關係。如同前述,介電材料疊層50作為發光元件1的反射結構,介電材料疊層50對於半導體疊層12所發出的光線,具有高反射率。於本實施例中,半導體疊層12發出一主波長為λD
的光線,λD
位於450 nm至550 nm的範圍內,介電材料疊層50對於λD
的光線具有90%以上的反射率。於另一實施例中,λD
位於可見光波長(例如,430 nm至700 nm)的範圍內,介電材料疊層50對於λD
的光線具有90%以上的反射率。此外,在雷射切割製程中,介電材料疊層50具有保護半導體疊層12的作用,介電材料疊層50對於雷射L的波長,具有10%-50%的反射率及/或50%-90%的穿透率。於本實施例中,雷射L的波長屬於紅外線,例如介於800 nm至1100 nm。於一實施例中,雷射L的波長介於1000 nm至1100 nm。當介電材料疊層50對於雷射L的波長具有10%以下的反射率及/或90%以上的穿透率時,雷射L的能量可能會穿透介電材料疊層50而對半導體疊層12造成損傷。當介電材料疊層50對於雷射L的波長具有50%以上的反射率及/或50%以下的穿透率時,雷射L的能量可能大部分被介電材料疊層50反射而無法有效地切穿介電材料疊層50。
第1圖顯示經由本實施例製造方法所形成的獨立發光元件1。半導體晶圓WF1中的暴露區R1經切割後,形成獨立發光元件1中的暴露區R1’,位於發光元件1的周圍且環繞半導體疊層12。基底10包含第一側壁S1、第二側壁S2、第三側壁S3及第四側壁S4,其中第一側壁S1與第三側壁S3相對,第二側壁S2與第四側壁S4相對。第一側壁S1與下表面10b之內夾角為θ1,第三側壁S3與下表面10b之內夾角為θ3,θ1及θ3為90 ± 5度;於一實施例中,θ1及θ3為90 ± 3度。經由本實施例製造方法中雷射切割所形成的孔洞40作為基底10分裂時的導引,使θ1及θ3之角度差值小於5度,也就是說,第一側壁S1與第三側壁S3相對於下表面10b接近垂直或是實質上為垂直。如此一來,發光元件1沿x軸的出光角度可以具有較高的對稱性。同樣的,第二側壁S2與下表面10b之內夾角與第四側壁S4與下表面10b之內夾角為90 ± 5度;於一實施例中,第二側壁S2與下表面10b之內夾角與第四側壁S4與下表面10b之內夾角為90 ± 3度;於一實施例中,第二側壁S1與下表面10b之內夾角與第四側壁S4與下表面10b之內夾角為之角度差值小於5度。藉由控制第二側壁S1與下表面10b之內夾角與第四側壁S4與下表面10b之內夾角為之角度差值小於5度,發光元件1沿y軸的出光角度可以具有較高的對稱性。
第8A圖顯示由第1圖中x方向觀察發光元件1之外觀示意圖。做為一個示例,為了清楚表現出本申請案實施例之特徵,在第8A圖並未繪示出介電材料疊層50以及透明導電層18。此外,第8A圖並未以實際元件之比例繪示。在圖式中可能誇大實施例的形狀與厚度以便清楚表現出本實施例的特徵。第8B圖顯示由第1圖中x方向觀察發光元件1之外觀照片。
如第8A圖及第8B圖所示,第一側壁S1上具有複數個由下表面10b往上延伸的變質區401。於一實施例中,複數個變質區401分別由下表面10b往上延伸至上表面10a或由上表面10a延伸至下表面10b。經由本實施例製造方法,雷射L行徑在基底10內部產生孔洞40,之後再經由孔洞40的導引將半導體晶圓WF1分割成獨立發光元件1,孔洞40的內壁在半導體晶圓WF1分割後即形成發光元件1的變質區401,因此變質區401的位置對應於第4D圖中及第6圖中孔洞40的位置。變質區401的延伸方向,與雷射L行徑在基底10內部的方向相同,例如垂直於下表面10b。於一實施例中,變質區401的一端與下表面10b相連接,複數個變質區401其中之一由下表面10b往上延伸至上表面10a或由上表面10a延伸至下表面10b,例如複數個變質區有一區是在側壁上,在上下表面之間連續延伸,另一區的變質區在側壁上被分為上下兩部分,中間區域沒有變質區,變質區上下兩部分斷開不連續。於一實施例中,第一側壁S1上在相鄰變質區401之間具有不規則表面。於一實施例中,相鄰變質區401之間距實質上相同。
於本申請案中,雖未繪示從其他方向觀察發光元件1之第二側壁S2、第三側壁S3及第四側壁S4之外觀,但本技術領域人員可藉由前述所揭示之內容,得知第二側壁S2、第三側壁S3及第四側壁S4同樣具有變質區401。
如同前述一實施例之切割製程中,照射在x方向及y方向上的雷射,其雷射光點寬度、能量、頻率及速度等參數可以不同。因此,於一實施例中,不同方向的側壁上的變質區401可具有不同的間距。例如,位於x方向的第二側壁S2及第四側壁S4的變質區401間距,不同於位於y方向的第一側壁S1及第三側壁S3的變質區401間距。於另一實施例中,不同方向的側壁上的變質區401可具有不同的表面粗糙度。例如,位於x方向的第二側壁S2及第四側壁S4的變質區401的表面粗糙度,不同於位於y方向的第一側壁S1及第三側壁S3的變質區401的表面粗糙度。於另一實施例中,不同方向側壁上的變質區401可具有不同的寬度。
於本申請案的其他實施例中,半導體疊層可以用不同的方法形成於基底上。例如,在另一實施例發光元件2的製造方法,跟前述發光元件1的製造方法,差別在於發光元件2的半導體疊層12以接合的方式形成於基底10’上後,再進行高台形成步驟、暴露區形成步驟、介電材料疊層形成步驟、電極形成步驟以及切割步驟。第9圖顯示本申請案另一實施例發光元件2製造方法中之局部上視圖;第10A圖顯示第9圖中沿A-A’線段之截面圖。參照第10A圖,半導體疊層12與一載板100之間具有一接合層16。半導體疊層12係以磊晶成長方式形成於一成長基板(圖未示)上後,以接合層16將半導體疊層12由第二半導體層122的上表面122a接合於載板100,再將成長基板移除,露出第一半導體層121的表面121b。接合層16與載板100構成了基底10’。
接合層16相對於發光疊層12所發之光為透明,其材料可為絕緣材料與/或導電材料。絕緣材料包含但不限於聚亞醯胺(PI)、苯并環丁烯(BCB)、過氟環丁烷(PFCB)、氧化鎂(MgO)、Su8、環氧樹脂(Epoxy)、丙烯酸樹脂(Acrylic Resin)、環烯烴聚合物(COC)、聚甲基丙烯酸甲酯(PMMA)、聚對苯二甲酸乙二酯(PET)、聚碳酸酯(PC)、聚醚醯亞胺(Polyetherimide)、氟碳聚合物(Fluorocarbon Polymer)、玻璃(Glass)、氧化鋁(Al2
O3
)、氧化矽(SiOx
)、氧化鈦(TiO2
)、氮化矽(SiNx
)或旋塗玻璃(SOG)。導電材料包含但不限於氧化銦錫(ITO)、氧化銦(InO)、氧化錫(SnO)、氧化鎘錫(CTO)、氧化銻錫(ATO)、氧化鋁鋅(AZO)、氧化鋅錫(ZTO)、氧化鋅(ZnO)、氧化銦鋅(IZO)、氧化鉭(Ta2
O5
)、類鑽碳薄膜(DLC)或氧化鎵鋅(GZO)等。載板100包含相對於半導體疊層12所發之光為透明,其材料包含導電材料,例如為類鑽碳薄膜(Diamond Like Carbon;DLC)、複合材料、金屬基複合材料(Metal Matrix Composite;MMC)、陶瓷基複合材料(Ceramic Matrix Composite;CMC)、高分子基複合材料 (Polymer Matrix Composite,PMC)、磷化碘(IP)、碳化矽(SiC)、磷化鎵(GaP)、磷砷化鎵(GaAsP)、磷化銦(InP)、鎵酸鋰(LiGaO2
)或鋁酸鋰(LiAlO2
)。載板100材料可包含絕緣材料,例如為藍寶石(Sapphire)、鑽石(diamond)、玻璃(Glass)、聚合物(polymer)、環氧樹脂(epoxy)、石英(quartz)、壓克力(acryl)、氧化鋁(Al2
O3
)、氧化鋅(ZnO)或氮化鋁(AlN)。於本實施例中,為方便表示,製造方法中的基底與最後發光元件2的基底皆以相同符號表示。基底10’及形成於其上的半導體疊層12構成一半導體晶圓WF2。
接著,進行高台形成步驟。從第一半導體層121的表面121b往下移除部分的活性層123及第二半導體層122,使第二半導體層122的表面122b暴露出,表面122b包圍各高台MS’。
接著,在第一半導體層121上形成第一延伸電極201,在第二半導體層122的表面122b形成第二延伸電極301。然後,實施暴露區R2形成步驟。在此步驟中,由第二半導體層表面122b往下移除第二半導體層122直到接合層16的上表面16a露出,也就是直到基底10’的上表面10a’露出,形成暴露區R2。暴露區R2將半導體疊層12分隔並定義出複數個發光單元2。暴露區R2做為後續切割製程中預備分割線(圖未示)的所在位置。於另一實施例中,由第二半導體層表面122b往下移除第二半導體層122及接合層16,直到載板100的上表面露出,形成暴露區R2。
接著,實施一介電材料疊層50形成步驟。與前述發光元件1的製造方法相同,在各半導體疊層12的上表面及側壁上,以及暴露區R2上形成介電材料疊層50,然後以顯影蝕刻等製程,在介電材料疊層50中形成相互分離的開孔501及502。與發光元件1的製造方法不同的是,開孔501暴露了其下方第一延伸電極201,開孔502暴露了第二延伸電極301。介電材料疊層50的結構、材料及功能如同前述實施例,在此不加以贅述。
接著,實施一電極形成步驟。第一電極20形成於介電材料疊層50上,經由開孔501與第一半導體層121電性連接。第二電極30形成於介電材料疊層50上,經由開孔502與第二半導體層122電性連接。在後續切割製程完成並形成獨立的發光元件2後,第一電極20與第二電極30以覆晶的方式和一載板(圖未示)上的電路接合。發光元件2所發出的光線,經由介電材料疊層50及/或電極(第一電極20及第二電極30)的反射,可增加出光面的出光,增進發光元件2的亮度。
第10B圖至第10C圖顯示第9圖中沿A-A’線段在接下來的切割製程中各階段的截面圖。在形成電極之後,如第10B圖所示,從基底10’的下表面10b’,也就是載板100的下表面,照射第一雷射L1。於一實施例中,在照射第一雷射L1之前,先以研磨等方式將載板100的厚度減薄。厚度減薄後載板100的下表面同樣標示為10b’。如第10B圖所示,第一雷射L1沿著暴露區R2以z方向照射,其能量從基底的下表面10b’往載板100內部推進,破壞載板100內部使其內部產生變質,使基底10’自下表面10b’(即,載板100的下表面)往內形成孔洞40’,孔洞40’的內壁即為基底10’內(即,載板100內)產生變質的區域。最後,第一雷射L1從孔洞40’繼續往基底10’內部推進且往介電材料疊層50內部推進,最後貫穿介電材料疊層50,也就是貫穿載板100、接合層16以及介電材料疊層50。於另一實施例中,第一雷射L1未貫穿介電材料疊層50。於另一實施例中,第一雷射L1未貫穿接合層16以及介電材料疊層50。於上述移除第二半導體層122及接合層16,直到載板100的上表面露出,形成暴露區R2,接著形成介電材料疊層50在其上的實施例中,第一雷射L1貫穿載板100及介電材料疊層50。
與前述發光元件1之製造方法相同,第一雷射L1至暴露區R2中基底上表面10a’與介電材料疊層50之間的介面時,或接近暴露區R2中基底上表面10a’與介電材料疊層50之間的介面時,第一雷射L1部分的能量可被介電材料疊層50所反射。可以避免第一雷射L1的能量損傷到半導體疊層12而造成發光元件2失效。於本實施例中,類似前述實施例發光元件1的切割製程,沿暴露區R2排列的連續或不連續的孔洞40’組成了預備分割線。照射第一雷射L1的方式如同前述發光元件1的切割製程中雷射L的實施方式,在此不加以贅述。
接著,如第10C圖所示,從基底10’的上表面10a’照射一第二雷射L2。第二雷射L2沿著暴露區R2以負z軸方向照射,同樣沿著預備分割線,在暴露區R2內的介電材料疊層50及基底10’內,形成複數個凹槽60。於一實施例中,凹槽60從介電材料疊層50的上表面往下延伸,穿過接合層16,至部分的載板100內。於另一實施例中,凹槽60從介電材料疊層50的上表面往下延伸,至接合層16。凹槽60於一截面圖觀之呈V字形或U字形,其深度可介於2 μm -50 μm。於一實施例中,第二雷射L2的波長例如為UV光。藉由控制第二雷射L2的頻率、速度以及能量等參數,複數個凹槽60可以呈連續或不連續排列。利用第二雷射L2形成穿過接合層16或到達接合層16的凹槽60,可以避免接合層16在切割製程中或後續劈裂製程中,產生裂紋,而影響半導體疊層12與載板100之間的接合力。
於另一實施例中,可以省略第二雷射L2。
最後,以外力將半導體晶圓WF2沿著預備分割線分割成複數個獨立的發光元件2,形成如第11圖所示的獨立發光元件2。發光元件2包含基底10’;半導體疊層12位於基底10’的上表面10a’,經由接合層16與載板100相接合;第一延伸電極201位於第一半導體層121上;第二延伸電極301位於第二半導體層122;介電材料疊層50覆蓋半導體疊層12並具有開孔501及502分別暴露第一延伸電極201及第二延伸電極301;第一電極20形成於介電材料疊層50上,經由開孔501與第一半導體層121電性連接;以及第二電極30形成於介電材料疊層50上,經由開孔502與第二半導體層122電性連接。
半導體晶圓WF2中的暴露區R2經切割後,形成獨立發光元件2的暴露區R2’,位於發光元件2的周圍且環繞半導體疊層12。基底10’包含第一側壁S1、第二側壁S2、第三側壁S3及第四側壁S4,其中第一側壁S1與第三側壁S3相對,第二側壁S2與第四側壁S4相對。第一側壁S1與下表面10b’之內夾角為θ1,第三側壁S3與下表面10b’之內夾角為θ3,θ1及θ3為90 ± 5度;於一實施例中,θ1及θ3為90 ± 3度。經由本實施例製造方法中雷射切割所形成的孔洞40’作為基底10’分裂時的導引,使θ1及θ3之角度差值小於5度,也就是說,第一側壁S1與第三側壁S3相對於下表面10b’接近垂直或是實質上為垂直。如此一來,發光元件2沿x軸的出光角度可以具有較高的對稱性。同樣的,第二側壁S2與下表面10b’之內夾角與第四側壁S4與下表面10b’之內夾角為90 ± 5度;於一實施例中,第二側壁S2與下表面10b’之內夾角與第四側壁S4與下表面10b’之內夾角為90 ± 3度;於一實施例中,第二側壁S1與下表面10b’之內夾角與第四側壁S4與下表面10b’之內夾角為之角度差值小於5度。藉由控制第二側壁S1與下表面10b’之內夾角與第四側壁S4與下表面10b’之內夾角為之角度差值小於5度,發光元件2沿y軸的出光角度可以具有較高的對稱性。如同前述實施例的發光元件1,於一實施例中,發光元件2的基底的厚度小於等於100 μm。於另一實施例中,基底的厚度小於等於80 μm。於一實施例中,發光元件2於x-y平面的水平面積小於等於70000 μm2
。於另一實施例中,發光元件2於x-y平面的水平面積介於6000 μm2
至40000 μm2
。
第12圖顯示由第11圖中負x方向觀察發光元件2之外觀示意圖。做為一個示例,為了清楚表現出本申請案實施例之特徵,在第12圖並未繪示出第一延伸電極201、介電材料疊層50以及第一電極20。此外,第12圖並未以實際元件之比例繪示。在圖式中可能誇大實施例的形狀與厚度以便清楚表現出本實施例的特徵。
與發光元件1相同,如第12圖所示,發光元件2的第三側壁S3上具有複數個由下表面10b’延伸至上表面10a’或由上表面10a’延伸至下表面10b’的變質區401’。經由本實施例製造方法,第一雷射L1行徑在基底10’內部產生孔洞40’,之後再經由孔洞40的導引將半導體晶圓WF2分割成獨立發光元件2,孔洞40’的內壁在半導體晶圓WF2分割後即形成發光元件2的變質區401’,因此變質區401’的位置對應於孔洞40’的位置。此外,第三側壁S3上具有複數個由基底上表面10a’往下延伸至接合層16或載板100的變質區601。經由本實施例製造方法,第二雷射L2沿著預備分割線,在暴露區R2內的介電材料疊層50及基底10’內,形成凹槽60,之後再將半導體晶圓WF2分割成獨立發光元件2,凹槽60的內壁在半導體晶圓WF2分割後即形成發光元件2的變質區601,因此變質區601的位置對應於凹槽60的位置。於一實施例中,單一變質區601在z方向上的長度,也就是在基底10’厚度方向上的長度,介於2 μm-50 μm。於一實施例中,單一變質區601的下部具有尖端,各變質區601的上部可以彼此相連。於一實施例中,相鄰變質區601尖端的間距介於1 μm-50 μm。
於本申請案中,雖未繪示從其他方向觀察發光元件2之第一側壁S1、第二側壁S2及第四側壁S4之外觀,但本技術領域人員可藉由前述所揭示之內容,得知第一側壁S1、第二側壁S2及第四側壁S4同樣具有變質區401’以及變質區601。
如同前述一實施例之切割製程中,照射在x方向及y方向上的雷射,其雷射光點寬度、能量、頻率及速度等參數可以不同。因此,於一實施例中,不同方向的側壁上的變質區401’可具有不同的間距。例如,位於x方向的第二側壁S2及第四側壁S4的變質區401’間距,不同於位於y方向的第一側壁S1及第三側壁S3的變質區401’間距。於另一實施例中,不同方向的側壁上的變質區401’可具有不同的表面粗糙度。例如,位於x方向的第二側壁S2及第四側壁S4的變質區401’的表面粗糙度,不同於位於y方向的第一側壁S1及第三側壁S3的變質區401’的表面粗糙度。於另一實施例中,不同方向的側壁上的變質區401’可具有不同的寬度
如同前述發光元件2另一實施例之製造方法中,可省略第二雷射L2。當省略第二雷射L2時,發光元件2之外觀示意圖則不具有變質區601。
第13A圖為依據本申請案一實施例之顯示器101的上視示意圖。如第13A圖所示,顯示器101包含顯示基板200,其中顯示基板200包含顯示區210與非顯示區220,以及複數個畫素單元PX排列設置於顯示基板200中的顯示區210,各畫素單元PX分別包含第一子畫素PX_A、第二子畫素PX_B與第三子畫素PX_C。非顯示區220中設置有資料線驅動電路130以及掃描線驅動電路140。資料線驅動電路130連接各畫素單元PX的資料線(data line)(圖未示),以傳輸資料訊號至各畫素單元PX。掃描線驅動電路140連接各畫素單元PX之掃描線(scan line)(圖未示),以傳輸掃描訊號至各畫素單元PX。畫素單元PX包含前述任一實施例之發光元件。各子畫素發出不同顏色的光,於一實施例中,第一子畫素PX_A、第二子畫素PX_B與第三子畫素PX_C例如分別為紅色子畫素、綠色子畫素以及藍色子畫素。可選用發出不同波長光線的發光元件分別作為子畫素,使各子畫素呈現不同顏色。於另一實施例中,任一子畫素包含前述任一實施例之發光元件,發光元件所發出的光經過波長轉換元件(圖未示),使各子畫素呈現不同顏色。藉由各子畫素所發出紅色、綠色以及藍色之光線的組合,可使顯示器101發出全彩的影像。然而,本實施例中畫素單元PX之子畫素個數及排列並不限於此,可依據使用者需求,例如色彩飽和度、解析度、對比度等,進而有不同的實施方式。
第13B圖為第13A圖中一個畫素單元PX的截面圖。如前述,畫素單元PX中包含前述任一實施例之發光元件。於一實施例中,任一子畫素包含發光元件封裝體4,發光元件封裝體4內封有前述任一實施例之發光元件。發光元件封裝體4以覆晶的方式接合於顯示基板200上。顯示基板200上設置有電路層110以及電路接合墊8a與8b。電路層110與電路接合墊之間為電性連接,電路層110可包含主動式電子元件,例如電晶體。發光元件封裝體4之電極81及83例如透過焊接的方式分別與電路接合墊8a及8b接合,並經由電路層110與顯示器驅動電路(即,資料線驅動電路130以及掃描線驅動電路140)電性連接。如此一來,藉由資料線驅動電路130、掃描線驅動電路140及電路層110可控制畫素單元PX中的發光元件。於另一實施例中(圖未示),畫素單元PX包含發光元件封裝體4,單一發光元件封裝體4內同時封有複數個發光元件,各發光元件構成一子畫素。於另一實施例中(圖未示),任一子畫素包含依據本申請案任一實施例之發光元件,以覆晶方式將發光元件之第一電極20與第二電極30,分別接合於顯示基板200上的電路接合墊8a與8b。
第14圖為依據本申請案一實施例之顯示器背光單元103的截面圖。顯示器背光單元103包含底殼300,其中容納了光源模組202,光學膜112設置於光源模組202上方。光學膜112例如為光擴散片(light diffuser)。於本實施例中,背光單元103為直下式背光單元。光源模組202包含電路載板204和安裝排列在其上表面上的複數個光源6。於一實施例中,光源6包含前述任一實施例之發光元件,以覆晶的方式安裝在電路載板204的上表面上。於另一實施例中,光源6包含發光元件封裝體,其中封有前述任一實施例之發光元件,以覆晶的方式安裝在電路載板204的上表面上。於另一實施例中,單一發光元件封裝體內封有複數發光元件。
惟上述實施例僅為例示性說明本申請案之原理及其功效,而非用於限制本申請案。任何本申請案所屬技術領域中具有通常知識者均可在不違背本申請案之技術原理及精神的情況下,對上述實施例進行修改及變化。舉凡依本申請案申請專利範圍所述之形狀、構造、特徵及精神所為之均等變化與修飾,均應包括於本申請案之申請專利範圍內。
1、2:發光元件
4:發光元件封裝體
6:光源
8a、8b:電路接合墊
10、10’:基底
10a、10a’:上表面
10b、10b’:下表面
100:載板
101:顯示器
103:顯示器背光單元
110:電路層
112:光學膜
130:資料線驅動電路
140:掃描線驅動電路
12:半導體疊層
121:第一半導體層
121a:上表面
121b:表面
122:第二半導體層
122a:上表面
122b:表面
123:活性層
16:接合層
16a:上表面
18:透明導電層
20:第一電極
201:第一延伸電極
30:第二電極
301:第二延伸電極
40、40’:孔洞
401、401’:變質區
50:介電材料疊層
50a、50b、50c、50d:第一子層、第二子層、第三子層、第四子層
501、502:開孔
60:凹槽
601:變質區
81、83:電極
200:顯示基板
202:光源模組
204:電路載板
210:顯示區
220:非顯示區
300:底殼
S1、S2、S3、S4:側壁
θ1、θ2、θ3、θ4:夾角
R1、R1’、R2、R2’:暴露區
MS、MS’:高台
L:雷射
L1:第一雷射
L2:第二雷射
PX:畫素單元
PX_A、PX_B、PX_C:子畫素
﹝第1圖﹞顯示本申請案一實施例發光元件1之上視圖以及截面圖。
﹝第2圖﹞顯示本申請案一實施例發光元件1製造方法中之局部上視圖。
﹝第3圖﹞顯示第2圖中沿B-B’線段之截面圖。
﹝第4A圖﹞顯示第2圖中沿A-A’線段之截面圖。
﹝第4B圖至第4D圖﹞顯示本申請案一實施例發光元件1製造方法於各階段之截面圖。
﹝第5A圖及第5B圖﹞顯示第2圖的局部放大圖。
﹝第6圖﹞顯示本申請案一實施例發光元件1製造方法中之局部上視圖。。
﹝第7圖﹞顯示本申請案一實施例中,不同波長的入射光及介電材料疊層之反射率的關係。
﹝第8A圖﹞顯示本申請案一實施例發光元件1之外觀示意圖。
﹝第8B圖﹞顯示本申請案一實施例發光元件1之外觀照片。
﹝第9圖﹞顯示本申請案另一實施例發光元件2製造方法中之局部上視圖。
﹝第10A圖﹞顯示第9圖中沿A-A’線段之截面圖。
﹝第10B圖至第10C圖﹞顯示本申請案另一實施例發光元件2製造方法於各階段之截面圖。
﹝第11圖﹞顯示本申請案另一實施例發光元件2之上視圖以及截面圖。
﹝第12圖﹞顯示本申請案另一實施例發光元件2之外觀示意圖。
﹝第13A圖﹞顯示本申請案一實施例顯示器的上視示意圖。
﹝第13B圖﹞顯示本申請案一實施例顯示器的局部截面圖。
﹝第14圖﹞顯示本申請案一實施例之顯示器背光單元的截面圖。
1:發光元件
10:基底
10a:上表面
10b:下表面
12:半導體疊層
121:第一半導體層
122:第二半導體層
123:活性層
18:透明導電層
20:第一電極
30:第二電極
50:介電材料疊層
501、502:開孔
S1、S2、S3、S4:側壁
θ1、θ3:夾角
R1’:暴露區
Claims (9)
- 一種發光元件製造方法,包含:提供一基底,該基底包含一上表面以及一下表面;形成一半導體疊層於該上表面;移除部分半導體疊層形成一暴露區環繞該半導體疊層;形成一介電材料疊層覆蓋該半導體疊層以及該暴露區;以及以一雷射照射該基底,該雷射具有一第一波長,該第一波長介於1000nm至1100nm;其中,該介電材料疊層對於該第一波長具有10%-50%的反射率及/或50%-90%的穿透率。
- 如申請專利範圍第1項之製造方法,包含:沿著該暴露區於該下表面照射該雷射;以及將該基底分割,以形成複數個該發光元件。
- 如申請專利範圍第2項之製造方法,其中,該雷射自該下表面於該基底內形成連續或不連續之孔洞,或該雷射自該下表面於該基底內形成往該上表面延伸之一變質區。
- 如申請專利範圍第1項之製造方法,其中,該半導體疊層發出主波長為一第二波長的光線,該介電材料疊層對於該第二波長的該光線具有90%以上的反射率。
- 一種發光元件,包含:一基底,該基底包含一上表面、一下表面以及複數個側壁;複數個變質區,位於該複數個側壁之任一側壁上,該複數個變質區其中之一在該下表面及該上表面之間延伸;一半導體疊層,位於該上表面; 一暴露區,位於該上表面,不被該半導體疊層所覆蓋且圍繞該半導體疊層;以及一介電材料疊層,覆蓋該半導體疊層以及該暴露區;其中該介電材料疊層對於一波長介於1000nm至1100nm的雷射具有10%-50%的反射率及/或50-90%的穿透率。
- 如申請專利範圍第5項之發光元件,其中:該複數個側壁包含一第一側壁、一第二側壁、一第三側壁以及一第四側壁,該第一側壁與該第三側壁相對,該第二側壁與該第四側壁相對;該第一側壁與該下表面之一內夾角為θ1,該第三側壁與該下表面之一內夾角為θ3;以及該θ1與該θ3之差值小於5°。
- 如申請專利範圍第6項之發光元件,其中:位於該第一側壁上之該變質區之間距不同於位於該第二側壁上之該變質區之間距,及/或位於該第一側壁上之該變質區之一表面粗糙度不同於位於該第二側壁上之該變質區之一表面粗糙度。
- 如申請專利範圍第5項之發光元件,其中該半導體疊層發出一光線,該光線具有一主波長,以及該介電材料疊層對於該主波長的該光線具有90%以上的反射率。
- 如申請專利範圍第5項之發光元件,更包含一電極位於該介電材料疊層上;其中介電材料疊層包含一開孔位於該電極下方,該電極經由該開孔與該半導體疊層電性連接。
Priority Applications (5)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108148641A TWI846791B (zh) | 2019-12-31 | 2019-12-31 | 發光元件及其製造方法 |
| KR1020200177269A KR20210086955A (ko) | 2019-12-31 | 2020-12-17 | 발광소자 및 그 제조방법 |
| US17/136,776 US11870007B2 (en) | 2019-12-31 | 2020-12-29 | Light-emitting element, display device and backlight unit |
| CN202011601703.1A CN113130713A (zh) | 2019-12-31 | 2020-12-30 | 发光元件及其制造方法 |
| US18/545,746 US20240136469A1 (en) | 2019-12-31 | 2023-12-19 | Light-emitting element and manufacturing method thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108148641A TWI846791B (zh) | 2019-12-31 | 2019-12-31 | 發光元件及其製造方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202127691A TW202127691A (zh) | 2021-07-16 |
| TWI846791B true TWI846791B (zh) | 2024-07-01 |
Family
ID=76546742
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108148641A TWI846791B (zh) | 2019-12-31 | 2019-12-31 | 發光元件及其製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US11870007B2 (zh) |
| KR (1) | KR20210086955A (zh) |
| CN (1) | CN113130713A (zh) |
| TW (1) | TWI846791B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI846791B (zh) * | 2019-12-31 | 2024-07-01 | 晶元光電股份有限公司 | 發光元件及其製造方法 |
| WO2021184310A1 (zh) * | 2020-03-19 | 2021-09-23 | 厦门三安光电有限公司 | 发光二极管 |
| CN113871522B (zh) * | 2021-12-02 | 2022-03-22 | 江西省兆驰光电有限公司 | 一种灯珠模组、背光模组及电子设备 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20110281383A1 (en) * | 2006-11-21 | 2011-11-17 | Epistar Corporation | Method for manufacturing high efficiency light-emitting diodes |
| TW201301566A (zh) * | 2011-06-27 | 2013-01-01 | Lextar Electronics Corp | 半導體發光元件 |
| US20170108173A1 (en) * | 2015-10-16 | 2017-04-20 | Seoul Viosys Co., Ltd. | Compact light emitting diode chip and light emitting device including the same |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2010103424A (ja) * | 2008-10-27 | 2010-05-06 | Showa Denko Kk | 半導体発光素子の製造方法 |
| CN102142397A (zh) * | 2010-01-28 | 2011-08-03 | 晶元光电股份有限公司 | 发光二极管及其制造方法 |
| TWI430475B (zh) * | 2011-08-03 | 2014-03-11 | Lextar Electronics Corp | 發光二極體的製造方法 |
| CN111430511A (zh) * | 2014-07-25 | 2020-07-17 | 晶元光电股份有限公司 | 发光元件及其制造方法 |
| CN106981553B (zh) * | 2016-01-18 | 2020-02-07 | 晶元光电股份有限公司 | 发光元件及其制造方法 |
| KR102601417B1 (ko) * | 2017-09-28 | 2023-11-14 | 서울바이오시스 주식회사 | 발광 다이오드 칩 |
| TWI846791B (zh) * | 2019-12-31 | 2024-07-01 | 晶元光電股份有限公司 | 發光元件及其製造方法 |
-
2019
- 2019-12-31 TW TW108148641A patent/TWI846791B/zh active
-
2020
- 2020-12-17 KR KR1020200177269A patent/KR20210086955A/ko active Pending
- 2020-12-29 US US17/136,776 patent/US11870007B2/en active Active
- 2020-12-30 CN CN202011601703.1A patent/CN113130713A/zh active Pending
-
2023
- 2023-12-19 US US18/545,746 patent/US20240136469A1/en active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20110281383A1 (en) * | 2006-11-21 | 2011-11-17 | Epistar Corporation | Method for manufacturing high efficiency light-emitting diodes |
| TW201301566A (zh) * | 2011-06-27 | 2013-01-01 | Lextar Electronics Corp | 半導體發光元件 |
| US20170108173A1 (en) * | 2015-10-16 | 2017-04-20 | Seoul Viosys Co., Ltd. | Compact light emitting diode chip and light emitting device including the same |
Also Published As
| Publication number | Publication date |
|---|---|
| US20240136469A1 (en) | 2024-04-25 |
| TW202127691A (zh) | 2021-07-16 |
| KR20210086955A (ko) | 2021-07-09 |
| US20210202794A1 (en) | 2021-07-01 |
| US11870007B2 (en) | 2024-01-09 |
| CN113130713A (zh) | 2021-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US10749075B2 (en) | Semiconductor light-emitting device | |
| US10559717B2 (en) | Light-emitting device and manufacturing method thereof | |
| TWI870017B (zh) | 發光元件 | |
| TWI870379B (zh) | 發光元件及其製造方法 | |
| TWI816970B (zh) | 發光元件及其製造方法 | |
| TW202422909A (zh) | 發光元件 | |
| US20240136469A1 (en) | Light-emitting element and manufacturing method thereof | |
| US11329195B2 (en) | Semiconductor light-emitting device | |
| US20250126936A1 (en) | Light-emitting device and manufacturing method thereof | |
| WO2023093446A1 (zh) | 一种发光二极管芯片、发光装置 | |
| CN110120450B (zh) | 发光元件 | |
| TWI868197B (zh) | 發光元件及其製造方法 | |
| TWI816177B (zh) | 發光元件 | |
| US20260020390A1 (en) | Light-emitting device and manufacturing method thereof | |
| TWI805981B (zh) | 半導體發光元件 | |
| TWI856788B (zh) | 發光元件 | |
| US20240204131A1 (en) | Light-emitting device and manufacturing method thereof | |
| TWI852572B (zh) | 半導體發光元件 | |
| TWI768300B (zh) | 發光元件 | |
| TWI804437B (zh) | 發光元件 | |
| TWI781867B (zh) | 發光元件 | |
| TWI799231B (zh) | 發光元件及其製造方法 | |
| TWI764528B (zh) | 發光元件及其製造方法 | |
| TWI690093B (zh) | 發光元件 | |
| TW202525096A (zh) | 發光元件 |