TWI738242B - 顯示裝置 - Google Patents
顯示裝置 Download PDFInfo
- Publication number
- TWI738242B TWI738242B TW109107779A TW109107779A TWI738242B TW I738242 B TWI738242 B TW I738242B TW 109107779 A TW109107779 A TW 109107779A TW 109107779 A TW109107779 A TW 109107779A TW I738242 B TWI738242 B TW I738242B
- Authority
- TW
- Taiwan
- Prior art keywords
- light
- heating resistor
- pixel
- electrode
- sub
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H10W90/00—
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
- G09F9/33—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H29/00—Integrated devices, or assemblies of multiple devices, comprising at least one light-emitting semiconductor element covered by group H10H20/00
- H10H29/10—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00
- H10H29/14—Integrated devices comprising at least one light-emitting semiconductor component covered by group H10H20/00 comprising multiple light-emitting semiconductor components
- H10H29/142—Two-dimensional arrangements, e.g. asymmetric LED layout
-
- H10W40/00—
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0852—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/041—Temperature compensation
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本發明之目的在於提供一種可抑制顯示特性降低之顯示裝置。
本發明之顯示裝置具有:基板;複數個像素,其等設置於基板;發光元件,其設置於複數個像素之各者;第1電極,其設置於基板,並與發光元件電性連接;像素電路,其設置於基板,對發光元件供給驅動信號;及發熱電阻體,其設置於像素電路。發熱電阻體之一端側電性連接於第1電極或第2電極。發熱電阻體之另一端側電性連接於對發光元件供給第1電位之第1電源線或電阻體信號線。
Description
本發明係關於一種顯示裝置。
近年來,注目使用微小尺寸之發光二極體(微型LED(micro LED(Light Emitting Diode:發光二極體)))之顯示器作為顯示元件(例如參照專利文獻1)。複數個發光二極體連接於陣列基板(於專利文獻1中為驅動器底板),陣列基板具備用於驅動發光二極體之像素電路(於專利文獻1為電子控制電路)。
[先前技術文獻]
[專利文獻]
[專利文獻1]日本專利特表2017-529557號公報
[發明所欲解決之問題]
發光二極體之發光效率隨著溫度上升而降低。因此,於利用發光二極體之顯示裝置中,有亮度隨著溫度上升而降低,且顯示特性降低之可能性。
本發明之目的在於提供一種可抑制顯示特性之降低之顯示裝置。
[解決問題之技術手段]
本發明之一態樣之顯示裝置具有:基板;複數個像素,其等設置於上述基板;發光元件,其設置於複數個上述像素之各者;第1電極,其設置於上述基板,且與上述發光元件電性連接;像素電路,其設置於上述基板,對上述發光元件供給驅動信號;及發熱電阻體,其設置於上述像素電路。
針對用於實施本發明之形態(實施形態),一面參照圖式一面進行詳細說明。並非由以下實施形態所記載之內容限定本發明者。又,於以下記載之構成要件,包含該領域技術人員可容易設想者、及實質性相同者。進而,以下所記載之構成要件可適當組合。另,揭示僅為一例,對該領域技術人員而言,對於確保發明之主旨之適當變更而可容易聯想者,當然為本發明之範圍所含有者。又,圖式為更明確說明,與實際之態樣相比,有針對各部之寬度、厚度、形狀等模式性顯示之情形,但僅為一例,並非限定本發明之解釋者。又,於本說明書與各圖中,有時對與已出之圖相關並與上述者同樣之要件,標註相同之符號,適當省略詳細之說明。
於本說明書及專利請求之範圍中,於表現某構造體上配置其他構造體之態樣時,僅表述為「上」之情形時,只要無特別說明,則設為包含以與某構造體相接之方式,於正上方配置其他構造體之情形、與於某構造體之上方,進而介隔其他構造體配置其他構造體之情形之兩者。
(第1實施形態)
圖1係模式性顯示第1實施形態之顯示裝置之俯視圖。如圖1所示,顯示裝置1包含陣列基板2、像素Pix、驅動電路12、驅動IC(Integrated Circuit:積體電路)210、及陰極配線60。陣列基板2係用於驅動各像素Pix之驅動電路基板,亦稱為底板或主動矩陣基板。陣列基板2具有基板21、複數個電晶體、複數個電容及各種配線等。
如圖1所示,顯示裝置1具有顯示區域AA、與周邊區域GA。顯示區域AA係與複數個像素Pix重疊配置,且顯示圖像之區域。周邊區域GA係不與複數個像素Pix重疊之區域,配置於顯示區域AA之外側。
複數個像素Pix於基板21之顯示區域AA中,沿第1方向Dx及第2方向Dy排列。另,第1方向Dx及第2方向Dy係相對於基板21之表面平行之方向。第1方向Dx與第2方向Dy正交。但,第1方向Dx亦可不與第2方向Dy正交而交叉。第3方向Dz係與第1方向Dx及第2方向Dy正交之方向。第3方向Dz對應於例如基板21之法線方向。另,以下,顯示俯視時自第3方向Dz觀察之情形之位置關係。
驅動電路12係基於來自驅動IC210之各種控制信號驅動複數根閘極線(例如發光控制掃描線BG、重設控制掃描線RG、初始化控制掃描線IG、寫入控制掃描線SG及發熱控制掃描線HG(參照圖3))之電路。驅動電路12依序或同時選擇複數根閘極線,對選擇之閘極線供給閘極驅動信號。藉此,驅動電路12選擇連接於閘極線之複數個像素Pix。
驅動IC210係控制顯示裝置1之顯示之電路。驅動IC210作為COG(Chip On Glass:玻璃覆晶)安裝於基板21之周邊區域GA。不限定於此,驅動IC210亦可作為COF(Chip On Film:薄膜覆晶)安裝於連接於基板21之周邊區域GA之可撓性印刷基板或剛性基板之上。
陰極配線60設置於基板21之周邊區域GA。陰極配線60包圍顯示區域AA之複數個像素Pix及周邊區域GA之驅動電路12而設置。複數個發光元件3之陰極電性連接於共通之陰極配線60,並供給固定電位(例如接地電位)。更具體而言,發光元件3之陰極端子32(參照圖7)經由陰極電極22(第2電極)連接於陰極配線60。
圖2係顯示複數個子像素之俯視圖。如圖2所示,1個像素Pix包含複數個子像素49。例如,像素Pix具有第1子像素49R、第2子像素49G、及第3子像素49B。第1子像素49R顯示作為第1原色之紅色。第2子像素49G顯示作為第2原色之綠色。第3子像素49B顯示作為第3原色之藍色。如圖2所示,於1個像素Pix中,第1子像素49R與第3子像素49B於第1方向Dx並列。又,第2子像素49G與第3子像素49B於第2方向Dy並列。另,第1色、第2色、及第3色分別未限定於紅色、綠色、及藍色,可選擇互補顏色等任意顏色。以下,於無需分別區別第1子像素49R、第2子像素49G、及第3子像素49B之情形時,稱為子像素49。
子像素49分別具有發光元件3、與陽極電極23(第1電極)。顯示裝置1藉由於第1子像素49R、第2子像素49G及第3子像素49B中,按發光元件3R、3G、3B出射不同之光(例如紅色、綠色、藍色之光)而顯示圖像。發光元件3設置於複數個子像素49之各者。發光元件3於俯視時,為具有3 μm以上300 μm以下左右大小之發光二極體(LED:Light Emitting Diode)晶片,稱為微型LED(micro LED)。於各像素具備微型LED之顯示裝置1亦稱為微型LED顯示裝置。另,微型LED之微型並非限定發光元件3之大小者。
另,複數個發光元件3亦可出射4色以上之不同之光。又,複數個子像素49之配置不限定於圖2所示之構成。例如,第1子像素49R亦可沿第1方向Dx與第2子像素49G相鄰。又,第1子像素49R、第2子像素49G及第3子像素49B亦可以該順序沿第1方向Dx重複排列。
圖3係顯示像素電路之電路圖。圖3所示之像素電路PICA設置於第1子像素49R、第2子像素49G及第3子像素49B之各者。像素電路PICA係設置於基板21,並將驅動信號(電流)供給至發光元件3之電路。另,於圖3中,關於像素電路PICA之說明,可應用於第1子像素49R、第2子像素49G及第3子像素49B之各者具有之像素電路PICA。
如圖3所示,像素電路PICA包含發光元件3、6個電晶體、2個電容、及發熱電阻體28。具體而言,像素電路PICA包含發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、重設電晶體RST、驅動電晶體DRT及發熱控制電晶體HST。一部分電晶體可於相鄰之複數個子像素49共有。例如,發光控制電晶體BCT可經由共通配線,由3個子像素49共有。又,重設電晶體RST亦可設置於周邊區域GA,例如於子像素49之各列設置有1個。於此情形時,重設電晶體RST經由共通配線連接於複數個驅動電晶體DRT之源極。
像素電路PICA具有之複數個電晶體分別由n型TFT(Thin Film Transistor:場效光電晶體)構成。但,未限定於此,各電晶體亦可分別由p型TFT構成。於使用p型TFT之情形時,亦可使適當電源電位或保持電容Cs1及電容Cs2之連接適合。
發光控制掃描線BG連接於發光控制電晶體BCT之閘極。初始化控制掃描線IG連接於初始化電晶體IST之閘極。寫入控制掃描線SG連接於寫入電晶體SST之閘極。重設控制掃描線RG連接於重設電晶體RST之閘極。發熱控制掃描線HG連接於發熱控制電晶體HST之閘極。
發光控制掃描線BG、初始化控制掃描線IG、寫入控制掃描線SG、重設控制掃描線RG及發熱控制掃描線HG分別連接於設置於周邊區域GA之驅動電路12(參照圖1)。驅動電路12對發光控制掃描線BG、初始化控制掃描線IG、寫入控制掃描線SG、重設控制掃描線RG及發熱控制掃描線HG分別供給發光控制信號Vbg、初始化控制信號Vig、寫入控制信號Vsg、重設控制信號Vrg及發熱控制信號Vhg。
驅動IC210(參照圖1)對第1子像素49R、第2子像素49G及第3子像素49B之各者之像素電路PICA分時供給影像信號Vsig。於第1子像素49R、第2子像素49G及第3子像素49B之各行、與驅動IC210之間,設置多工器等之開關電路。影像信號Vsig經由影像信號線L2供給至寫入電晶體SST。又,驅動IC210經由重設信號線L3,將重設電源電位Vrst供給至重設電晶體RST。驅動IC210經由初始化信號線L4,將初始化電位Vini供給至初始化電晶體IST。
發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、重設電晶體RST及發熱控制電晶體HST作為選擇2節點間之導通與非導通之開關元件發揮功能。驅動電晶體DRT作為根據閘極與汲極之間之電壓,控制流通於發光元件3之電流之電流控制元件發揮功能。
發光元件3之陰極(陰極端子32)連接於陰極電源線L10(第2電源線)。又,發光元件3之陽極(陽極端子33)經由驅動電晶體DRT及發光控制電晶體BCT連接於陽極電源線L1(第1電源線)。對陽極電源線L1,供給陽極電源電位PVDD(第1電位)。對陰極電源線L10,供給陰極電源電位PVSS(第2電位)。陽極電源電位PVDD係高於陰極電源電位PVSS之電位。陰極電源線L10包含陰極配線60。另,針對發光元件3之發光動作,稍後於以敘述。
發熱電阻體28之一端側28e1連接於陽極電極23。發熱電阻體28之另一端側28e2經由發熱控制電晶體HST電性連接於陽極電源線L1。
又,像素電路PICA包含保持電容Cs1及電容Cs2。保持電容Cs1係形成於驅動電晶體DRT之閘極與源極之間之電容。電容Cs2係形成於驅動電晶體DRT之源極及發光元件3之陽極、與陰極電源線L10之間之附加電容。
圖4係顯示顯示裝置之動作例之時序圖。圖4所示之期間G1至期間G4之各者為1水平期間。另,於圖4中,顯示有驅動第1列之子像素49至第4列之子像素49之動作,但繼續驅動第5列之後至最終列之子像素49 。又於以下之說明中,將進行第1列之子像素49至最終列之子像素49之驅動之期間表示為訊框期間1F。
對於圖4所示之期間t0至期間t5之動作例,以下進行詳細說明。期間t0係前訊框發光期間。即,於開始某訊框期間1F之處理為止之期間t0,子像素49繼續前訊框之發光狀態。
其次,期間t1係驅動電晶體DRT之源極初始化期間。具體而言,於期間t1,藉由自驅動電路12供給之各控制信號,發光控制掃描線BG1之電位為L(低)位準,重設控制掃描線RG1之電位為H(高)位準。藉此,發光控制電晶體BCT斷開(非導通狀態),重設電晶體RST導通(導通狀態)。
另,發光控制掃描線BG1顯示連接於第1列之子像素49之發光控制掃描線BG,發光控制掃描線BG2顯示連接於第2列之子像素49之發光控制掃描線BG。發光控制掃描線BG3顯示連接於第3列之子像素49之發光控制掃描線BG,發光控制掃描線BG4顯示連接於第4列之子像素49之發光控制掃描線BG。重設控制掃描線RG1、RG2、RG3、RG4之各掃描線亦同樣。
期間t1,於從屬於第1列之子像素49中,來自陽極電源線L1之電流藉由發光控制電晶體BCT遮斷。發光元件3之發光停止,且殘留於子像素49內之電荷通過重設電晶體RST流通至外部。藉此,驅動電晶體DRT之源極固定於重設電源電位Vrst。重設電源電位Vrst設定相對於陰極電源電位PVSS具有特定之電位差。於此情形時,重設電源電位Vrst與陰極電源電位PVSS之電位差小於發光元件3開始發光之電位差。
其次,期間t2係驅動電晶體DRT之閘極初始化期間。具體而言,於期間t2,藉由自驅動電路12供給之各控制信號,初始化控制掃描線IG1之電位為H位準。初始化電晶體IST導通。於從屬於第1列之子像素49中,驅動電晶體DRT之閘極經由初始化電晶體IST固定為初始化電位Vini。初始化電位Vini相對於重設電源電位Vrst具有大於驅動電晶體DRT之臨限值之電位。因此,驅動電晶體DRT導通。但,於期間t2,因發光控制電晶體BCT維持斷開之狀態,故電流未流通於驅動電晶體DRT。
其次,期間t3係偏移消除動作期間。具體而言,於期間t3,藉由自驅動電路12供給之各控制信號,發光控制掃描線BG1之電位為H位準,重設控制掃描線RG1之電位為L位準。藉此,發光控制電晶體BCT導通,重設電晶體RST斷開。
驅動電晶體DRT藉由期間t2之動作為導通狀態。因此,自陽極電源線L1(陽極電源電位PVDD)經由發光控制電晶體BCT對驅動電晶體DRT供給電流。
於該階段,因發光元件3之陽極與陰極之間之電壓小於發光開始電壓,故電流不流通。因此,藉由陽極電源電位PVDD將電晶體DRT之源極充電驅動,從而源極之電位上升。驅動電晶體DRT之閘極電位為初始化電位Vini。因此,於驅動電晶體DRT之源極電位為(Vini-Vth)之階段將驅動電晶體DRT斷開,電位停止上升。此處,Vth係驅動電晶體DRT之臨限值電壓Vth。
臨限值電壓Vth於每個子像素49有偏差。因此,電位停止上升時之驅動電晶體DRT之源極之電位於每個子像素49不同。即,藉由期間t3之動作,於各子像素49取得與驅動電晶體DRT之臨限值電壓Vth相當之電壓。此時,對發光元件3,施加((Vini-Vth)-PVSS)之電壓。因該電壓小於發光元件3之發光開始電壓,故電流不流通於發光元件3。
其次,期間t4係影像信號寫入動作期間。具體而言,於期間t4,藉由自驅動電路12供給之各控制信號,發光控制掃描線BG1之電位成為L位準,初始化控制掃描線IG1之電位成為L位準,寫入控制掃描線SG1成為H位準。
藉此,發光控制電晶體BCT斷開,初始化電晶體IST斷開,寫入電晶體SST導通。於期間t4,於從屬於第1列之子像素49中,影像信號Vsig被輸入至驅動電晶體DRT之閘極。驅動電晶體DRT之閘極電位自初始化電位Vini變化為影像信號Vsig之電位。另一方面,驅動電晶體DRT之源極之電位維持(Vini-Vth)。其結果,驅動電晶體DRT之閘極與源極之間之電壓為Vsig-(Vini-Vth)),而為反映子像素49間之臨限值電壓Vth之偏差者。
影像信號線L2沿第2方向Dy(參照圖1)延伸,連接於從屬於同行之複數列子像素49。因此,進行影像寫入動作之期間t4於每1列實施。
其次,期間t5係發光動作期間。具體而言,於期間t5,藉由自驅動電路12供給之各控制信號,發光控制掃描線BG1之電位成為H位準,寫入控制掃描線SG1成為L位準。藉此,發光控制電晶體BCT導通,寫入電晶體SST斷開。自陽極電源線L1(陽極電源電位PVDD)經由發光控制電晶體BCT對驅動電晶體DRT供給電流。
驅動電晶體DRT將與至期間t4之前設定之閘極源極間之電壓對應之電流供給至發光元件3。發光元件3以對應於該電流之亮度發光。此時,發光元件3之陽極與陰極之間之電壓為與通過驅動電晶體DRT而供給之電流值對應之電壓。藉此,發光元件3之陽極之電位上升。此處,驅動電晶體DRT之閘極與源極之間之電壓藉由保持電容Cs1予以保持。因此,藉由保持電容Cs1之耦合,隨著發光元件3之陽極之電位上升,驅動電晶體DRT之閘極電位亦上升。
實際而言,於驅動電晶體DRT之閘極,除保持電容Cs1以外存在電容Cs2等附加電容,故驅動電晶體DRT之閘極電位之上升較陽極之電位上升稍小。其中,因該值為已知,故只要於最終之驅動電晶體DRT之閘極與源極之間之電壓中,以成為期望之電流值之方式決定影像信號Vsig之電位即可。
若第1列至最終列完成以上動作,則進行1訊框量之圖像之顯示。例如,從屬於第2列之子像素49之重設動作於與期間t2及期間t3重疊之期間執行。從屬於第2列之子像素49之偏移消除動作於與期間t3及期間t4重疊之期間執行。從屬於第2列之子像素49之影像信號寫入動作於與期間t5重疊之期間執行。之後,重複此種動作進行影像之顯示。
另,於圖4所示之動作例中,於期間t1至期間t5中,實施有1列量之子像素49之驅動,但未限定於此。驅動電路12可同時驅動2列之子像素49,亦可同時驅動3列量以上之子像素49。
另,上述圖3所示之像素電路PICA之構成及圖4所示之動作例僅為一例,可適當變更。例如1個子像素49之配線之數量及電晶體之數量可不同。又,像素電路PICA亦可採用電流鏡電路等構成。
圖5係顯示顯示裝置啟動時之動作例之時序圖。如圖5所示,顯示裝置1於非顯示期間NDP與訊框期間1F之間具有預熱期間PH。非顯示期間NDP係顯示裝置1停止圖像之顯示之狀態之期間。非顯示期間NDP於例如顯示裝置1之電源停止之期間、或無特定之期間輸入操作之情形時,包含停止顯示之休眠模式之期間。
於時刻ton,顯示裝置1之電源經投入或進行自休眠模式恢復之操作之情形時,驅動IC210執行預熱期間PH。具體而言,藉由自驅動電路12供給之各控制信號,從屬於各列之重設控制掃描線RG之電位為H位準,發熱控制掃描線HG之電位為H位準,發光控制掃描線BG、初始化控制掃描線IG及寫入控制掃描線SG之電位為L位準。
藉此,發熱控制電晶體HST及重設電晶體RST導通,其他電晶體斷開。藉此,陽極電源線L1、發熱控制電晶體HST、發熱電阻體28、重設電晶體RST及重設信號線L3導通形成電流路徑。因此,自陽極電源線L1(陽極電源電位PVDD)經由發熱控制電晶體HST對發熱電阻體28供給電流。
藉此,發熱電阻體28之溫度上升。因發熱電阻體28設置於像素電路PICA,故發熱電阻體28產生之熱被傳遞至發光元件3,且發光元件3之溫度上升。另,於預熱期間PH,自陽極電源線L1供給之電位亦可為與供給至訊框期間1F之陽極電源電位PVDD不同之電位。藉此,顯示裝置1可適當調整流通於發熱電阻體28之電流,控制發熱電阻體28之發熱。
於特定之期間,對發熱電阻體28供給電流之後,從屬於各列之重設控制掃描線RG及發熱控制掃描線HG之電位為L位準,發光控制掃描線BG之電位為H位準。藉此,停止電流向發熱電阻體28之供給。之後,顯示裝置1執行上述訊框期間1F之顯示。
於圖5所示之動作例,預熱期間PH中,雖同時驅動從屬於4列量之子像素49之發熱電阻體28,但未限定於此。驅動電路12可同時驅動從屬於3列以下、或5列以上之子像素49之發熱電阻體28,亦可同時驅動從屬於第1列至最終列之子像素49之所有發熱電阻體28。
圖6係模式性顯示比較例之發光元件之亮度及溫度、與時間之關係之圖表。圖6所示之圖之橫軸係向發光元件3供給電流之時間,時間t=0表示開始電流向發光元件3之供給之時間。圖6所示之圖表之縱軸表示發光元件3之亮度及溫度。
如圖6所示,比較例之發光元件3具有發光效率隨著溫度之上升而降低之溫度特性。具體而言,於電流開始流通於比較例之發光元件3之時間t=0至時間tph之期間,若發光元件3之溫度上升,則有亮度(發光效率)降低,且發光動作不穩定之傾向。於時間tph之後,發光元件3成為特定之溫度Ts,亮度亦穩定。
於本實施形態,於預熱期間PH中,藉由發熱電阻體28預先加熱發光元件3,於該期間內,電流未流通於發光元件3。例如,於發光元件3之溫度上升至圖6所示之溫度Ts之後,開始訊框期間1F。藉此,顯示裝置1可抑制期間t5(發光動作期間)中電流流通於發光元件3之情形之發光元件3之溫度上升。即,發光元件3於圖6所示之時間tph之後之發光動作穩定之區域開始被供給電流並驅動。藉此,顯示裝置1可抑制亮度(發光效率)隨著發光元件3之溫度上升而降低。其結果,顯示裝置1可抑制顯示特性之降低。
其次,對顯示裝置1之剖面構成進行說明。圖7係圖2之VII-VII’剖視圖。圖8係圖1之VIII-VIII’剖視圖。如圖7所示,發光元件3設置於陣列基板2之上。陣列基板2具有基板21、陽極電極23、對向電極25、連接電極26a、發熱電阻體28(參照圖10)、各種電晶體、各種配線及各種絕緣膜。
基板21為絕緣基板,使用例如石英、無鹼玻璃等玻璃基板、或聚醯亞胺等樹脂基板。於作為基板21,使用具有可撓性之樹脂基板之情形時,可構成顯示裝置1作為薄片顯示器。又,基板21未限定於聚醯亞胺,亦可使用其他樹脂材料。
另,於本說明書中,於與基板21之表面垂直之方向,將自基板21向發光元件3之方向設為「上側」或簡稱為「上」。又,將自發光元件3向基板21之方向設為「下側」或簡稱為「下」。
於基板21之上設置底塗膜91。底塗膜91係例如具有絕緣膜91a、91b、91c之3層積層構造。絕緣膜91a係氧化矽膜,絕緣膜91b係氮化矽膜,絕緣膜91c係氧化矽膜。下層之絕緣膜91a係為提高基板21與底塗膜91之密接性而設置。中層之絕緣膜91b作為來自外部之水份及雜質之阻擋膜設置。上層之絕緣膜91c作為以絕緣膜91b之氮化矽膜中所含有之氫原子不擴散於半導體層61側之方式設置之阻擋膜而設置。
底塗膜91之構成不限定於圖7所示者。例如,底塗膜91可為單層膜或2層積層膜,亦可積層有4層以上。又,於基板21為玻璃基板之情形時,因氮化矽膜之密接性較佳,故可於基板21上直接形成氮化矽膜。
遮光膜65設置於絕緣膜91a之上。遮光膜65設置於半導體層61與基板21之間。藉由遮光膜65,可抑制來自基板21側之光向半導體層61之通道區域61a之侵入。或,以導電性材料形成遮光膜65,賦予特定之電位,藉此可賦予對驅動電晶體DRT之背閘極效果。另,遮光膜65亦可設置於基板21上,且覆蓋遮光膜65設置有絕緣膜91a。
驅動電晶體DRT設置於底塗膜91之上。另,於圖7,雖於複數個電晶體中顯示有驅動電晶體DRT,但像素電路PICA所含之發光控制電晶體BCT、初始化電晶體IST、寫入電晶體SST、重設電晶體RST及發熱控制電晶體HST亦具有與驅動電晶體DRT同樣之積層構造。
驅動電晶體DRT具有半導體層61、源極電極62、汲極電極63及閘極電極64。半導體層61設置於底塗膜91之上。半導體層61使用例如多晶矽。其中,半導體層61不限定於此,亦可為微結晶氧化物半導體、非晶質氧化物半導體、及低溫多晶矽等。作為驅動電晶體DRT,僅顯示n型TFT,亦可同時形成p型TFT。於n型TFT,半導體層61具有通道區域61a、源極區域61b、汲極區域61c及低濃度雜質區域61d。低濃度雜質區域61d設置於通道區域61a與源極區域61b之間,又,設置於通道區域61a與汲極區域61c之間。
閘極絕緣膜92覆蓋半導體層61設置於底塗膜91之上。閘極絕緣膜92為例如氧化矽膜。閘極電極64設置於閘極絕緣膜92之上。又,於與閘極電極64同一層設置第1配線66。閘極電極64及第1配線66使用例如鉬鎢(MoW)。於圖7所示之例,驅動電晶體DRT為閘極電極64設置於半導體層61之上側之頂閘極構造。但未限定於此,驅動電晶體DRT亦可為於半導體層61之下側設置閘極電極64之底閘極構造,又可為於半導體層61之上側及下側之兩者設置閘極電極64之雙閘極構造。
層間絕緣膜93覆蓋閘極電極64設置於閘極絕緣膜92之上。層間絕緣膜93具有例如氮化矽膜與氧化矽膜之積層構造。源極電極62及汲極電極63設置於層間絕緣膜93之上。源極電極62經由設置於閘極絕緣膜92及層間絕緣膜93之接觸孔,連接於源極區域61b。汲極電極63經由設置於閘極絕緣膜92及層間絕緣膜93之接觸孔,連接於汲極區域61c。於源極電極62,連接作為牽引配線之第2配線67。源極電極62、汲極電極63及第2配線67可採用例如鈦(Ti)、鋁(Al)、鈦(Ti)之3層積層構造。
第2配線67之一部分形成於與第1配線66重疊之區域。以介隔層間絕緣膜93對向之第1配線66與第2配線67形成保持電容Cs1。又,第1配線66形成於與半導體層61之一部分重疊之區域。保持電容Cs1亦包含由介隔閘極絕緣膜92對向之半導體層61與第1配線66形成之電容。
平坦化膜94覆蓋驅動電晶體DRT及第2配線67設置於層間絕緣膜93之上。作為平坦化膜94使用感光性丙烯酸等有機材料。感光性丙烯酸等有機材料與藉由CVD(Chemical Vapor Deposition:化學氣相沉積)等形成之無機絕緣材料相比,配線段差之覆蓋性、或表面之平坦性優異。
於平坦化膜94之上,依序積層對向電極25、電容絕緣膜95、陽極電極23、及陽極電極絕緣膜96。對向電極25由例如ITO(Indium Tin Oxide:氧化銦錫)等具有透光性之導電性材料構成。於與對向電極25同一層設置連接電極26a。連接電極26a覆蓋設置於平坦化膜94之接觸孔H1之內部而設置,並於接觸孔H1之底部與第2配線67連接。
電容絕緣膜95覆蓋對向電極25及連接電極26a設置,並於與接觸孔H1重疊之區域具有開口。電容絕緣膜95為例如氮化矽膜。陽極電極23介隔電容絕緣膜95與對向電極25對向。陽極電極23經由接觸孔H1與連接電極26a及第2配線67電性連接。藉此,陽極電極23與驅動電晶體DRT電性連接。陽極電極23設為鉬(Mo)、鋁(Al)之積層構造。但,未限定於此,陽極電極23可為包含鉬、鈦之金屬之任意一者以上之材料。或,陽極電極23亦可為包含鉬、鈦之任意一者以上之合金、或透光性導電材料。
於介隔電容絕緣膜95對向之陽極電極23與對向電極25之間形成電容Cs2。又,由ITO形成之對向電極25於形成陽極電極23之步驟中,亦具有作為用於保護第2配線67等各種配線之障壁膜之功能。然而,於陽極電極23圖案化時,雖於一部分中對向電極25暴露於蝕刻環境,但藉由於對向電極25之形成至陽極電極23之形成之間進行之退火處理,對向電極25對陽極電極23之蝕刻具有足夠之耐性。
陽極電極絕緣膜96覆蓋陽極電極23設置。陽極電極絕緣膜96為例如氮化矽膜。陽極電極絕緣膜96覆蓋陽極電極23之周緣部,使相鄰之子像素49之陽極電極23絕緣。
陽極電極絕緣膜96於與陽極電極23重疊之位置,具有用於安裝發光元件3之開口OP。考慮發光元件3之安裝步驟之安裝偏差量等,將開口OP之大小設為大於發光元件3之面積之開口。即,自與基板21垂直之方向俯視,陽極電極23之面積大於發光元件3之面積。進而,發光元件3具有至少2個端子(陽極端子33及陰極端子32),自與基板21垂直之方向俯視,陽極電極23之面積大於至少2個端子(陽極端子33及陰極端子32)之一者之面積。例如,發光元件3於俯視時,為10 μm×10 μm左右之安裝面積之情形,作為開口OP之面積,較佳確保20 μm×20 μm左右。
發光元件3R、3G、3B安裝於各自對應之陽極電極23。各發光元件3以陽極端子33連接於陽極電極23之方式安裝。發光元件3具有半導體層31、陰極端子32及陽極端子33。半導體層31可採用積層有n型包覆層、活性層及p型包覆層之構成。
半導體層31使用例如氮化鎵(GaN)、磷化鋁銦(AlInP)等化合物半導體。半導體層31亦可按各發光元件3R、3G、3B使用不同之材料。又,作為活性層,為高效率化可採用使包含數原子層之井層與障壁層週期積層之多重量子井構造(MQW構造)。又,作為發光元件3,亦可為於半導體基板上形成半導體層31之構成。或,未限定於發光元件3單體安裝於陣列基板2之構成,亦可為將包含發光元件3之LED晶片安裝於陣列基板2之構成。列舉LED晶片具有例如發光元件基板、設置於發光元件基板之發光元件3、及設置於發光元件基板並驅動發光元件3之電路元件群,且發光元件基板、發光元件3及電路元件群積體於1晶片之構成。
於複數個發光元件3之間設置元件絕緣膜97。元件絕緣膜97由樹脂材料形成。元件絕緣膜97覆蓋發光元件3之側面,且發光元件3之陰極端子32自元件絕緣膜97露出。以元件絕緣膜97之上表面、與陰極端子32之上表面形成同一面之方式,平坦地形成元件絕緣膜97。但,元件絕緣膜97之上表面之位置亦可與陰極端子32之上表面之位置不同。
陰極電極22覆蓋複數個發光元件3及元件絕緣膜97,且電性連接於複數個發光元件3。更具體而言,陰極電極22跨及元件絕緣膜97之上表面、與陰極端子32之上表面設置。陰極電極22使用例如ITO等具有透光性之導電性材料。藉此,可效率較佳地將來自發光元件3之出射光取出至外部。陰極電極22與安裝於顯示區域AA之複數個發光元件3之陰極端子32電性連接。
如圖8所示,陰極電極22於設置於顯示區域AA之外側之陰極接觸部(接觸孔H2),與設置於陣列基板2側之陰極配線60連接。另,於圖8中,為容易明白周邊區域GA之剖面構成、與顯示區域AA之剖面構成之對應關係,而合併顯示周邊區域GA與顯示區域AA。
如圖8所示,顯示裝置1於周邊區域GA中,具有端子部27、彎曲區域FA及陰極接觸部(接觸孔H2)。端子部27係與驅動IC210或可撓性印刷基板等配線基板連接之端子。彎曲區域FA係陣列基板2中用於彎曲端子部27側之周邊區域GA之區域。另,於設置彎曲區域FA之情形時,使用具有可撓性之樹脂材料作為基板21。
具體而言,底塗膜91、閘極絕緣膜92及層間絕緣膜93自顯示區域AA跨及周邊區域GA,設計至基板21之端部。底塗膜91、閘極絕緣膜92及層間絕緣膜93於彎曲區域FA被去除。底塗膜91、閘極絕緣膜92及層間絕緣膜93於彎曲區域FA中,藉由蝕刻去除。於此情形時,存在由聚醯亞胺等樹脂材料構成之基板21之表面蝕刻由一部分蝕刻而侵蝕並形成凹部之情形。
陰極配線60設置於層間絕緣膜93之上。即,陰極配線60與源極電極62、汲極電極63及第2配線67設置於同一層,由相同之材料形成。陰極配線60跨及彎曲區域FA設置,沿由底塗膜91、閘極絕緣膜92、層間絕緣膜93、及基板21形成之段差設置。又,陰極配線60於彎曲區域FA中設置於基板21之上,於彎曲區域FA與基板21之端部之間,設置於層間絕緣膜93之上。
平坦化膜94於周邊區域GA之彎曲區域FA、及彎曲區域FA與基板21之端部之間之區域被去除。於平坦化膜94,於彎曲區域FA與顯示區域AA之間之區域設置接觸孔H2。陰極配線60於接觸孔H2之底面露出,又,元件絕緣膜97之厚度設置為自顯示區域AA之周緣部向周邊區域GA變薄。陰極電極22經由設置於接觸孔H2之內部之連接電極26b,與陰極配線60電性連接。連接電極26b與對向電極25及連接電極26a設置於同一層,由與對向電極25及連接電極26a相同之材料形成。
又,端子部27於彎曲區域FA與基板21之端部之間之區域,設置於陰極配線60之上。電容絕緣膜95覆蓋端子部27設置, 於與端子部27重疊之區域具有開口。
以上,構成使用發光元件3之顯示裝置1作為顯示元件。另,顯示裝置1亦可根據需要,於陰極電極22之上側設置蓋玻片或觸控面板等。又,於此情形時,亦可於顯示裝置1與蓋玻片等構件之間,設置使用樹脂等之填充材料。又,於顯示裝置1中,未限定於以發光元件3之上部連接於陰極電極22之面朝上構造,亦可為發光元件3之下部連接於陽極電極23及陰極電極22之所謂面朝下構造。
其次,對子像素49及發熱電阻體28之詳細之構成進行說明。圖9係放大顯示第1實施形態之顯示裝置之1個子像素之俯視圖。圖10係圖9之X-X’剖視圖。另,於圖9中,為容易觀察圖式,而省略顯示發光元件3。又,於圖9中,以兩點鏈線表示陽極電極23,對陽極電源線L1、影像信號線L2、重設信號線L3、初始化信號線L4、連接配線L5、L6及發熱電阻體28標註斜線而表示。又,以虛線表示各電晶體所具有之半導體層61、71、76、77、78、79。
如圖9所示,陽極電源線L1、影像信號線L2及初始化信號線L4沿第2方向Dy延伸。重設信號線L3設置於陽極電源線L1與影像信號線L2之間。另,重設信號線L3為容易觀察圖式而簡化顯示,但與陽極電源線L1等同樣地沿第2方向Dy延伸設置。
重設控制掃描線RG、發光控制掃描線BG、寫入控制掃描線SG、初始化控制掃描線IG及發熱控制掃描線HG分別沿第1方向Dx延伸,並於俯視時分別與陽極電源線L1及影像信號線L2交叉。連接配線L5連接驅動電晶體DRT、初始化電晶體IST及寫入電晶體SST。連接配線L6連接發熱電阻體28、與發熱控制電晶體HST。
構成驅動電晶體DRT之半導體層61、源極電極62(第2配線67)、閘極電極64(第1配線66)設置於由陽極電源線L1、影像信號線L2、發光控制掃描線BG及寫入控制掃描線SG包圍之區域。半導體層61於不與閘極電極64(第1配線66)重疊之部分,經由接觸孔H3與源極電極62(第2配線67)連接。陽極電極23及對向電極25設置於與驅動電晶體DRT重疊之區域。對向電極25連接於陰極電源線L10,被供給陰極電源電位PVSS。藉此,對向電極25可屏蔽陣列基板2之各電晶體及各種配線、與陽極電極23及發光元件3之間。
陽極電極23延伸至不與驅動電晶體DRT重疊之區域,陽極電極23之一部分與發熱電阻體28之一端側28e1重疊。發熱電阻體28具有於俯視時為曲折狀之配線圖案,且作為整體,沿陽極電源線L1向第2方向Dy延伸。發熱電阻體28之一端側28e1經由接觸孔H4與陽極電極23連接。又,發熱電阻體28之另一端側28e2經由接觸孔H5與連接配線L6連接。
發熱控制電晶體HST具有半導體層71、源極電極72、汲極電極73及閘極電極74。半導體層71沿第2方向Dy延伸,於俯視時與發熱控制掃描線HG交叉。於半導體層71中與發熱控制掃描線HG重疊之區域形成通道區域。發熱控制掃描線HG中與半導體層71重疊之部分作為發熱控制電晶體HST之閘極電極74發揮功能。半導體層71之一端側與陽極電源線連接部L1b連接。半導體層71之另一端側與連接配線L6連接。陽極電源線連接部L1b係自陽極電源線L1沿第1方向Dx分支之部分。陽極電源線連接部L1b及連接配線L6之一部分分別作為源極電極72及汲極電極73發揮功能。
藉由此種構成,發熱電阻體28之一端側28e1電性連接於陽極電極23,發熱電阻體28之另一端側28e2經由發熱控制電晶體HST電性連接於陽極電源線L1。
發光控制電晶體BCT具有半導體層76。半導體層76與驅動電晶體DRT之半導體層61連接,於俯視時與發光控制掃描線BG交叉。半導體層76之一端側與陽極電源線連接部L1a電性連接。陽極電源線連接部L1a係自陽極電源線L1向第1方向Dx分支之部分。藉此,於驅動電晶體DRT及發光控制電晶體BCT,電性連接於陽極電源線L1。
重設電晶體RST具有半導體層77。半導體層77之一端側與重設信號線L3連接,半導體層77之另一端側與驅動電晶體DRT之半導體層61連接。半導體層77沿第2方向Dy延伸,於俯視時與發光控制掃描線BG及重設控制掃描線RG交叉。於半導體層77之與重設控制掃描線RG重疊之部分形成通道區域。
因半導體層77及半導體層76與半導體層61連接,故實現圖3之電路圖所示之驅動電晶體DRT、發光控制電晶體BCT及重設電晶體RST之連接構成。
寫入電晶體SST具有半導體層78。半導體層78之一端側與影像信號線連接部L2a連接。影像信號線連接部L2a係自影像信號線L2向第1方向Dx分支之部分。半導體層78之另一端側與連接配線L5連接。半導體層78沿第1方向Dx延伸,於俯視時與分支部SGa交叉。分支部SGa係自寫入控制掃描線SG向第2方向Dy分支之部分。
初始化電晶體IST具有半導體層79。半導體層79之一端側與初始化信號線L4連接。半導體層79之另一端側與連接配線L5連接。半導體層79沿第2方向Dy延伸,於俯視時與初始化控制掃描線IG交叉。
如圖10所示,發熱電阻體28設置於平坦化膜94之上。發熱電阻體28與對向電極25設置於同一層,於與基板21垂直之方向,依序積層影像信號線L2、發熱電阻體28、及陽極電極23。發熱電阻體28由與對向電極25相同之材料,即ITO等具有透光性之導電性材料構成。發熱電阻體28具有高於陽極電極23之薄片電阻值,且於電流流通於發熱電阻體28之情形時,將電性能量較佳地轉換為熱。另,發熱電阻體28未限定於ITO,亦可為於In2
O3
摻雜Ge、Mo、F、Ti、Zr、Hf、Nb、Ta、W、或Te之透光性導電膜、於ZnO摻雜Al、Ga、B、In、Y、Sc、F、V、Si、Ge、Ti、Zr、或Hf之透光性導電膜、及於SnO2
摻雜Sb、F、As、Nb、或Ta之透光性導電膜。或,發熱電阻體28亦可由鉬(Mo)或Mo合金、鎢(W)或W合金、或鈦(Ti)或Ti合金等高熔點材料形成。
又,發熱電阻體28介隔電容絕緣膜95設置於與陽極電極23不同之層,並經由設置於電容絕緣膜95之接觸孔H4而與陽極電極23連接。藉此,發熱電阻體28產生之熱經由接觸孔H4及陽極電極23良好地傳遞至發光元件3。又,陽極電極23較發熱電阻體28,俯視時之面積更大,且熱傳導率更高。因此,即使於接觸孔H4之周圍之陽極電極23與發熱電阻體28之重疊部分,亦將發熱電阻體28產生之熱傳遞至陽極電極23。
發熱控制電晶體HST之積層構造與圖7所示之驅動電晶體DRT同樣,省略詳細之說明。源極電極72(陽極電源線連接部L1b)及汲極電極73(連接配線L6)、陽極電源線L1及影像信號線L2與驅動電晶體DRT之源極電極62(第2配線67)及汲極電極63設置於同一層。另,於圖10雖未圖示,但重設信號線L3、初始化信號線L4及連接配線L5亦與陽極電源線L1等設置於同一層。
發熱控制掃描線HG、初始化控制掃描線IG及寫入控制掃描線SG與閘極電極64(第1配線66)設置於同一層。另,於圖10雖未圖示,但發光控制掃描線BG及重設控制掃描線RG亦與發熱控制掃描線HG等設置於同一層。
發熱控制電晶體HST之半導體層71及各電晶體具有之半導體層76、77、78、79與驅動電晶體DRT之半導體層61設置於同一層。但,發熱控制電晶體HST之半導體層71、源極電極72(陽極電源線連接部L1b)及汲極電極73及閘極電極74亦可分別設置於與驅動電晶體DRT不同之層。
圖11係用於比較說明第1子像素具有之第1發熱電阻體、第2子像素具有之第2發熱電阻體及第3子像素具有之第3發熱電阻體之說明圖。如圖11所示,第1子像素49R具有第1發熱電阻體28R。第2子像素49G具有第2發熱電阻體28G。第3子像素49B具有第3發熱電阻體28B。於圖11,模式性並列顯示第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B。
第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B分別具有複數個第1部分28a、與複數個第2部分28b。複數個第1部分28a分別沿第1方向Dx延伸,並沿第2方向Dy排列。第2部分28b連接與第2方向Dy相鄰之2個第1部分28a之相同側之端部。複數個第1部分28a與複數個第2部分28b連接形成曲折狀之配線圖案。
第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B之配線圖案之配線長不同。其配線長按第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B之順序變長。此處,各發熱電阻體28之配線長係沿配線圖案之合計之長度。即,各發熱電阻體28之配線長係複數個第1部分28a之配線長W1、與複數個第2部分28b之配線長W2之合計之長度。
藉此,第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B具有不同之電阻值。具體而言,第1發熱電阻體28R之電阻值小於第2發熱電阻體28G之電阻值及第3發熱電阻體28B之電阻值。又,第2發熱電阻體28G之電阻值小於第3發熱電阻體28B之電阻值。
藉此,流通於第1發熱電阻體28R之電流大於第2發熱電阻體28G及第3發熱電阻體28B,且第1發熱電阻體28R之發熱量變大。藉此,即使於各子像素49具有之發光元件3R之發光效率小於發光元件3G、發光元件3B之情形時,亦藉由第1發熱電阻體28R良好地加熱發光元件3R,可使發光元件3R穩定地發光。
另,於圖11中,顯示有使第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B之第2方向Dy之長度不同之例,亦可以其他構成使電阻值不同。例如,可使第2方向Dy之長度,即第1部分28a及第2部分28b之配線長W1、W2不同,亦可使第1部分28a及第2部分28b之各者之配線寬度不同。或,可使用各自不同之材料作為第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B。
另,圖11所示之各發熱電阻體28之配線圖案僅為一例,亦可為不同之配線圖案。第1發熱電阻體28R、第2發熱電阻體28G及第3發熱電阻體28B亦可由相同之配線圖案形成,具有相同之電阻值。又,第1子像素49R、第2子像素49G及第3子像素49B之全體未限定於具有發熱電阻體28之構成。亦可採用至少第1子像素49R具有第1發熱電阻體28R,且第2子像素49G及第3子像素49B之至少一者不具有發熱電阻體28之構成。
(第2實施形態)
圖12係顯示第2實施形態之像素電路之電路圖。另,於以下說明中,對與上述實施形態所說明者相同之構成要件標註相同之符號並省略重複之說明。
如圖12所示,第2實施形態之像素電路PICA與第1實施形態相比,具有電阻體信號線L7之構成不同。對電阻體信號線L7,自驅動IC210供給電阻體驅動信號Vpreht。發熱電阻體28之另一端側28e2經由發熱控制電晶體HST連接於電阻體信號線L7。發熱電阻體28之一端側28e1與第1實施形態同樣連接於陽極電極23。
各電晶體之動作與圖5所示之預熱期間PH同樣,使發熱控制電晶體HST及重設電晶體RST為導通,其他電晶體為斷開。藉此,電阻體信號線L7、發熱控制電晶體HST、發熱電阻體28、重設電晶體RST及重設信號線L3導通形成電流路徑。電流根據自電阻體信號線L7供給之電阻體驅動信號Vpreht流通於發熱電阻體28。
於本實施形態中,供給至發熱電阻體28之電位自陽極電源線L1(陽極電源電位PVDD)獨立控制。因此,亦可於顯示裝置1之顯示期間,控制發熱電阻體28之發熱。
(第3實施形態)
圖13係顯示第3實施形態之像素電路之電路圖。如圖13所示,第3實施形態之像素電路PICA與第1實施形態相比,發熱電阻體28之一端側28e1電性連接於陰極電極22之構成不同。發熱電阻體28之另一端側28e2與第1實施形態同樣,經由發熱控制電晶體HST電性連接於陽極電源線L1。
於第3實施形態中,於圖5所示之預熱期間PH,發熱控制電晶體HST為導通,其他電晶體為斷開。藉此,陽極電源線L1、發熱控制電晶體HST、發熱電阻體28及陰極電源線L10導通形成電流路徑。電流自陽極電源線L1(陽極電源電位PVDD)流通於發熱電阻體28。
於第3實施形態中,於預熱期間PH,因可僅以發熱控制電晶體HST之導通、斷開之切換來控制發熱電阻體28之發熱。故可簡單進行預熱期間PH之像素電路PICA之驅動。另,於第3實施形態中,發熱電阻體28之一端側28e1未連接於陽極電極23。即使於此情形時,亦與圖9及圖10同樣,藉由設為陽極電極23之一部分與發熱電阻體28重疊設置之構成,而可將發熱電阻體28產生之熱效率較佳地傳遞至陽極電極23。
另,本實施形態之構成亦可應用於第2實施形態。即,亦可採用於圖12所示之像素電路PICA中,電阻體信號線L7、發熱控制電晶體HST、發熱電阻體28及陰極電源線L10導通形成電流路徑之構成。
(第4實施形態)
圖14係顯示第4實施形態之具有溫度感測器之像素之俯視圖。圖15係用於說明溫度感測器之一例之說明圖。如圖14所示,顯示裝置1A於像素Pix具有溫度感測器8及溫度感測器電路81。溫度感測器8可使用例如pn接合二極體。溫度感測器電路81係用於驅動溫度感測器8之電路。溫度感測器電路81具備複數個電晶體等電路元件,控制驅動信號向溫度感測器8之供給。
如圖15所示,溫度感測器8連接於感測器陽極電源線SL1及感測器陰極電源線SL10,並自感測器陽極電源線SL1及感測器陰極電源線SL10依序施加偏壓電壓信號。溫度感測器電路81以特定之順方向電流If流通於溫度感測器8之方式控制。
檢測電路211自溫度感測器8,接收陽極與陰極之間之輸出電壓Vf作為輸出信號。檢測電路211可設置於驅動IC210,亦可作為與驅動IC210不同之IC設置。檢測電路211可基於pn接合二極體之輸出電壓Vf之溫度依存性檢測像素Pix之溫度。驅動IC210基於像素Pix之溫度之資訊,於預熱期間PH,可適當控制流通於發熱電阻體28之電流值或發熱控制電晶體HST之導通時間。
另,溫度感測器電路81可對溫度感測器8施加特定之反向偏壓電壓信號。檢測電路211亦可接收反向偏壓電流值作為溫度感測器8之輸出信號,並基於反向偏壓電流值之溫度依存性檢測溫度。又,溫度感測器8可設置於各像素Pix,亦可對複數個像素Pix設置有1個溫度感測器8。又,溫度感測器8可設置於各子像素49之像素電路PICA。此時,溫度感測器8可共用設置於像素電路PICA之電晶體之一部分作為感測器。或,溫度感測器8亦可藉由將發光元件3反向偏壓驅動而作為感測器共用。
至此之說明中,於作為陽極端子33、陰極端子32表述之部分,並非藉由發光元件3之連接方向、及電壓之施加方向限定說明書中之記載者,亦可逆轉。又,於圖7、圖8中,顯示有發光元件3之一電極位於下側,另一電極位於上側之構成,亦可為其兩者位於下側,即與陣列基板2對向之側之構成。
以上,說明本發明之較佳之實施形態,但本發明並非限定於此種實施形態者。實施形態所揭示之內容僅為一例,可於不脫離本發明之主旨之範圍內進行各種變更。對於未脫離本發明之主旨之範圍內進行之適當之變更當然屬於本發明之技術範圍。於未脫離上述各實施形態及各變化例之主旨之範圍內,可進行構成要件之各種省略、置換及變更中之至少1者。
1, 1A:顯示裝置
1F:訊框期間
2:陣列基板
3, 3R, 3G, 3B:發光元件
8:溫度感測器
12:驅動電路
21:基板
22:陰極電極
23:陽極電極
25:對向電極
26a:連接電極
26b:連接電極
27:端子部
28:發熱電阻體
28a:第1部分
28b:第2部分
28e1:一端側
28e2:另一端側
28B:第3發熱電阻體
28G:第2發熱電阻體
28R:第1發熱電阻體
31:第1發熱電阻體
32:陰極端子
33:陽極端子
49:子像素
49B:第3子像素
49G:第2子像素
49R:第1子像素
60:陰極配線
61:半導體層
61a:通道區域
61b:源極區域
61c:汲極區域
61d:低濃度雜質區域
62:源極電極
63:汲極電極
64:閘極電極
65:遮光膜
66:第1配線
67:第2配線
71:半導體層
72:源極電極
73:汲極電極
74:閘極電極
76:半導體層
77:半導體層
78:半導體層
79:半導體層
81:溫度感測器電路
91:底塗膜
91a:絕緣膜
91b:絕緣膜
91c:絕緣膜
92:閘極絕緣膜
93:層間絕緣膜
94:平坦化膜
95:電容絕緣膜
96:陽極電極絕緣膜
97:元件絕緣膜
210:驅動IC
211:檢測電路
AA:顯示區域
BCT:發光控制電晶體
BG:發光控制掃描線
BG1:發光控制掃描線
BG2:發光控制掃描線
BG3:發光控制掃描線
BG4:發光控制掃描線
Cs1:保持電容
Cs2:電容
DRT:驅動電晶體
Dx:第1方向
Dy:第2方向
Dz:第3方向
FA:彎曲區域
G1:期間
G2:期間
G3:期間
G4:期間
GA:周邊區域
H1:接觸孔
H2:接觸孔
H3:接觸孔
H4:接觸孔
H5:接觸孔
HG:發熱控制掃描線
HST:發熱控制電晶體
If:電流
IG:初始化控制掃描線
IG1:初始化控制掃描線
IST:初始化電晶體
L1:陽極電源線
L1a:陽極電源線連接部
L1b:陽極電源線連接部
L2:影像信號線
L2a:影像信號線連接部
L3:重設信號線
L4:初始化信號線
L5:連接配線
L6:連接配線
L7:電阻體信號線
L10:陰極電源線
NDP: 非顯示期間
OP:開口
PH:預熱期間
PICA:像素電路
Pix:像素
PVDD:陽極電源電位
PVSS:陰極電源電位
RG:重設控制掃描線
RG1:重設控制掃描線
RG2:重設控制掃描線
RG3:重設控制掃描線
RG4:重設控制掃描線
RST:重設電晶體
SG:寫入控制掃描線
SG1:寫入控制掃描線
SGa:分支部
SL1:感測器陽極電源線
SL10:感測器陰極電源線
SST:寫入電晶體
Ts:溫度
tph:時間
t0:期間
t1:期間
t2:期間
t3:期間
t4:期間
t5:期間
ton:時刻
Vbg:發光控制信號
Vf:輸出電壓
Vhg:發熱控制信號
Vig:初始化控制信號
Vini:初始化電位
Vpreht:電阻體驅動信號
Vrg:重設控制信號
Vrst:重設電源電位
Vsg:寫入控制信號
Vsig:影像信號
Vth:臨限值
W1:配線長
W2:配線長
VII-VII’:線
VIII-VIII’:線
X-X’:線
圖1係模式性顯示第1實施形態之顯示裝置之俯視圖。
圖2係顯示複數個子像素之俯視圖。
圖3係顯示像素電路之電路圖。
圖4係顯示顯示裝置之動作例之時序圖。
圖5係顯示顯示裝置啟動時之動作例之時序圖。
圖6係模式性顯示比較例之發光元件之亮度及溫度、與時間之關係之圖表。
圖7係圖2之VII-VII’剖視圖。
圖8係圖1之VIII-VIII’剖視圖。
圖9係放大顯示第1實施形態之顯示裝置之1個子像素之俯視圖。
圖10係圖9之X-X’剖視圖。
圖11係用於比較說明第1子像素具有之第1發熱電阻體、第2子像素具有之第2發熱電阻體及第3子像素具有之第3發熱電阻體之說明圖。
圖12係顯示第2實施形態之像素電路之電路圖。
圖13係顯示第3實施形態之像素電路之電路圖。
圖14係顯示第4實施形態之具有溫度感測器之像素之俯視圖。
圖15係用於說明溫度感測器之一例之說明圖。
3:發光元件
23:陽極電極
28:發熱電阻體
28e1:一端側
28e2:另一端側
BCT:發光控制電晶體
BG:發光控制掃描線
Cs1:保持電容
Cs2:電容
DRT:驅動電晶體
HG:發熱控制掃描線
HST:發熱控制電晶體
IG:初始化控制掃描線
IST:初始化電晶體
L1:陽極電源線
L2:影像信號線
L3:重設信號線
L4:初始化信號線
L10:陰極電源線
PICA:像素電路
PVDD:陽極電源電位
PVSS:陰極電源電位
RG:重設控制掃描線
RST:重設電晶體
SG:寫入控制掃描線
SST:寫入電晶體
Vbg:發光控制信號
Vhg:發熱控制信號
Vig:初始化控制信號
Vini:初始化電位
Vrg:重設控制信號
Vrst:重設電源電位
Vsg:寫入控制信號
Vsig:影像信號
Claims (9)
- 一種顯示裝置,其具有:基板;複數個像素,其等設置於上述基板;發光元件,其設置於複數個上述像素之各者;第1電極,其設置於上述基板,並與上述發光元件電性連接;第2電極,其設置於上述基板,並與上述發光元件電性連接;像素電路,其設置於上述基板,並對上述發光元件供給驅動信號;第2電源線,其經由上述第2電極,將第2電位供給至上述發光元件;及發熱電阻體,其設置於上述像素電路;且上述發熱電阻體之一端側電性連接於上述第2電極。
- 如請求項1之顯示裝置,其中上述像素電路具有經由上述第1電極,對上述發光元件供給第1電位之第1電源線;上述發熱電阻體之另一端側電性連接於上述第1電源線。
- 如請求項1之顯示裝置,其中上述像素電路具有對上述發熱電阻體供給電阻體驅動信號之電阻體信號線;上述發熱電阻體之另一端側電性連接於上述電阻體信號線。
- 如請求項1之顯示裝置,其中上述第1電極之至少一部分於自與上述基板垂直之方向俯視時,與上述發熱電阻體重疊設置。
- 如請求項1之顯示裝置,其具有:元件絕緣膜,其設置於複數個上述發光元件之間,覆蓋複數個上述發光元件之至少側面之一部分;且上述第2電極覆蓋複數個上述發光元件及上述元件絕緣膜,並電性連接於複數個上述發光元件。
- 如請求項1之顯示裝置,其具有:電晶體,其與上述第1電極電性連接;及信號線,其對上述電晶體供給影像信號;且於與上述基板垂直之方向上,依序積層上述信號線、上述發熱電阻體、及上述第1電極。
- 如請求項1之顯示裝置,其中上述像素包含顯示紅色之第1子像素、顯示綠色之第2子像素、及顯示藍色之第3子像素;上述第1子像素所具有之第1發熱電阻體之電阻值,小於上述第2子像素所具有之第2發熱電阻體之電阻值及上述第3子像素所具有之第3發熱電阻體之電阻值。
- 如請求項1之顯示裝置,其具有:溫度感測器,其設置於上述像素;及檢測電路,其接收來自上述溫度感測器之輸出信號,基於上述輸出信號之溫度依存性而檢測溫度。
- 如請求項1之顯示裝置,其中上述發熱電阻體具有高於上述第1電極之薄片電阻值;於自與上述基板垂直之方向俯視時,上述發熱電阻體具有曲折狀之配線圖案。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2019047597A JP7360246B2 (ja) | 2019-03-14 | 2019-03-14 | 表示装置 |
| JP2019-047597 | 2019-03-14 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202040548A TW202040548A (zh) | 2020-11-01 |
| TWI738242B true TWI738242B (zh) | 2021-09-01 |
Family
ID=72427423
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109107779A TWI738242B (zh) | 2019-03-14 | 2020-03-10 | 顯示裝置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11721276B2 (zh) |
| JP (1) | JP7360246B2 (zh) |
| TW (1) | TWI738242B (zh) |
| WO (1) | WO2020183861A1 (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR20230078814A (ko) * | 2020-10-30 | 2023-06-02 | 미쿠니 일렉트론 코포레이션 | 터치 및 지문 센서 부착 표시 장치 |
| KR102810624B1 (ko) * | 2021-02-23 | 2025-05-22 | 삼성디스플레이 주식회사 | 픽셀 회로, 이를 포함하는 표시 장치 및 이의 구동 방법 |
| CN113870791B (zh) * | 2021-10-11 | 2023-07-25 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法 |
| KR20230095457A (ko) * | 2021-12-22 | 2023-06-29 | 엘지디스플레이 주식회사 | 저전위배선을 포함하는 유기발광다이오드 표시장치 |
| US11961822B2 (en) * | 2022-01-17 | 2024-04-16 | Samsung Display Co., Ltd. | Display device, and tiled display device including the display device |
| CN114882816B (zh) * | 2022-06-16 | 2025-01-14 | 厦门天马微电子有限公司 | 显示面板及其检测方法、显示装置 |
| JP2024171113A (ja) * | 2023-05-29 | 2024-12-11 | 株式会社ジャパンディスプレイ | 電子装置の温度調整方法および電子装置 |
| KR20250071980A (ko) * | 2023-11-15 | 2025-05-23 | 엘지디스플레이 주식회사 | 표시 장치 및 그 제조방법 |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1377782A (zh) * | 2001-03-29 | 2002-11-06 | 山东华菱电子有限公司 | 热敏打印头及其制造方法 |
| JP2005321684A (ja) * | 2004-05-11 | 2005-11-17 | Sony Corp | 映像表示装置および映像表示方法 |
| JP2007081094A (ja) * | 2005-09-14 | 2007-03-29 | Seiko Epson Corp | 発光装置及び電子機器 |
| JP2014082383A (ja) * | 2012-10-17 | 2014-05-08 | Kyocera Corp | 発光ユニット、発光制御ユニット、および発光装置 |
| WO2018145486A1 (zh) * | 2017-02-09 | 2018-08-16 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
Family Cites Families (16)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6879110B2 (en) * | 2000-07-27 | 2005-04-12 | Semiconductor Energy Laboratory Co., Ltd. | Method of driving display device |
| KR100714513B1 (ko) * | 2001-09-07 | 2007-05-07 | 마츠시타 덴끼 산교 가부시키가이샤 | El 표시 장치, 전자 표시 기기 및 el 표시 장치의 구동 회로 |
| US6911624B2 (en) * | 2002-08-23 | 2005-06-28 | Micron Technology, Inc. | Component installation, removal, and replacement apparatus and method |
| JP2005309731A (ja) | 2004-04-21 | 2005-11-04 | Toppan Printing Co Ltd | 基板設計装置、基板設計方法および基板設計プログラム |
| US7138659B2 (en) | 2004-05-18 | 2006-11-21 | Onscreen Technologies, Inc. | LED assembly with vented circuit board |
| JP2012231083A (ja) * | 2011-04-27 | 2012-11-22 | Hitachi Consumer Electronics Co Ltd | バックライト及びそれを用いた液晶表示装置 |
| JP6152801B2 (ja) * | 2014-01-21 | 2017-06-28 | 豊田合成株式会社 | 発光装置及びその製造方法 |
| JP2015215780A (ja) * | 2014-05-12 | 2015-12-03 | 株式会社ジャパンディスプレイ | 表示装置 |
| GB201413578D0 (en) | 2014-07-31 | 2014-09-17 | Infiniled Ltd | A colour iled display on silicon |
| US9728125B2 (en) * | 2014-12-22 | 2017-08-08 | Shenzhen China Star Optoelectronics Technology Co., Ltd | AMOLED pixel circuit |
| KR102601579B1 (ko) * | 2015-12-16 | 2023-11-13 | 삼성전자주식회사 | 발광소자 실장용 회로 기판 및 이를 이용한 반도체 발광소자 패키지 |
| JP2019061929A (ja) * | 2017-09-28 | 2019-04-18 | シャープ株式会社 | 照明装置及びそれを備えた表示装置 |
| CN107452345B (zh) * | 2017-09-29 | 2020-01-10 | 京东方科技集团股份有限公司 | 一种显示器件亮度补偿方法、装置及显示装置 |
| CN110136622B (zh) * | 2018-02-02 | 2022-09-23 | 上海和辉光电股份有限公司 | 一种显示面板、显示装置、显示数据的处理方法及装置 |
| CN108649026A (zh) * | 2018-07-06 | 2018-10-12 | 易美芯光(北京)科技有限公司 | 一种可调色温的led结构 |
| CN109360525A (zh) * | 2018-09-13 | 2019-02-19 | 天长市辉盛电子有限公司 | Led显示屏系统的控制方法及led显示屏系统 |
-
2019
- 2019-03-14 JP JP2019047597A patent/JP7360246B2/ja active Active
- 2019-12-23 WO PCT/JP2019/050422 patent/WO2020183861A1/ja not_active Ceased
-
2020
- 2020-03-10 TW TW109107779A patent/TWI738242B/zh active
-
2021
- 2021-09-10 US US17/471,202 patent/US11721276B2/en active Active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN1377782A (zh) * | 2001-03-29 | 2002-11-06 | 山东华菱电子有限公司 | 热敏打印头及其制造方法 |
| JP2005321684A (ja) * | 2004-05-11 | 2005-11-17 | Sony Corp | 映像表示装置および映像表示方法 |
| JP2007081094A (ja) * | 2005-09-14 | 2007-03-29 | Seiko Epson Corp | 発光装置及び電子機器 |
| JP2014082383A (ja) * | 2012-10-17 | 2014-05-08 | Kyocera Corp | 発光ユニット、発光制御ユニット、および発光装置 |
| WO2018145486A1 (zh) * | 2017-02-09 | 2018-08-16 | 京东方科技集团股份有限公司 | 显示面板和显示装置 |
Also Published As
| Publication number | Publication date |
|---|---|
| WO2020183861A1 (ja) | 2020-09-17 |
| US11721276B2 (en) | 2023-08-08 |
| TW202040548A (zh) | 2020-11-01 |
| US20210407385A1 (en) | 2021-12-30 |
| JP7360246B2 (ja) | 2023-10-12 |
| JP2020148964A (ja) | 2020-09-17 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI738242B (zh) | 顯示裝置 | |
| KR102767277B1 (ko) | 발광 다이오드 디스플레이 장치 | |
| US12256614B2 (en) | Display apparatus | |
| TWI738058B (zh) | 顯示裝置及陣列基板 | |
| TWI715052B (zh) | 顯示裝置 | |
| TWI756731B (zh) | 顯示裝置 | |
| TWI719570B (zh) | 顯示裝置 | |
| CN108281473B (zh) | 显示装置 | |
| TWI720495B (zh) | 顯示裝置及顯示裝置之驅動方法 | |
| CN111326673B (zh) | 显示装置 | |
| TW202040549A (zh) | 顯示裝置 | |
| TWI755977B (zh) | 顯示面板及其製造方法 | |
| WO2020189047A1 (ja) | 表示装置 | |
| CN114864650A (zh) | 有机发光二极管显示装置 | |
| TWI782374B (zh) | 顯示面板、包含顯示面板的顯示裝置、及製造顯示面板的方法 | |
| WO2020084898A1 (ja) | 表示装置 | |
| WO2020090183A1 (ja) | 表示装置 | |
| US20210233452A1 (en) | Non-rectangular display device with simplified scanning line load adjustment for improved luminance | |
| JP7264669B2 (ja) | 表示装置 | |
| JP7699003B2 (ja) | 表示装置 | |
| JP7490504B2 (ja) | 表示装置 |