TWI734221B - 射頻裝置及其電壓產生裝置 - Google Patents
射頻裝置及其電壓產生裝置 Download PDFInfo
- Publication number
- TWI734221B TWI734221B TW108137340A TW108137340A TWI734221B TW I734221 B TWI734221 B TW I734221B TW 108137340 A TW108137340 A TW 108137340A TW 108137340 A TW108137340 A TW 108137340A TW I734221 B TWI734221 B TW I734221B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- circuit
- radio frequency
- terminal
- coupled
- Prior art date
Links
- 230000005540 biological transmission Effects 0.000 claims description 53
- 230000001105 regulatory effect Effects 0.000 claims description 35
- 239000003990 capacitor Substances 0.000 claims description 9
- 230000015556 catabolic process Effects 0.000 claims description 3
- 230000005855 radiation Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 15
- 238000004891 communication Methods 0.000 description 1
- 230000008878 coupling Effects 0.000 description 1
- 238000010168 coupling process Methods 0.000 description 1
- 238000005859 coupling reaction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/74—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of diodes
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/189—High-frequency amplifiers, e.g. radio frequency amplifiers
- H03F3/19—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only
- H03F3/195—High-frequency amplifiers, e.g. radio frequency amplifiers with semiconductor devices only in integrated circuits
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/20—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers
- H03F3/24—Power amplifiers, e.g. Class B amplifiers, Class C amplifiers of transmitter output stages
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F2200/00—Indexing scheme relating to amplifiers
- H03F2200/451—Indexing scheme relating to amplifiers the amplifier being a radio frequency amplifier
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04B—TRANSMISSION
- H04B1/00—Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
- H04B1/02—Transmitters
- H04B1/04—Circuits
- H04B2001/0408—Circuits with power amplifiers
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Logic Circuits (AREA)
- Electronic Switches (AREA)
- Semiconductor Integrated Circuits (AREA)
- Amplifiers (AREA)
Abstract
一種射頻裝置及其電壓產生裝置。電壓產生裝置包括第一電晶體、第二電晶體以及分壓電路。第一電晶體的第一端接收第一電壓。第二電晶體的第一端接收第二電壓。分壓電路的第一連接端與第二連接端分別耦接至第一電晶體與第二電晶體的第二端。分壓電路產生第一分壓與第二分壓。第一分壓做為電壓產生裝置的輸出電壓。第二分壓做為控制電壓而被輸出至第一電晶體的控制端與第二電晶體的控制端。
Description
本發明是有關於一種電子電路,且特別是有關於一種射頻(radio frequency,RF)裝置及其電壓產生裝置。
許多射頻(Radio Frequency,RF)電子產品(例如行動電話、無線傳呼機、無線基礎設施、衛星通信裝置、電視設備以及/或是其他射頻產品)配置了射頻電路(諸如射頻切換器等)與其他元件。驅動電路可以產生控制訊號來改變射頻切換器的射頻傳輸路徑。一般而言,所述控制訊號的擺幅是由驅動電路的電源電壓來決定。如何使用所述控制訊號的電壓來產生驅動電路的電源電壓,是技術課題之一。
須注意的是,「先前技術」段落的內容是用來幫助了解本發明。在「先前技術」段落所揭露的部份內容(或全部內容)可能不是所屬技術領域中具有通常知識者所知道的習知技術。在「先前技術」段落所揭露的內容,不代表該內容在本發明申請前已被所屬技術領域中具有通常知識者所知悉。
本發明提供一種射頻裝置及其電壓產生裝置,其可以使用第一電壓與(或)第二電壓來產生輸出電壓。
本發明的一種電壓產生裝置包括第一電晶體、第二電晶體以及分壓電路。第一電晶體的第一端被配置為接收第一電壓。第二電晶體的第一端被配置為接收第二電壓。分壓電路的第一連接端與第二連接端分別耦接至第一電晶體的第二端與第二電晶體的第二端。分壓電路對第一連接端與第二連接端中的至少一者的電壓進行分壓,而產生第一分壓與第二分壓。第一分壓做為電壓產生裝置的輸出電壓。第二分壓做為控制電壓而被輸出至第一電晶體的控制端與第二電晶體的控制端。
本發明的一種射頻裝置包括第一電晶體、第二電晶體、分壓電路、電壓調節單元以及射頻電路。第一電晶體的第一端被配置為接收第一電壓。第二電晶體的第一端被配置為接收第二電壓。分壓電路的第一連接端與第二連接端分別耦接至第一電晶體的第二端與第二電晶體的第二端。分壓電路對第一連接端與第二連接端中的至少一者的電壓進行分壓而產生第一分壓與第二分壓。第二分壓做為控制電壓而被輸出至第一電晶體的控制端與第二電晶體的控制端。電壓調節單元耦接至分壓電路,以接收第一分壓。電壓調節單元被配置為產生相關於第一分壓的正電壓與負電壓二者至少一者。射頻電路耦接至電壓調節單元,以接收正電壓與負
電壓二者至少一者。射頻電路被配置為依照第一電壓而控制射頻電路的至少一射頻傳輸路徑的導通狀態。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
100、200:射頻裝置
110、210:電壓產生裝置
111、112、113、114、211、212、311、321:電晶體
120、220:電壓調節單元
121、510:振盪器
122、520:電荷泵
130、230:射頻電路
213:分壓電路
221:電壓調節電路
222:電壓產生電路
231、233、234:驅動電路
232、235:射頻傳輸電路
240:電容
310、320:二極體電路
330:分壓器
331、332、410、420、430:阻抗電路
610:帶隙電路
62):低壓降穩壓器
C1、C1B、C2:控制電壓
CK:時脈訊號
Nout:輸出節點
R1、R2、R3:電阻
RF1、RF2:射頻傳輸端
SRF:射頻訊號
SW1、SW2:射頻開關
SW3、SW4:開關
VBG:帶隙電壓
Vbias:偏壓電壓
Vc1、Vc2:控制訊號
Vd1、Vd2:分壓
Vneg:負電壓
Vout:輸出電壓
Vpos:正電壓
Vref:參考電位
Vreg:調節電壓
圖1是依照本發明的一實施例的一種射頻裝置的電路方塊示意圖。
圖2是依照本發明的一實施例說明圖1所示分壓電路的電路方塊示意圖。
圖3是依照本發明的另一實施例說明圖1所示分壓電路的電路方塊示意圖。
圖4是依照本發明的一實施例說明圖1所示電壓調節單元的電路方塊示意圖。
圖5是依照本發明的一實施例說明圖4所示電壓調節電路的電路方塊示意圖。
圖6是依照本發明的一實施例說明圖1所示射頻電路的電路方塊示意圖。
圖7是依照本發明的另一實施例說明圖1所示射頻電路的電路方塊示意圖。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接(或連接)」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接(或連接)於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件(element)的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
圖1是依照本發明的一實施例的一種射頻裝置200的電路方塊示意圖。圖1所示射頻裝置200包括電壓產生裝置210、電壓調節單元220以及射頻電路230。在圖1所示實施例中,電壓產生裝置210包括電晶體211、電晶體212以及分壓電路213。圖1所示電晶體211與212可以是p通道金屬氧化物半導體(p-channel metal oxide semiconductor,PMOS)電晶體。依照設計需求,在其他實施例中,圖1所示電晶體211與212可以是其他電晶體。
電晶體211的第一端(例如源極)可以接收控制訊號Vc1(第一電壓)。電晶體212的第一端(例如源極)可以接收控制訊號Vc2(第二電壓)。在其他實施例中,電晶體212的第一端可以
接收系統電壓(第二電壓,例如系統電壓Vdd)。在圖1所示實施例中,電晶體211與212是低壓電晶體。其中,所述低壓電晶體的閘源極崩潰電壓小於控制訊號Vc1(第一電壓)與控制訊號Vc2(第二電壓)任一個的高邏輯準位。
分壓電路213的第一連接端與第二連接端分別耦接至電晶體211的第二端(例如汲極)與電晶體212的第二端(例如汲極)。分壓電路213對第一連接端與第二連接端中的至少一者的電壓進行分壓,而產生分壓Vd1與分壓Vd2。依照設計需求,在一些實施例中,分壓Vd1大於或等於分壓Vd2。在其他實施例中,分壓Vd1可以小於分壓Vd2。分壓Vd1可以做為電壓產生裝置210的輸出電壓。
分壓Vd2可以做為電晶體211與212的控制電壓。分壓Vd2被輸出至電晶體211的控制端(例如閘極)與電晶體212的控制端(例如閘極)。舉例來說,當控制訊號Vc1(第一電壓)為高邏輯準位且控制訊號Vc2(第二電壓)為低邏輯準位時,電晶體211將控制訊號Vc1傳輸至分壓電路213,以及分壓電路213對控制訊號Vc1進行分壓而產生分壓Vd1與分壓Vd2,用以使分壓Vd2截止電晶體212。
電壓產生裝置210可以使用控制訊號Vc1(第一電壓)與(或)控制訊號Vc2(第二電壓)來產生分壓Vd1與分壓Vd2。藉由分壓電路213所產生的分壓Vd2可以調整電晶體211與212的閘源極電壓,以避免電晶體211與(或)電晶體212被擊潰。
舉例來說,當控制訊號Vc1為高邏輯準位(例如4.3V)而控制訊號Vc2為低邏輯準位(例如0V)時,電晶體211為導通而電晶體212為截止。分壓電路213可以對控制訊號Vc1(第一電壓)進行分壓而產生較低的分壓Vd2(例如2V)給電晶體211與212的控制端。對於電晶體212而言,其閘源極電壓Vgs為2V-0V=2V,沒有超過閘源極崩潰電壓(例如3V)。因此,電晶體212可以避免被擊潰。電晶體211被截止的實施例同樣可以參照電晶體212的相關說明來類推,故不再贅述。
電壓調節單元220耦接至分壓電路213,以接收分壓Vd1。電壓調節單元220可以產生相關於分壓Vd1的正電壓Vpos與負電壓Vneg二者至少一者。射頻電路230耦接至電壓調節單元220,以接收正電壓Vpos與負電壓Vneg二者至少一者。在一些實施例中,射頻電路230可以依照控制訊號Vc1(第一電壓)而控制射頻電路230的至少一個射頻傳輸路徑的導通狀態。舉例來說,當控制訊號Vc1為第一邏輯態時,射頻電路230的射頻傳輸路徑可以將射頻訊號SRF傳輸至射頻傳輸端RF1。當控制訊號Vc1為第二邏輯態時,射頻電路230的射頻傳輸路徑可以將射頻訊號SRF傳輸至射頻傳輸端RF2。
在另一些實施例中,射頻電路230可以依照控制訊號Vc1與控制訊號Vc2而控制射頻電路230的至少一個射頻傳輸路徑的導通狀態。舉例來說,當控制訊號Vc1為第一邏輯態而控制訊號Vc2為第二邏輯態時,射頻電路230的射頻傳輸路徑可以將射頻
訊號SRF傳輸至射頻傳輸端RF1。當控制訊號Vc1為第二邏輯態而控制訊號Vc2為第一邏輯態時,射頻電路230的射頻傳輸路徑可以將射頻訊號SRF傳輸至射頻傳輸端RF2。當控制訊號Vc1與控制訊號Vc2均為第一邏輯態時,射頻電路230的射頻傳輸路徑可以將射頻訊號SRF傳輸至射頻傳輸端RF1與射頻傳輸端RF2。當控制訊號Vc1與控制訊號Vc2均為第二邏輯態時,射頻電路230不會將射頻訊號SRF傳輸至射頻傳輸端RF1與射頻傳輸端RF2。
依照設計需求,在一些實施例中,射頻裝置200還可以選擇性地包括電容240。電容240的第一端耦接至分壓電路213,以接收分壓Vd1。電容240的第二端耦接於參考電位Vref(例如接地電壓GND)。電容240可以抑制控制訊號Vc1與控制訊號Vc2切換邏輯態時的雜訊,以提供較穩定的分壓Vd1。
圖2是依照本發明的一實施例說明圖1所示分壓電路213的電路方塊示意圖。在圖2所示實施例中,分壓電路213包括二極體電路310、二極體電路320以及分壓器330。二極體電路310的陽極耦接分壓電路213的所述第一連接端,以耦接至電晶體211。在一些實施例中,二極體電路310可以包含一個二極體。在另一些實施例中,二極體電路310可以包含多個二極體相互串接而成的二極體串。在圖2所示實施例中,二極體電路310可以包含二極體形式的電晶體(Diode-connected transistor)311。電晶體311的第一端(例如源極)可以作為二極體電路310的陽極。電晶體311的控制端(例如閘極)耦接至電晶體311的第二端(例如汲極)。
電晶體311的第二端可以作為二極體電路310的陰極。
二極體電路320的陽極耦接分壓電路213的所述第二連接端,以耦接至電晶體212。二極體電路320的陰極耦接至二極體電路310的陰極,以供分壓Vd1。在一些實施例中,二極體電路320可以包含一個二極體。在另一些實施例中,二極體電路320可以包含多個二極體相互串接而成的二極體串。在圖2所示實施例中,二極體電路320可以包含二極體形式的電晶體321。電晶體321的第一端(例如源極)可以作為二極體電路320的陽極。電晶體321的控制端(例如閘極)耦接至電晶體321的第二端(例如汲極)。電晶體321的第二端可以作為二極體電路320的陰極。
分壓器330的第一端耦接至二極體電路310與320的陰極。分壓器330的第二端耦接至參考電位Vref(例如接地電壓GND)。分壓器330可以對分壓Vd1進行分壓,而產生分壓Vd2給電晶體211與212的控制端。在圖2所示實施例中,分壓器330可以包括阻抗電路331以及阻抗電路332。阻抗電路331的第一端耦接分壓器330的第一端,以耦接至二極體電路310與320。在一些實施例中,阻抗電路331可以包含一個二極體(或電阻)。在另一些實施例中,阻抗電路331可以包含相互串接的多個二極體(以及/或是多個電阻)。
阻抗電路332的第一端耦接至阻抗電路331的第二端,以提供分壓Vd2。阻抗電路332的第二端耦接分壓器330的第二端,以耦接至參考電位Vref。在一些實施例中,阻抗電路332可
以包含一個二極體(或電阻)。在另一些實施例中,阻抗電路332可以包含相互串接的多個二極體(以及/或是多個電阻)。
圖3是依照本發明的另一實施例說明圖1所示分壓電路213的電路方塊示意圖。在圖3所示實施例中,分壓電路213包括阻抗電路410、阻抗電路420以及阻抗電路430。阻抗電路410的第一端耦接分壓電路213的所述第一連接端,以耦接至電晶體211。在一些實施例中,阻抗電路410可以包含一個二極體(或電阻)。在另一些實施例中,阻抗電路410可以包含相互串接的至少一個二極體與至少一個電阻。在圖3所示實施例中,阻抗電路410包含多個二極體相互串接而成的二極體串,其中二極體的數量可以依照設計需求來決定。
阻抗電路420的第一端耦接分壓電路213的所述第二連接端,以耦接至電晶體212。在一些實施例中,阻抗電路420可以包含一個二極體(或電阻)。在另一些實施例中,阻抗電路420可以包含相互串接的至少一個二極體與至少一個電阻。在圖3所示實施例中,阻抗電路420包含多個二極體相互串接而成的二極體串,其中二極體的數量可以依照設計需求來決定。
阻抗電路430的第一端耦接至阻抗電路410的第二端與阻抗電路420的第二端,以提供分壓Vd1與分壓Vd2。阻抗電路430的第二端耦接至參考電位Vref。在一些實施例中,阻抗電路430可以包含一個二極體(或電阻)。在另一些實施例中,阻抗電路430可以包含相互串接的至少一個二極體與至少一個電阻。在
圖3所示實施例中,阻抗電路430包含多個二極體相互串接而成的二極體串,其中二極體的數量可以依照設計需求來決定。
圖4是依照本發明的一實施例說明圖1所示電壓調節單元220的電路方塊示意圖。在圖4所示實施例中,電壓調節單元220包括電壓調節電路221以及電壓產生電路222。電壓調節電路221耦接至分壓電路213,以接收分壓Vd1做為電源電壓。電壓調節電路221可以產生調節電壓Vreg。依照設計需求,電壓調節電路221可以包括電壓調節器(voltage regulator)、直流直流轉換器(DC-to-DC converter)或是其他電壓調節電路。調節電壓Vreg的準位可以依照設計需求來決定。
電壓產生電路222耦接至電壓調節電路221,以接收調節電壓Vreg。電壓產生電路222可以產生相關於調節電壓Vreg的正電壓Vpos與負電壓Vneg二者至少一者。在圖4所示實施例中,電壓產生電路222包括振盪器(Oscillator)510以及電荷泵(charge pump)520。振盪器510耦接至電壓調節電路221,以接收調節電壓Vreg。振盪器510可以產生相關於調節電壓Vreg的時脈訊號CK。本實施例並不限制振盪器510的實施方式。舉例來說,依照設計需求,振盪器510可以包括習知的振盪電路或是其他振盪電路。時脈訊號CK的頻率可以依照設計需求來決定。
電荷泵520耦接至振盪器510,以接收時脈訊號CK。電荷泵520可以依據時脈訊號CK產生正電壓Vpos及/或負電壓Vneg。本實施例並不限制電荷泵520的實施方式。舉例來說,依照設計
需求,電荷泵520可以包括習知的電荷泵電路或是其他電荷泵電路。正電壓Vpos與負電壓Vneg的準位可以依照設計需求來決定。
圖5是依照本發明的一實施例說明圖4所示電壓調節電路221的電路方塊示意圖。在圖4所示實施例中,電壓調節電路221包括帶隙(bandgap)電路610以及低壓降(Low Drop-out,LDO)穩壓器620。帶隙電路610包括電晶體M1、電晶體M2、電晶體M3、電晶體Q1、電晶體Q2、電晶體Q3、放大器A1、電阻R1與電阻R2。低壓降穩壓器620包括放大器A2、電晶體M4、電阻R3、電阻R4與電容CL。帶隙電路610的電源端耦接至分壓電路213,以接收分壓Vd1。帶隙電路610可以產生帶隙電壓VBG。低壓降穩壓器620耦接至帶隙電路610,以接收帶隙電壓VBG。低壓降穩壓器620可以產生相關於帶隙電壓VBG的調節電壓Vreg。
圖6是依照本發明的一實施例說明圖1所示射頻電路230的電路方塊示意圖。在圖6所示實施例中,射頻電路230包括驅動電路231以及射頻傳輸電路232。驅動電路231的第一電源端耦接至電壓調節單元220,以接收正電壓Vpos。驅動電路231的第二電源端耦接至電壓調節單元220,以接收負電壓Vneg。驅動電路231可以產生相關於控制訊號Vc1(第一電壓)的控制電壓C1與控制電壓C1B。
舉例來說,當控制訊號Vc1為高邏輯準位時,驅動電路231可以選擇輸出正電壓Vpos做為控制電壓C1,以及選擇輸出負電壓Vneg做為控制電壓C1B。當控制訊號Vc1為低邏輯準位時,
驅動電路231可以選擇輸出負電壓Vneg做為控制電壓C1,以及選擇輸出正電壓Vpos做為控制電壓C1B。
射頻傳輸電路232耦接至驅動電路231,以接收控制電壓C1與控制電壓C1B。依照控制電壓C1與控制電壓C1B,射頻傳輸電路232可以控制射頻傳輸路徑的導通狀態。於圖6所示實施例中,射頻傳輸路徑包括第一路徑與第二路徑。射頻傳輸電路232包括射頻開關SW1、射頻開關SW2、開關SW3、開關SW4、電阻R1、電阻R2以及電阻R3。電阻R1的第一端耦接至射頻開關SW1的第一端與射頻開關SW2的第一端。電阻R1的第二端用以接收偏壓電壓Vbias。射頻開關SW1的第一端可以傳輸射頻信號SRF。射頻開關SW1的第二端耦接至射頻傳輸電路232的射頻傳輸端RF1。射頻開關SW1的控制端耦接至驅動電路231,以接收控制電壓C1。射頻開關SW1可以提供所述第一路徑。射頻開關SW2的第一端可以傳輸射頻信號SRF。射頻開關SW2的第二端耦接至射頻傳輸電路232的射頻傳輸端RF2。射頻開關SW2的控制端耦接至驅動電路231,以接收控制電壓C1B。射頻開關SW2可以提供所述第二路徑。
電阻R2的第一端耦接至射頻開關SW1的第二端。電阻R2的第二端用以接收偏壓電壓Vbias。開關SW3的第一端耦接至射頻開關SW1的第二端。開關SW3的控制端受控於控制電壓C1B。開關SW3的第二端用以接收偏壓電壓Vbias。電阻R3的第一端耦接至射頻開關SW2的第二端。電阻R3的第二端用以接收偏壓電
壓Vbias。開關SW4的第一端耦接至射頻開關SW2的第二端。開關SW4的控制端受控於控制電壓C1。開關SW4的第二端用以接收偏壓電壓Vbias。其中,偏壓電壓Vbias可例如是接地電壓GND或是一固定電壓。
當控制訊號Vc1為高邏輯準位時,射頻開關SW1為導通,以及射頻開關SW2為截止。當控制訊號Vc1為低邏輯準位時,射頻開關SW1為截止,以及射頻開關SW2為導通。根據控制訊號Vc1與控制訊號Vc2的邏輯態可以將射頻訊號SRF傳輸至射頻傳輸端RF1或射頻傳輸端RF2。
圖7是依照本發明的另一實施例說明圖1所示射頻電路230的電路方塊示意圖。在圖7所示實施例中,射頻電路230包括驅動電路233、驅動電路234以及射頻傳輸電路235。驅動電路233的第一電源端耦接至電壓調節單元220,以接收正電壓Vpos。驅動電路233的第二電源端耦接至電壓調節單元220,以接收負電壓Vneg。驅動電路233可以產生相關於控制訊號Vc1(第一電壓)的控制電壓C1。舉例來說,當控制訊號Vc1為高邏輯準位時,驅動電路233可以選擇輸出正電壓Vpos做為控制電壓C1。當控制訊號Vc1為低邏輯準位時,驅動電路233可以選擇輸出負電壓Vneg做為控制電壓C1。
驅動電路234的第一電源端耦接至電壓調節單元220,以接收正電壓Vpos。驅動電路234的第二電源端耦接至電壓調節單元220,以接收負電壓Vneg。驅動電路234可以產生相關於控制
訊號Vc2(第二電壓)的控制電壓C2。舉例來說,當控制訊號Vc2為高邏輯準位時,驅動電路234可以選擇輸出正電壓Vpos做為控制電壓C2。當控制訊號Vc2為低邏輯準位時,驅動電路234可以選擇輸出負電壓Vneg做為控制電壓C2。
射頻傳輸電路235耦接至驅動電路233與驅動電路234,以接收控制電壓C1與控制電壓C2。依照控制電壓C1與控制電壓C2,射頻傳輸電路235可以控制射頻傳輸路徑的導通狀態。於圖7所示實施例中,射頻傳輸電路235包括射頻開關SW1、射頻開關SW2、開關SW3、開關SW4、電阻R1、電阻R2以及電阻R3。圖7所示射頻開關SW1、射頻開關SW2、開關SW3、開關SW4、電阻R1、電阻R2以及電阻R3可以參照圖6所示射頻開關SW1、射頻開關SW2、開關SW3、開關SW4、電阻R1、電阻R2以及電阻R3的相關說明,故不再贅述。於圖7所示實施例中,射頻開關SW1的控制端耦接至驅動電路233,以接收控制電壓C1。射頻開關SW2的控制端耦接至驅動電路234,以接收控制電壓C2。開關SW3的控制端受控於控制電壓C2。開關SW4的控制端受控於控制電壓C1。
因此,當控制訊號Vc1與控制訊號Vc2均為低邏輯準位時,射頻開關SW1與射頻開關SW2均為截止。當控制訊號Vc1為高邏輯準位且控制訊號Vc2為低邏輯準位時,射頻開關SW1、開關SW4為導通,以及射頻開關SW2、開關SW3為截止,可將射頻訊號SRF傳輸至射頻傳輸端RF1。當控制訊號Vc1為低邏輯
準位且控制訊號Vc2為高邏輯準位時,射頻開關SW1、開關SW4為截止,以及射頻開關SW2、開關SW3為導通,可將射頻訊號SRF傳輸至射頻傳輸端RF2。也就是說根據控制訊號Vc1與控制訊號Vc2的邏輯態可以將射頻訊號SRF傳輸至射頻傳輸端RF1或射頻傳輸端RF2。
綜上所述,本發明諸實施例所述電壓產生裝置210可以使用第一電壓(例如控制訊號Vc1)與/或第二電壓(例如控制訊號Vc2或是系統電壓Vdd)來產生分壓Vd1與分壓Vd2。其中,分壓Vd1可以做為電壓產生裝置210的輸出電壓,而分壓Vd2可以做為電晶體211與電晶體212的控制電壓。藉由分壓電路所產生的分壓Vd2可以調整電晶體211與212的閘源極電壓,避免電晶體211與(或)電晶體212被擊潰。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
200:射頻裝置
210:電壓產生裝置
211、212:電晶體
213:分壓電路
220:電壓調節單元
230:射頻電路
240:電容
RF1、RF2:射頻傳輸端
SRF:射頻訊號
Vc1、Vc2:控制訊號
Vd1、Vd2:分壓
Vneg:負電壓
Vpos:正電壓
Vref:參考電位
Claims (20)
- 一種電壓產生裝置,包括:一第一電晶體,具有一第一端被配置為接收一第一電壓;一第二電晶體,具有一第一端被配置為接收一第二電壓,其中該第一電壓與該第二電壓其中至少一者在一第一邏輯態與一第二邏輯態之間切換;以及一分壓電路,具有一第一連接端與一第二連接端分別耦接至該第一電晶體的一第二端與該第二電晶體的一第二端,其中該分壓電路對該第一連接端與該第二連接端中的至少一者的電壓進行分壓而產生一第一分壓與一第二分壓,該第一分壓做為該電壓產生裝置的一輸出電壓,以及該第二分壓做為一控制電壓而被輸出至該第一電晶體的一控制端與該第二電晶體的一控制端。
- 如申請專利範圍第1項所述的電壓產生裝置,其中該第一電壓為一第一控制訊號,該第二電壓為一第二控制訊號或一系統電壓。
- 如申請專利範圍第1項所述的電壓產生裝置,其中當該第一電壓為一高邏輯準位且該第二電壓為一低邏輯準位時,該第一電晶體將該第一電壓傳輸至該分壓電路,以及該分壓電路對該第一電壓進行分壓而產生該第一分壓與該第二分壓,用以使該第二分壓截止該第二電晶體。
- 如申請專利範圍第1項所述的電壓產生裝置,其中該第一電晶體與該第二電晶體是低壓電晶體。
- 如申請專利範圍第4項所述的電壓產生裝置,其中該低壓電晶體的一閘源極崩潰電壓小於該第一電壓與該第二電壓任一個的高邏輯準位。
- 如申請專利範圍第1項所述的電壓產生裝置,其中該分壓電路包括:一第一二極體電路,具有一陽極耦接該分壓電路的該第一連接端;一第二二極體電路,具有一陽極耦接該分壓電路的該第二連接端,其中該第二二極體電路的一陰極耦接至該第一二極體電路的一陰極以提供該第一分壓;以及一分壓器,具有一第一端與一第二端分別耦接至該第一二極體電路的該陰極與一參考電壓,其中該分壓器對該第一分壓進行分壓而產生該第二分壓。
- 如申請專利範圍第6項所述的電壓產生裝置,其中該第一二極體電路與該第二二極體電路的任一個包括:一第三電晶體,具有一第一端作為該陽極,其中該第三電晶體的一控制端耦接至該第三電晶體的一第二端,而該第三電晶體的該第二端作為該陰極。
- 如申請專利範圍第6項所述的電壓產生裝置,其中該分壓器包括:一第一阻抗電路,具有一第一端耦接該分壓器的該第一端;以及 一第二阻抗電路,具有一第一端耦接至該第一阻抗電路的一第二端以提供該第二分壓,而該第二阻抗電路的一第二端耦接該分壓器的該第二端。
- 如申請專利範圍第8項所述的電壓產生裝置,其中該第一阻抗電路包括至少一第一二極體或至少一第一電阻,以及該第二阻抗電路包括至少一第二二極體或至少一第二電阻。
- 如申請專利範圍第1項所述的電壓產生裝置,其中該分壓電路包括:一第一阻抗電路,具有一第一端耦接該分壓電路的該第一連接端;一第二阻抗電路,具有一第一端耦接該分壓電路的該第二連接端;以及一第三阻抗電路,具有一第一端耦接至該第一阻抗電路的一第二端與該第二阻抗電路的一第二端以提供該第一分壓與該第二分壓,其中該第三阻抗電路的一第二端耦接至一參考電壓。
- 如申請專利範圍第10項所述的電壓產生裝置,其中該第一阻抗電路包括至少一第一二極體或至少一第一電阻,該第二阻抗電路包括至少一第二二極體或至少一第二電阻,以及該第三阻抗電路包括至少一第三二極體或至少一第三電阻。
- 一種射頻裝置,包括:一第一電晶體,具有一第一端被配置為接收一第一電壓;一第二電晶體,具有一第一端被配置為接收一第二電壓; 一分壓電路,具有一第一連接端與一第二連接端分別耦接至該第一電晶體的一第二端與該第二電晶體的一第二端,其中該分壓電路對該第一連接端與該第二連接端中的至少一者的電壓進行分壓而產生一第一分壓與一第二分壓,以及該第二分壓做為一控制電壓而被輸出至該第一電晶體的一控制端與該第二電晶體的一控制端;一電壓調節單元,耦接至該分壓電路以接收該第一分壓,被配置為產生相關於該第一分壓的一正電壓與一負電壓二者至少一者;以及一射頻電路,耦接至該電壓調節單元以接收該正電壓與該負電壓二者至少一者,被配置為依照該第一電壓而控制該射頻電路的至少一射頻傳輸路徑的導通狀態。
- 如申請專利範圍第12項所述的射頻裝置,另包括:一電容,具有一第一端耦接至該分壓電路以接收該第一分壓,其中該電容的一第二端耦接於一參考電位。
- 如申請專利範圍第12項所述的射頻裝置,其中該電壓調節單元包括:一電壓調節電路,耦接至該分壓電路以接收該第一分壓做為一電源電壓,被配置為產生一調節電壓;以及一電壓產生電路,耦接至該電壓調節電路以接收該調節電壓,被配置為產生相關於該調節電壓的該正電壓與該負電壓。
- 如申請專利範圍第14項所述的射頻裝置,其中該電壓調節電路包括:一帶隙電路,具有一電源端耦接至該分壓電路以接收該第一分壓,被配置為產生一帶隙電壓;以及一低壓降穩壓器,耦接至該帶隙電路以接收該帶隙電壓,被配置為產生相關於該帶隙電壓的該調節電壓。
- 如申請專利範圍第14項所述的射頻裝置,其中該電壓產生電路包括:一振盪器,耦接至該電壓調節電路以接收該調節電壓,被配置為產生相關於該調節電壓的一時脈訊號;以及一電荷泵,耦接至該振盪器以接收該時脈訊號,被配置為依據該時脈訊號產生該正電壓與該負電壓。
- 如申請專利範圍第12項所述的射頻裝置,其中該射頻電路包括:一第一驅動電路,其中該第一驅動電路的一第一電源端耦接至該電壓調節單元以接收該正電壓,該第一驅動電路的一第二電源端耦接至該電壓調節單元以接收該負電壓,以及該第一驅動電路被配置為產生相關於該第一電壓的一第一控制電壓;一第二驅動電路,其中該第二驅動電路的一第一電源端耦接至該電壓調節單元以接收該正電壓,該第二驅動電路的一第二電源端耦接至該電壓調節單元以接收該負電壓,以及該第二驅動電路被配置為產生相關於該第二電壓的一第二控制電壓;以及 一射頻傳輸電路,耦接至該第一驅動電路與該第二驅動電路以接收該第一控制電壓與該第二控制電壓,被配置為依照該第一控制電壓與該第二控制電壓而控制該至少一射頻傳輸路徑的導通狀態。
- 如申請專利範圍第12項所述的射頻裝置,其中該射頻電路包括:一驅動電路,其中該驅動電路的一第一電源端耦接至該電壓調節單元以接收該正電壓,該驅動電路的一第二電源端耦接至該電壓調節單元以接收該負電壓,以及該驅動電路被配置為產生相關於該第一電壓的一第一控制電壓與一第二控制電壓;以及一射頻傳輸電路,耦接至該驅動電路以接收該第一控制電壓與該第二控制電壓,被配置為依照該第一控制電壓與該第二控制電壓而控制該至少一射頻傳輸路徑的導通狀態。
- 如申請專利範圍第18項所述的射頻裝置,其中該至少一射頻傳輸路徑包括一第一路徑與一第二路徑,該射頻傳輸電路包括:一第一射頻開關,被配置為提供該第一路徑,其中該第一射頻開關的一第一端被配置為接收一射頻信號,該第一射頻開關的一第二端耦接至該射頻傳輸電路的一第一射頻傳輸端,以及該第一射頻開關的一控制端耦接至該驅動電路以接收該第一控制電壓;以及一第二射頻開關,被配置為提供該第二路徑,其中該第二射 頻開關的一第一端被配置為接收該射頻信號,該第二射頻開關的一第二端耦接至該射頻傳輸電路的一第二射頻傳輸端,以及該第二射頻開關的一控制端耦接至該驅動電路以接收該第二控制電壓。
- 如申請專利範圍第19項所述的射頻裝置,其中該射頻傳輸電路更包括:一第一電阻,具有一第一端耦接至該第一射頻開關的該第一端與該第二射頻開關的該第一端,其中該第一電阻的一第二端用以接收一偏壓電壓;一第二電阻,具有一第一端耦接至該第一射頻開關的該第二端,其中該第二電阻的一第二端用以接收該偏壓電壓;一第三電阻,具有一第一端耦接至該第二射頻開關的該第二端,其中該第三電阻的一第二端用以接收該偏壓電壓;一第一開關,具有一第一端耦接至該第一射頻開關的該第二端,其中該第一開關的一控制端受控於該第二控制電壓,以及該第一開關的一第二端用以接收該偏壓電壓;以及一第二開關,具有一第一端耦接至該第二射頻開關的該第二端,其中該第二開關的一控制端受控於該第一控制電壓,以及該第二開關的一第二端用以接收該偏壓電壓。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108137340A TWI734221B (zh) | 2019-10-16 | 2019-10-16 | 射頻裝置及其電壓產生裝置 |
| CN201911139768.6A CN112667012B (zh) | 2019-10-16 | 2019-11-20 | 射频装置及其电压产生装置 |
| US16/997,955 US11290136B2 (en) | 2019-10-16 | 2020-08-20 | Radio frequency device and voltage generating device thereof |
| EP20197211.4A EP3809596B1 (en) | 2019-10-16 | 2020-09-21 | Radio frequency device and voltage generating device thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108137340A TWI734221B (zh) | 2019-10-16 | 2019-10-16 | 射頻裝置及其電壓產生裝置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202118247A TW202118247A (zh) | 2021-05-01 |
| TWI734221B true TWI734221B (zh) | 2021-07-21 |
Family
ID=72603430
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108137340A TWI734221B (zh) | 2019-10-16 | 2019-10-16 | 射頻裝置及其電壓產生裝置 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US11290136B2 (zh) |
| EP (1) | EP3809596B1 (zh) |
| CN (1) | CN112667012B (zh) |
| TW (1) | TWI734221B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI734221B (zh) * | 2019-10-16 | 2021-07-21 | 立積電子股份有限公司 | 射頻裝置及其電壓產生裝置 |
| CN115378411B (zh) * | 2022-07-12 | 2025-06-13 | 电子科技大学 | 一种无电源式宽摆幅电压控制高性能射频集成开关 |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120001604A1 (en) * | 2010-07-02 | 2012-01-05 | Hynix Semiconductor Inc. | Voltage regulation circuit |
Family Cites Families (36)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS5010545A (zh) * | 1973-05-24 | 1975-02-03 | ||
| DE69515979T2 (de) | 1994-12-29 | 2000-10-05 | Koninklijke Philips Electronics N.V., Eindhoven | Mobilfunkendgerät mit einem Schaltkreis |
| JPH08204528A (ja) * | 1995-01-23 | 1996-08-09 | Sony Corp | スイツチ回路及び複合スイツチ回路 |
| JP2000004149A (ja) * | 1998-06-16 | 2000-01-07 | New Japan Radio Co Ltd | Spdtスイッチ半導体集積回路 |
| JP3426993B2 (ja) | 1999-02-03 | 2003-07-14 | 三洋電機株式会社 | スイッチ回路装置 |
| JP2001068984A (ja) | 1999-08-25 | 2001-03-16 | Nec Corp | 半導体スイッチ回路及び移動体通信端末装置 |
| US6804502B2 (en) * | 2001-10-10 | 2004-10-12 | Peregrine Semiconductor Corporation | Switch circuit and method of switching radio frequency signals |
| US7796969B2 (en) * | 2001-10-10 | 2010-09-14 | Peregrine Semiconductor Corporation | Symmetrically and asymmetrically stacked transistor group RF switch |
| JP2005006072A (ja) | 2003-06-12 | 2005-01-06 | Matsushita Electric Ind Co Ltd | 高周波スイッチ装置および半導体装置 |
| JP2005006143A (ja) * | 2003-06-13 | 2005-01-06 | Matsushita Electric Ind Co Ltd | 高周波スイッチ回路および半導体装置 |
| KR20060048619A (ko) * | 2004-06-30 | 2006-05-18 | 마츠시타 덴끼 산교 가부시키가이샤 | 고주파 스위치 회로장치 |
| US7068074B2 (en) * | 2004-06-30 | 2006-06-27 | Agere Systems Inc. | Voltage level translator circuit |
| US7602161B2 (en) * | 2006-05-05 | 2009-10-13 | Standard Microsystems Corporation | Voltage regulator with inherent voltage clamping |
| JP5051129B2 (ja) | 2006-05-23 | 2012-10-17 | 日本電気株式会社 | 高周波スイッチ回路 |
| TWI313965B (en) | 2006-05-23 | 2009-08-21 | Circuit and fabrication structures for cmos switches | |
| TWI424301B (zh) * | 2009-12-24 | 2014-01-21 | Richwave Technology Corp | 以序列延遲方式來任意調變輸出電壓之電壓調節器及相關電壓調節方法 |
| CN102147629A (zh) * | 2010-02-04 | 2011-08-10 | 立积电子股份有限公司 | 任意调变输出电压的电压调节器及相关电压调节方法 |
| US8093940B2 (en) * | 2010-04-16 | 2012-01-10 | Sige Semiconductor Inc. | System and method of transistor switch biasing in a high power semiconductor switch |
| CN101866635B (zh) * | 2010-05-27 | 2012-08-08 | 旭曜科技股份有限公司 | 转压器 |
| JP5366914B2 (ja) | 2010-11-25 | 2013-12-11 | パナソニック株式会社 | 高周波半導体スイッチ回路 |
| US9231578B2 (en) * | 2012-01-06 | 2016-01-05 | Richwave Technology Corp. | Apparatus and method for obtaining auxiliary voltage from control signals |
| US9543929B2 (en) * | 2012-01-06 | 2017-01-10 | Richwave Technology Corp. | Apparatus and method for obtaining power voltage from control signals |
| US20140253087A1 (en) * | 2013-03-05 | 2014-09-11 | Richwave Technology Corp. | Fixed voltage generating circuit |
| US9088252B2 (en) * | 2013-03-05 | 2015-07-21 | Richwave Technology Corp. | Fixed voltage generating circuit |
| US9595933B2 (en) * | 2013-12-30 | 2017-03-14 | Lansus Technologies Inc. | Power amplifier device and circuits |
| US9590500B2 (en) * | 2014-12-10 | 2017-03-07 | Richwave Technology Corp. | Voltage generator |
| CN110994547B (zh) * | 2015-09-21 | 2022-04-01 | 西普托特技术有限责任公司 | 用于保护电路的单晶体管器件以及方法 |
| US9645594B2 (en) * | 2015-10-13 | 2017-05-09 | STMicroelectronics Design & Application S.R.O. | Voltage regulator with dropout detector and bias current limiter and associated methods |
| JP6780296B2 (ja) * | 2016-05-31 | 2020-11-04 | ソニー株式会社 | 送信装置および通信システム |
| TWI609571B (zh) * | 2016-11-28 | 2017-12-21 | 立積電子股份有限公司 | 用於功率放大器之提升電路 |
| TWI654871B (zh) * | 2017-04-05 | 2019-03-21 | 立積電子股份有限公司 | 電源控制電路及其方法 |
| TWI633733B (zh) * | 2017-04-18 | 2018-08-21 | 立積電子股份有限公司 | 電源供應器及電源供應器的操作方法 |
| TWI657328B (zh) * | 2017-11-28 | 2019-04-21 | 立積電子股份有限公司 | 低壓降穩壓器及電源輸出裝置 |
| CN109584763B (zh) * | 2019-01-09 | 2020-12-04 | 惠科股份有限公司 | 驱动电路和显示面板 |
| TWI734221B (zh) * | 2019-10-16 | 2021-07-21 | 立積電子股份有限公司 | 射頻裝置及其電壓產生裝置 |
| CN112688712B (zh) * | 2019-10-17 | 2022-07-19 | 立积电子股份有限公司 | 射频装置及其电压产生装置 |
-
2019
- 2019-10-16 TW TW108137340A patent/TWI734221B/zh active
- 2019-11-20 CN CN201911139768.6A patent/CN112667012B/zh active Active
-
2020
- 2020-08-20 US US16/997,955 patent/US11290136B2/en active Active
- 2020-09-21 EP EP20197211.4A patent/EP3809596B1/en active Active
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20120001604A1 (en) * | 2010-07-02 | 2012-01-05 | Hynix Semiconductor Inc. | Voltage regulation circuit |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202118247A (zh) | 2021-05-01 |
| EP3809596B1 (en) | 2023-06-07 |
| US11290136B2 (en) | 2022-03-29 |
| EP3809596A1 (en) | 2021-04-21 |
| US20210119651A1 (en) | 2021-04-22 |
| CN112667012A (zh) | 2021-04-16 |
| CN112667012B (zh) | 2023-04-07 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US6388433B2 (en) | Linear regulator with low overshooting in transient state | |
| US7652455B2 (en) | Low-dropout voltage regulator with a voltage slew rate efficient transient response boost circuit | |
| US10541677B2 (en) | Low output impedance, high speed and high voltage generator for use in driving a capacitive load | |
| EP2701030B1 (en) | Low dropout voltage regulator with a floating voltage reference | |
| US8148960B2 (en) | Voltage regulator circuit | |
| US20180329440A1 (en) | Voltage Regulator and Method for Providing an Output Voltage with Reduced Voltage Ripple | |
| US7928708B2 (en) | Constant-voltage power circuit | |
| US9651958B2 (en) | Circuit for regulating startup and operation voltage of an electronic device | |
| US9323262B2 (en) | Voltage regulator | |
| US12487619B2 (en) | LDO output power-on glitch removal circuit | |
| TWI734221B (zh) | 射頻裝置及其電壓產生裝置 | |
| US10379564B2 (en) | Constant voltage generating circuit | |
| KR101432494B1 (ko) | 로우드랍아웃 전압레귤레이터 | |
| US8471548B2 (en) | Power supply circuit configured to supply stabilized output voltage by avoiding offset voltage in error amplifier | |
| US7358708B2 (en) | Linear voltage regulator | |
| EP4286977A1 (en) | Fast-transient buffer | |
| TWI795671B (zh) | 射頻裝置及其電壓產生裝置 | |
| CN113885639B (zh) | 基准电路、集成电路及电子设备 | |
| US9703307B2 (en) | Voltage dropping circuit and integrated circuit | |
| US11009899B2 (en) | Circuit and constant-current drive system having adjustable constant current output | |
| US11507123B2 (en) | Constant voltage circuit | |
| US20240126315A1 (en) | Electronic device with voltage linear regulator and method of operating thereof | |
| US20060012401A1 (en) | Diode circuit | |
| JP2010165071A (ja) | 定電圧電源 | |
| KR20170101437A (ko) | Ldo 타입의 전압 레귤레이터 |