[go: up one dir, main page]

TWI721157B - 半導體強介電質記憶元件之製造方法及半導體強介電質記憶電晶體 - Google Patents

半導體強介電質記憶元件之製造方法及半導體強介電質記憶電晶體 Download PDF

Info

Publication number
TWI721157B
TWI721157B TW106113416A TW106113416A TWI721157B TW I721157 B TWI721157 B TW I721157B TW 106113416 A TW106113416 A TW 106113416A TW 106113416 A TW106113416 A TW 106113416A TW I721157 B TWI721157 B TW I721157B
Authority
TW
Taiwan
Prior art keywords
ferroelectric
semiconductor
oxygen
annealing
memory transistor
Prior art date
Application number
TW106113416A
Other languages
English (en)
Other versions
TW201803033A (zh
Inventor
酒井滋樹
高橋光恵
楠原昌樹
都田昌之
梅田優
佐佐木善和
Original Assignee
國立研究開發法人產業技術總合研究所
日商和廣武股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 國立研究開發法人產業技術總合研究所, 日商和廣武股份有限公司 filed Critical 國立研究開發法人產業技術總合研究所
Publication of TW201803033A publication Critical patent/TW201803033A/zh
Application granted granted Critical
Publication of TWI721157B publication Critical patent/TWI721157B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0415Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having ferroelectric gate insulators
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/031Manufacture or treatment of data-storage electrodes
    • H10D64/033Manufacture or treatment of data-storage electrodes comprising ferroelectric layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/22Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements
    • G11C11/223Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using ferroelectric elements using MOS with ferroelectric gate insulating film
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B53/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors
    • H10B53/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory capacitors characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/701IGFETs having ferroelectric gate insulators, e.g. ferroelectric FETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/681Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered
    • H10D64/685Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having a compositional variation, e.g. multilayered being perpendicular to the channel plane
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/689Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator having ferroelectric layers
    • H10P14/6329
    • H10P14/6334
    • H10P14/6529
    • H10P14/6544
    • H10P14/662
    • H10P14/69392
    • H10P14/69398
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B51/00Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors
    • H10B51/30Ferroelectric RAM [FeRAM] devices comprising ferroelectric memory transistors characterised by the memory core region
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/665Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of elemental metal contacting the insulator, e.g. tungsten or molybdenum
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/667Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/691Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates 
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/60Electrodes characterised by their materials
    • H10D64/66Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
    • H10D64/68Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
    • H10D64/693Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator the insulator comprising nitrogen, e.g. nitrides, oxynitrides or nitrogen-doped materials

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Chemical & Material Sciences (AREA)
  • Non-Volatile Memory (AREA)
  • Semiconductor Memories (AREA)
  • Materials Engineering (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Optics & Photonics (AREA)
  • Formation Of Insulating Films (AREA)

Abstract

本發明提供FeFET及其製造方法,該FeFET在不損害以往開發的FeFET具有的105秒以上的資料保持特性和108次以上的耐資料改寫性特性的情況下,將強電介質的膜厚(df)減小至59nm<df<150nm的範圍以適於微細化,可進行寫入電壓的絕對值為3.3V以下的資料的寫入。半導體強電介質記憶元件的製造方法的特徵在於,其是在半導體基體上,按以下順序形成了絕緣體、由鉍層狀鈣鈦礦結晶的強電介質的構成元素構成的膜、和金屬後,進行強電介質結晶化退火,而製造由半導體基體、絕緣體、強電介質、和金屬構成的元件的製造方法,上述膜是由Ca和Sr和Bi和Ta和氧原子構成,上述金屬是由Ir、Pt、Ir和Pt的合金、或Ru構成,上述強電介質結晶化退火是在氮中加入了氧的混合氣體中或者是在氬中加入了氧的混合氣體中進行。

Description

半導體強介電質記憶元件之製造方法及半導體強介電質記憶電晶體
本發明涉及半導體強電介質記憶元件的製造方法和半導體強電介質記憶電晶體,更詳細地說,涉及低電壓動作型的半導體強電介質記憶電晶體和半導體強電介質記憶元件的製造方法。
在閘極絕緣體中包含強電介質的強電介質閘極場效應電晶體(Ferroelectric-gate field effect transistor,FeFET)作為具有儲存功能的電晶體受到了關注。多年來,存在資料保持時間短的問題,但是,專利文獻1中公開了如下的實施例:在電極導體/強電介質/絕緣體/半導體的閘極層疊是由金屬Pt、作為Bi層狀鈣鈦礦結構的結晶的1種的SBT(SrBi2Ta2O9)、高介電常數的絕緣體Hf-Al-O、和半導體Si,即,(Pt/SrBi2Ta2O9/Hf-Al-O/Si)構成的FeFET中,對汲極電流的開(on)狀態和關(off)狀態分別進行了長期測定,其結果是,兩狀態極其穩定地持續,1週後的開狀態與關狀態的汲極電流之比為105以上。同樣在專利文獻1中,公開了即使是由Pt/SrBi2Ta2O9/HfO2/Si構成的FeFET也具有優異的資料保持特性。這樣由專利文獻1證實了FeFET作為真正保持資料的儲存 電晶體發揮作用。在專利文獻1中,評價資料的耐改寫性,即使在1012次的改寫後讀出的開狀態和關狀態也能夠被充分地識別出。這樣的優異的資料的耐改寫性的理由尚未明確地獲知,但認為是因為強電介質由Bi層狀鈣鈦礦結構結晶構成。Bi層狀鈣鈦礦結構中強電介質性(即,原子根據施加的電場的方向而變形、將電場去除後其變形也殘留、電極化沒有回到零的性質)主要在鈣鈦礦的部分產生。由於位於鈣鈦礦間的Bi的層狀氧化物如緩衝層般發揮作用,因此即使反復進行用於資料的改寫,即,寫入的電場的反轉,在與Pt等其他層的界面處也難以產生不利情形,認為這關係到FeFET的優異的耐改寫性。
專利文獻2中公開了使用了Bi層狀鈣鈦礦的(Bi,Nd)4Ti3O12作為強電介質的FeFET。非專利文獻1中公開了使用了Bi層狀鈣鈦礦的(Bi,La)4Ti3O12作為強電介質的FeFET。
專利文獻3中公開了使用CSBT(CaxSr1-xBi2Ta2O9)作為Bi層狀鈣鈦礦的強電介質、由Pt/Caxsr1-xBi2Ta2O9/Hf-Al-O/Si構成的FeFET具有優異的資料保持特性和優異的耐資料改寫性。
將上述的Bi層狀鈣鈦礦在絕緣體/半導體上形成,進而在其上形成電極導體後,為了使Bi層狀鈣鈦礦結晶化而使強介電性顯現,在氧氣氛中進行10分鐘~60分鐘左右的時間的退火。溫度為700℃~830℃,更優選為730℃至813℃。藉由經過該退火的步驟,上述的優異的資料保持、耐改寫性實現。如果經過該退火,則如非專利文獻2至4所示,在矽與絕緣體的界面形成界面層。非專利文獻3公開了該界面層的 主成分由SiO2形成。這意味著在用於使Bi層狀鈣鈦礦結晶化的氧氣氛中的退火中,矽表面被氧化而形成了以SiO2作為主成分的界面層。該界面層均勻地形成,結果有助於FeFET的良好的電特性的顯現。非專利文獻5中公開了以採用該技術的FeFET作為儲存單元的64k位元(bit)的NAND快閃記憶體的開發例。
有將絕緣體設為2層的以下的報導。在非專利文獻6中,在矽上形成矽氮化膜後形成了HfO2膜。在非專利文獻7中,在矽上形成矽氧氮化膜後形成了HfO2膜。在所有的情形下,如果經過使Bi層狀鈣鈦礦結晶化而使強介電性顯現的退火,則在Si與HfO2之間都形成了以SiO2作為主成分的界面層。即使在界面層中含有來自矽氮化膜、矽氧氮化膜的氮,主成分也是SiO2。因而,界面層主要藉由將Si氧化而形成,但有時也會與上部的絕緣體融合,有時上部絕緣體材料也會作為雜質而被包含於界面層中。再者,非專利文獻7中,示出了閘極電壓掃描範圍為1±3V的資料,但強電介質SBT的膜厚厚達450nm,不適於FeFET的微細化。
有關於藉由透射電子顯微鏡截面觀察的上述以SiO2作為主成分的界面層的厚度的報導。非專利文獻2中,進行了800℃、60分鐘氧中的退火的Pt/SrBi2Ta2O9/Hf-Al-O/Si的構成的FeFET的以SiO2作為主成分的界面層的厚度為4.4nm。專利文獻2中,公開了在HfO2與Si之間設置2nm-5nm的SiO2,但其不是以SiO2作為主成分的界面層的厚度。是進行強電介質結晶化退火之前的絕緣體中的SiO2的厚度。沒有 有關在用於強電介質結晶化退火的氧氣氛下在700~800℃的溫度下、30分鐘的退火後的以SiO2作為主成分的界面層的厚度的記述。
非專利文獻8中,進行了750℃ 30分鐘氧中的退火的400nm厚的(Bi,La)4Ti3O12、8nm厚的HfO2、和Si的層疊中的界面層的厚度為約5nm。非專利文獻4中,進行了778℃、30分鐘在氧中的退火的由Pt/CaxSr1-xBi2Ta2O9/Hf-Al-O/Si構成的FeFET的界面層的厚度為3.4nm。非專利文獻6中,對由Pt/SrBi2Ta.2O9/HfO2/SiN/Si構成的閘極層疊進行了氧中800℃ 1小時的退火,結果形成了厚度4nm的以SiO2作為主成分的界面層。因而,藉由在氧中750℃~800℃、30分鐘~60分鐘的退火形成厚度為3.4nm~5nm的界面層。如果進一步降低退火的溫度,則有界面層的厚度也減小的傾向,但這樣製作的FeFET的電特性不優異。對於在優選的退火溫度下呈現優選的特性的FeFET而言,界面層的厚度為3.4nm~5nm。
對於FeFET尺寸的縮小,從蝕刻技術等微細化技術出發,要求使閘極層疊的高度縮小。如專利文獻1、非專利文獻6至8中所公開,強電介質膜厚為400nm以上是通例。專利文獻3中,幾乎都是強電介質CaxSr1-xBi2Ta2O的膜厚為200nm的實施例,但也示出了膜厚為120nm的實施例。但是,寫入電壓的絕對值高達5V。
非專利文獻9中,將用於資料寫入的正的電壓施加於Pt/SrBi2Ta2O9/Hf-Al-O/Si的FeFET的閘極時之對閘極各部施加的電壓分割與閘極深度方向的能帶圖表,按照包含以 SiO2作為主成分的界面層的存在的形式進行了論述。如果進行相同的計算,則得到與非專利文獻9等價的能帶圖表(圖31)。假定SrBi2Ta2O9(SBT)為200nm的厚度,Hf-Al-O(HAO)為7nm的厚度,以SiO2為主成分的界面層(IL)為3.5nm的厚度。如果假設在施加了寫入的電壓時在強電介質內形成了Pmax=2.7μC/cm2的電極化,則在閘極電極Pt中誘發等量的電荷,對強電介質施加1.20V的電壓,對Hf-Al-O施加1.06V的電壓,對界面層施加2.74V的電壓,Si的表面的靜電電位為0.95V。對閘極金屬Pt施加了它們的總和的5.95V的電壓。對界面層施加的電壓Vil根據dilPmax/(εokil)而得到Vil=2.74V。其中,dil為以SiO2作為主成分的界面層的厚度,kil為該界面層的相對介電常數,使用了SiO2的相對介電常數3.9。εo為真空中的介電常數。寫入時的電極化為1μC/cm2~3μC/cm2左右的量,比3μC/cm2大的情況下,對界面層施加的電壓和電場變大,出現從半導體側向閘極絕緣體側注入電子的現象,加上強電介質的極化反轉的機制以外的現象,FeFET的動作變得非常複雜。
非專利文獻10中公開了Al/PTO/Si的FeFET。PTO為鈦酸鉛(鉛鈦氧化物)。PTO的厚度為90nm。示出了針對在-4V與4V間的閘極電壓的往復掃描和-2V與2V間的閘極電壓的往復掃描的Id-Vg特性。測定使-4V和4V作為寫入電壓的資料保持特性,示出了藉由約104秒難以識別開狀態和關狀態的結果。針對以-2V和2V作為寫入電壓的情形,沒有示出資料保持特性,也沒有示出耐改寫性試驗的結果。非專利文獻11中 報導了TiN/HfSiO/SiO2/Si的FeFET。這種情況下,主張HfSiO為強電介質,其厚度為8.5nm。寫入電壓為-3V和4V,如果按照後述的本發明的寫法,則寫入電壓的絕對值為3.5V。資料保持特性示出到3×104秒為止,但是沒有公開耐改寫性試驗的結果。
[現有技術文獻] [專利文獻]
專利文獻1:日本特開2004-304143號公報
專利文獻2:日本特開2006-108648號公報
專利文獻3:WO/2013/183547
[非專利文獻]
非專利文獻1:Applied Physics Letters 85卷、頁:3199-3201、發行:2004年
非專利文獻2:Japanese Journal of Applied Physics 43卷、頁:7876-7878、發行:2004年
非專利文獻3:IEEE International Electron Devices Meeting Technical Digest、頁:915-918、發行:2004年
非專利文獻4:Semiconductor Science and Technology 28卷、原稿序號(頁數)085003(7)、發行:2013年
非專利文獻5:Japanese Journal of Applied Physics 51卷、原稿序號(頁數)04DD01(7)、發行:2012年
非專利文獻6:Semiconductor Science and Technology 24 卷、原稿序號(頁數)105026(5)、發行:2009年
非專利文獻7:Semiconductor Science and Technology 25卷、原稿序號(頁數)055005(5)、發行:2010年
非專利文獻8:Japanese Journal of Applied Physics 44卷、頁:6218-6220、發行:2005年
非專利文獻9:IEEE Non-Volatile Memory Technology Symposium 2012 Proceeding。頁:55-59、發行:2013
非專利文獻10:Applied Physics Letters 85卷、頁:4726-4728、發行:2004年
非專利文獻11:IEEE International Electron Devices Meeting Technical Digest、頁:547-550、發行:2011年
如上述,在現有技術的方法中,在Si半導體表面形成3.4nm~5nm厚的以SiO2作為主成分的界面層,例如在界面層為3.5nm的情況下寫入時的強電介質極化設為2.7μC/cm2,則對界面層施加2.74V的電壓,這成為施加的閘極電壓5.95V的46%。必然地,如非專利文獻5中公開,寫入電壓、工作電壓大至6V~7.5V。雖然與以具有將20V左右的電壓用於寫入的浮置閘極的場效應電晶體作為儲存單元的NAND快閃記憶體相比,該電壓是足夠小,但為了應對多樣的需求,希望FeFET的工作電壓的進一步減小。
對於藉由現有技術製作的FeFET,在-2.3V與4.3V之間往復地掃描閘極電壓(即,掃描的範圍為1.0V±3.3V,掃描振幅 3.3V)時的汲極電流如圖30(a)和圖30(b)中所示,作為磁滯曲線的寬度的儲存窗小於0.26V。圖30(a)為膜厚120nm的例子,圖30(b)為膜厚160nm的例子。圖30(c)表示對於膜厚120nm、160nm、200nm的強電介質Ca0.2Sr0.8Bi2Ta2O9在氧中在775℃和800℃下進行了30分鐘退火的6個FeFET的儲存窗。對於圖30(c)中使用的相同的6個FeFET,在掃描範圍0.5V±5.0V中也進行了測定。將相對於掃描振幅3.3V和5.0V的儲存窗示於圖30(d)中。掃描振幅3.3V處的儲存窗相對於掃描振幅5.0V處的儲存窗的比例,即使取最大的情形,也是38.8%。因而,採用現有技術的方法製作的FeFET在掃描振幅3.3V下沒有獲得充分的儲存窗。對於現有技術而言,界面層的厚度厚達3.4nm~5nm,為了對界面層施加電壓,需要為了引起電極化反轉的現象而過量的寫入電壓。因此,如果是小的掃描振幅3.3V,則無法獲得充分的儲存窗。
假設只能使以SiO2作為主成分的界面層的厚度減小Δdi1,則只能使寫入電壓減小ΔVi1=Δdi1×Pmax/(εoki1)。假設寫入時的強電介質極化為Pmax=2.7μC/cm2,估計界面層的1nm的減小,會導致0.78V的寫入電壓的減小。界面層的形成厚度並非只要單純地縮短退火的時間即可,退火的步驟必須是足以使強電介質層顯現強介電性的步驟。為了使半導體強電介質記憶元件進行閘極長度小於100nm地微細化,從光刻法、加工技術出發,要求使閘極層疊的厚度變薄。雖然是越薄越好,但要求使強電介質的膜厚比150nm小。強電介質的厚度的下限如下所述確定。如上述,寫入時電子的注入的現象不顯著地發 生的電極化的限度為3μC/cm2。對於+3μC/cm2和-3μC/cm2的極化的往復掃描的強電介質SBT(SrBi2Ta2O9)的矯頑電場Ec相對於金屬/SBT/金屬,公知為約33kV/cm,如果將得到0.39V的儲存窗所需的膜厚定義為下限的膜厚,則可由Vw/(2Ec)=0.39/(2Ec)估算出下限的膜厚為59nm。由於CaxSr1-xBi2Ta2O9的Ec比SBT大,因此下限的膜厚進一步減小。
本發明要解決的課題是提供FeFET及其製造方法,該FeFET在不損害以往開發的FeFET具有的105秒以上的資料保持特性和108次以上的耐資料改寫性特性的情況下,將強電介質的膜厚(df)減小至59nm<df<150nm的範圍,以適於微細化,可進行寫入電壓的絕對值為3.3V以下的資料的寫入。
為了解決上述的課題,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,其是在半導體基體上,按以下順序形成了絕緣體、由鉍層狀鈣鈦礦結晶的強電介質的構成元素構成的膜、和金屬後,進行強電介質結晶化退火而製造由半導體基體、絕緣體、強電介質、和金屬構成的元件的製造方法,上述膜為由鍶和鉍和鉭和氧的元素構成的膜、鈣和鍶和鉍和鉭和氧的膜、鍶和鉍和鉭和鈮和氧的膜、或者鈣和鍶和鉍和鉭和鈮和氧的膜,上述金屬由Ir、Pt、Ir和Pt的合金、或Ru構成,上述強電介質結晶化退火是在氮中加入了氧的混合氣體中或者是在氬中加入了氧的混合氣體中進行。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,上述半導體基體具有源極區域和汲極區 域,上述半導體強電介質記憶元件為電晶體。
另外,上述強電介質結晶化退火的溫度優選為730℃以上、800℃以下。
另外,優選上述金屬為Ir,並且上述在氮中加入了氧的混合氣體之氧相對於氮的體積比率為0.0002以上、0.02以下。
另外,優選上述金屬為Pt,並且上述在氮中加入了氧的混合氣體之氧相對於氮的體積比率為大於0.0007、0.01以下。
另外,優選上述金屬為重量比1:1的Ir與Pt的合金,並且上述在氮中加入了氧的混合氣體之氧相對於氮的體積比率為大於0.0001、0.0004以下。
另外,優選上述強電介質結晶化退火時的壓力為0.001MPa以上、1大氣壓以下。應予說明,1大氣壓為0.1013MPa。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,上述絕緣體為含有鉿、鋯、鑭、釔、鋁、鎂、錳的金屬元素中的至少1種的金屬氧化物、或該金屬氧化物的層疊金屬氧化物。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,上述絕緣體為氮化鉿或氮化鋁的氮化物。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,上述絕緣體為上述氮化物與上述金屬氧化物、或者上述氮化物與上述層疊金屬氧化物的層疊。
進而,提供半導體強電介質記憶元件的製造方法,其特徵在於,上述氮化物為氮化鉿,上述金屬氧化物為HfO2
另外,優選上述金屬氧化物為HfO2,HfO2的膜厚為1.3nm 以上、13nm以下。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,進行了上述強電介質結晶化退火以後,進行特性調整退火,該特性調整退火是在氧氣中的退火或者是在氮中混合了氫的混合氣體中的退火中的至少一者的退火。
進而,上述特性調整退火中的上述在氧氣中的退火的溫度優選為600℃以上、700℃以下。
另外,上述特性調整退火中的上述在氮中混合了氫的混合氣體的退火的溫度優選為350℃以上、450℃以下,時間優選為3分鐘以上、30分鐘以下。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,其是在半導體基體上,按以下順序形成了絕緣體、由鉍層狀鈣鈦礦結晶的強電介質的構成元素構成的膜、和金屬後,進行強電介質結晶化退火而製造由半導體基體、絕緣體、強電介質、和金屬構成的元件的製造方法,上述膜為由鍶和鉍和鉭和氧的元素構成的膜、鈣和鍶和鉍和鉭和氧的膜、鍶和鉍和鉭和鈮和氧的膜、或者鈣和鍶和鉍和鉭和鈮和氧的膜,上述金屬是由Ir、Pt、Ir和Pt的合金、或Ru構成,上述強電介質結晶化退火在壓力為10Pa以上、100Pa以下的氧氣氛中進行。
另外,根據本發明,提供半導體強電介質記憶元件的製造方法,其特徵在於,藉由如下的有機金屬化學氣相沉積法,使含有Hf的絡合物與NH3氣在生長室中反應而形成上述氮化鉿,所述有機金屬化學氣相沉積法為:使將含有Hf的絡合物 在溶劑中溶解而成的原料溶液分散在搬運氣體中,將分散而成的氣液2相狀態的原料氣體在維持氣液2相狀態的情況下導入氣化室,在氣化室中進行了氣化後導入成膜室。
進而,上述含有鉿的絡合物優選為TEMAHf或TDEAHf。
另外,根據本發明,提供半導體強電介質記憶電晶體,其特徵在於,按以下順序將具有源極區域和汲極區域的半導體基體和絕緣體和強電介質和金屬層疊,上述強電介質為由鍶和鉍和鉭和氧構成的鉍層狀鈣鈦礦強電介質、由鈣和鍶和鉍和鉭和氧構成的鉍層狀鈣鈦礦強電介質、由鍶和鉍和鉭和鈮和氧構成的鉍層狀鈣鈦礦強電介質、或者由鈣和鍶和鉍和鉭和鈮和氧構成的鉍層狀鈣鈦礦強電介質,上述金屬為Ir、Pt、Ir和Pt的合金、或Ru,上述強電介質的膜厚大於59nm、小於150nm,資料的寫入即使在寫入電壓的絕對值為3.3V以下的情況下也能利用,能夠進行105秒以上的資料保持。
進而,提供上述半導體強電介質記憶電晶體,其特徵在於,上述半導體強電介質記憶電晶體能夠進行108次以上資料改寫。
另外,提供半導體強電介質記憶電晶體,其特徵在於,在上述半導體基體與上述絕緣體的界面處所形成的半導體基體表面的界面層的厚度小於3.4nm。
在半導體基體上具有由絕緣體、強電介質、和金屬構成的層疊結構的半導體強電介質記憶元件中,在本發明中藉由適宜地選擇金屬和用於使與其接續的強電介質結晶化的 退火中的氣體的條件,從而使在半導體表面形成的以SiO2作為主成分的界面層的膜厚減小,實現在低電壓下具有足夠寬的儲存窗的強電介質元件和電晶體。進而,本發明中藉由其後進行特性調整用的退火,從而具有相對於閘極電壓的變化、汲極電流的變化變大這樣的特性改善的效果。
在沒有損害現有技術具有的優異的資料保持特性和耐資料改寫性的情況下,實現寫入電壓的絕對值為以往所沒有地小達3.3V的FeFET。
1‧‧‧半導體基體
2‧‧‧絕緣體
3a‧‧‧膜a
3‧‧‧強電介質
4‧‧‧金屬
5‧‧‧以SiO2作為主成分的界面層(IL)
6‧‧‧源極區域
7‧‧‧汲極區域
圖1為表示本發明的第1實施方式的半導體強電介質記憶元件的製作中的中途的截面圖。
圖2為表示本發明的第2實施方式的半導體強電介質記憶元件的製作中的中途的截面圖。
圖3為本發明的第1實施方式的半導體強電介質記憶元件的截面圖。
圖4為本發明的第2實施方式的半導體強電介質記憶元件的截面圖。
圖5為實施例02B的截面TEM照片。
圖6(a)為表示實施例02B的FeFET的汲極電流與閘極電壓的關係的座標圖,圖6(b)為表示實施例02B的掃描振幅Vamp與儲存窗的關係的座標圖。
圖7為實施例21C的截面TEM照片。
圖8為實施例02A的電容量相對於金屬與半導體基體間的 閘極電壓的關係。
圖9為閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/Hf-La-Al-O(5nm)/Si的實施例26C的汲極電流與閘極電壓的關係。絕緣體5(I層)的組成比為HfO2:LaAlO3=7:3。
圖10為表示閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.25,135nm)/Zr-Y-O(5nm)/Si的實施例16A的汲極電流與閘極電壓的關係的座標圖。絕緣體5(I層)為Zr-Y-O。
圖11為表示閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Si的實施例302B的汲極電流和閘極電壓的關係的座標圖。
圖12為表示閘極層疊的結構與厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Hf-N(2nm)/Si的實施例12B的汲極電流與閘極電壓的關係的座標圖。
圖13為表示閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.15,120nm)/HfO2(5nm)/Si的實施例09F的汲極電流和閘極電壓的關係的座標圖。
圖14為表示閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/Hf-Mg-O(5nm)/Si的實施例03C的汲極電流與閘極電壓的關係的座標圖。在Ar-O2中實施結晶化退火。
圖15為表示強電介質結晶退火時的O2相對於N2的體積比率y與使用該體積比率製造、金屬4為Ir的實施例FeFET 的Id-Vg特性的儲存窗的關係的座標圖。
圖16為表示強電介質結晶化退火的步驟中的退火溫度與製造的FeFET的Id-Vg特性的儲存窗的關係的座標圖。
圖17為在小於1大氣壓的減壓環境下的強電介質結晶化退火也進行了的實施例的匯總圖。
圖18為表示在絕緣體2中採用了HfO2時的HfO2的厚度與儲存窗的關係的座標圖。
圖19為表示對於實施例02B進行第1方法的特性調整退火之前和進行之後的Id-Vg特性的座標圖。
圖20為表示第1方法的退火的溫度與儲存窗變化率及SS值的變化率的關係的座標圖。
圖21為表示實施例21C的在400℃下進行了30分鐘第2方法的特性調整退火後(實線曲線)和進行前(虛線曲線)的汲極電流與閘極電壓的關係的座標圖。
圖22為表示實施例23C的在400℃下進行了5分鐘第2方法的特性調整退火後(實線曲線)和進行前(虛線曲線)的汲極電流與閘極電壓的關係的座標圖。
圖23為表示對於實施例02B的耐資料改寫性試驗的結果的座標圖。改寫脈衝為-3.3V和+3.3V的交替脈衝。
圖24為表示對於實施例02B的資料保持特性測定的結果的座標圖(寫入電壓為±3.3V)。
圖25為表示對於實施例27E的耐資料改寫性試驗的結果的座標圖。
圖26為表示對於實施例12H的耐資料改寫性試驗的結果 的座標圖。
圖27為表示對於實施例27F的資料保持特性測定的結果的座標圖。
圖28為表示對於實施例12H的資料保持特性測定的結果的座標圖。
圖29為實施例302B的製造過程的說明圖。
圖30(a)和圖30(b)為表示藉由現有技術製作的FeFET的汲極電流-閘極電壓的關係的座標圖,其中圖30(a)表示強電介質Ca0.2Sr0.8Bi2Ta2O9的膜厚120nm的FeFET的特性,圖30(b)表示Ca0.2Sr0.8Bi2Ta2O9的膜厚160nm的FeFET的特性。圖30(c)為表示以膜厚120nm、160nm、200nm的Ca0.2Sr0.8Bi2Ta2O9作為強電介質的藉由現有技術製作的FeFET的儲存窗與強電介質的膜厚的關係的座標圖。○標記為在氧中在775℃下進行了30分鐘退火,●標記為在氧中在800℃下進行了30分鐘退火。 用於得到儲存窗的閘極電壓掃描範圍為0.5V±3.3V。圖30(d)表示相對於掃描振幅3.3V和5.0V的儲存窗。
圖31為用於資料寫入的正的電壓施加於Pt/SrBi2Ta2O9/Hf-Al-O/Si的FeFET的閘極時之對閘極各部施加的電壓分割與閘極深度方向的能帶圖表。
圖1為表示本發明的第1實施方式的半導體強電介質記憶元件的製作中的中途的截面圖。1為半導體基體。圖2為表示本發明的第2實施方式的半導體強電介質記憶元件的製作中的中途的截面圖。第2實施方式中,半導體基體1具有 源極區域6和汲極區域7。半導體基體1為矽或具有矽作為成分的半導體。可以是Si與Ge的混晶,也可以是SiC。也可使用SOI(silicon on insulator)基板而代替半導體基板。3a為由Bi層狀鈣鈦礦的構成元素構成的層。由於是在結晶化退火前,因此尚未成為Bi層狀鈣鈦礦結晶結構。代表性的層為由鍶和鉍和鉭和氧的元素構成的膜、鈣和鍶和鉍和鉭和氧的膜、鍶和鉍和鉭和鈮和氧的膜、鈣和鍶和鉍和鉭和鈮和氧的膜。也可以是鉍和鈦和氧的膜、鉍和鑭和鈦和氧的膜、鉍和釹和鈦和氧的膜。金屬4可為Ir、Pt、Ru、或它們的合金。
形成至金屬4後,在適合的溫度環境下進行強電介質結晶化退火。由此,使膜3a變化為強電介質3。強電介質3由以耐強電介質極化反轉疲勞強的Bi層狀鈣鈦礦為主成分的材料構成。根據上述的膜3a的元素組成,主成分成為SrBi2Ta2O9、將SrBi2Ta2O9的Sr的一部分用Ca置換而成的CaxSr1-xBi2Ta2O9、將SrBi2Ta2O9和CaxSr1-xBi2Ta2O9的Ta的一部分置換為Nb而成的SrBi2(Ta1-zNbz)2O9和CaxSr1-xBi2(Ta1-zNbz)2O9、以及Bi4Ti3O12、(Bi,La)4Ti3O12、(Bi,Nd)4Ti3O12。CaxSr1-xBi2Ta2O9、SrBi2(Ta1-zNbz)2O9和CaxSr1-xBi2(Ta1-zNbz)2O9具有與SrBi2Ta2O9類似的結晶結構和物性,因此能夠互換地使用。形成至金屬4後進行退火是因為,作為退火的結果,強電介質3與金屬4的界面附近的性質穩定化。這關係到優異的資料保持特性、優異的耐改寫性。反復銳意研究,發現了強電介質結晶化退火在N2、Ar等不活潑性氣體中加入了氧的混合氣體環境中進行是關鍵。經過強電介質結 晶化退火,第1實施方式完成,其截面圖成為圖3。經過強電介質結晶化退火,第2實施方式也完成,截面圖成為圖4。在半導體基體1表面部形成以SiO2作為主成分的界面層5。應予說明,以SiO2作為主成分的界面層5以後在本說明書中有時也簡寫為界面層5,但含義相同。界面層5由於具有電絕緣性,因此也可包含在絕緣體2內而定義,但在本發明中視為半導體基體的一部分。無論如何,這只不過是定義、形式的問題。半導體內的電傳導在界面層5與內部半導體的界面處發生。
對於進行了強電介質結晶化退火後的實施例,進行截面透射電子顯微鏡(截面TEM)分析,使以SiO2作為主成分的界面層5比3.4nm薄成為了可能。圖5中公開的實施例02B中,以SiO2作為主成分的界面層5的厚度為2.6nm。圖5中的記為IL的層為界面層5。該實施例的FeFET是在Si的半導體基體上形成了75nm厚的Ir、135nm厚的x=0.2的CSBT、4nm厚的HfO2。x=0.2的CSBT意味著強電介質的主成分為x=0.2的CaxSr1-xBi2Ta2O9。將該閘極層疊簡寫為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Si。以下在不會混亂的範圍內酌情使用該簡寫。在n通道的FeFET中,將汲極電流與閘極電壓(Id-Vg)的關係公開於圖6(a)中。汲極電流用對數表示。該FeFET的閘極長度(L)為10μm,閘極寬度為200μm。Vg的掃描的中心Vc為Vc=0V。掃描振幅Vamp為Vamp=3.3V。Vg的掃描範圍為從Vc-Vamp=-3.3V至Vc+Vamp=3.3V,在Vg為-3.3V至3.3V之間往復掃描。以後雖然也有用不為零的Vc測定的實施例,但藉由使用離子注入技術等適當地選擇半導體側 的雜質的種類和濃度,從而能夠實現Vc=0V。再者,掃描振幅Vamp即為對FeFET的資料的寫入電壓的絕對值。以後在Id-Vg的測定中,有時將掃描範圍記為Vc±Vamp,是在Vc-Vamp與Vc+Vamp之間對Vg進行了往復掃描的含義。沿著圖中示出的箭頭的方向,汲極電流變化。汲極電流(Id)在該圖中歸一化為每1μm閘極寬度的電流。得到了該Id-Vg的關係時的汲極電壓(Vd)、源極電壓(Vs)、基板電壓(Vsub)的條件為Vd=0.1V、Vs=Vsub=0V。以下只要無特別說明,在其他實施例中也是在該Vd、Vs、Vsub的電壓條件下測定了Id-Vg的關係。如果將閾值電壓定義為與Id=1×10-8A/μm對應的閘極電壓,則在圖6(a)中為點a和點b處的閘極電壓Va和Vb。如果將其差定義為儲存窗Vw,則Vw=Va-Vb在該實施例中為Vw=0.59V,與基於現有技術的儲存窗(圖30)相比,是足夠寬的。在圖6(b)中示出掃描振幅Vamp與儲存窗的關係。如圖中所示,Vamp=2.7V時Vw=0.40V,Vamp=3.6V時Vw=0.69V,Vamp=3.9V時Vw=0.79V。與圖30(d)中所示的現有技術相比,儲存窗變得格外地寬。特別是即使是Vamp=2.7V這樣的小的寫入,也為Vw=0.40V。看到這樣明顯的改善的主要原因在於,藉由界面層的厚度減小至2.6nm,從而寫入時對界面層施加的電壓降低,從更小的寫入電壓開始發生電極化反轉。
圖7中公開的實施例21C中,由截面TEM分析可知,以SiO2作為主成分的界面層5的厚度為2.5nm。該實施例中,半導體基體1為用緩衝氫氟酸將表面的氧化膜除去後,在減壓環境下將矽表面氧氮化1.4nm而成的半導體基體,能夠簡 寫為SiON(1.4nm)/Si。該實施例的層疊由作為金屬的150nm厚的Ir、作為強電介質的x=0.2的CSBT、作為絕緣體的6nm厚的HfO2構成。如圖7中所公開,首次形成了與1.4nm經氧氮化而成的層融合的以SiO2作為主成分的界面層5。圖7中的記為IL的層為界面層5。該界面層5的厚度為2.5nm,與3.4nm相比,是足夠薄的。
實施例02A為實施方式1的實施例。閘極層疊的結構為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Si。半導體基體為p型Si。測定電容量相對於金屬與半導體基體間的閘極電壓(Cg-Vg)的關係,得到了圖8。金屬Ir的平面形狀為每一邊100μm的正方形。使閘極電壓(Vg)從-3.3V上升到+3.3V後,返回到-3.3V。交流電壓的振幅為0.1V,交流頻率為100kHz。由圖中可知,由Cg-Vg所評價的儲存窗Vw為0.56V。Vw用Cg=100nF/cm2處的閘極電壓進行了評價。
對層疊形成的詳細情況進行說明。
[半導體基體1]
半導體基體1為矽或具有矽作為成分的半導體。可以是Si與Ge的混晶,也可以是SiC。也可使用SOI(silicon on insulator)基板而代替半導體基板。安裝絕緣體2之前,對於半導體基體而言,將表面的氧化膜除去是重要的。將表面的氧化膜除去後直接進行絕緣體2的形成步驟,或者,將半導體基體表面氮化或氧氮化之後進行絕緣體2的形成步驟。所形成的氮化或氧氮化的優選的厚度為1.5nm以內。製造方法可以是任何方法。例如,藉由浸入氫氟酸溶液、緩衝氫氟酸溶液而除去表 面氧化物。氮化膜,例如,藉由在減壓氣氛中導入NH3氣,進行快速熱退火(RTA)而形成。氧氮化,例如,藉由在減壓氣氛中導入O2氣,進行了快速熱退火(RTA)後在減壓氣氛中導入NH3氣進行快速熱退火(RTA)而形成。
[絕緣體2]
對絕緣體2要求緻密、閘極與半導體基體表面間的漏電流小。另外,也要求在FeFET的製造步驟中不與膜3a、強電介質3、半導體基體1進行元素的相互擴散或產生化學反應物。進而,絕緣體2優選介電常數大,以使對FeFET施加的閘極電壓有效地施加於強電介質3。進而,優選絕緣體2的電子親和力(真空能級與傳導帶的最下端的能量之差)比強電介質3的電子親和力小,進而,絕緣體2的電離電位(真空能級與價電子帶最上端的能量之差)比強電介質3的電離電位大。如果絕緣體2的電子親和力比強電介質3的電子親和力大,則在半導體基體表面的以SiO2作為主成分的界面層5與強電介質3之間絕緣體2成為導電性電子的阱,因漏電流等暫時進入阱的電子難以脫離,成為進入的電子的積存場所。如果在絕緣體2中電子存在、變動,則FeFET閾值電壓以與強電介質的極化的轉換不同的機制而偏移。如果絕緣體2的電離電位比強電介質3的電離電位小,則在半導體基體表面的以SiO2作為主成分的界面層5與強電介質3之間,絕緣體2成為導電性電洞的阱,因漏電流等暫時進入了阱的電洞難以脫離,成為進入的電洞的積存場所。如果在絕緣體2中電洞存在、變動,則FeFET閾值電壓以與強電介質的極化的轉換不同的機制而偏移。再者,就由 Si看到的SiO2的障壁高度而言,電子比電洞小,電子容易發生從半導體基體1向絕緣體2的電荷的注入,因此相較於絕緣體2的電離電位比強電介質3的電離電位大,優先優選絕緣體2的電子親和力比強電介質3的電子親和力小。只要滿足針對絕緣體2的這些必要條件,則對絕緣體的種類沒有限制,例如,優選鉿、鋯、鑭、釔、鋁、鎂、錳等元素的單獨氧化物、以及這些元素的混合氧化物和它們的層疊氧化物。在列舉的氧化物中添加氮,特別是對於減小漏電流的目的也是有用的。鋁氮化物、鉿氮化物、鋁和鉿混合氮化物由於具有在強電介質結晶化退火時使氧的擴散降低、使以SiO2作為主成分的界面層5的形成減少的作用,因此適合作為絕緣體2。鋁氮化物、鉿氮化物、鋁和鉿的混合氮化物等氮化物與作為滿足針對上述絕緣體2的上述必要條件的絕緣體的氧化物的複合化合物、層疊物,也是適合的。此外,即使在強電介質結晶化退火前不是絕緣體,只要在退火後形成滿足上述必要條件的絕緣體2也可以。
如上述,以SiO2作為主成分的界面層5優選比3.4nm薄,因此絕緣體2的SiO2換算膜厚(EOT)也比3.4nm薄,優選落入0.2nm以上、2nm以下,從而相同程度的電壓施加於界面層5和絕緣體2。如果將絕緣體2的相對介電常數記為kin,將SiO2的相對介電常數記為ksio2,則絕緣體2的實際的膜厚di為di=(kin/ksio2)*EOT,絕緣物2為HfO2的情況下,如果使用kin=25、ksio2=3.9,則與EOT為0.2nm以上、2nm以下對應的HfO2的實際膜厚為1.3nm以上、13nm以下。
絕緣體2只要滿足上述必要條件,則可採用任何製法形 成。使用脈衝雷射沉積法、濺鍍法、有機金屬化學氣相沉積法、原子層沉積法等方法適當地形成絕緣體2。
[膜3a]
3a為由Bi層狀鈣鈦礦的構成元素構成的膜。由於是在結晶化退火前,因此尚未成為Bi層狀鈣鈦礦結晶結構。代表性的膜為由鍶和鉍和鉭和氧的元素構成的膜、鈣和鍶和鉍和鉭和氧的膜、鍶和鉍和鉭和鈮和氧的膜、鈣和鍶和鉍和鉭和鈮和氧的膜。也可以是鉍和鈦和氧的膜、鉍和鑭和鈦和氧的膜、鉍和釹和鈦和氧的膜。
膜3a採用脈衝雷射沉積法、濺鍍法、有機金屬化學氣相沉積法、有機金屬分解(MOD)法、溶膠-凝膠法等形成。
[金屬4]
作為金屬4,選擇純的金屬及其合金、導電性氧化物。如果在膜3a上形成金屬4後進行強電介質結晶化退火,則製成資料保持特性、資料的耐改寫性優異的FeFET。強電介質結晶化退火的溫度優選700℃~820℃,時間優選10分鐘~60分鐘,因此要求為可耐受該退火條件的材料。銳意研究的結果,獲知Ir、Pt、Ir和Pt的合金、以及Ru是適合的。對金屬4的形成法並無限定,例如採用濺鍍法、有機金屬化學氣相沉積法、電子束蒸鍍法形成。
[強電介質結晶化退火]
形成至金屬4後,在適合的溫度環境下進行強電介質結晶化退火。由此,膜3a變化為強電介質3。強電介質3由以耐強電介質極化反轉疲勞強的Bi層狀鈣鈦礦作為主成分的材料構 成。根據上述的膜3a的元素組成,主成分成為SrBi2Ta2O9、將SrBi2Ta2O9的Sr的一部分用Ca置換而成的CaxSr1-xBi2Ta2O9、將SrBi2Ta2O9和CaxSr1-xBi2Ta2O9的Ta的一部分置換為Nb而成的產物、以及Bi4Ti3O12、(Bi,La)4Ti3O12、(Bi,Nd)4Ti3O12。可在形成直至金屬4後進行退火,認為這是因為作為退火的結果,強電介質3與金屬4的界面附近的性質穩定化。這關係到優異的資料保持特性、優異的耐改寫性。反復銳意研究,獲知強電介質結晶化退火在N2、Ar等不活潑性氣體中混合了氧的氣體環境下進行是關鍵。採用X射線衍射法確認了強電介質結晶化退火後的強電介質3具有Bi層狀鈣鈦礦結晶結構。強電介質膜厚如上述,優選為59nm<df<150nm。更詳細地說,為了使以SiO2作為主成分的界面層5的形成變小,在強電介質結晶化退火時氣氛氣體的成分極力地減少氧而以氮、氬等作為主成分是重要的。同時,使膜3a變化為Bi層狀鈣鈦礦的強電介質時,由於強電介質為氧化物,因此也要求氣氛氣體中存在某種程度的氧。進而,金屬4耐受該退火也是必要的,對於選擇的Ir、Pt、Ir與Pt的合金、以及Ru而言,存在各自適合的氧氣量。
藉由實施例公開了上述層疊形成的詳細情況。實施例26C中,絕緣體2為鉿和鑭和鋁的複合氧化物(Hf-La-Al-O),構成莫耳比為HfO2:LaAlO3=7:3。閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/Hf-La-Al-O(5nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.001)中,在760℃下進 行了30分鐘強電介質結晶化退火。圖9為Id-Vg的測定結果,閘極電壓的掃描範圍為±3.3V,儲存窗為Vw=0.48V。實施例16A中,絕緣體2為鋯和釔的複合氧化物(Zr-Y-O),構成莫耳比為ZrO2:Y2O3=92:8。閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.25,135nm)/Zr-Y-O(5nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.001)中,在760℃下進行了30分鐘強電介質結晶化退火。圖10為Id-Vg的測定結果,閘極電壓的掃描範圍為±3.3V,儲存窗為Vw=0.37V。實施例302B中,絕緣體2為HfO2。閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.001)中,在750℃下進行了30分鐘強電介質結晶化退火。圖11為Id-Vg的測定結果,閘極電壓的掃描範圍為0.5V±3.3V,儲存窗為Vw=0.64V。在實施例20C中,強電介質含有Nb。閘極層疊的結構和厚度為Ir(75nm)/Ca0.2Sr0.8Bi2(Ta0.75Nb0.25)2O9(135nm)/HfO2(5nm)/Si。在N2中混合了氧的氣氛中、在793℃下進行了30分鐘強電介質結晶化退火。閘極電壓的掃描範圍為0V±3.3V,儲存窗為Vw=0.28V。
在實施例12B中,絕緣體2為在Si上堆積了氮化鉿2nm和在其上堆積了4nm的HfO2的層疊膜,閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Hf-N(2nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.001)中、在780℃下進行了30分鐘強電介質結晶化退火。圖12為Id-Vg的測定結果,閘極電壓的掃描 範圍為0.5V±3.3V,儲存窗為Vw=0.57V。在實施例25C中,絕緣體2為在Si上堆積了氮化鋁2nm和在其上堆積了4nm的HfO2的層疊膜,閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Al-N(2nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.001)中,在780℃下進行了30分鐘強電介質結晶化退火。測定了Id-Vg,結果閘極電壓的掃描範圍為1.8V±3.3V,儲存窗為Vw=0.52V。在實施例18C中,絕緣體2為氮化鉿5nm,閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/Hf-N(5nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.0006)中,在750℃下進行了30分鐘強電介質結晶化退火。測定了Id-Vg特性,結果閘極電壓的掃描範圍為±3.3V,儲存窗為Vw=0.39V。在實施例402A中,為使用x=0.3的CSBT的實施例,閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.3,135nm)/HfO2(5nm)/Si。在N2中混合了氧的氣氛中,在793℃下進行了30分鐘強電介質結晶化退火。測定了Id-Vg,結果閘極電壓的掃描範圍為±3.3V,儲存窗為Vw=0.42V。
與實施例12B相同地,將絕緣體2由在Si上堆積了氮化鉿(Hf-N)和在其上的HfO2而成的層疊形成的實施例的結果匯總於表1中。閘極層疊的結構是共同的,為Ir/CSBT(x=0.2)/HfO2/Hf-N/Si。Id-Vg特性的儲存窗是閘極電壓的掃描範圍為Vc±3.3V時的值。Hf-N採用有機金屬化學氣相沉積(MOCVD)法形成。對於各個實施例,將成為MOCVD法的關鍵的製造條件記載於表1中。NH3流量優選9sccm以上、 20sccm以下,藉由成為該範圍,從而得到了0.4V以上的儲存窗。另外,接受器(susceptor)溫度優選260℃以上、400℃以下。使Hf-N的厚度為1nm以上、2nm以下。截面TEM分析的結果是,實施例11A的以SiO2作為主成分的界面層的厚度為3.1nm。
上述實施例02B、21C、02A、26C、16A、302B、12B中,金屬4的Ir採用濺鍍法形成,膜3a採用脈衝雷射沉積法形成,對於絕緣體2,氮化鉿和氮化鋁採用有機金屬化學氣相沉積法形成,其以外的材料採用脈衝雷射沉積法形成。實施例09F中,採用有機金屬化學氣相沉積法沉積膜3a。強電介質3的CSBT的厚度為120nm,Ca的組成x為x=0.15。閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.15,120nm)/HfO2(5nm)/Si。在N2中混合了氧的氣氛(N2與O2的體積比為1:0.00026)中,在780℃下進行了30分鐘強電介質結晶化退火。圖13為Id-Vg的測定結果,閘極電壓的掃描範圍為0.5V±3.3V,儲存窗為Vw=0.51V。實施例09F中,Ir採用濺鍍法形成,HfO2採用脈衝雷射沉積法形成。
可在不活潑性氣體Ar中混合了氧的氣氛中進行強電介質結晶化退火。在實施例03C中,絕緣體2為鉿與鎂的複合氧化物(Hf-Mg-O),構成莫耳比為HfO2:MgO=7:3。閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/Hf-Mg-O(5nm)/Si。在Ar中混合了氧的氣氛(Ar與O2的體積比為1:0.001)中,在760℃下進行了30分鐘強電介質結晶化退火。圖14為Id-Vg的測定結果,閘極電壓的掃描範圍為±3.3V,儲存窗為Vw=0.44V。
關於強電介質結晶化退火,關於在氮氣N2中混合了氧氣O2的氣氛、溫度、壓力,詳細地進行了研究。首先,使用了Ir作為金屬4的情況下,圖15公開了混合氣體中的N2與O2的體積比率y與使用該體積比率製造並測定的FeFET的Id-Vg特性與儲存窗的關係。作為縱軸的變數之儲存窗是閘極電壓的掃描範圍為Vc±3.3V時的值。橫軸的變數y為O2的體積相對於N2的體積的比率,即,y=[混合氣體中的O2的體積]/[混合氣體中的N2的體積1。圖15中的標記1個1個成為了製作的FeFET的實施例。圖15中的實施例全部的共同之處在於:閘極層疊的結構與厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Si,強電介質結晶化退火的溫度和時間為780℃、30分鐘。Ir採用濺鍍法形成,CSBT和HfO2採用脈衝雷射沉積法形成。強電介質結晶化退火的混合氣體比,是在將退火容器暫時排氣為真空後整合為規定的條件。圖15中的(▲)標記的實施例是在退火中有氮氣和氧氣的流動的情形,更具體地,N2流量為1000sccm,O2流量為1000y sccm。(■)標記的實施例是在退火中不存在氮氣和氧氣的流動的情形。已知用於得到良好的儲存窗的好條件與氣體流動的有無無關,用氣體體積比率y表示。將Ir選擇為金屬4的情況下,氧的體積比率y的優選條件為0.0002以上、0.02以下,獲得了儲存窗0.4V以上。
在採用其他的Ca組成x製作的實施例中,也與氣體流動的有無無關地顯示出良好的儲存窗。實施例24A中,為x=0.25,閘極層疊為Ir(75nm)/CSBT(x=0.25, 135nm)/HfO2(4nm)/Si。在無氣體流動、y=0.001、780℃、30分鐘的條件下進行強電介質結晶退火,閘極電壓的掃描範圍為±3.3V,儲存窗為0.51V。實施例24B中,為x=0.25,閘極層疊為Ir(75nm)/CSBT(x=0.25,135nm)/HfO2(4nm)/Si。在有氣體流動、y=0.001、780℃、30分鐘的條件下進行強電介質結晶退火,閘極電壓的掃描範圍為±3.3V,儲存窗為0.53V。實施例27A中,為x=0.1,閘極層疊為Ir(75nm)/CSBT(x=0.1,135nm)/HfO2(4nm)/Si。在無氣體流動、y=0.001、780℃、30分鐘的條件下進行強電介質結晶退火,閘極電壓的掃描範圍為±3.3V,儲存窗為0.48V。
圖16公開了強電介質結晶化退火的步驟中的退火溫度與製造的FeFET的Id-Vg特性的儲存窗的關係。作為縱軸的變數之儲存窗是閘極電壓的掃描範圍為Vc±3.3V時的值。退火時間為30分鐘。圖16中的標記成為了1個1個製作的FeFET的實施例。(▲)標記的實施例為在退火中存在氮氣和氧氣的流動的情形,更具體地,N2流量為1000sccm,O2流量為1sccm。(■)標記的實施例為在退火中不存在氮氣和氧氣的流動的情形。(▲)標記的實施例中,閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(5nm)/Si,(■)標記的實施例中,閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(4nm)/Si。用於強電介質結晶化退火的優選的溫度條件為730℃以上、800℃以下,得到了儲存窗0.4V以上。
將金屬4為Ir以外的實施例公開於表4中。在22A、22B、22C、19E、19B、19C的實施例中,使用了Pt作 為金屬4。除19E以外,儲存窗為0.40V以上。強電介質結晶化退火時的氧氣相對於氮氣的體積比率y在上述6個實施例中不同。如果在不含氧的純氮中在700℃~800℃下退火,則Pt剝離。如果關注氧的含有少,即y較小的實施例,在y=0.0003的實施例19E中,雖然能夠獲得Id-Vg特性,但Pt的損傷大。也嘗試了y=0.0001的實施例,但Pt的剝離劇烈,不能進行Id-Vg測定。在y=0.0007的實施例22C中,幾乎沒有問題,但在FeSEM(場致發射型掃描型電子顯微鏡)的觀察中開始看到Pt的缺損。由Pt構成了金屬4的情況下,優選y為大於0.0007、0.01以下。對於Ir,藉由在純的氮中在700℃~800℃下進行退火,沒有發生這樣的剝離、缺損等。作為金屬4,採用濺鍍法形成了Ir與Pt的重量比為1:1的Ir與Pt的合金的實施例為14A、14B。在y=0.0004的實施例14B中,沒有發現金屬的剝離,但在y=0.0001的實施例14A中,觀察到少許的金屬的缺損。使Ru作為金屬4的實施例為17C,在y=0.0005的退火條件下沒有觀測到Ru的缺損。
目前為止公開的實施例中,強電介質結晶化退火全部在1大氣壓(1atm)下進行。也進行了在比1atm小的減壓環境下的強電介質結晶化退火。將其結果匯總於圖17及表2和表3中。在圖的標記附近記載了實施例名稱,將其實施例的退火條件的詳細情況在表2和表3中明確記載。12G、12H、12I、21B、16F的實施例在氮與氧的混合氣體中進行,體積比率y=0.001。退火時的壓力(總壓)能夠從圖17和表2中讀取。如由圖17和表2中可知,為了獲得0.4V以上的儲存窗,1atm以 下、0.001MPa以上的壓力條件是優選的。
反復進行了研究,發現了在強電介質結晶化退火時使氣體僅為氧且降低壓力也是有效的。如圖17和表3中記載的12L、12k的實施例所公開,為了獲得0.4V以上的儲存窗,導入氣體僅為氧,且壓力為10-5MPa(即10Pa)以上、10-4MPa(即100Pa)以下是優選的。由於為減壓環境,從而使以SiO2作為主成分的界面層5的形成變小,由於也供給對於作為氧化物的強電介質的退火必要的氧,因此認為成為了優選的退火條件。
圖18中公開了在絕緣體2中採用了HfO2的情形的HfO2的厚度與儲存窗的關係。圖中的一點一點是對應於實施例。(■)標記為無氣體流動的情形,(▲)標記為有氣體流動的情形的實施例。閘極層疊的結構和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2/Si,氧氣體積比率為y=0.001。圖18示出了HfO2的厚度為2nm以上、6nm以下非常適合。
發現了兩個用於對上述的全部的本發明的FeFET的Id-Vg特性進行特性調整的退火步驟。在上述的全部的步驟結束後進行該特性調整退火。第1方法是在比強電介質結晶化退火低的溫度條件下在氧氣中進行。第2方法是在含氫的氣體中進行。也可並用兩者的特性調整退火。
第1方法中,退火溫度可為500℃以上、700℃以下,退火時間可為10分鐘以上、60分鐘以下。圖19公開了實施例02B的晶片上的一個FeFET的特性調整退火前後的Id-Vg特性。虛線曲線為特性調整前,實線曲線為特性調整後。在閘極電壓為0V至1V的附近,相對於閘極電壓的變化,在特性 調整退火後,與特性調整退火前相比,明顯地汲極電流急劇地變化。一般認為藉由窄的電壓變化而具有大的電流變化為宜,因此特性得到了改進。定量地用SS(sub-threshold swing,次臨界擺幅)值進行評價。SS值為在比電壓閾值低的電壓附近使汲極電流變化1位數所需的閘極電壓,SS值以較小為宜。由Id=10-10A/μm處的曲線的斜率求出了SS值。在此採用了由左右的磁滯曲線得到的SS值的平均值。另外,用Id=10-8A/μm評價了儲存窗。圖20中公開了相對於特性調整退火溫度的退火後的特性變化率。(○)標記為儲存窗的變化率,(■)標記為SS值的變化率。其中,變化率為([退火後的物理量]-[退火前的物理量])/[退火前的物理量],用百分比(%)表示。退火後,儲存窗變化率減小是不好的,SS值減小則是好的。如圖20所示,從500℃至700℃的範圍內儲存窗的變化率小,另一方面,關於SS值,隨著溫度的上升,SS值大幅地減小。在從500℃至550℃的範圍中也發現10%左右的SS值的減小。如果過度使溫度上升,則促進以SiO2作為主成分的界面層5的生長,儲存窗減小,因此確定第1方法的退火溫度的上限。認為藉由在氧中的退火,以SiO2作為主成分的界面層5與Si界面的缺陷回復。
在第2方法中,使用含氫3%至5%的氫與氮的混合氣體。退火溫度優選350℃以上、450℃以下,退火時間優選3分鐘以上、30分鐘以下的條件。藉由圖21和圖22,能夠看到第2方法的明確的效果。圖21為對於上述實施例21C在400℃下進行了30分鐘退火。退火後(實線曲線)與退火前(虛線曲 線)相比,相對於閘極電壓的變化,明顯地急劇變化。圖22表示對於23C的實施例晶片上的一個FeFET在400℃下進行了5分鐘第2方法的退火的結果。與圖21同樣地看到改進的效果。認為由於氫原子進入以SiO2作為主成分的界面層5與Si的界面的懸空鍵,使界面的狀態密度減小,因此顯現出氫退火的效果。由於高溫或長時間的氫退火會使作為氧化物的強電介質分解,因此優選上述的溫度和時間的範圍。
公開了寫入電壓的絕對值為3.3V時的耐脈衝改寫性特性和資料保持特性。
使用了實施例02B的FeFET。將使高3.3V、寬10μs的正極性脈衝接續於高-3.3V、寬10μs的負極性脈衝的週期20μs的交替脈衝作為1個週期(1個循環)。反復給予該改寫交替脈衝。給予改寫交替脈衝的期間為Vd=Vs=Vsub=0V。將該交替脈衝給予了累計規定的次數後,為了觀察耐改寫性,測定Id-Vg特性。對閘極電壓進行±3.3V往復掃描。閘極電壓掃描期間為Vd=0.1V、Vs=Vsub=0V。如用給予Id=10-8A/μm的圖6(a)中所說明,取得2個閘極電壓(閾值電壓)。然後,再次給予交替脈衝。如果成為了規定的累計次數,則為了再次觀察耐改寫性,測定Id-Vg特性。將其反復。這樣得到了圖23。(▼)標記的閾值電壓為使閘極電壓從-3.3V上升至3.3V時得到的閾值電壓值,(▲)標記的閾值電壓為使閘極電壓從3.3V下降到-3.3V時的閾值電壓。由圖23可知,本實施例具有109次以上的耐改寫性。根據專利文獻1、3、非專利文獻4、5等中記載的技術,現有技術具有108次以上耐改寫性。圖23表示本發明的FeFET 也具有同等以上的耐改寫性。
對於資料保持特性,給予了一個高-3.3V、寬0.1s的負極性脈衝後,進入資料保持的狀態,資料保持期間為Vg=Vd=Vs=Vsub=0V。在圖24的(▼)標記的時刻,進行讀出動作。讀出期間設為Vd=0.1V、Vs=Vsub=0V,將Vg從1.0V掃描至0V,得到Id-Vg特性,Id=10-8A/μm處的Vg為閾值電壓,繪製於圖24中。規定時間資料保持後,進行讀出動作。將其反復,取得圖中的(▼)標記的結果,直至脈衝寫入後105秒。給予了一個高3.3V、寬0.1s的正極性脈衝後,進入資料保持的狀態,將進行了相同的讀出動作的結果表示為(▲)標記。顯示了良好的資料保持特性。105秒後,負極性脈衝後的閾值電壓比正極性脈衝後的閾值電壓大0.31V左右。將104秒處的(▼)標記與105秒處的(▼)標記用直線(虛線)連接,將其外插至10年。同樣地,將104秒處的(▲)標記與105秒處的(▲)標記用直線(虛線)連接,將其外插至10年。該外插操作示出在10年後閾值電壓之差為約0.18V,2個儲存狀態可充分地識別。因而,本發明具有與專利文獻1至3、非專利文獻1至9等中記載的資料保持特性同等的資料保持特性。再者,資料保持時間的壽命為2個狀態的識別變得困難的時間。在本說明書中,定義為閾值電壓之差達到了0.05V的時間。再者,也有藉由在讀出時將閘極電壓固定來測定汲極電流,從而評價資料保持特性的方法。這種情況下,開電流相對於關電流之比約為3大致對應於上述閾值電壓之差0.05V,因此資料保持時間的壽命在測定汲極電流的方法中定義為開電流相對於關電流之比達到了3的時 間。根據該定義外插,本實施例的資料保持的壽命充分地超過了10年。因而,本發明提供了對以往開發的FeFET同時具有的二個特性,即,105秒以上的資料保持特性和108次以上的耐資料改寫性特性的任一者也沒有損害的情況下,可進行寫入電壓的絕對值為3.3V以下的資料的寫入的FeFET。
本發明的FeFET在寫入電壓的絕對值超過3.3V的情況下,也提供良好的元件特性。圖25和圖26為耐資料改寫性試驗的結果。圖25為對於實施例27E的結果。實施例27E的閘極層疊和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(5nm)/Si,強電介質結晶化退火在相對於氮的氧體積比率y=0.001的混合氣體(1大氣壓、有氣體流動)中在800℃下進行了30分鐘。將高4.5V、寬10μs的正極性脈衝接續於高-4.5V、寬10μs的負極性脈衝的週期20μs的交替脈衝作為1個週期(1個循環)。反復給予該改寫交替脈衝。給予改寫交替脈衝期間為Vd=Vs=Vsub=0V。給予累計規定次數的該交替脈衝後,進行讀出動作。在讀出動作中,首先,用高-4.5V、寬10μs的負極性脈衝寫入後,在能夠測定閾值電壓的程度的窄範圍掃描閘極電壓。這種情況下,閘極電壓從0.9V掃描至0.1V。閘極電壓掃描期間設為Vd=0.1V、Vs=Vsub=0V,測定Id,給予Id=10-8A/μm的閘極電壓為給予了負極性脈衝後的閾值電壓。接下來,用高4.5V、寬10μs的正極性脈衝寫入後,同樣地閘極電壓從0.9V掃描到0.1V,在Vd=0.1V、Vs=Vsub=0V的條件下測定了Id。給予Id=10-8A/μm的閘極電壓為給予了正極性脈衝後的閾值電壓。如果該讀出動作結束,則再次給予交 替脈衝。如果成為了規定的累計次數,則再次進行讀出動作。將其反復。這樣得到了圖25。圖25的結果公開了本實施例具有108次以上的耐改寫性。公知由具有浮置閘極的電晶體構成的NAND快閃記憶體的耐改寫性至多為105左右,與其相比是顯著好的耐改寫性。
圖26為對於實施例12H的結果。實施例12H的閘極層疊和厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(5nm)/Si,強電介質結晶化退火在y=0.001的混合氣體(有氣體流動)中、0.01MPa的壓力下在750℃下進行了30分鐘。採用與5上述用於得到圖2的方法相同的方法測定。只在數值上不同的部位做記號。將高4.5V、寬10μs的正極性脈衝接續於高-4.3V、寬10μs的負極性脈衝的週期20μs的交替脈衝作為1個週期(1個循環)。給予了累計規定的次數的該交替脈衝後,進行了讀出動作。讀出時的閘極電壓從0.6V掃描至-0.4V。圖26示出109次以上的耐改寫性特性。
圖27和圖28公開了資料保持特性的結果。圖27為對於實施例27F的結果。實施例27F的閘極層疊與厚度為Ir(75nm)/CSBT(x=0.2,135nm)/HfO2(5nm)/Si,強電介質結晶化退火在相對於氮的氧體積比率y=0.001的混合氣體(1大氣壓、有氣體流動)中在750℃下進行了30分鐘。給予了一個高-4.5V、寬10μs的負極性脈衝後,進入資料保持的狀態,資料保持期間為Vg=Vd=Vs=Vsub=0V。在圖27的塗黑圓標記(●)的時刻進行讀出動作。讀出期間設為Vd=0.1V、Vs=Vsub=0V,將Vg從0.3V掃描至-0.4V,得到Id-Vg特性,Id=10-8A/μm處的 Vg為閾值電壓,繪製於圖27。給予一個高4.5V、寬10μs的正極性脈衝後,進入資料保持的狀態,將進行了同樣的讀出動作的結果表示為白色圓標記(○)。105秒後,負極性脈衝後的閾值電壓比正極性脈衝後的閾值電壓大0.3V左右,顯示出良好的資料保持特性。圖28為對於實施例12H的結果。實施例12H的閘極層疊和厚度以及強電介質結晶化退火的條件如上所述。寫入負極性脈衝的高度為-4.3V,寬度為10μs。寫入正極性脈衝的高度為4.5V,寬度為10μs。資料保持期間為Vg=Vd=Vs=Vsub=0V。讀出期間設為Vd=0.1V、Vs=Vsub=0V,將Vg從0.6V掃描至-0.4V,得到Id-Vg特性,Id=10-8A/μm處的Vg為閾值電壓,繪製於圖28中。105秒後,負極性脈衝後的閾值電壓比正極性脈衝後的閾值電壓大0.25V左右,顯示出良好的資料保持特性。如實施例12H的例子所示,本發明提供同時具有優異的資料保持和優異的耐資料改寫性這兩種特性的FeFET。
本發明FeFET的製造方法多種多樣,並無限定,從上述多個實施例中選擇2個實施例,對其製造過程進行說明。
[實施例302B的情形]
1.Si基體1的準備和表面處理
準備了形成有源極區域和汲極區域、表面用35nm厚的SiO2保護的p型的Si基板。浸入緩衝氫氟酸中,將表面的保護SiO2膜除去。為圖29(a)的狀態。
2.絕緣體2的形成
使用脈衝雷射沉積法形成了絕緣體2。靶材為HfO2,雷射 為KrF準分子(excimer)雷射,雷射的波長為248nm,使脈衝出射數為每秒10個,使雷射能量為250mJ。基板溫度為220℃,導入N2,N2流量為4sccm,壓力為15Pa。成膜8分57秒,形成了4nm的HfO2作為絕緣體2。再者,根據裝置與靶材等的狀態而變動的成膜速度另外藉由監控器來掌控,調節成膜時間,得到規定的膜厚。
3.膜3a的形成
使用脈衝雷射沉積法形成了膜3a。靶材為Ca-Sr-Bi-Ta-O,靶材中含有的Ca與Sr的莫耳比為Ca:Sr=0.2:0.8。再者,採用拉塞佛反散射分析法確認明了在經過強電介質結晶化退火而完成的FeFET中也保持該莫耳比。雷射為KrF準分子雷射,雷射的波長為246nm,脈衝出射數為每秒50個,雷射能量為250mJ。基板溫度為415℃,導入O2,O2流量為3.1sccm,壓力為11Pa下,成膜17分47秒,形成了135nm的Ca-Sr-Bi-Ta-O作為膜3a。再者,根據裝置和靶材等的狀態變動的成膜速度另外藉由監控器來掌控,調節成膜時間,得到規定的膜厚。
4.金屬4的形成
使用Rf磁控管濺鍍法形成了金屬4。靶材為金屬Ir,無基板加熱。導入Ar的流量為1.4sccm,壓力為0.15Pa,Rf功率為40W,成膜22分30秒,形成了75nm厚的Ir作為金屬4。經過2.3.4的步驟達到了圖29(b)的狀態。
5.閘極金屬形狀的形成
(1)光刻步驟
採用通常的光刻技術而殘留閘極形狀的光阻。FeFET的閘極長度為10μm,閘極寬度為200μm至10μm,有8種。
(2)金屬4的蝕刻
使用離子銑削法,將沒有被光阻覆蓋的部位的Ir金屬4除去。
(3)光阻除去
將實施例試樣浸入丙酮中,除去光阻後,將其用超純水洗淨。經過該步驟,成為了圖29(c)的狀態。
6.強電介質結晶化退火
使用紅外線金面發射爐,進行了強電介質結晶化退火。安置實施例試樣後對爐容器進行了真空排氣。然後,將氧和氮邊保持規定的體積比率y=0.001邊導入爐容器內後,停止氣體導入。用10分鐘從室溫提高到750℃,在無流動的狀態的1大氣壓氣體氣氛中在750℃下對實施例試樣退火30分鐘。
7.源極.汲極接觸用孔的形成
(1)光刻步驟
採用通常的光刻技術將源極.汲極接觸用孔的部位的光阻去除。
(2)蝕刻步驟
使用離子銑削法,將強電介質3和絕緣體2除去。
(3)光阻除去
將實施例試樣浸入丙酮中,將光阻除去。
經過該步驟,成為圖29(d)的狀態,Id-Vg特性等的測定成為了可能。在圖29(c)與圖29(d)之間有強電介質結晶化退火的 步驟,圖29(c)的膜3a變為了圖29(d)的強電介質3。另外,圖29(d)中,省略了以SiO2作為主成分的界面層5的記載。
上述2種的特性調整退火根據需要在6.或7.的步驟以後進行。
[實施例12B的情形]
1.Si基體1的準備和表面處理、3.膜3a的形成、4.金屬4的形成、5.閘極金屬形狀的形成、7.源極.汲極接觸用孔的形成與上述實施例302B的情形相同。不過,在3.膜3a的形成中,考慮成膜速度的變動,成膜時間發生了改變。另外,在6.強電介質結晶化退火中,使退火溫度成為了780℃,除此以外,與上述實施例302B的情形相同。
2.絕緣體2的形成中,在該實施例中在氮化鉿(Hf-N)2nm形成後,形成了4nm的HfO2。HfO2的形成與上述實施例302B的情形相同。不過,考慮3.成膜速度的變動,成膜時間發生了改變。
其中,對氮化鉿(Hf-N)的形成進行詳述。使用如下類型的有機金屬化學氣相沉積法形成了氮化鉿,所述有機金屬化學氣相沉積法為:使將含有Hf的絡合物溶解在溶劑中而成的原料溶液分散在搬運氣體中,將分散而成的氣液兩相狀態的原料氣體在維持氣液兩相狀態的情況下導入氣化室,在氣化室中進行了氣化後導入成膜室。
上述含有Hf的絡合物優選Hf[N(C2H5)(CH3)]4。簡寫為TEMAHF。確認了寫為TDEAHF的化學式Hf[N(C2H5)2]4之含有Hf的絡合物也同樣地能夠形成Hf-N的膜。上述溶劑使 用了乙基環己烷(ECH)。上述搬運氣體使用了氮氣,但也可以是氬氣。氨(NH3)氣也導入了上述生長室中。選擇適合的NH3氣流量是關鍵。另外,保持基板(即,製作中途的實施例試樣)的接受器的溫度也必須適宜地選擇。在ECH中溶解TEMAHF而成的原料溶液中,TEMAHF在ECH中的濃度可為每1升為0.1莫耳~0.2莫耳。在ECH中溶解TDEAHF而成的原料溶液中,TDEAHF在ECH中的濃度也可為每1升為0.1莫耳~0.2莫耳。原料溶液的液體流量可為0.1ccm至0.3ccm。生長室的壓力為200Pa~700Pa。可知NH3氣體流量為5sccm以上、30sccm以下、接受器溫度為260℃以上、400℃以下對於滿足Hf3N4的化學計量比的氮化鉿膜的形成是適合的。在該條件下,在不是FeFET的試驗基板(矽片)上形成35nm的Hf-N膜,採用拉塞佛反散射法對組成進行了分析,結果Hf與N的原子數比為[N原子數]/[Hf原子數]=1.36。這表示本發明中成膜的氮化鉿的組成與由Hf3N4的化學式已知的氮化鉿(4/3=1.33)的組成相近。
Figure 106113416-A0202-12-0042-1
Figure 106113416-A0202-12-0042-2
[表3]在減壓下在氧氣中進行退火的實施例的條件和儲存窗
Figure 106113416-A0202-12-0043-3
Figure 106113416-A0202-12-0043-4

Claims (28)

  1. 一種半導體強電介質記憶電晶體的製造方法,其特徵在於,其是由具有源極區域和汲極區域的半導體基體;形成於所述半導體基體之所述源極區域和所述汲極區域之間上方的絕緣體;並無浮置閘極介於其間而形成於所述絕緣體上的強電介質;和並無絕緣層介於其間而形成於所述強電介質上的金屬所積層而成的半導體強電介質記憶電晶體的製造方法,其中所述金屬為Ir、Pt、或Ir和Pt的合金,所述強電介質為由鍶和鉍和鉭和氧所構成的鉍層狀鈣鈦礦強電介質、鈣和鍶和鉍和鉭和氧所構成的鉍層狀鈣鈦礦強電介質、鍶和鉍和鉭和鈮和氧所構成的鉍層狀鈣鈦礦強電介質、或者鈣和鍶和鉍和鉭和鈮和氧所構成的鉍層狀鈣鈦礦強電介質,所述強電介質的膜厚大於59nm、小於150nm,資料保持時間為105秒以上且能夠進行108次以上資料改寫,閘極電壓的掃描範圍為3.3V以下時,儲存窗為0.40V以上,其中當所述金屬為Ir時,使用在氮中加入了氧的混合氣體之氧相對於氮的體積比率為0.0002以上、0.02以下之氣體,在形成所述金屬後進行強電介質結晶化退火,其中當所述金屬為Pt時,使用在氮中加入了氧的混合氣體之氧相對於氮的體積比率為大於0.0007、0.01以下之氣體,進行強電介質結晶化退火,其中當所述金屬為重量比1:1的Ir與Pt的合金時,使用在 氮中加入了氧的混合氣體之氧相對於氮的體積比率為大於0.0001、0.0004以下之氣體,進行強電介質結晶化退火,且所述強電介質結晶化退火是在形成所述金屬之後進行。
  2. 如請求項1所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述強電介質結晶化退火的溫度為730℃以上、800℃以下。
  3. 如請求項1所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述強電介質結晶化退火時的壓力為0.001MPa以上、1大氣壓以下。
  4. 如請求項1所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述絕緣體為含有鉿、鋯、鑭、釔、鋁、鎂、錳的金屬元素中的至少1種的金屬氧化物、或該金屬氧化物的層疊金屬氧化物。
  5. 如請求項1所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述絕緣體為氮化鉿或氮化鋁的氮化物。
  6. 如請求項4所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述絕緣體為所述氮化物與所述金屬氧化物的層疊、或者所述氮化物與所述層疊金屬氧化物的層疊。
  7. 如請求項6所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述氮化物為氮化鉿,所述金屬氧化物為HfO2
  8. 如請求項4所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述金屬氧化物為HfO2,HfO2的膜厚為 1.3nm以上、13nm以下。
  9. 如請求項1所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,進行了所述強電介質結晶化退火以後,進行特性調整退火,該特性調整退火是在氧氣中的退火或者是在氮中混合了氫的混合氣體中的退火中的至少一者的退火。
  10. 如請求項9所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述特性調整退火中的所述在氧氣中的退火的溫度為600℃以上、700℃以下。
  11. 如請求項9所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述特性調整退火中的所述在氮中混合了氫的混合氣體的退火的溫度為350℃以上、450℃以下。
  12. 如請求項9所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,所述特性調整退火中的所述在氮中混合了氫的混合氣體的退火的時間為3分鐘以上、30分鐘以下。
  13. 如請求項5所述的半導體強電介質記憶電晶體的製造方法,其特徵在於,藉由如下的有機金屬化學氣相沉積法,使含有Hf的絡合物與NH3氣體在生長室中反應而形成上述氮化鉿,所述有機金屬化學氣相沉積法為:使將含有Hf的絡合物溶解在溶劑中而成的原料溶液分散在搬運氣體中,將分散而成的氣液兩相狀態的原料氣體在維持氣液兩相狀態的情況下導入氣化室,在氣化室中進行了氣化後導入成膜室。
  14. 如請求項13所述的半導體強電介質記憶電晶體的製造方 法,其特徵在於,所述含有鉿的絡合物為TEMAHF或TDEAHF。
  15. 一種半導體強電介質記憶電晶體,其特徵在於,其是由具有源極區域和汲極區域的半導體基體;形成於所述半導體基體之所述源極區域和所述汲極區域之間上方的絕緣體;並無浮置閘極介於其間而形成於所述絕緣體上的強電介質;和並無絕緣層介於其間而形成於所述強電介質上的金屬層疊而成的半導體強電介質記憶電晶體,所述金屬為Ir、Pt、或Ir和Pt的合金,所述強電介質為由鍶和鉍和鉭和氧所構成的鉍層狀鈣鈦礦強電介質、由鈣和鍶和鉍和鉭和氧所構成的鉍層狀鈣鈦礦強電介質、由鍶和鉍和鉭和鈮和氧所構成的鉍層狀鈣鈦礦強電介質、或者由鈣和鍶和鉍和鉭和鈮和氧所構成的鉍層狀鈣鈦礦強電介質,所述強電介質的膜厚大於59nm、小於150nm,資料保持時間為105秒以上且能夠進行108次以上資料改寫,閘極電壓的掃描範圍為3.3V以下時,儲存窗為0.40V以上。
  16. 如請求項15所述的半導體強電介質記憶電晶體,其特徵在於,在所述半導體基體與所述絕緣體的界面處所形成的半導體基體表面的界面層的厚度小於3.4nm。
  17. 一種半導體強電介質記憶電晶體,其特徵在於,其是由具有源極區域和汲極區域的半導體基體;層疊於所述半導體基體上的絕緣體;形成於所述絕緣體上的強電介質;和形成於所述強電介質上的金屬而形成,其中所述絕緣體的電 子親和力比所述強電介質的電子親和力小,所述絕緣體的電離電位比所述強電介質的電離電位大。
  18. 如請求項17所述的半導體強電介質記憶電晶體,其特徵在於,所述強電介質由鉍層狀鈣鈦礦氧化物所構成。
  19. 如請求項18所述的半導體強電介質記憶電晶體,其特徵在於,所述鉍層狀鈣鈦礦氧化物為選自由鍶和鉍和鉭和氧所構成的氧化物、由鈣和鍶和鉍和鉭和氧所構成的氧化物、由鍶和鉍和鉭和鈮和氧所構成的氧化物、由鈣和鍶和鉍和鉭和鈮和氧所構成的氧化物、由鉍和鈦和氧所構成的氧化物、或者由鉍和釹和鈦和氧所構成的氧化物。
  20. 如請求項17所述的半導體強電介質記憶電晶體,其特徵在於,所述金屬為純的金屬、合金、或導電性氧化物。
  21. 如請求項20所述的半導體強電介質記憶電晶體,其特徵在於,所述純的金屬為Pt、Ir、或Ru。
  22. 如請求項20所述的半導體強電介質記憶電晶體,其特徵在於,所述合金為Pt和Ir的合金。
  23. 如請求項17所述的半導體強電介質記憶電晶體,其特徵在於,在所述絕緣體與所述半導體基體之間,進一步具有以SiO2作為主成分的界面層。
  24. 如請求項23所述的半導體強電介質記憶電晶體,其特徵在於,所述界面層的厚度小於3.4nm。
  25. 如請求項17所述的半導體強電介質記憶電晶體,其特徵在於,所述強電介質的厚度大於59nm、小於150nm。
  26. 如請求項17所述的半導體強電介質記憶電晶體,其特徵在 於,在寫入電壓的絕對值為3.3V時的資料保持特性為105秒以上,耐資料改寫性特性為108次以上。
  27. 如請求項17所述的半導體強電介質記憶電晶體,其特徵在於,所述絕緣體為選自由鉿、鋯、鑭、釔、鋁及鎂中的至少1種元素的氧化物、或者是所述氧化物的層疊。
  28. 如請求項27所述的半導體強電介質記憶電晶體,其特徵在於,所述絕緣體為摻雜氮的絕緣體。
TW106113416A 2016-04-22 2017-04-21 半導體強介電質記憶元件之製造方法及半導體強介電質記憶電晶體 TWI721157B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2016086570A JP6751866B2 (ja) 2016-04-22 2016-04-22 半導体強誘電体記憶素子の製造方法及び半導体強誘電体記憶トランジスタ
JP2016-086570 2016-04-22

Publications (2)

Publication Number Publication Date
TW201803033A TW201803033A (zh) 2018-01-16
TWI721157B true TWI721157B (zh) 2021-03-11

Family

ID=58644838

Family Applications (1)

Application Number Title Priority Date Filing Date
TW106113416A TWI721157B (zh) 2016-04-22 2017-04-21 半導體強介電質記憶元件之製造方法及半導體強介電質記憶電晶體

Country Status (6)

Country Link
US (2) US10686043B2 (zh)
EP (1) EP3236487B1 (zh)
JP (1) JP6751866B2 (zh)
KR (1) KR102154646B1 (zh)
CN (1) CN107452742B (zh)
TW (1) TWI721157B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20190008049A (ko) * 2017-07-14 2019-01-23 에스케이하이닉스 주식회사 강유전성 메모리 소자의 제조 방법
KR20190115508A (ko) * 2018-03-15 2019-10-14 에스케이하이닉스 주식회사 강유전성 메모리 장치
US10879391B2 (en) 2019-05-07 2020-12-29 Taiwan Semiconductor Manufacturing Co., Ltd. Wakeup-free ferroelectric memory device
KR102827209B1 (ko) 2019-07-29 2025-07-01 삼성전자주식회사 반도체 소자 및 그 제조 방법
US11139315B2 (en) * 2019-10-31 2021-10-05 Qualcomm Incorporated Ferroelectric transistor
US11227933B2 (en) * 2020-03-31 2022-01-18 Taiwan Semiconductor Manufacturing Company Limited Ferroelectric field effect transistor using charge trapping band misalignment and methods of forming the same
KR102906608B1 (ko) * 2020-05-19 2025-12-30 삼성전자주식회사 산화물 반도체 트랜지스터
US11569382B2 (en) * 2020-06-15 2023-01-31 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and method of fabricating the same
US12148828B2 (en) * 2020-06-18 2024-11-19 Taiwan Semiconductor Manufacturing Company, Ltd. Semiconductor device and manufacturing method thereof
KR20210030306A (ko) 2021-02-25 2021-03-17 삼성전자주식회사 반도체 메모리 장치
KR20230077516A (ko) 2021-11-25 2023-06-01 삼성전자주식회사 강유전 메모리 소자
US20240413078A1 (en) * 2023-06-08 2024-12-12 Nanya Technology Corporation Anti-Fuse Device by Ferroelectric Characteristic

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6133092A (en) * 1998-07-24 2000-10-17 Symetrix Corporation Low temperature process for fabricating layered superlattice materials and making electronic devices including same
US20020098599A1 (en) * 2000-02-24 2002-07-25 Hidemi Takasu Method of manufacturing ferroelectric memory device
US20040036111A1 (en) * 2002-03-26 2004-02-26 Matsushita Electric Industrial Co., Ltd. Semiconductor device and a fabrication method thereof
US20040081003A1 (en) * 2002-10-17 2004-04-29 Matsushita Electric Industrial Co., Ltd. Semiconductor memory device and electronic apparatus mounting the same
US20090020797A1 (en) * 2006-03-30 2009-01-22 Fujitsu Limited Semiconductor device and method of manufacturing the same
US20140070290A1 (en) * 2012-09-10 2014-03-13 Kabushiki Kaisha Toshiba Ferroelectric memory and manufacturing method of the same

Family Cites Families (41)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3152859B2 (ja) 1994-09-16 2001-04-03 株式会社東芝 半導体装置の製造方法
US6185472B1 (en) * 1995-12-28 2001-02-06 Kabushiki Kaisha Toshiba Semiconductor device manufacturing method, manufacturing apparatus, simulation method and simulator
JP3103916B2 (ja) 1997-07-09 2000-10-30 ソニー株式会社 強誘電体キャパシタおよびその製造方法並びにそれを用いたメモリセル
US6048740A (en) * 1998-11-05 2000-04-11 Sharp Laboratories Of America, Inc. Ferroelectric nonvolatile transistor and method of making same
JP2000236075A (ja) * 1999-02-12 2000-08-29 Sony Corp 誘電体キャパシタの製造方法および半導体記憶装置の製造方法
US6151241A (en) 1999-05-19 2000-11-21 Symetrix Corporation Ferroelectric memory with disturb protection
US6495878B1 (en) 1999-08-02 2002-12-17 Symetrix Corporation Interlayer oxide containing thin films for high dielectric constant application
JP4445091B2 (ja) * 2000-04-07 2010-04-07 康夫 垂井 強誘電体記憶素子
US6822277B2 (en) * 2000-08-24 2004-11-23 Rohm Co. Ltd. Semiconductor device and method for manufacturing the same
US6660631B1 (en) * 2000-08-31 2003-12-09 Micron Technology, Inc. Devices containing platinum-iridium films and methods of preparing such films and devices
JP5016416B2 (ja) 2001-01-18 2012-09-05 株式会社渡辺商行 気化器及び気化方法
US6441417B1 (en) 2001-03-28 2002-08-27 Sharp Laboratories Of America, Inc. Single c-axis PGO thin film on ZrO2 for non-volatile memory applications and methods of making the same
JP2002305289A (ja) 2001-04-05 2002-10-18 Hitachi Ltd 半導体集積回路装置およびその製造方法
US20020168785A1 (en) * 2001-05-10 2002-11-14 Symetrix Corporation Ferroelectric composite material, method of making same, and memory utilizing same
JP4488661B2 (ja) * 2001-09-18 2010-06-23 Okiセミコンダクタ株式会社 強誘電体キャパシタの製造方法
JP2003243628A (ja) * 2002-02-15 2003-08-29 Sony Corp 強誘電体薄膜、強誘電体キャパシタ、及び強誘電体メモリ素子の製造方法
JP4887481B2 (ja) 2002-08-20 2012-02-29 独立行政法人産業技術総合研究所 半導体強誘電体記憶デバイス
CN100423266C (zh) 2002-08-20 2008-10-01 独立行政法人产业技术综合研究所 半导体-铁电体存储器设备以及制造该设备的工艺
US6714435B1 (en) 2002-09-19 2004-03-30 Cova Technologies, Inc. Ferroelectric transistor for storing two data bits
JP4252537B2 (ja) * 2002-12-25 2009-04-08 富士通マイクロエレクトロニクス株式会社 半導体装置の製造方法
US6876536B2 (en) 2002-12-27 2005-04-05 Tdk Corporation Thin film capacitor and method for fabricating the same
US9121098B2 (en) 2003-02-04 2015-09-01 Asm International N.V. NanoLayer Deposition process for composite films
JP4192008B2 (ja) 2003-02-18 2008-12-03 株式会社渡辺商行 気化器及び気化器の洗浄方法並びに気化器を用いた装置
US7250648B2 (en) * 2003-09-04 2007-07-31 Intematix Corporation Ferroelectric rare-earth manganese-titanium oxides
JP4785180B2 (ja) 2004-09-10 2011-10-05 富士通セミコンダクター株式会社 強誘電体メモリ、多値データ記録方法、および多値データ読出し方法
KR100655291B1 (ko) * 2005-03-14 2006-12-08 삼성전자주식회사 비휘발성 반도체 메모리 장치 및 그 제조방법
JP2007115733A (ja) * 2005-10-18 2007-05-10 Fujitsu Ltd 強誘電体キャパシタ、強誘電体メモリ、及びそれらの製造方法
JP4768469B2 (ja) * 2006-02-21 2011-09-07 株式会社東芝 半導体装置の製造方法
JP2008016626A (ja) 2006-07-05 2008-01-24 Toshiba Corp 半導体装置及びその製造方法
US20080087890A1 (en) * 2006-10-16 2008-04-17 Micron Technology, Inc. Methods to form dielectric structures in semiconductor devices and resulting devices
JP5092461B2 (ja) * 2007-03-09 2012-12-05 富士通セミコンダクター株式会社 半導体装置及びその製造方法
JP4822547B2 (ja) 2007-03-28 2011-11-24 独立行政法人産業技術総合研究所 強誘電体を有する電界効果トランジスタ型記憶素子及びその製造方法
JP2008219026A (ja) 2008-03-31 2008-09-18 Watanabe Shoko:Kk 原料溶液の気化方法
US8304823B2 (en) 2008-04-21 2012-11-06 Namlab Ggmbh Integrated circuit including a ferroelectric memory cell and method of manufacturing the same
US20120181584A1 (en) 2011-01-19 2012-07-19 Ru Huang Resistive Field Effect Transistor Having an Ultra-Steep Subthreshold Slope and Method for Fabricating the Same
US8513773B2 (en) * 2011-02-02 2013-08-20 Semiconductor Energy Laboratory Co., Ltd. Capacitor and semiconductor device including dielectric and N-type semiconductor
KR20130047054A (ko) * 2011-10-31 2013-05-08 에스케이하이닉스 주식회사 고유전층 및 금속게이트전극을 갖는 반도체장치 및 그 제조 방법
JP5561300B2 (ja) 2012-03-26 2014-07-30 富士通セミコンダクター株式会社 半導体装置の製造方法
WO2013183547A1 (ja) * 2012-06-05 2013-12-12 独立行政法人産業技術総合研究所 半導体強誘電体記憶トランジスタおよびその製造方法
JP6261987B2 (ja) * 2013-01-16 2018-01-17 日東電工株式会社 透明導電フィルムおよびその製造方法
JP6438727B2 (ja) * 2013-10-11 2018-12-19 株式会社半導体エネルギー研究所 半導体装置および半導体装置の作製方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6133092A (en) * 1998-07-24 2000-10-17 Symetrix Corporation Low temperature process for fabricating layered superlattice materials and making electronic devices including same
US20020098599A1 (en) * 2000-02-24 2002-07-25 Hidemi Takasu Method of manufacturing ferroelectric memory device
US20040036111A1 (en) * 2002-03-26 2004-02-26 Matsushita Electric Industrial Co., Ltd. Semiconductor device and a fabrication method thereof
US20040081003A1 (en) * 2002-10-17 2004-04-29 Matsushita Electric Industrial Co., Ltd. Semiconductor memory device and electronic apparatus mounting the same
US20090020797A1 (en) * 2006-03-30 2009-01-22 Fujitsu Limited Semiconductor device and method of manufacturing the same
US20140070290A1 (en) * 2012-09-10 2014-03-13 Kabushiki Kaisha Toshiba Ferroelectric memory and manufacturing method of the same

Also Published As

Publication number Publication date
US20170309488A1 (en) 2017-10-26
TW201803033A (zh) 2018-01-16
EP3236487B1 (en) 2024-06-05
KR102154646B1 (ko) 2020-09-10
US10686043B2 (en) 2020-06-16
JP2017195348A (ja) 2017-10-26
US11335783B2 (en) 2022-05-17
CN107452742A (zh) 2017-12-08
US20200279927A1 (en) 2020-09-03
EP3236487A2 (en) 2017-10-25
EP3236487A3 (en) 2018-05-16
JP6751866B2 (ja) 2020-09-09
CN107452742B (zh) 2022-02-01
KR20170121082A (ko) 2017-11-01

Similar Documents

Publication Publication Date Title
TWI721157B (zh) 半導體強介電質記憶元件之製造方法及半導體強介電質記憶電晶體
Lee et al. The influence of top and bottom metal electrodes on ferroelectricity of hafnia
CN104471702B (zh) 半导体铁电存储晶体管及其制造方法
KR100754264B1 (ko) 반도체 강유전체 기억 디바이스와 그 제조방법
KR20190043641A (ko) 극성, 비대칭성, 및 비-중심-대칭성 강유전성 물질들, 그러한 물질들을 포함하는 메모리 셀들, 및 관련 디바이스들 및 방법들
US6469334B2 (en) Ferroelectric field effect transistor
CN1169194C (zh) 氢损坏的铁电薄膜的惰性气体恢复性退火
KR20060063733A (ko) 트랜지스터형 강유전체 메모리 및 그 제조 방법
US20220254795A1 (en) Ferroelectric device based on hafnium zirconate and method of fabricating the same
US12414302B2 (en) Ferroelectric device
US20080123243A1 (en) Ferroelectric capacitor
Choi et al. The effect of ZrO2 buffer layer on electrical properties in Pt/SrBi2Ta2O9/ZrO2/Si ferroelectric gate oxide structure
Xiao et al. Integration and Electrical Properties of Ferroelectric Hf 0.5 Zr 0.5 O 2 Thin Film on Bulk $\beta $-Ga 2 O 3 (− 201) Substrate for Memory Applications
US7262450B2 (en) MFS type field effect transistor, its manufacturing method, ferroelectric memory and semiconductor device
KR100379245B1 (ko) 산화지르코늄타이타늄 박막을 이용한 전계형 트랜지스터및 그 제조방법
CN100421236C (zh) 半导体装置及其制造方法
US20260020322A1 (en) Optimization of bottom electrode for the enhancement of ferroelectric performance in hafnia-based oxide with back-end-of-line (beol) compatible process
Park et al. Impact of electrodes on the ferroelectric properties
TWI866096B (zh) 鐵電結構、積體電路與其形成方法
US20230301114A1 (en) Ferroelectric devices and methods of forming the same
US20260052699A1 (en) Ferroelectric devices with metal oxide and methods of forming thereof
Kim et al. Performance Enhancement of Ferroelectric Hafnium–Zirconium Oxide Tunnel Junctions by Nitrogen Incorporation
CN117580364A (zh) 铁电结构、集成电路与其形成方法
JP2018010934A (ja) 半導体装置及びその製造方法
Han Electrical characterization of doped strontium titanate thin films for semiconductor memories