TWI720525B - 半導體裝置及其製造方法 - Google Patents
半導體裝置及其製造方法 Download PDFInfo
- Publication number
- TWI720525B TWI720525B TW108123042A TW108123042A TWI720525B TW I720525 B TWI720525 B TW I720525B TW 108123042 A TW108123042 A TW 108123042A TW 108123042 A TW108123042 A TW 108123042A TW I720525 B TWI720525 B TW I720525B
- Authority
- TW
- Taiwan
- Prior art keywords
- reflective structure
- layer
- contact pad
- semiconductor device
- sublayer
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/0201—Separation of the wafer into individual elements, e.g. by dicing, cleaving, etching or directly during growth
- H01S5/0203—Etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/028—Coatings ; Treatment of the laser facets, e.g. etching, passivation layers or reflecting layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/40—Arrangement of two or more semiconductor lasers, not provided for in groups H01S5/02 - H01S5/30
- H01S5/42—Arrays of surface emitting lasers
- H01S5/423—Arrays of surface emitting lasers having a vertical cavity
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/50—PIN diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/0206—Substrates, e.g. growth, shape, material, removal or bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/0206—Substrates, e.g. growth, shape, material, removal or bonding
- H01S5/0217—Removal of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0233—Mounting configuration of laser chips
- H01S5/0234—Up-side down mountings, e.g. Flip-chip, epi-side down mountings or junction down mountings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/0235—Method for mounting laser chips
- H01S5/02355—Fixing laser chips on mounts
- H01S5/0237—Fixing laser chips on mounts by soldering
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/026—Monolithically integrated components, e.g. waveguides, monitoring photo-detectors, drivers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/028—Coatings ; Treatment of the laser facets, e.g. etching, passivation layers or reflecting layers
- H01S5/0282—Passivation layers or treatments
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0421—Electrical excitation ; Circuits therefor characterised by the semiconducting contacting layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04252—Electrodes, e.g. characterised by the structure characterised by the material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04256—Electrodes, e.g. characterised by the structure characterised by the configuration
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/30—Structure or shape of the active region; Materials used for the active region
- H01S5/305—Structure or shape of the active region; Materials used for the active region characterised by the doping materials used in the laser structure
- H01S5/3054—Structure or shape of the active region; Materials used for the active region characterised by the doping materials used in the laser structure p-doping
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/30—Structure or shape of the active region; Materials used for the active region
- H01S5/32—Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures
- H01S5/323—Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser
- H01S5/32308—Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser emitting light at a wavelength less than 900 nm
- H01S5/32316—Structure or shape of the active region; Materials used for the active region comprising PN junctions, e.g. hetero- or double- heterostructures in AIIIBV compounds, e.g. AlGaAs-laser, InP-based laser emitting light at a wavelength less than 900 nm comprising only (Al)GaAs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/01—Manufacture or treatment
- H10D8/045—Manufacture or treatment of PN junction diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/83—Electrodes
- H10H20/831—Electrodes characterised by their shape
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10H—INORGANIC LIGHT-EMITTING SEMICONDUCTOR DEVICES HAVING POTENTIAL BARRIERS
- H10H20/00—Individual inorganic light-emitting semiconductor devices having potential barriers, e.g. light-emitting diodes [LED]
- H10H20/80—Constructional details
- H10H20/84—Coatings, e.g. passivation layers or antireflective coatings
- H10H20/841—Reflective coatings, e.g. dielectric Bragg reflectors
-
- H10W20/056—
-
- H10W72/013—
-
- H10W72/20—
-
- H10W72/30—
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S2301/00—Functional characteristics
- H01S2301/17—Semiconductor lasers comprising special layers
- H01S2301/176—Specific passivation layers on surfaces other than the emission facet
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S2304/00—Special growth methods for semiconductor lasers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/02—Structural details or components not essential to laser action
- H01S5/022—Mountings; Housings
- H01S5/023—Mount members, e.g. sub-mount members
- H01S5/02325—Mechanically integrated components on mount members or optical micro-benches
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/04—Processes or apparatus for excitation, e.g. pumping, e.g. by electron beams
- H01S5/042—Electrical excitation ; Circuits therefor
- H01S5/0425—Electrodes, e.g. characterised by the structure
- H01S5/04254—Electrodes, e.g. characterised by the structure characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18305—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] with emission through the substrate, i.e. bottom emission
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18308—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] having a special structure for lateral current or light confinement
- H01S5/18311—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] having a special structure for lateral current or light confinement using selective oxidation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01S—DEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
- H01S5/00—Semiconductor lasers
- H01S5/10—Construction or shape of the optical resonator, e.g. extended or external cavity, coupled cavities, bent-guide, varying width, thickness or composition of the active region
- H01S5/18—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities
- H01S5/183—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL]
- H01S5/18308—Surface-emitting [SE] lasers, e.g. having both horizontal and vertical cavities having only vertical cavities, e.g. vertical cavity surface-emitting lasers [VCSEL] having a special structure for lateral current or light confinement
- H01S5/18322—Position of the structure
-
- H10W70/093—
-
- H10W70/099—
-
- H10W72/01215—
-
- H10W72/01223—
-
- H10W72/01225—
-
- H10W72/01235—
-
- H10W72/01236—
-
- H10W72/01238—
-
- H10W72/01257—
-
- H10W72/01261—
-
- H10W72/01904—
-
- H10W72/01935—
-
- H10W72/01938—
-
- H10W72/01951—
-
- H10W72/01953—
-
- H10W72/01955—
-
- H10W72/0198—
-
- H10W72/072—
-
- H10W72/07204—
-
- H10W72/07207—
-
- H10W72/07236—
-
- H10W72/07255—
-
- H10W72/241—
-
- H10W72/242—
-
- H10W72/252—
-
- H10W72/2528—
-
- H10W72/29—
-
- H10W72/853—
-
- H10W72/874—
-
- H10W72/923—
-
- H10W72/9415—
-
- H10W72/952—
-
- H10W90/00—
-
- H10W90/22—
-
- H10W90/722—
-
- H10W90/724—
Landscapes
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Semiconductor Lasers (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
一種半導體裝置及其製造方法。半導體裝置包括:一第一反射結構,包括由半導體材料構成的複數個第一摻雜層,且交替的第一摻雜層摻雜有p型摻雜物;一 第二反射結構,包括由半導體材料構成的複數個第二摻雜層,且交替的第二摻雜層摻雜有n型摻雜物;一發光半導體區,設置於第一反射結構與第二反射結構之間;一接觸墊,位於第二反射結構上,接觸墊的功函數小於第二反射結構的功函數;一接合層,位於接觸墊上,接合層的功函數大於第二反射結構的功函數;以及一導電連接器,位於接合層上。
Description
本發明實施例係關於一種半導體技術,且特別是關於一種半導體裝置及其製造方法。
於各種電子元件(例如,電晶體、二極體、電阻器、電容器等)的集積密度的不斷提高,半導體工業經歷了快速增長。在大多數情形中,集積密度的提高是由於不斷減小最小特徵部件尺寸所致,這允許將更多元件集積於一給定區域。近年來,已經在越來越多的應用中將光學特徵部件整合於半導體裝置,特別是由於對手機、平板及其他攜帶式裝置中的相機需求不斷增長。
一種半導體裝置包括:一第一反射結構,包括由一半導體材料構成的複數個第一摻雜層,且交替的第一摻雜層摻雜有一p型摻雜物;一第二反射結構,包括由半導體材料構成的複數個第二摻雜層,且交替的第二摻雜層摻雜有一n型摻雜物;一發光半導體區,設置於第一反射結構與第二反射結構之間;一接觸墊,位於第二反射結構上,接觸墊的功函數小於第二反射結構的功函數;一接合層,位於接觸墊上,接合層的功函數大於第二反射結構的功函數;以及一導電連接器,位於接合層上。
一種半導體裝置之製造方法包括:形成一第一反射結構於一基底上,第一反射結構包括由一半導體材料構成的複數個第一摻雜層,且交替的第一摻雜層摻雜有一p型摻雜物;形成一發光半導體區於第一反射結構上;形成一第二反射結構於發光半導體區上,第二反射結構包括由半導體材料構成的複數
個第二摻雜層,且交替的第二摻雜層摻雜有一n型摻雜劑;沉積一接觸墊於第二反射結構上,接觸墊的功函數小於第二反射結構的功函數;沉積一接合層於接觸墊上,接合層的功函數大於第二反射結構的功函數;形成一導電連接器於接合層上;以及回流導電連接器。
一種半導體裝置之製造方法包括:將一雷射裝置接觸一導電連接器,雷射裝置包括:一雷射二極體,包括一摻雜的半導體材料,雷射二極體具有一陽極及一陰極;一接觸墊,位於雷射二極體的陰極上,接觸墊與雷射二極體具有一歐姆接面;以及一接合層,位於接觸墊上,導電連接器與接合層接觸;回流導電連接器,其中在回流期間,一金屬間化合物形成於接合層與導電連接器的一界面處,且未有金屬間化合物形成於接合層與接觸電的一界面處;形成一隔離材料圍繞雷射裝置及導電連接器;形成一導電通孔電極穿過隔離材料;以及形成一電極將導電通孔電極連接至雷射裝置的陽極。
100:第一結構
102:承載基底
104:雷射裝置
104A、104B:界面
106:蝕刻停止層
108:第一反射結構
110:發光半導體區
110A:透明部
110B:非透明部
112:第二反射結構
114:接觸墊
116:鈍化特徵部件
118、124、310、318:開口
120:雷射二極體
122:保護間隙壁
126:凸塊下金屬
200:第二結構
202:半導體基底
204:內連接結構
204A、204B:接墊
206、304、322:鈍化護層
208:接觸墊
210:導電連接器
300:雷射裝置封裝體
302:底膠
306:隔離材料
308:罩幕層
312:種子層
314:導電材料
316:導電通孔電極
320:電極
400:深度感測器
402:偵測器
404:目標
D1:距離
D2:深度
H1、H2、H3:高度
T1、T2、T3、T4:厚度
W1、W2、W3、W4、W5、W6:寬度
WL:下部寬度
WU:上部寬度
第1至7圖係繪示出根據一些實施例之形成雷射裝置之製程剖面示意圖。
第8至21圖係繪示出根據一些實施例之形成雷射裝置封裝體之製程剖面示意圖。
第22圖係繪示出根據一些實施例之雷射裝置封裝體之操作。
以下的揭露內容提供許多不同的實施例或範例,以實施本發明的不同特徵部件。而以下的揭露內容是敘述各個構件及其排列方式的特定範例,以求簡化本揭露內容。當然,這些僅為範例說明並非用以限定本發明。舉例來說,若是以下的揭露內容敘述了將一第一特徵部件形成於一第二特徵部件之上或上方,即表示其包含了所形成的上述第一特徵部件與上述第二特徵部件是直接接觸的實施例,亦包含了尚可將附加的特徵部件形成於上述第一特徵部件與
上述第二特徵部件之間,而使上述第一特徵部件與上述第二特徵部件可能未直接接觸的實施例。另外,本揭露內容在各個不同範例中會重複標號及/或文字。重複是為了達到簡化及明確目的,而非自行指定所探討的各個不同實施例及/或配置之間的關係。
再者,在空間上的相關用語,例如”下方”、”之下”、”下”、”上方”、”上”等等在此處係用以容易表達出本說明書中所繪示的圖式中元件或特徵部件與另外的元件或特徵部件的關係。這些空間上的相關用語除了涵蓋圖式所繪示的方位外,還涵蓋裝置於使用或操作中的不同方位。此裝置可具有不同方位(旋轉90度或其他方位)且此處所使用的空間上的相關符號同樣有相應的解釋。
根據一些實施例,形成具有接觸墊的雷射裝置。雷射裝置的雷射二極體係由摻雜的半導體材料所形成的PIN二極體,例如摻雜的GaAs。接觸墊與半導體材料共用一歐姆接面。在導電連接器電性耦接至雷射裝置之前,在接觸墊上形成凸塊下金屬(Underbump metallurgies,UBM)。凸塊下金屬(UBM)有助於防止接觸墊與導電連接器之間的金屬相互擴散。如此一來,當回流導電連接器時,接觸墊與半導體材料的接面可以維持其歐姆特性。因此,可為雷射裝置形成低接觸電阻的電性連接。
第1至7圖係繪示出根據一些實施例之形成雷射裝置之製程剖面示意圖。形成一第一結構100,其包括一承載基底102,承載基底102上形成有多個雷射裝置104(如第7圖所示)。雷射裝置104包括單頻雷射二極體。在所示的實施例中,雷射裝置104包括垂直腔表面發射(vertical-cavity surface-emitting)雷射裝置。應當理解,雷射裝置104可包括其他類型的二極體,例如分佈式布拉格反射器(distributed Bragg reflector,DBR)雷射二極體,發光二極體(light emitting diode,LED)等。
在第1圖中,提供一承載基底102。承載基底102可為半導體基底,例如塊材半導體,絕緣層上覆半導體(semiconductor-on-insulator,SOI)基底等,其可為摻雜的(例如,具有p型或n型摻雜物)或未摻雜。承載基底102可為一晶圓,例如矽晶圓。一般而言,絕緣層上覆半導體(SOI)基底是在絕緣層上形成的半導體材料層。絕緣層可為埋入式氧化物(buried oxide,BOX)層、氧化矽層等。絕緣層設置於基底上,其通常為矽或玻璃基底。也可以使用其他基底,例如多層或漸變基底。在一些實施例中,承載基底102的半導體材料可包括矽、鍺、化合物半導體(包括碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦)、合金半導體(包括SiGe、GaAs、GaAsAl、GaAsP、GaN、InGaP、AlAs、InP、GaP、InGaN及/或InAlN)或其組合。在特定實施例中,承載基底102為GaAs基底。
再者,形成一或多個蝕刻停止層106於承載基底102上。在一些實施例中,蝕刻停止層106由介電材料形成,例如碳化矽、氮化矽、氮氧化矽等。在一些實施例中,蝕刻停止層106由半導體材料形成,例如InGaP、InP、GaAsAl、AlAs等。蝕刻停止層106對用於圖案化後續形成的反射結構(參見下文)的蝕刻製程具有選擇性,使得可在進行蝕刻製程期間保護承載基底102。
再者,形成第一反射結構108於蝕刻停止層106上。第一反射結構108包括多層材料,例如介電材料或半導體材料。這些膜層可為摻雜的或未摻雜的。這些膜層可透過合適的沉積製程進行沉積,例如化學氣相沉積(chemical vapor deposition,CVD)製程,或者可透過合適的磊晶製程進行生長。第一反射結構108可為分佈式布拉格反射器,其使用具有不同折射率的交替材料層來反射光線。在一些實施例中,第一反射結構108包括承載基底102的材料(例如,GaAs)的交替摻雜與未摻雜層,其中摻雜層具有與未摻雜層不同的折射率。摻雜物可為允許摻雜層具有與未摻雜層不同的折射率的任何摻雜物。在一些實施例中,
摻雜物是p型摻雜物,例如碳。在一些實施例中,第一反射結構108的摻雜層具有的摻雜濃度範圍約為1E15 atoms/cm3至1E21 atoms/cm3。因此,第一反射結構108可在最終得到的雷射二極體中形成p型反射區。
再者,形成一發光半導體區110於第一反射結構108上。發光半導體區110也包括承載基底102的材料的摻雜層(例如,GaAs)。發光半導體區110具有p型區和n型區,且形成一P-N接面,其於操作期間產生單一共振頻率的雷射光。p型區可為摻雜有p型摻雜物,例如硼、鋁、鎵、銦等。n型區可為摻雜有n型摻雜物,例如磷、砷等。在一些實施例中,p型區形成於n型區上方。發光半導體區110的n型區可連接至第一反射結構108,使得光朝向第一反射結構108發射。
再者,形成一第二反射結構112於發光半導體區110上。發光半導體區110的p型區可連接至第二反射結構112。第二反射結構112包括多層材料,例如介電材料或半導體材料。這些膜層可為摻雜的或未摻雜的。這些膜層可透過合適的沉積製程進行沉積,例如化學氣相沉積(CVD)製程,或者可透過合適的磊晶製程進行生長。第二反射結構112可為分佈式布拉格反射器,其使用具有不同折射率的交替材料層來反射光。在一些實施例中,第二反射結構112包括承載基底102的材料(例如,GaAs)的交替摻雜與未摻雜層,其中摻雜層具有與未摻雜層不同的折射率。摻雜物可為允許摻雜層具有與未摻雜層不同的折射率的任何摻雜物。在一些實施例中,摻雜物是n型摻雜物,例如矽。在一些實施例中,第二反射結構112的摻雜層具有的摻雜濃度範圍約為1E15 atoms/cm3至1E21 atoms/cm3。因此,第二反射結構112可在最終得到的雷射二極體中形成n型反射區。第二反射結構112的摻雜物可為與第一反射結構108的摻雜物不同的摻雜物。
第一反射結構108與第二反射結構112形成一共振腔,以助於增強來自發光半導體區110的光強度。第一反射結構108與第二反射結構112具有不同
的反射率,例如第一反射結構108與第二反射結構112具有不同的折射率。在一些實施例中,形成的第一反射結構108為具有比第二反射結構112低的反射率,以允許從發光半導體區110發射雷射光束。第一反射結構108與第二反射結構112的折射率可透過調整第一反射結構108與第二反射結構112的總高度和總摻雜量而改變。例如,第一反射結構108的高度H1可小於第二反射結構112的高度H2。在一些實施例中,高度H1約在1μm至5μm的範圍(例如約為3μm),且高度H2約在1μm至8μm的範圍(例如約為6μm)。
在第2圖中,形成接觸墊114於第二反射結構112上。接觸墊114物理及電性連接至第二反射結構112,第二反射結構112本身物理及電性連接至發光半導體區110。因此,接觸墊114連接至雷射二極體的n型側。接觸墊114可為單層或複合層(可包括由不同材料形成的多個子層(用虛線示出))。在一些實施例中,接觸墊114由Ge、Au、GeAu、Ni、Ti、Ta、Pt、Cu、Al、W、In、Ag、Sn、Zn、Pd、Mn、Sb、Be、Mg、Si等或其組合形成。在一些實施例中,第二反射結構112由n型摻雜的GaAs形成,接觸墊114可包括至少一層Au、GeAu或Ni。舉例來說,接觸墊114可為單層的Au、GeAu或Ni或為複合層(其中最下面的子層為Au、GeAu或Ni子層,而上方層為不同的導電層)。形成的接觸墊114可具有任何寬度W1。在一些實施例中,寬度W1約在8μm至28μm的範圍(例如約為12μm)。
在形成接觸墊114的一示例中,形成並圖案化一光阻於第二反射結構112上。可透過旋塗等形成光阻,且可對光阻進行曝光以圖案化光阻。光阻的圖案對應於接觸墊114。圖案化形成了穿過光阻的開口,以露出第二反射結構112的區域。導電材料形成於光阻的開口內及第二反射結構112的露出部分上。可透過沉積製程形成導電材料,例如物理氣相沉積(physical vapor deposition,PVD)、電子束物理氣相沉積(electron-beam PVD)等。然後,去除光阻及導
電材料的多餘部分。可透過可接受的剝離製程去除光阻及導電材料的多餘部分,例如氧電漿灰化等。
接觸墊114稱作雷射二極體的歐姆接觸。用於半導體材料的歐姆接觸是與半導體材料共用歐姆金屬-半導體接面的接觸。歐姆金屬-半導體接面的接觸在操作期間具有恆定的電流與電壓比。第二反射結構112及接觸墊114的材料(特別是它們的功函數)決定它們的歐姆金屬-半導體接面為歐姆接面還是肖特基(Schottky)接面。當金屬的功函數(例如,接觸墊114)小於半導體材料(例如,第二反射結構112)的功函數時,接面為歐姆接面。當金屬(例如,接觸墊114)的功函數大於半導體材料(例如,第二反射結構112)的功函數時,接面為肖特基接面。接觸墊114的材料的功函數小於第二反射結構112的材料的功函數。
在第3圖中,形成鈍化特徵部件116於接觸墊114及第二反射結構112上。鈍化特徵部件116保護接觸墊114並在後續製程期間作為蝕刻罩幕。形成的鈍化特徵部件116可具有任何寬度W2。在一些實施例中,寬度W2約在10μm至30μm的範圍(例如約13μm)。在形成鈍化特徵部件116的一示例中,形成一硬式罩幕層於接觸墊114及第二反射結構112上。硬式罩幕層可由無機材料形成,無機材料可為氮化物(例如氮化矽)、氧化物(例如氧化矽或氧化鋁)等或其組合,且可透過諸如化學氣相沉積(CVD)、原子層沉積(atomic layer deposition,ALD)等的沉積製程形成。在一些實施例中,硬式罩幕層為氧化物。然後形成並圖案化光阻於硬式罩幕層上。可以透過旋塗製程等形成光阻,且可對光阻進行曝光以進行圖案化。光阻的圖案對應於鈍化特徵部件116。圖案化形成了穿過光阻的開口。然後將圖案化的光阻用於蝕刻製程(例如異向性濕式或乾式蝕刻)中,以圖案化硬式罩幕層,其中硬式罩幕層的剩餘部分形成鈍化特徵部件116。然後可透過可接受的灰化或剝除製程來去除光阻,例如使用氧電漿等。
在第4圖中,形成開口118於第二反射結構112、發光半導體區110及第一反射結構108內。剩餘的平台(mesa)稱作雷射二極體120。雷射二極體120為PIN二極體。可透過使用可接受的蝕刻製程(例如異向性乾式蝕刻製程)的來形成開口118。在蝕刻製程期間以鈍化特徵部件116作為罩幕,且蝕刻停止層106用於停止蝕刻製程。可進行清潔製程,以在進行蝕刻製程之後去除多餘材料。例如,可使用稀釋的氫氟(dilute hydrofluoric,dHF)酸進行濕式蝕刻,以去除多餘的材料。
雷射二極體120彼此間隔開一距離D1,距離D1取決於開口118的寬度。在一些實施例中,距離D1約在4μm至100μm的範圍。再者,形成的雷射二極體120為錐形。第一反射結構108的下部具有一下部寬度WL,第二反射結構112的上部具有一上部寬度WU。在一些實施例中,下部寬度WL約在10μm至30μm的範圍(例如約14μm),且上部寬度WU約在12μm至32μm的範圍。
在第5圖中,形成保護間隙壁122於雷射二極體120的側面上。保護間隙壁122可由介電材料形成,例如SiN、SiOx、Al2O3、AlN,或其組合等。保護間隙壁122可透過順應性沉積及後續進行的異向性蝕刻來形成。舉例來說,可使用諸如化學氣相沉積(CVD)、原子層沉積(ALD)等的沉積製程來沉積保護間隙壁122。
再者,形成非透明部110B於發光半導體區110內。非透明部110B位於雷射二極體120的側面。例如,在由上而下的視圖中,非透明部110B延伸圍繞於發光半導體區110的透明部110A的周邊。非透明部110B實質上阻擋或吸收來自發光半導體區110的光,使得最終得到雷射二極體不在橫向方向上(例如,在平行於承載體基底102的主表面的方向上)發光。非透明部110B與第一反射結構108及第二反射結構112形成雷射二極體120的共振腔。非透明部110B為發光半導體區110的氧化材料,且可透過氧化製程形成,例如快速熱氧化(rapid thermal
oxidation,RTO)製程、化學氧化製程,在含氧環境中進行的快速熱退火(rapid thermal anneal,RTA)製程等。
在第6圖中,將鈍化特徵部件116圖案化為具有露出接觸墊114的開口124。上述圖案化可透過可接受的製程來進行,例如當鈍化特徵部件116為氧化物材料時,透過蝕刻製程來進行。舉例來說,可形成並圖案化一光阻於鈍化特徵部件116上。可透過旋塗製程等形成光阻,且可對光阻進行曝光,以進行圖案化。光阻的圖案對應於鈍化特徵部件116。圖案化形成了穿過光阻的開口。然後將圖案化的光阻用於蝕刻製程(例如異向性濕式或乾式蝕刻)中,以形成穿過鈍化特徵部件116的開口124而露出接觸墊114。形成的開口124可具有任何寬度W3。在一些實施例中,寬度W3約在6μm至26μm的範圍(例如約11μm)。然後可透過可接受的灰化或剝離製程去除光阻,例如使用氧電漿等。
在第7圖中,形成凸塊下金屬(UBM)126於鈍化特徵部件116的開口124內。凸塊下金屬(UBM)126可稱作接合金屬層或簡稱作接合層,且物理及電性耦接至接觸墊114。凸塊下金屬(UBM)126可為單層或複合層(可包括由不同材料形成的多個子層(用虛線示出))。在一些實施例中,凸塊下金屬(UBM)126由Ti、Ta、Ni、Cu、Sn、In、Au、Al、Pt、Pd、Ag、或其組合等形成。在接觸墊114由Au、GeAu或Ni形成的實施例中,凸塊下金屬(UBM)126可包括至少一Ti層。舉例來說,凸塊下金屬(UBM)126可為Ti單層或複合層(其中最下面的子層是Ti子層,而上方層為不同的導電材料)。形成的凸塊下金屬(UBM)126可具有任何寬度W4。在一些實施例中,寬度W4約在8μm至28μm的範圍(例如約12μm)。
在形成凸塊下金屬(UBM)126的示例中,形成並圖案化一光阻於鈍化特徵部件116上及開口118及124內。光阻可透過旋塗製程等形成,且可對光阻進行曝光,以進行圖案化。光阻的圖案對應於凸塊下金屬(UBM)126。圖
案化形成了穿過光阻的開口,以露出接觸墊114。形成一導電材料於光阻的開口內及接觸墊114的露出部分上。可透過沉積製程形成導電材料,例如物理氣相沉積(PVD)、電子束物理氣相沉積(electron-beam PVD)等。然後,去除光阻及導電材料的多餘部分。可透過可接受的剝離製程去除光阻及導電材料的多餘部分,例如氧電漿灰化等。
凸塊下金屬(UBM)126由與接觸墊114不同的材料形成。在後續的製程中,形成導電連接器(例如焊料連接器),以連接至凸塊下金屬(UBM)126。在後續的回流製程中凸塊下金屬(UBM)126作為保護層,防止金屬與接觸墊114相互擴散。若凸塊下金屬(UBM)126直接形成於第二反射結構112上,則凸塊下金屬(UBM)126由形成肖特基接面的材料形成。換句話說,凸塊下金屬(UBM)126的材料的功函數(s)大於接觸墊114的材料的功函數,且也大於第二反射結構112的材料的功函數。因為接觸墊114與凸塊下金屬(UBM)126共用金屬-金屬接面,在接面處因其材料的功函數不同而沒有形成能障。
第8圖繪示出了根據一些實施例的一第二結構200的剖面示意圖。第二結構200可為一裝置,例如一積體電路、一中介層(interposer)等。第二結構200包括一半導體基底202,其中諸如電晶體、二極體、電容器、電阻器等的裝置形成於半導體基底202內及/或之上。這些裝置可透過由以下形成的內連接結構204(例如,位於半導體基底上的一或多個介電層內的金屬化圖案)而相互連接,以形成積體電路。內連接結構204的金屬化圖案包括接墊204A及204B,其可分別用於耦接至雷射二極體的陰極與陽極。金屬化圖案可由Cu、Al等形成。形成一鈍化護層206於內連接結構204上方,以保護上述結構。鈍化護層206可由一或多種合適的介電材料形成,例如氧化矽、氮化矽、低k介電材料(例如碳摻雜的氧化物)、極低k介電材料(例如多孔碳摻雜的二氧化矽)、高分子材料(例如聚醯亞胺)、阻焊劑(solder resist)、聚苯並噁唑(polybenzoxazole,PBO)、
苯並環丁烯(benzocyclobutene,BCB)、成型材料(molding compound)等,或其組合。
第二結構200還包括接觸墊208,例如鋁或銅墊或柱體,其上形成有外部連接器。接觸墊208位於可稱作第二結構200的相應主動側的上方,且可透過微影、蝕刻及電鍍製程而形成並延伸穿過鈍化護層206。接觸墊208可由導電材料形成,諸如Cu、Ni、Ti等。在一些實施例中,接觸墊208為多層結構,例如接觸墊208包括鎳層上的銅層,銅層及鎳層各自約1μm厚。
形成導電連接器210於接觸墊208上。導電連接器210可由導電材料形成,例如焊料、銅、鋁、金、鎳、銀、鈀、錫、鉍等、或其組合。在一些實施例中,導電連接器210為焊料連接器,例如無鉛焊料。在一些實施例中,導電連接器210的製作係透過先經由如蒸鍍、電鍍、印刷、焊料轉移、球放置等方法而形成一焊料層於接觸墊208上。一旦形成一焊料層於接觸墊208上,就可進行回流製程,以將材料成型為所需的凸塊形狀。導電連接器210可具有任何高度。在一些實施例中,導電連接器210具有約3μm的高度。
第9至21圖係繪示出根據一些實施例之形成雷射裝置封裝體300之製程剖面示意圖。雷射裝置封裝體300可在進一步製程中與偵測器一起封裝,以形成例如影像感測器、光纖網絡裝置等。最終得到的裝置可為積體電路裝置的一部分,例如系統級晶片(system-on-chip,SoC)。
在第9圖中,第一結構100連接至第二結構200。在貼附雷射裝置104之後,雷射裝置104、導電連接器210及位於鈍化護層206上方的接觸墊208的部分具有一綜合高度H3。在一些實施例中,綜合高度H3約在3μm至35μm的範圍(例如約14μm)。
第一結構100的雷射裝置104透過導電連接器210連接至第二結構200的接觸墊208。導電連接器210可與凸塊下金屬(UBM)126接觸,且進行回流
製程,以物理及電性的耦接凸塊下金屬(UBM)126與導電連接器210。凸塊下金屬(UBM)126在回流製程期間作為保護層,防止導電連接器210與接觸墊114之間的金屬相互擴散。如此一來,在回流製程期間,凸塊下金屬(UBM)126與接觸墊114的界面104A相較於凸塊下金屬(UBM)126與導電連接器210的界面104B處發生較少的金屬相互擴散。在一些實施例中,可形成一金屬間化合物(inter-metallic compound,IMC)於界面104B處,然而實質上沒有金屬間化合物(IMC)形成於界面104A處(例如,凸塊下金屬(UBM)126與接觸墊114的界面可實質上沒有金屬間化合物(IMC))。藉由避免與接觸墊114的金屬相互擴散,接觸墊114與第二反射結構112的接面保持其歐姆特性。換句話說,接觸墊114的材料的功函數在回流之前與回流之後是相同的。
當第一結構100連接至第二結構200時,雷射裝置104的第二反射結構112(例如,n型側或陰極)面向第二結構200,而雷射裝置104的第一反射結構108(例如,p型側或陽極)面向承載基底102。因此,雷射裝置104的陰極連接至內連接結構204的接墊204A。如上所述,第一反射結構108具有小於第二反射結構112的反射率。因此,來自發光半導體區110所產生的雷射光束被第二反射結構112反射。一些反射的雷射光束被第一反射結構108進一步反射,而一些則穿透過第一反射結構108。
在第一結構100連接至第二結構200之後,可形成一底膠302於結構之間。底膠302可由成型材料、環氧樹脂等形成。底膠302可不固化,且於後續製程期間作為第二結構200的暫時性支撐。抑制底膠302固化可允許在後續製程完成時更容易地將其去除。
在第10圖中,去除承載基底102,而留下雷射裝置104及蝕刻停止層106。可透過蝕刻製程去除承載基底102,例如對於承載基底102的材料(例如,GaAs)具選擇性的濕蝕刻。蝕刻停止層106可停止蝕刻製程。底膠302支撐蝕刻
停止層106,防止在移除承載基底102期間蝕刻停止層106發生塌陷。
在第11圖中,去除蝕刻停止層106,而留下雷射裝置104。可透過蝕刻製程去除蝕刻停止層106,例如對於承載基底102的材料(例如,GaAs)具選擇性的濕蝕刻。接著也透過諸如濕式或乾式蝕刻製程去除底膠302。在進行去除製程之後,留下了雷射裝置104。
在第12圖中,在雷射裝置104和鈍化護層206上方形成一鈍化護層304。鈍化護層304也沿著接觸墊208及導電連接器210的側面延伸。鈍化護層304可由氧化矽、氮化矽等形成。可透過諸如化學氣相沉積(CVD)、原子層沉積(ALD)等的沉積製程形成。在一些實施例中,鈍化護層304由氧化物(例如,氧化矽)形成,且由原子層沉積(ALD)形成。形成的鈍化護層304具有厚度T1。在一些實施例中,厚度T1約在0.01μm至0.5μm的範圍內。
再者,形成一隔離材料306於鈍化護層304上方。隔離材料306可由氧化物(例如,氧化矽)、高分子材料(例如聚醯亞胺、低溫聚醯亞胺(low temperature polyimide,LTPI))、聚苯並噁唑(PBO)、或苯並環丁烯(BCB))等。在隔離材料306為氧化物的實施例中,隔離材料306可透過諸如化學氣相沉積(CVD)、原子層沉積(ALD)等的沉積製程形成。在隔離材料306為高分子材料的實施例中,隔離材料306可透過諸如旋塗的塗覆製程形成。形成的隔離材料306具有厚度T2,其大於鈍化護層304的厚度T1。在一些實施例中,厚度T2在約在3μm至100μm的範圍內。隔離材料306圍繞並將雷射裝置104埋入。隔離材料306位於雷射裝置104上的部分具有厚度T3。在一些實施例中,厚度T3小於或約等於65μm。
在第13圖中,進行平坦化製程,以平坦化及薄化隔離材料306。具體來說,減少雷射裝置104上的隔離材料306的量。平坦化製程可為研磨製程、化學機械研磨(CMP)製程等。在平坦化及薄化之後,位於雷射裝置104上方的
隔離材料306的部分具有薄化的厚度T4,其小於厚度T3。在一些實施例中,薄化的厚度T4小於或約等於5μm(例如,約1μm)。
在第14圖中,形成一罩幕層308於隔離材料306上。在一些實施例中,罩幕層308由金屬或含金屬材料形成,例如Ti、Cu、TiW、TaN、TiN、其組合或其多層。在一些實施例中,罩幕層308可由SiC等介電材料形成。罩幕層308可稱作硬式罩幕層。罩幕層308可透過諸如物理氣相沉積(PVD)、化學氣相沉積(CVD)等沉積製程形成。
在第15圖中,形成開口310於罩幕層308、隔離材料306、鈍化護層304及鈍化護層206內。透過開口310而露出內連接結構204的接墊204B。可透過兩步驟蝕刻製程形成開口310,其中在第一蝕刻製程中圖案化罩幕層308,並且在第二蝕刻製程中將罩幕層308的圖案轉移到下面的特徵部件。在兩步驟蝕刻製程的示例中,形成並圖案化光阻於罩幕層308上。光阻可透過旋塗製程等形成,且可對光阻進行曝光,以進行圖案化。光阻的圖案對應於開口310。透過將光阻的圖案轉移至罩幕層308來圖案化罩幕層308。罩幕層308可透過可接受的蝕刻製程(例如透過濕式蝕刻、乾式蝕刻或其組合)來進行圖案化,並使用圖案化的光阻作為蝕刻罩幕進行蝕刻。然後透過將罩幕層308的圖案轉移到下面的特徵部件來圖案化隔離材料306、鈍化護層304及鈍化護層206。隔離材料306、鈍化護層304及鈍化護層206可透過可接受的蝕刻製程(例如,透過乾式蝕刻、電漿蝕刻或其組合)進行圖案化,並使用圖案化的罩幕層308作為蝕刻罩幕。在一些實施例中,可在進行後續製程之前去除罩幕層308。在所示的實施例中,保留罩幕層308,且在進行後續製程步驟之後去除。
形成的開口310可具有任何寬度W5。兩步驟蝕刻製程允許開口310的寬度W5具有小的關鍵圖形尺寸(critical dimension)。在一些實施例中,寬度W5約在1μm至80μm的範圍(例如,約3μm)。再者,形成的開口310可具有
任何深度D2。在一些實施例中,深度D2約在3μm至41μm的範圍(例如,約14μm)。兩步驟蝕刻製程允許開口310具有大的深寬比。在一些實施例中,開口310的深度與寬度比約在40:1至2:1的範圍。
在16圖中,形成一種子層312於開口310內及內連接結構204的接墊204B上。在保留罩幕層308的實施例中,種子層312也沿著罩幕層308延伸。種子層312為金屬層,其可為單層或複合層(包括由不同材料形成的多個子層)。在一些實施例中,種子層312包括鈦層及位於鈦層上方的銅層。種子層312可透過如物理氣相沉積(PVD)等沉積製程形成。也可形成一阻障層於種子層312上。阻障層可由TaN、TiN等形成,且可透過如物理氣相沉積(PVD)等沉積製程形成。
在第17圖中,形成一導電材料314於種子層312上及開口310內。導電材料314可為金屬,例如銅、鎢、鋁、鈦等。導電材料314可透過電鍍形成,例如電鍍或無電鍍等。
在第18圖中,進行平坦化製程以平坦化導電材料314和隔離材料306。平坦化製程可以是例如研磨製程、化學機械研磨(CMP)製程等。導電材料314及種子層312的餘留部分於開口310內形成導電通孔電極316。導電通孔電極316物理性及電性連接至內連接結構204的接墊204B。
在第19圖中,形成開口318於隔離材料306及鈍化護層304內,而露出雷射裝置104。開口318可透過可接受的微影及蝕刻技術形成。舉例來說,可形成並圖案化光阻於隔離材料306上。可透過旋塗製程等形成光阻,且可對光阻進行曝光,以進行圖案化。光阻的圖案對應於開口318。透過將光阻的圖案轉移至隔離材料306及鈍化護層304來圖案化隔離材料306及鈍化護層304。開口318比開口310淺,因此可避免在蝕刻期間使用額外的硬式罩幕。隔離材料306及鈍化護層304可透過可接受的蝕刻製程(例如透過乾式蝕刻)來圖案化,並使用圖
案化的光阻作為蝕刻罩幕。形成的開口318可具有任何寬度W6。在一些實施例中,寬度W6約在10μm至30μm的範圍(例如,約13μm)。
在第20圖中,形成電極320於開口318內並沿著隔離材料306的頂表面,而形成用於雷射裝置104的第一反射結構108的接點。除了用於第一反射的接點之外,在雷射裝置104的第一反射結構108中,電極320將雷射裝置104連接至導電通孔電極316。因此,內連接結構204的接墊204A透過導電連接器電性連接至第二反射結構112(例如,陰極),且內連接結構204的接墊204B透過電極320及導電通孔電極316電性連接至第一反射結構108(例如,陽極)。
類似接觸墊114,電極320由允許電極320與第一反射結構108的金屬-半導體接面為歐姆接面的材料形成。電極320可為單層或複合層(包括由不同材料形成的多個子層(用虛線示出))。在一些實施例中,電極320由Ti、Pt、Au、Cu、Al、Ni、或其組合等形成。在第一反射結構108由p型摻雜的GaAs形成的實施例中,電極320可包括至少Ti或Pt層。舉例來說,電極320可為單層的Ti或Pt,或為複合層(其中最下面的子層為Ti或Pt子層,上方層是不同的導電材料)。
在形成電極320的示例中,形成並圖案化光阻於隔離材料306及雷射裝置104上。光阻可透過旋塗製程等形成,且可對光阻進行曝光,以進行圖案化。光阻的圖案對應於電極320。圖案化形成穿過光阻的開口,以露出第一反射結構108。形成一導電材料於光阻的開口內及第一反射結構108的露出部分上。導電材料可透過沉積製程形成,例如物理氣相沉積(PVD)、電子束物理氣相沉積(electron-beam PVD)等。然後,去除光阻及導電材料的多餘部分。可透過可接受的剝離製程去除光阻及導電材料的多餘部分,例如氧電漿灰化等。
在第21圖中,形成一鈍化護層322於電極320及隔離材料306上。鈍化護層322可由氧化矽、氮化矽等形成,且可透過沉積製程形成,例如化學氣相沉積(CVD)。在一些實施例中,鈍化護層322由氮化物(例如,氮化矽)形
成。
第22圖繪示出了根據一些實施例之雷射裝置封裝300的操作。雷射裝置封裝300可用作深度感測器400的雷射光束源。雷射裝置封裝300的雷射裝置104可以脈衝形式產生雷射光束,且雷射光束可在被一目標404反射之後由偵測器402所接收。可測量雷射光束的往返時間並用於計算深度感測器400與目標404之間的距離。偵測器402可為CMOS影像傳感器,例如光電二極體。在一些實施例中,偵測器402形成於與雷射裝置封裝300相同的基底上。舉例來說,偵測器402可形成於第二結構200的半導體基底202內(請參照第8圖)。
上述實施例可實現諸多優點。透過為接觸墊114選擇所需的材料,第二反射結構112與接觸墊114的金屬-半導體接面可為歐姆接面(或者至少可具有較低的肖特基能障)。透過在接觸墊114與導電連接器210之間形成凸塊下金屬(UBM)126,可避免接觸墊114與導電連接器210之間的金屬相互擴散。因此,當回流導電連接器210時,接觸墊114與第二反射結構112的接面可維持其歐姆特性。因此可降低接觸墊114的接觸電阻,且可增加所得到的接點的品質及/或可靠度。
在一實施例中,一種半導體裝置包括:一第一反射結構,包括由一半導體材料構成的複數個第一摻雜層,且交替的第一摻雜層摻雜有一p型摻雜物;一第二反射結構,包括由半導體材料構成的複數個第二摻雜層,且交替的第二摻雜層摻雜有一n型摻雜物;一發光半導體區,設置於第一反射結構與第二反射結構之間;一接觸墊,位於第二反射結構上,接觸墊的功函數小於第二反射結構的功函數;一接合層,位於接觸墊上,接合層的功函數大於第二反射結構的功函數;以及一導電連接器,位於接合層上。
在一些實施例中,上述半導體裝置更包括:一鈍化特徵部件,位於第二反射結構及接觸墊上,接合層延伸穿過鈍化特徵部件。在上述半導體裝
置的一些實施例中,半導體材料為GaAs。在上述半導體裝置的一些實施例中,接觸墊為單層的Au、GeAu或Ni。在上述半導體裝置的一些實施例中,接觸墊包括:一第一子層,位於第二反射結構上,第一子層為Au、GeAu或Ni;以及一第二子層,位於第一子層上,第二子層為不同於第一子層的一導電材料。在上述半導體裝置的一些實施例中,接合層為單層的Ti。在上述半導體裝置的一些實施例中,接合層包括:一第一子層,位於接觸墊上,第一子層為Ti;以及一第二子層,位於第一子層上,第二子層為不同於第一子層的一導電材料。在一些實施例中,上述半導體裝置更包括:一內連接結構,包括一第一接墊及一第二接墊,第一接墊連接至導電連接器;一導電通孔電極,連接至第二接墊;一電極,將導電通孔電極連接至第一反射結構;以及一鈍化護層,位於電極上。在一些實施例中,上述半導體裝置更包括:一隔離材料,圍繞導電通孔電極、第一反射結構以及第二反射結構,電極設置於隔離材料上。
在一實施例中,一種半導體裝置之製造方法包括:形成一第一反射結構於一基底上,第一反射結構包括由一半導體材料構成的複數個第一摻雜層,且交替的第一摻雜層摻雜有一p型摻雜物;形成一發光半導體區於第一反射結構上;形成一第二反射結構於發光半導體區上,第二反射結構包括由半導體材料構成的複數個第二摻雜層,且交替的第二摻雜層摻雜有一n型摻雜劑;沉積一接觸墊於第二反射結構上,接觸墊的功函數小於第二反射結構的功函數;沉積一接合層於接觸墊上,接合層的功函數大於第二反射結構的功函數;形成一導電連接器於接合層上;以及回流導電連接器。
在一些實施例中,上述半導體裝置之製造方法更包括:形成一鈍化特徵部件於第二反射結構及接觸墊上;以及圖案化出一開口於鈍化特徵部件內,接合層沉積於開口內。在一些實施例中,上述半導體裝置之製造方法更包括:利用鈍化特徵部件作為一蝕刻罩幕來蝕刻第二反射結構、發光半導體區以
及第一反射結構,其中在進行蝕刻之後,第二反射結構、發光半導體區以及第一反射結構的餘留部分形成一雷射二極體,雷射二極體具有一上寬度及一下寬度,上寬度小於下寬度。在一些實施例中,上述半導體裝置之製造方法更包括:氧化雷射二極體,上述氧化於雷射二極體側面形成發光半導體區的一非透明部。
在一實施例中,一種半導體裝置之製造方法包括:將一雷射裝置接觸一導電連接器,雷射裝置包括:一雷射二極體,包括一摻雜的半導體材料,雷射二極體具有一陽極及一陰極;一接觸墊,位於雷射二極體的陰極上,接觸墊與雷射二極體具有一歐姆接面;以及一接合層,位於接觸墊上,導電連接器與接合層接觸;回流導電連接器,其中在回流期間,一金屬間化合物形成於接合層與導電連接器的一界面處,且未有金屬間化合物形成於接合層與接觸電的一界面處;形成一隔離材料圍繞雷射裝置及導電連接器;形成一導電通孔電極穿過隔離材料;以及形成一電極將導電通孔電極連接至雷射裝置的陽極。
在一些實施例中,上述半導體裝置之製造方法更包括:在將雷射裝置與導電連接器接觸之後,形成一底膠圍繞雷射裝置;以及在形成隔離材料之前,去除底膠。在上述半導體裝置之製造方法的一些實施例中,形成導電通孔電極包括:形成一罩幕層於隔離材料上;圖案化罩幕層而形成一第一開口;轉移罩幕層的第一開口至隔離材料;形成一導電材料於第一開口內;以及平坦化導電材料及隔離材料,使導電材料的餘留部分形成導電通孔電極。在上述半導體裝置之製造方法的一些實施例中,形成電極包括:形成一開口於隔離材料內,開口露出雷射裝置的陽極;以及沿著隔離材料的一上表面及沿著導電通孔電極,沉積電極於開口內。在上述半導體裝置之製造方法的一些實施例中,沉積電極包括:沉積一單層的Ti或Pt。在上述半導體裝置之製造方法的一些實施例中,沉積電極包括:形成一第一子層,第一子層為Ti或Pt;以及形成一第二子層於第一子層上,第二子層為不同於第一子層的一導電材料。在一些實施例中,
上述半導體裝置之製造方法更包括:沉積一鈍化護層於電極及隔離材料上。
以上概略說明了本發明數個實施例的特徵,使所屬技術領域中具有通常知識者對於本揭露的型態可更為容易理解。任何所屬技術領域中具有通常知識者應瞭解到可輕易利用本揭露作為其它製程或結構的變更或設計基礎,以進行相同於此處所述實施例的目的及/或獲得相同的優點。任何所屬技術領域中具有通常知識者也可理解與上述等同的結構並未脫離本揭露之精神和保護範圍內,且可在不脫離本揭露之精神和範圍內,當可作更動、替代與潤飾。
100:第一結構
104:雷射裝置
108:第一反射結構
110:發光半導體區
112:第二反射結構
114:接觸墊
126:凸塊下金屬
200:第二結構
202:半導體基底
204:內連接結構
204A、204B:接墊
206、304、322:鈍化護層
208:接觸墊
210:導電連接器
300:雷射裝置封裝體
306:隔離材料
316:導電通孔電極
318:開口
320:電極
Claims (15)
- 一種半導體裝置,包括:一第一反射結構,包括由一半導體材料構成的複數個第一摻雜層,且交替的該等第一摻雜層摻雜有一p型摻雜物;一第二反射結構,包括由該半導體材料構成的複數個第二摻雜層,且交替的該等第二摻雜層摻雜有一n型摻雜物;一發光半導體區,設置於該第一反射結構與該第二反射結構之間;一接觸墊,位於該第二反射結構上,該接觸墊的功函數小於該第二反射結構的功函數;一接合層,位於該接觸墊上,該接合層的功函數大於該第二反射結構的功函數;以及一導電連接器,位於該接合層上。
- 如申請專利範圍第1項所述之半導體裝置,其中該半導體材料為GaAs。
- 如申請專利範圍第2項所述之半導體裝置,其中該接觸墊為單層的Au、GeAu或Ni。
- 如申請專利範圍第2項所述之半導體裝置,其中該接觸墊包括:一第一子層,位於該第二反射結構上,該第一子層為Au、GeAu或Ni;以及一第二子層,位於該第一子層上,該第二子層為不同於該第一子層的一導電材料。
- 如申請專利範圍第2項所述之半導體裝置,其中該接合層為單層的Ti。
- 如申請專利範圍第2項所述之半導體裝置,其中該接合層包括:一第一子層,位於該接觸墊上,該第一子層為Ti;以及 一第二子層,位於該第一子層上,該第二子層為不同於該第一子層的一導電材料。
- 如申請專利範圍第1項所述之半導體裝置,更包括:一內連接結構,包括一第一接墊及一第二接墊,該第一接墊連接至該導電連接器;一導電通孔電極,連接至該第二接墊;一電極,將該導電通孔電極連接至該第一反射結構;一鈍化護層,位於該電極上;以及一隔離材料,圍繞該導電通孔電極、該第一反射結構以及該第二反射結構,該電極設置於該隔離材料上。
- 一種半導體裝置之製造方法,包括:形成一第一反射結構於一基底上,該第一反射結構包括由一半導體材料構成的複數個第一摻雜層,且交替的該等第一摻雜層摻雜有一p型摻雜物;形成一發光半導體區於該第一反射結構上;形成一第二反射結構於該發光半導體區上,該第二反射結構包括由該半導體材料構成的複數個第二摻雜層,且交替的該等第二摻雜層摻雜有一n型摻雜劑;沉積一接觸墊於該第二反射結構上,該接觸墊的功函數小於該第二反射結構的功函數;沉積一接合層於該接觸墊上,該接合層的功函數大於該第二反射結構的功函數;形成一導電連接器於該接合層上;以及回流該導電連接器,其中該接觸墊的功函數在該回流之前與該回流之後是相同的。
- 如申請專利範圍第8項所述之半導體裝置之製造方法,更包括:形成一鈍化特徵部件於該第二反射結構及該接觸墊上;以及圖案化出一開口於該鈍化特徵部件內,該接合層沉積於該開口內。
- 如申請專利範圍第9項所述之半導體裝置之製造方法,更包括:利用該鈍化特徵部件作為一蝕刻罩幕來蝕刻該第二反射結構、該發光半導體區以及該第一反射結構,其中在進行該蝕刻之後,該第二反射結構、該發光半導體區以及該第一反射結構的餘留部分形成一雷射二極體,該雷射二極體具有一上寬度及一下寬度,該上寬度小於該下寬度;以及氧化該雷射二極體,該氧化於該雷射二極體側面形成該發光半導體區的一非透明部。
- 一種半導體裝置之製造方法,包括:將一雷射裝置接觸一導電連接器,該雷射裝置包括:一雷射二極體,包括一摻雜的半導體材料,該雷射二極體具有一陽極及一陰極;一接觸墊,位於該雷射二極體的該陰極上,該接觸墊與該雷射二極體具有一歐姆接面;一接合層,位於該接觸墊上,該導電連接器與該接合層接觸;回流該導電連接器,其中在該回流期間,一金屬間化合物形成於該接合層與該導電連接器的一界面處,且未有金屬間化合物形成於該接合層與該接觸墊的一界面處;形成一隔離材料圍繞該雷射裝置及該導電連接器;形成一導電通孔電極穿過該隔離材料;以及形成一電極將該導電通孔電極連接至該雷射裝置的該陽極。
- 如申請專利範圍第11項所述之半導體裝置之製造方法,更包括: 在將該雷射裝置與該導電連接器接觸之後,形成一底膠圍繞該雷射裝置;以及在形成該隔離材料之前,去除該底膠。
- 如申請專利範圍第11或12項所述之半導體裝置之製造方法,其中形成該電極包括:形成一開口於該隔離材料內,該開口露出該雷射裝置的該陽極;以及沿著該隔離材料的一上表面及沿著該導電通孔電極,沉積該電極於該開口內。
- 如申請專利範圍第13項所述之半導體裝置之製造方法,其中沉積該電極包括:沉積一單層的Ti或Pt。
- 如申請專利範圍第13項所述之半導體裝置之製造方法,其中沉積該電極包括:形成一第一子層,該第一子層為Ti或Pt;以及形成一第二子層於該第一子層上,該第二子層為不同於該第一子層的一導電材料。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201862694759P | 2018-07-06 | 2018-07-06 | |
| US62/694,759 | 2018-07-06 | ||
| US16/207,974 | 2018-12-03 | ||
| US16/207,974 US10992100B2 (en) | 2018-07-06 | 2018-12-03 | Semiconductor device and method |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202022991A TW202022991A (zh) | 2020-06-16 |
| TWI720525B true TWI720525B (zh) | 2021-03-01 |
Family
ID=68943812
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108123042A TWI720525B (zh) | 2018-07-06 | 2019-07-01 | 半導體裝置及其製造方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (3) | US10992100B2 (zh) |
| KR (1) | KR102278327B1 (zh) |
| CN (1) | CN110690642B (zh) |
| DE (1) | DE102019116868A1 (zh) |
| TW (1) | TWI720525B (zh) |
Families Citing this family (15)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE102017127920A1 (de) | 2017-01-26 | 2018-07-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Erhöhte Durchkontaktierung für Anschlüsse auf unterschiedlichen Ebenen |
| US11283240B2 (en) * | 2018-01-09 | 2022-03-22 | Oepic Semiconductors, Inc. | Pillar confined backside emitting VCSEL |
| US11233377B2 (en) * | 2018-01-26 | 2022-01-25 | Oepic Semiconductors Inc. | Planarization of backside emitting VCSEL and method of manufacturing the same for array application |
| US10622302B2 (en) | 2018-02-14 | 2020-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Via for semiconductor device connection and methods of forming the same |
| US11158775B2 (en) | 2018-06-08 | 2021-10-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| DE102018126130B4 (de) | 2018-06-08 | 2023-08-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Halbleitervorrichtung und -verfahren |
| KR102544296B1 (ko) * | 2018-09-13 | 2023-06-16 | 쑤저우 레킨 세미컨덕터 컴퍼니 리미티드 | 표면발광레이저 소자 및 이를 구비한 표면발광레이저 장치 |
| TWI877132B (zh) * | 2019-02-04 | 2025-03-21 | 日商索尼半導體解決方案公司 | 電子裝置 |
| WO2020162142A1 (ja) * | 2019-02-05 | 2020-08-13 | ソニー株式会社 | 発光素子組立体、マルチビームレーザチップ組立体及び光造形装置、並びに、部材組立体及びその製造方法 |
| US11164844B2 (en) * | 2019-09-12 | 2021-11-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Double etch stop layer to protect semiconductor device layers from wet chemical etch |
| DE102020118824A1 (de) * | 2020-07-16 | 2022-01-20 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Optoelektronisches halbleiterbauelement, verfahren zur herstellung des optoelektronischen halbleiterbauelements und lidar-system |
| JP2022021221A (ja) * | 2020-07-21 | 2022-02-02 | ソニーセミコンダクタソリューションズ株式会社 | 発光装置及びその製造方法 |
| EP3958309A1 (en) * | 2020-08-21 | 2022-02-23 | ams International AG | Display and method for manufacturing a display |
| KR20230109153A (ko) * | 2020-11-23 | 2023-07-19 | 센스 포토닉스, 인크. | 멀티-웨이퍼 통합 vcsel-전자 모듈 |
| US11810907B2 (en) * | 2021-01-27 | 2023-11-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Pixel structure for displays |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4738937A (en) * | 1985-10-22 | 1988-04-19 | Hughes Aircraft Company | Method of making ohmic contact structure |
| US6184066B1 (en) * | 1997-05-28 | 2001-02-06 | Matsushita Electric Industrial Co., Ltd. | Method for fabricating semiconductor device |
| US6642079B1 (en) * | 2002-06-19 | 2003-11-04 | National Central University | Process of fabricating flip chip interconnection structure |
| US6661823B1 (en) * | 2000-04-19 | 2003-12-09 | Fuji Xerox Co., Ltd. | Vertical resonator type surface light emitting semiconductor laser device and fabrication method thereof |
| US20070105265A1 (en) * | 2002-09-25 | 2007-05-10 | Lai Jay J | Front side illuminated photodiode with backside bump |
Family Cites Families (78)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3236774B2 (ja) | 1996-02-16 | 2001-12-10 | 日本電信電話株式会社 | 半導体集積回路 |
| US5719893A (en) * | 1996-07-17 | 1998-02-17 | Motorola, Inc. | Passivated vertical cavity surface emitting laser |
| TW444372B (en) | 1998-02-13 | 2001-07-01 | United Microelectronics Corp | Manufacturing method for buried DRAM |
| JP2001251016A (ja) * | 1999-12-28 | 2001-09-14 | Canon Inc | 面発光半導体レーザ及びその製造方法 |
| US20020086520A1 (en) * | 2001-01-02 | 2002-07-04 | Advanced Semiconductor Engineering Inc. | Semiconductor device having bump electrode |
| US6898215B2 (en) * | 2001-04-11 | 2005-05-24 | Optical Communication Products, Inc. | Long wavelength vertical cavity surface emitting laser |
| TW543128B (en) | 2001-07-12 | 2003-07-21 | Highlink Technology Corp | Surface mounted and flip chip type LED package |
| JP4055405B2 (ja) * | 2001-12-03 | 2008-03-05 | ソニー株式会社 | 電子部品及びその製造方法 |
| JP4166013B2 (ja) | 2001-12-26 | 2008-10-15 | 富士通株式会社 | 薄膜キャパシタ製造方法 |
| US6934312B2 (en) | 2002-09-30 | 2005-08-23 | Agilent Technologies, Inc. | System and method for fabricating efficient semiconductor lasers via use of precursors having a direct bond between a group III atom and a nitrogen atom |
| US6872983B2 (en) * | 2002-11-11 | 2005-03-29 | Finisar Corporation | High speed optical transceiver package using heterogeneous integration |
| JP4130163B2 (ja) * | 2003-09-29 | 2008-08-06 | 三洋電機株式会社 | 半導体発光素子 |
| US7015093B2 (en) | 2003-10-30 | 2006-03-21 | Texas Instruments Incorporated | Capacitor integration at top-metal level with a protection layer for the copper surface |
| JP4116587B2 (ja) * | 2004-04-13 | 2008-07-09 | 浜松ホトニクス株式会社 | 半導体発光素子及びその製造方法 |
| JP4733371B2 (ja) | 2004-08-18 | 2011-07-27 | 三菱化学株式会社 | n型窒化物半導体用のオーミック電極およびその製造方法 |
| JP2007149827A (ja) | 2005-11-25 | 2007-06-14 | Fujitsu Ltd | 電子部品製造方法および電子部品 |
| US8003479B2 (en) | 2006-03-27 | 2011-08-23 | Intel Corporation | Low temperature deposition and ultra fast annealing of integrated circuit thin film capacitor |
| JP4273431B2 (ja) | 2006-03-31 | 2009-06-03 | Dowaエレクトロニクス株式会社 | 垂直共振器型発光ダイオード |
| KR100729360B1 (ko) | 2006-04-05 | 2007-06-15 | 삼성전자주식회사 | 반도체 장치의 커패시터 구조체 및 그 제조 방법 |
| JP2007288089A (ja) * | 2006-04-20 | 2007-11-01 | Opnext Japan Inc | 光素子および光モジュール |
| JP4783692B2 (ja) | 2006-08-10 | 2011-09-28 | 新光電気工業株式会社 | キャパシタ内蔵基板及びその製造方法と電子部品装置 |
| KR101426285B1 (ko) * | 2008-01-09 | 2014-08-05 | 삼성전자주식회사 | 광 송수신 소자 및 그 제조방법 |
| DE102008022793B4 (de) * | 2008-05-08 | 2010-12-16 | Universität Ulm | Vollständig selbstjustierter oberflächenemittierender Halbleiterlaser für die Oberflächenmontage mit optimierten Eigenschaften |
| JP2010040704A (ja) | 2008-08-04 | 2010-02-18 | Fujitsu Microelectronics Ltd | 半導体装置の製造方法及び半導体装置 |
| JP5325506B2 (ja) * | 2008-09-03 | 2013-10-23 | 株式会社東芝 | 半導体発光素子及びその製造方法 |
| JP2010073841A (ja) * | 2008-09-18 | 2010-04-02 | Sony Corp | 光学パッケージ素子、表示装置、および電子機器 |
| JP5434131B2 (ja) | 2009-02-24 | 2014-03-05 | 富士通株式会社 | 多波長レーザ素子及びその製造方法 |
| US8907446B2 (en) | 2009-05-19 | 2014-12-09 | Texas Instruments Incorporated | Integrated circuit structure with capacitor and resistor and method for forming |
| US8435901B2 (en) | 2010-06-11 | 2013-05-07 | Tokyo Electron Limited | Method of selectively etching an insulation stack for a metal interconnect |
| US8344504B2 (en) | 2010-07-29 | 2013-01-01 | Avago Technologies Wireless Ip (Singapore) Pte. Ltd. | Semiconductor structure comprising pillar and moisture barrier |
| US8610161B2 (en) | 2010-10-28 | 2013-12-17 | Tsmc Solid State Lighting Ltd. | Light emitting diode optical emitter with transparent electrical connectors |
| US20120142177A1 (en) | 2010-12-03 | 2012-06-07 | Jee-Yong Kim | Methods of manufacturing a wiring structure and methods of manufacturing a semiconductor device |
| TW201232851A (en) | 2011-01-18 | 2012-08-01 | Siliconware Precision Industries Co Ltd | Package having emitting element and method for manufacturing the same |
| US8466544B2 (en) | 2011-02-25 | 2013-06-18 | Stats Chippac, Ltd. | Semiconductor device and method of forming interposer and opposing build-up interconnect structure with connecting conductive TMV for electrical interconnect of Fo-WLCSP |
| US20120266810A1 (en) | 2011-04-20 | 2012-10-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Planarization system for high wafer topography |
| KR101219030B1 (ko) | 2011-04-28 | 2013-01-21 | (재)한국나노기술원 | 수직형 발광다이오드 소자 및 그 제조방법 |
| US9012993B2 (en) | 2011-07-22 | 2015-04-21 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
| US9123763B2 (en) | 2011-10-12 | 2015-09-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package-on-package (PoP) structure having at least one package comprising one die being disposed in a core material between first and second surfaces of the core material |
| US8778737B2 (en) | 2011-10-31 | 2014-07-15 | International Business Machines Corporation | Flattened substrate surface for substrate bonding |
| US20140048951A1 (en) | 2012-08-14 | 2014-02-20 | Bridge Semiconductor Corporation | Semiconductor assembly with dual connecting channels between interposer and coreless substrate |
| US9508674B2 (en) | 2012-11-14 | 2016-11-29 | Taiwan Semiconductor Manufacturing Company, Ltd. | Warpage control of semiconductor die package |
| US8970023B2 (en) | 2013-02-04 | 2015-03-03 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structure and methods of forming same |
| KR102087939B1 (ko) | 2013-07-26 | 2020-03-11 | 엘지이노텍 주식회사 | 발광 소자 패키지 |
| US9543373B2 (en) * | 2013-10-23 | 2017-01-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor structure and manufacturing method thereof |
| US9450147B2 (en) | 2013-12-27 | 2016-09-20 | Apple Inc. | LED with internally confined current injection area |
| US9673119B2 (en) | 2014-01-24 | 2017-06-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | System and method for bonding package lid |
| US20150228538A1 (en) | 2014-02-11 | 2015-08-13 | Kabushiki Kaisha Toshiba | Semiconductor device and manufacturing method thereof |
| US9318429B2 (en) | 2014-03-31 | 2016-04-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Integrated structure in wafer level package |
| US9704772B2 (en) | 2014-04-02 | 2017-07-11 | Xintec Inc. | Chip package and method for forming the same |
| US9666522B2 (en) | 2014-05-29 | 2017-05-30 | Taiwan Semiconductor Manufacturing Company, Ltd. | Alignment mark design for packages |
| US9852998B2 (en) | 2014-05-30 | 2017-12-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Ring structures in device die |
| US9866522B2 (en) | 2014-07-29 | 2018-01-09 | Aruba Networks, Inc. | Method to control dynamic host configuration protocol pool exhaustion in dynamic network environments |
| WO2016043697A1 (en) | 2014-09-15 | 2016-03-24 | Intel Corporation | Methods to form high density through-mold interconnections |
| US9899248B2 (en) | 2014-12-03 | 2018-02-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming semiconductor packages having through package vias |
| CN104401934B (zh) | 2014-12-11 | 2016-02-24 | 东南大学 | 玻璃基板上埋入无源元件的圆片级制造方法 |
| KR20160124375A (ko) | 2015-04-17 | 2016-10-27 | 삼성전자주식회사 | 반도체 발광 소자 패키지의 제조 방법 |
| WO2016177333A1 (zh) | 2015-05-05 | 2016-11-10 | 湘能华磊光电股份有限公司 | Iii族半导体发光器件倒装结构的制作方法 |
| CN107743653A (zh) | 2015-06-18 | 2018-02-27 | 英特尔公司 | 用于半导体结构的金属特征的自底向上填充(buf) |
| US9899285B2 (en) | 2015-07-30 | 2018-02-20 | Semtech Corporation | Semiconductor device and method of forming small Z semiconductor package |
| US9786599B2 (en) | 2015-08-21 | 2017-10-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structures and method of forming the same |
| KR102546307B1 (ko) | 2015-12-02 | 2023-06-21 | 삼성전자주식회사 | 발광 소자 및 이를 포함하는 표시 장치 |
| US10056306B2 (en) | 2016-02-04 | 2018-08-21 | Globalfoundries Inc. | Test structure for monitoring interface delamination |
| KR102579880B1 (ko) | 2016-05-12 | 2023-09-18 | 삼성전자주식회사 | 인터포저, 반도체 패키지, 및 인터포저의 제조 방법 |
| JP2017216285A (ja) | 2016-05-30 | 2017-12-07 | 株式会社リコー | 面発光レーザアレイ素子、光源ユニット及びレーザ装置 |
| JP6725109B2 (ja) | 2016-08-30 | 2020-07-15 | 住友電工デバイス・イノベーション株式会社 | 半導体装置 |
| US9859218B1 (en) | 2016-09-19 | 2018-01-02 | International Business Machines Corporation | Selective surface modification of interconnect structures |
| JP2018073914A (ja) | 2016-10-26 | 2018-05-10 | 株式会社ジャパンディスプレイ | 表示装置 |
| US9876031B1 (en) | 2016-11-30 | 2018-01-23 | Sandisk Technologies Llc | Three-dimensional memory device having passive devices at a buried source line level and method of making thereof |
| EP3333882B1 (en) | 2016-12-06 | 2020-08-05 | IMEC vzw | Method for bonding thin semiconductor chips to a substrate |
| CN110178044B (zh) * | 2017-01-23 | 2022-04-05 | 深圳源光科技有限公司 | 检测装置、检测系统及检测装置的制作方法 |
| US10297494B2 (en) | 2017-01-26 | 2019-05-21 | Taiwan Semiconductor Manufacturing Company, Ltd. | Raised via for terminal connections on different planes |
| DE102017127920A1 (de) | 2017-01-26 | 2018-07-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Erhöhte Durchkontaktierung für Anschlüsse auf unterschiedlichen Ebenen |
| JP2019066750A (ja) | 2017-10-04 | 2019-04-25 | 株式会社ジャパンディスプレイ | 表示装置 |
| US10622302B2 (en) | 2018-02-14 | 2020-04-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Via for semiconductor device connection and methods of forming the same |
| US10497796B1 (en) | 2018-05-31 | 2019-12-03 | International Business Machines Corporation | Vertical transistor with reduced gate length variation |
| US10763249B2 (en) | 2018-05-31 | 2020-09-01 | Sharp Kabushiki Kaisha | Image display device |
| US11158775B2 (en) | 2018-06-08 | 2021-10-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US10643964B2 (en) * | 2018-07-02 | 2020-05-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structures for bonding a group III-V device to a substrate by stacked conductive bumps |
-
2018
- 2018-12-03 US US16/207,974 patent/US10992100B2/en active Active
-
2019
- 2019-03-20 CN CN201910211329.5A patent/CN110690642B/zh active Active
- 2019-06-24 DE DE102019116868.6A patent/DE102019116868A1/de active Pending
- 2019-07-01 TW TW108123042A patent/TWI720525B/zh active
- 2019-07-05 KR KR1020190081575A patent/KR102278327B1/ko active Active
-
2021
- 2021-04-26 US US17/240,620 patent/US12368280B2/en active Active
-
2025
- 2025-06-12 US US19/235,674 patent/US20250309608A1/en active Pending
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4738937A (en) * | 1985-10-22 | 1988-04-19 | Hughes Aircraft Company | Method of making ohmic contact structure |
| US6184066B1 (en) * | 1997-05-28 | 2001-02-06 | Matsushita Electric Industrial Co., Ltd. | Method for fabricating semiconductor device |
| US6661823B1 (en) * | 2000-04-19 | 2003-12-09 | Fuji Xerox Co., Ltd. | Vertical resonator type surface light emitting semiconductor laser device and fabrication method thereof |
| US6642079B1 (en) * | 2002-06-19 | 2003-11-04 | National Central University | Process of fabricating flip chip interconnection structure |
| US20070105265A1 (en) * | 2002-09-25 | 2007-05-10 | Lai Jay J | Front side illuminated photodiode with backside bump |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202022991A (zh) | 2020-06-16 |
| US20200014169A1 (en) | 2020-01-09 |
| CN110690642A (zh) | 2020-01-14 |
| US10992100B2 (en) | 2021-04-27 |
| KR20200005724A (ko) | 2020-01-16 |
| DE102019116868A1 (de) | 2020-01-09 |
| KR102278327B1 (ko) | 2021-07-21 |
| CN110690642B (zh) | 2021-10-22 |
| US12368280B2 (en) | 2025-07-22 |
| US20250309608A1 (en) | 2025-10-02 |
| US20210281037A1 (en) | 2021-09-09 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI720525B (zh) | 半導體裝置及其製造方法 | |
| KR102272124B1 (ko) | 반도체 디바이스 및 방법 | |
| US11961800B2 (en) | Via for semiconductor device connection and methods of forming the same | |
| US12142524B2 (en) | Via for component electrode connection | |
| CN110581209B (zh) | 半导体器件和方法 | |
| TW201511367A (zh) | 在金屬化層之下具有應力緩衝層的發光二極體 | |
| CN102460737A (zh) | 在半导体发光器件上形成电介质层的方法 | |
| TW201735306A (zh) | 半導體結構及其製造方法 | |
| TW201110411A (en) | Dielectric layer for a semiconductor light emitting device | |
| US12302677B2 (en) | Semiconductor device and method | |
| CN117369061A (zh) | 封装件及其制造方法 | |
| KR20260012264A (ko) | 광전자 디바이스 및 광전자 디바이스를 제조하기 위한 방법 |