[go: up one dir, main page]

TWI715971B - 光罩及其形成方法 - Google Patents

光罩及其形成方法 Download PDF

Info

Publication number
TWI715971B
TWI715971B TW108115413A TW108115413A TWI715971B TW I715971 B TWI715971 B TW I715971B TW 108115413 A TW108115413 A TW 108115413A TW 108115413 A TW108115413 A TW 108115413A TW I715971 B TWI715971 B TW I715971B
Authority
TW
Taiwan
Prior art keywords
layer
width
opening
wet etching
pattern
Prior art date
Application number
TW108115413A
Other languages
English (en)
Other versions
TW202008075A (zh
Inventor
黃崇洋
張浩銘
李明哲
許有心
賴伯政
李冠賢
林維信
林詣軒
施旺成
林政旻
Original Assignee
台灣積體電路製造股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202008075A publication Critical patent/TW202008075A/zh
Application granted granted Critical
Publication of TWI715971B publication Critical patent/TWI715971B/zh

Links

Images

Classifications

    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/38Masks having auxiliary features, e.g. special coatings or marks for alignment or testing; Preparation thereof
    • H10P76/2041
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F1/00Originals for photomechanical production of textured or patterned surfaces, e.g., masks, photo-masks, reticles; Mask blanks or pellicles therefor; Containers specially adapted therefor; Preparation thereof
    • G03F1/68Preparation processes not covered by groups G03F1/20 - G03F1/50
    • G03F1/80Etching
    • H10P76/4085
    • H10P76/4088
    • H10W46/00

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Preparing Plates And Mask In Photomechanical Process (AREA)
  • Engineering & Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)

Abstract

根據本發明的一些實施例,一種用於形成一光罩之方法包含:接納一基板,該基板具有形成於其上之一第一層,其中在該基板上方放置暴露該第一層之部分之一經圖案化第二層;透過該經圖案化第二層而移除該第一層之該等經暴露部分以在該第一層中形成複數個開口;移除該經圖案化第二層;及利用一蝕刻劑執行一濕式蝕刻以移除該第一層之部分以使該複數個開口變寬。該蝕刻劑與該第一層之一頂部表面及該複數個開口之側壁接觸。該複數個開口中之每一者在該濕式蝕刻之該執行之前具有一第一寬度且在該濕式蝕刻之該執行之後具有一第二寬度。該第二寬度大於該第一寬度。

Description

光罩及其形成方法
本發明實施例係有關光罩及其形成方法。
半導體積體電路工業已在過去數十年中經歷快速增長。半導體材料及設計上之技術進展已生產出不斷變小且更複雜之電路。已使此等材料及設計進展係可能的,此乃因與處理及製造有關之技術亦已經歷技術進展。在半導體演進之過程中,每單位面積之經互連裝置之數目已增加,此乃因可被可靠地形成之最小組件之大小已降低。
半導體製作在很大程度上依賴於光微影製程,其中使用一給定頻率之光來將一所要圖案轉印至經歷半導體處理之一晶圓上。為將圖案轉印至晶圓上,通常使用一光罩(亦稱為一遮罩或倍縮光罩)。光罩准許及阻止以一所要圖案之光到達晶圓之一層(諸如一光阻劑(PR)層)上,該層對曝光進行化學反應,從而移除PR之某些部分且留下其他部分。然後使用剩餘PR來圖案化一下伏層。隨著構件大小已降低,用於光微影中以圖案化層之光波長亦已降低,從而形成額外困難且需要技術進展,諸如使用極紫外線(EUV)作為一光源以及使用相移遮罩。改良光罩對於促進工業中之持續進展係重要的,特定而言此乃因經圖案化層中之缺陷可在半導體裝置及積體電路製造中之後續處理步驟期間加劇。因此,需要光罩改良,包 含對光罩源於其上之遮罩坯料之改良及對圖案化光罩之製程之改良。
根據本發明的一實施例,一種用於形成一光罩之方法包括:接納一基板,該基板包括形成於其上之一第一層,其中在該基板上方放置暴露該第一層之部分之一經圖案化第二層;透過該經圖案化第二層而移除該第一層之該等經暴露部分以在該第一層中形成複數個開口;移除該經圖案化第二層;及利用一蝕刻劑執行一濕式蝕刻以移除該第一層之部分,其中該蝕刻劑與該第一層之一頂部表面及該複數個開口之側壁接觸,該複數個開口中之每一者在該濕式蝕刻之該執行之前具有一第一寬度且在該濕式蝕刻之該執行之後具有一第二寬度,且該第二寬度大於該第一寬度。
根據本發明的一實施例,一種用於形成一光罩之方法包括:接納一基板,該基板具有形成於其上之一第一開口及一第二開口,其中該第一開口具有一第一寬度,且該第二開口具有小於該第一寬度之一第二寬度;形成一保護層以覆蓋該第一開口且暴露該第二開口;及利用一蝕刻劑執行一濕式蝕刻以使該第二開口變寬,其中該第二開口在該濕式蝕刻之該執行之後具有一第三寬度,且該第二開口之該第三寬度實質上等於該第一開口之該第一寬度。
根據本發明的一實施例,一種半導體製造方法包括:接納一基板;及執行一光微影以將一第一圖案自一光罩轉印至該基板以形成一第二圖案,其中該第一圖案具有一第一尺寸,該第二圖案具有一第二尺寸,且該第二尺寸小於該第一尺寸。
10:方法
11:方法
12:半導體製造方法/方法
100:操作
102:操作
104:操作
106:操作
110:操作
112:操作
114:操作
120:操作
122:操作
124:操作
126:操作
128:操作
200:光罩
202:基板/遮罩基板
210:第一層/屏蔽層/經圖案化第一層
212:開口
220:經圖案化第二層/經圖案化光阻劑
230:晶粒區域
232:虛設臨界尺寸目標圖案/虛設目標臨界尺寸圖案
250:蝕刻劑
300:光罩
302:基板/遮罩基板
310:第一層/屏蔽層/經圖案化第一層
312:開口/第一開口
314:開口/第二開口
330:晶粒區域
332:虛設臨界尺寸目標圖案/虛設目標臨界尺寸圖案
340:保護層
350:蝕刻劑
400:光罩
402:基板/遮罩基板
410:第一層/屏蔽層/經圖案化第一層
412:第一開口
414:第二開口
430:晶粒區域
432:虛設臨界尺寸目標圖案/虛設目標臨界尺寸圖案
434:調整標記
440:保護層
450:蝕刻劑
500:曝光工具/工具/光學微影工具
502:光源
504:聚光透鏡
506:遮罩載台
508:投影透鏡
510:基板載台
520:光
522:經圖案化光
600:基板
602:層/經圖案化層
604:光阻劑/光阻劑層/經圖案化光阻劑層
630:晶粒區域
632:虛設臨界尺寸目標圖案
634:調整標記
I-I':線
II-II':線
W1:寬度/第一寬度
W2:寬度/第二寬度
W3:第三寬度
W4:第四寬度
W5:第五寬度
當藉助附圖閱讀時,自以下詳細說明最佳地理解本揭露之態樣。應注意,根據工業中之標準實踐,各種構件未按比例繪製。實際上,為論述清晰起見,可任意地增加或減小各種構件之尺寸。
圖1係表示根據本揭露之態樣之用於形成一光罩之一方法的一流程圖。
圖2係表示根據本揭露之態樣之用於形成一光罩之一方法的一流程圖。
圖3係表示根據本揭露之態樣之一半導體製造方法之一流程圖。
圖4A、圖5A、圖6A及圖7A係根據一或多項實施例中之本揭露之態樣構造之處於各種製作階段處之一光罩的示意性俯視圖。
圖4B、圖5B、圖6B及圖7B係分別沿著圖4A、圖5A、圖6A及圖7A之一線I-I'截取之部分放大剖面圖。
圖8係用於實施例中之蝕刻劑之導電率之一監測圖表。
圖9A、圖10A、圖11A及圖12A係根據一或多項實施例中之本揭露之態樣構造之處於各種製作階段處之一光罩的示意性俯視圖。
圖9B、圖10B、圖11B及圖12B係分別沿著圖9A、圖10A、圖11A及圖12A之一線I-I'截取之部分放大剖面圖。
圖9C、圖10C、圖11C及圖12C係分別沿著圖9A、圖10A、圖11A及圖12A之一線II-II'截取之部分放大剖面圖。
圖13A、圖14A、圖15A及圖16A係根據一或多項實施例中之本揭露之態樣構造之處於各種製作階段處之一光罩的示意性俯視圖。
圖13B、圖14B、圖15B及圖16B係分別沿著圖13A、圖 14A、圖15A及圖16A之一線I-I'截取之部分放大剖面圖。
圖13C、圖14C、圖15C及圖16C係分別沿著圖13A、圖14A、圖15A及圖16A之一線II-II'截取之部分放大剖面圖。
圖17係圖解說明用於實施本揭露之一或多項實施例之一曝光工具之一示意性圖式。
圖18係圖解說明根據一或多項實施例中之本揭露之態樣之一圖案轉印的一示意性圖式。
以下揭露提供用於實施所提供標的物之不同構件之諸多不同實施例或實例。下文闡述元件及配置之特定實例以簡化本揭露。當然,此等僅係實例且並非意欲係限制性的。舉例而言,在說明中一第一構件在一第二構件上方或該第二構件上形成可包含其中第一構件與第二構件直接接觸地形成之實施例,且亦可包含其中額外構件可形成於第一構件與第二構件之間使得第一構件與第二構件可不直接接觸之實施例。另外,本揭露可在各種實例中重複參考編號及/或字母。此重複係出於簡單及清晰目的且並非本質上指示所論述之各種實施例及/或組態之間的一關係。
此外,可在本文中為易於說明而使用空間相對術語(諸如「下方」、「下面」、「下部」、「上面」、「上部」、「上」及諸如此類)來闡述一個元件或構件與另一元件或構件之關係,如各圖中所圖解說明。該等空間相對術語意欲囊括在使用或操作中之裝置之除各圖中所繪示定向之外的不同定向。設備可以其他方式定向(旋轉90度或以其他定向)且可因此同樣地理解本文中所使用之空間相對描述語。
如本文中所使用,諸如「第一」、「第二」及「第三」之術 語闡述各種元件、組件、區域、層及/或區段,但此等元件、組件、區域、層及/或區段不應由此等術語限制。此等術語可僅用於將一個元件、組件、區域、層或區段與另一元件、組件、區域、層或區段進行區分。諸如「第一」、「第二」及「第三」之術語在用於本文中時並不暗指一序列或次序,除非內容脈絡明確指示。
一光罩之一典型製作操作可包含:將電路圖案成像至形成於一遮罩基板(亦稱為遮罩坯料)上之一光阻劑層中;使光阻劑層顯影;蝕刻光阻劑層;將電路圖案自光阻劑層轉印至一不透明或半透射層;移除光阻劑層;及藉由掃描式電子顯微鏡法(SEM)在蝕刻後檢驗(AEI)或剝除後檢驗(ASI)處檢查臨界尺寸(CD)。在AEI檢查或ASI檢查處觀察光罩之品質,該AEI檢查或ASI檢查經執行以獲得CD平均值及CD一致性。CD之一較小變化通常指示光罩之一較高品質。藉由一蝕刻操作而判定光罩之品質,該蝕刻操作用於將電路圖案轉印至不透明或半透射層且因此判定經蝕刻層之輪廓(例如,CD)。
當圖案中之構件或開口之大小不滿足一目標值(諸如一CD要求)時,在AEI檢查或ASI檢查處報告缺陷。通常,可發現兩種缺陷類型。當構件或開口大小小於目標值時,其被辨識為一大小過小缺陷,或收縮類型缺陷。當構件或開口大小大於目標值時,其被辨識為一大小過大缺陷,或橋接類型缺陷。此外,當在光罩之所有圖案區中發現大小過小缺陷或大小過大缺陷時,其被辨識為一全域缺陷。當在光罩之某些圖案區中發現大小過小缺陷或大小過大缺陷而在該光罩之其他圖案區中無缺陷時,其被辨識為一局部缺陷。一光微影製程使用一光罩來藉由一光學曝光工具(諸如一步進器或一掃描器)將一IC設計佈局圖案轉印至一晶圓基板。光罩 上之缺陷對光微影製程造成挑戰。舉例而言,當在晶圓基板上形成一不想要之圖案時,半導體製造製程之良率降低,且晶圓可由於該不想要之圖案而被廢棄。
因此,本揭露提供一種用於形成一光罩之方法。在某些實施例中,使用一濕式蝕刻來移除全域大小過小缺陷。在某些實施例中,提供一濕式蝕刻及一保護層以移除局部大小過小缺陷。在某些實施例中,提供一濕式蝕刻及一保護層以改良圖案一致性。此外,添加一調整標記,使得可根據調整標記而調整一曝光能量劑量,且被轉印至目標層之圖案可具有滿足要求之構件或開口大小。
應注意,在某些實施例中,術語「光罩」、「遮罩」及「倍縮光罩」用於係指同一物項。在某些實施例中,光罩可為一反射遮罩,諸如下文進一步詳細地闡述。在某些實施例中,光罩可併入有其他解析度增強構件,諸如一相移遮罩(PSM)或光學接近校正(OPC)之構件。
在某些實施例中,光罩可包含一個二元強度遮罩(BIM)或一超二元強度遮罩(SBIM),該BIM或該SBIM通常含有位於一高度經拋光石英基板上之經圖案化吸收體膜(諸如鉻(Cr)、氧化鉻(CrO)、鉬(Mo)、鉬矽(MoSi)或氮化矽(SiN))。光罩上之此等吸收體區域吸收光以便將通過該區域之光完全吸收或顯著衰減。因此,將暗影像圖案及亮影像圖案自遮罩投影至一目標(諸如一半導體晶圓)上。
在某些實施例中,光罩可包含一經衰減相移遮罩(APSM)或一硬遮罩(HM)經衰減相移遮罩((HM)APSM)。相移遮罩可包含一衰減器,該衰減器係允許5%至15%光透射比之一類金屬光吸收膜,諸如矽化鉬氮氧化物(MoSiON)或氮氧化鉻(CrON)。光波穿過衰減器之部分透射比 允許產生經相移光。APSM利用一同調或部分同調成像系統中之干擾效應來減小一給定物件之空間頻率、增強該給定物件之邊緣對比度或此兩者。藉由將透射材料之一額外經圖案化層添加至遮罩而在一設計中之臨界位置處本端地控制干擾類型(亦即,相消或相長)係可能的。此技術導致較高解析度、較大曝光寬容度與較大聚焦深度之一組合。在相移微影中,將一透明塗層置於一透明區上方。通過經塗覆區域之光波相對於通過未經塗覆區域之光波異相移位180°。
圖1係用於形成一光罩之一方法10之一流程圖。方法10包含一操作100,其中接納一基板。基板包含形成於其上之第一層。在某些實施例中,可將一經圖案化第二層放置於基板上方。經圖案化第二層暴露第一層之部分。方法10進一步包含一操作102,其中透過經圖案化第二層而移除第一層之經暴露部分以在第一層中形成複數個開口。方法10進一步包含一操作104,其中移除經圖案化第二層。方法10進一步包含一操作106,其中利用一蝕刻劑執行一濕式蝕刻以移除第一層之部分以使複數個開口變寬。在某些實施例中,蝕刻劑與第一層之一頂部表面及複數個開口之側壁接觸。複數個開口中之每一者在濕式蝕刻之執行之前具有一第一寬度且在濕式蝕刻之執行之後具有一第二寬度,並且第二寬度大於第一寬度。將根據一或多項實施例進一步闡述方法10。應注意,可在各種態樣之範疇內重新配置或以其他方式修改方法10之操作。應進一步注意,可在方法10之前、期間及之後提供額外製程,且可僅在本文中簡要地闡述某些其他製程。因此,其他實施方案在本文中所闡述之各種態樣之範疇內係可能的。
圖2係用於形成一光罩之一方法11之一流程圖。方法11包 含一操作110,其中接納具有形成於其上之一第一開口及一第二開口之一基板。在某些實施例中,第一開口具有一第一寬度且第二開口具有小於第一寬度之一第二寬度。方法11包含一操作112,其中放置一保護層以覆蓋第一開口且暴露第二開口。方法11進一步包含一操作114,其中利用一蝕刻劑執行一濕式蝕刻以使第二開口變寬。在某些實施例中,第二開口在濕式蝕刻之執行之後具有一第三寬度,且第二開口之第三寬度類似於第一開口之第一寬度。將根據一或多項實施例進一步闡述方法11。應注意,可在各種態樣之範疇內重新配置或以其他方式修改方法11之操作。應進一步注意,可在方法11之前、期間及之後提供額外製程,且可僅在本文中簡要地闡述某些其他製程。因此,其他實施方案在本文中所闡述之各種態樣之範疇內係可能的。
圖3係一半導體製造方法12之一流程圖。方法12包含一操作120,其中接納具有形成於其上之一第一開口及一第二開口之一基板。在某些實施例中,第一開口具有一第一寬度且第二開口具有大於第一寬度之一第二寬度。方法12包含一操作122,其中在基板上放置一調整標記。方法12包含一操作124,其中放置一保護層以覆蓋第二開口且暴露第一開口。方法12進一步包含一操作126,其中利用一蝕刻劑執行一濕式蝕刻以使第一開口變寬。在某些實施例中,第一開口在濕式蝕刻之執行之後具有一第三寬度,且第一開口之第三寬度類似於第二開口之第二寬度。方法12進一步包含一操作128,其中執行一光微影以將第一開口及第二開口轉印至一層。在某些實施例中,藉由調整標記而判定光微影中之一最佳曝光劑量。將根據一或多項實施例進一步闡述方法12。應注意,可在各種態樣之範疇內重新配置或以其他方式修改方法12之操作。應進一步注意,可在方 法12之前、期間及之後提供額外製程,且可僅在本文中簡要地闡述某些其他製程。因此,其他實施方案在本文中所闡述之各種態樣之範疇內係可能的。
圖4A、圖5A、圖6A及圖7A係圖解說明根據一或多項實施例中之本揭露之態樣構造之處於各種製作階段處之一光罩200的俯視圖,且圖4B、圖5B、圖6B及圖7B係分別沿著圖4A、圖5A、圖6A及圖7A之線I-I'截取之部分放大剖面圖。如圖4A及圖4B中所展示,在操作100中接納或提供一基板202。在某些實施例中,基板202係包含低熱膨脹材料(LTEM)之一遮罩基板,該LTEM用於使歸因於由經強化照射輻射誘導之遮罩加熱之影像失真最小化。在某些實施例中,LTEM可包含矽、石英、熔融矽石、熔融石英、氟化鈣(CaF)、碳化矽(SiC)、氧化矽-氧化鈦及/或此項技術中已知之其他適合LTEM。此外,遮罩基板202可包含具有一低缺陷位準及一平滑表面之材料。
仍參考圖4A及圖4B,在操作100中於遮罩基板202上方形成一第一層210(諸如一屏蔽層210)。在某些實施例中,第一層210包含鉻(Cr)、氮化鉻(CrN)、氮化鉬矽(MoSiN)、矽化鉬(MoSi)、氮氧化鉬矽(MoSiON)、SiO或SiN,但本揭露不限於此等材料。在某些實施例中,第一層210可為一單層結構。在其他實施例中,第一層210可為一多層結構,但本揭露不限於此。在某些實施例中,可在第一層210上形成一硬遮罩層(未展示)。硬遮罩層可包含如用於形成光罩之操作所需之適合於反射或吸收光之材料。硬遮罩層可包含Cr、CrN、氧化鉻(CrO)、氮化鉭(TaN)、氧化鉭(TaO)或氮氧化鉭(TaON),但本揭露不限於此。
在某些實施例中,在操作100中於第一層210上形成一經圖 案化第二層220(諸如一經圖案化光阻劑220),如圖4A及圖4B中所展示。在某些實施例中,一光阻劑層形成於第一層210上且最初經受一曝光操作以形成一經曝光光阻劑層。將經曝光光阻劑層烘烤且然後顯影以形成經圖案化第二層220。經圖案化第二層220界定一個晶粒區域或數個晶粒區域230之圖案。在某些實施例中,透過經圖案化第二層220而暴露第一層210之部分,如圖4B中所展示。在某些實施例中,可在經圖案化第二層220中形成虛設圖案。舉例而言,在晶粒區域230中之每一者中形成一虛設臨界尺寸(CD)目標圖案232。虛設CD目標圖案232幫助分析CD平均值且檢查CD一致性。在某些實施例中,虛設CD目標圖案232之一長度係介於大約1μm與5μm之間,但本揭露不限於此。
參考圖5A及圖5B,在操作102中透過經圖案化第二層220而移除第一層210之經暴露部分。在某些實施例中,第一層210經受一乾式蝕刻操作,但本揭露不限於此。因此,將圖案自經圖案化第二層220轉印至第一層210。因此,將第一層210圖案化以具有形成於其中之複數個開口212。複數個開口212中之每一者具有一寬度W1。換言之,經圖案化第一層210自經圖案化第二層220承繼一個晶粒區域或數個晶粒區域230之圖案,且亦承繼虛設目標CD圖案232,如圖5A及圖5B中所展示。在形成複數個開口212之後,可執行一蝕刻後檢驗(AEI)且可隨後執行一清潔操作。
參考圖6A及圖6B,接下來,在操作104中移除或剝除經圖案化第二層220。在某些實施例中,藉由去離子(DI)水及臭氧(O3)或臭氧化DI水(DIO3)及紫外線(UV)而移除經圖案化第二層220。在某些實施例中,藉由DI水及O3以及氫氣(H2)或DI水及四甲基氫氧化銨(TMAH)以及H2 而移除經圖案化第二層220。在某些實施例中,在移除經圖案化第二層220之後執行一ASI。在某些實施例中,利用一SEM系統來提供一AEI影像,該AEI影像揭露形成於第一層210中之圖案之尺寸。在某些實施例中,提供一AEI影像,該AEI影像揭露虛設CD目標圖案232中之每一者中之開口之尺寸。如上文所提及,虛設CD目標圖案232幫助分析CD平均值及CD一致性。在某些實施例中,虛設目標CD圖案232用作每一晶粒區域230中之圖案之一表示。在某些實施例中,在虛設目標CD圖案232中,獲得複數個開口212之第一寬度W1,且比較複數個開口212之第一寬度W1與一目標值。在某些實施例中,當複數個開口212之第一寬度W1小於一目標值時,辨識出一大小過小缺陷。在某些實施例中,可在所有晶粒區域230中之虛設目標CD圖案232中發現全域大小過小缺陷,如圖6A及圖6B中所展示,且因此需要一修復。
參考圖7A及圖7B,在操作106中執行一濕式蝕刻以移除第一層210之部分以使複數個開口212變寬。在某些實施例中,利用一蝕刻劑250執行濕式蝕刻,且蝕刻劑250可包含一氧化二氫(H2O)、過氧化氫(H2O2)及氫氧化銨(NH4OH)。在某些實施例中,H2O、H2O2與NH4OH之一比率可為5:1:1,但本揭露不限於此。在某些實施例中,蝕刻劑250與第一層210之一頂部表面及複數個開口212之側壁表面接觸。此外,蝕刻劑250氧化第一層210之一頂部表面及複數個開口212之側壁表面且自第一層210及開口212移除經氧化材料。在某些實施例中,可藉由在執行濕式蝕刻期間監測蝕刻劑250之導電率而控制濕式蝕刻。舉例而言,蝕刻劑250之導電率係處於大約800μS至大約1300μS之一範圍內。在某些實施例中,NH4OH之導電率係處於大約100μS至大約500μS之一範圍內。當蝕 刻劑250之導電率在該範圍之外時,濕式蝕刻結束或終止。在某些實施例中,蝕刻劑250之導電率具有一週期性振盪,如圖8中所展示,圖8係一監測圖表,該監測圖表使縱座標軸由蝕刻劑250之一導電率來按比例縮放且使橫座標軸由時間來按比例縮放。在某些實施例中,每分鐘監測蝕刻劑250之導電率,如圖8中所展示。在某些實施例中,可透過不同量測工具而量測蝕刻劑250之導電率,舉例而言使用用於量測蝕刻劑250之導電率之兩個量測工具,如圖8中所展示。在其他實施例中,可根據不同操作要求而調整監測時間週期。當蝕刻劑250之導電率在該範圍之外時,意味著自第一層210及開口212移除之經氧化材料具有足以更改蝕刻劑250之導電率或更改NH4OH(其支配經氧化材料之移除)之導電率之一量,且因此濕式蝕刻可終止。
參考圖6A、圖6B、圖7A及圖7B,複數個開口212中之每一者在濕式蝕刻之執行之前具有寬度W1且在濕式蝕刻之執行之後具有一寬度W2。應注意,寬度W2大於寬度W1。可在寬度W1與寬度W2之間發現一寬度差。在某些實施例中,寬度差係小於2nm,但本揭露不限於此。在某些實施例中,寬度差係小於1.5nm,但本揭露不限於此。在某些實施例中,寬度差係介於大約0.2nm與大約1.5nm之間,但本揭露不限於此。
在某些實施例中,蝕刻劑250具有大於一縱向蝕刻速率之一橫向蝕刻速率。第一層210在濕式蝕刻之執行之前包含一第一厚度,且在濕式蝕刻之執行之後包含一第二厚度。在某些實施例中,厚度差小於寬度差。在某些實施例中,第一厚度與第二厚度之間的厚度差係可忽略的。在某些實施例中,當厚度損失係小於0.5nm時,第一厚度與第二厚度之間 的厚度差可被視為可忽略的,但本揭露不限於此。在某些實施例中,當厚度損失係小於0.3nm時,第一厚度與第二厚度之間的厚度差可被視為可忽略的,但本揭露不限於此。
根據用於形成光罩之方法10,藉由濕式蝕刻而解決全域大小過小缺陷,該濕式蝕刻利用蝕刻劑250來使晶粒區域230中之所有圖案中之開口212變寬以達成虛設CD目標圖案232。此外,由於蝕刻劑250之橫向蝕刻速率大於縱向蝕刻速率,因此不需要用於保護第一層210之一頂部表面之一層或材料。
圖9A、圖10A、圖11A及圖12A係圖解說明根據一或多項實施例中之本揭露之態樣構造之處於各種製作階段處之一光罩300的俯視圖。圖9B、圖10B、圖11B及圖12B係分別沿著圖9A、圖10A、圖11A及圖12A之線I-I'截取之部分放大剖面圖,且圖9C、圖10C、圖11C及圖12C係分別沿著圖9A、圖10A、圖11A及圖12A之線II-II'截取之部分放大剖面圖。圖4A至圖7B及圖9A至圖12C中之類似元件可包含類似材料;因此,為簡潔起見而省略對此等多餘細節之說明。如圖9A至圖9C中所展示,在操作110中接納或提供一基板302。在某些實施例中,基板302係包含低熱膨脹材料(LTEM)之一遮罩基板,該LTEM用於使歸因於由經強化照射輻射誘導之遮罩加熱之影像失真最小化。
仍參考圖9A至圖9C,在操作110中於遮罩基板302上方形成一第一層310(諸如一屏蔽層310)。在某些實施例中,第一層310可為一單層結構。在其他實施例中,第一層310可為一多層結構,但本揭露不限於此。在某些實施例中,可在第一層310上形成一硬遮罩層(未展示)。可在操作110中於第一層310上形成一經圖案化第二層(未展示)(諸如一經圖 案化光阻劑),且經圖案化第二層界定一個晶粒區域或數個晶粒區域330之圖案。在某些實施例中,可在經圖案化第二層中形成虛設圖案。舉例而言,在晶粒區域330中之每一者中形成一虛設CD目標圖案332。如上文所提及,虛設CD目標圖案332幫助分析CD平均值且檢查CD一致性。在某些實施例中,虛設CD目標圖案332之一長度係介於大約1μm與5μm之間,但本揭露不限於此。
仍參考圖9A至圖9C,將圖案自經圖案化第二層轉印至第一層310。圖案之轉印可類似於上文所闡述之圖案之轉印,且為簡潔起見而在本文中省略重複細節。因此,在操作110中將第一層310圖案化以具有複數個開口。換言之,經圖案化第一層310自經圖案化第二層320承繼一個晶粒區域或數個晶粒區域330之圖案,且亦承繼虛設目標CD圖案332,如圖9A至圖9C中所展示。在形成開口之後,可執行一AEI且可隨後執行一清潔操作。
接下來,移除或剝除經圖案化第二層。在某些實施例中,在移除經圖案化第二層之後執行一ASI。在某些實施例中,利用一SEM系統來提供一AEI影像,該AEI影像揭露形成於第一層310中之圖案之尺寸。在某些實施例中,提供一AEI影像,該AEI影像揭露虛設CD目標圖案332中之每一者之尺寸。如上文所提及,虛設CD目標圖案332幫助分析CD平均值及CD一致性。在某些實施例中,虛設目標CD圖案332用作晶粒區域330中之電路圖案之一表示。在某些實施例中,發現CD一致性可並非如預期一樣。舉例而言,在某些實施例中,在虛設目標CD圖案332中之某些虛設目標CD圖案中,開口312具有一第一寬度W1,而在虛設目標CD圖案332中之其他虛設目標CD圖案中,開口314具有小於第一寬度W1之一第二 寬度W2。在某些實施例中,開口具有滿足一目標值(諸如CD要求)之第一寬度W1且被界定為一第一開口312,而一第二開口314具有小於CD要求之第二寬度W2。此外,由於第二開口314之第二寬度W2小於目標值,因此辨識出一大小過小缺陷。換言之,在操作110中接納具有形成於其上之一第一開口312及一第二開口314之一基板302。由於第一開口312具有滿足目標值之第一寬度W1,且第二開口314具有小於第一寬度W1之一第二寬度W2,因此在虛設目標CD圖案332中發現一局部大小過小缺陷,且因此需要一修復。
參考圖10A至圖10C,在操作112中於基板302上方放置一保護層340。此外,在操作112中,可將保護層340圖案化使得其覆蓋具有第一開口312之晶粒區域且暴露具有第二開口314之晶粒區域,如圖10B及圖10C中所展示。在某些實施例中,保護層340可包含一光阻劑層,但本揭露不限於此。
參考圖11A至圖11C,在操作114中執行一濕式蝕刻以使第二開口314變寬。在某些實施例中,利用一蝕刻劑350執行濕式蝕刻,且蝕刻劑350可包含H2O、H2O2及NH4OH。在某些實施例中,H2O、H2O2與NH4OH之一比率可為5:1:1,但本揭露不限於此。在某些實施例中,蝕刻劑350與透過保護層340而暴露之晶粒區域中之第一層310之一頂部表面以及第二開口314之側壁表面接觸。如上文所提及,蝕刻劑350氧化透過保護層340而暴露之晶粒區域中之第一層310之一頂部表面以及第二開口314之側壁表面,且自第一層310及第二開口314移除經氧化材料。在某些實施例中,可藉由在執行濕式蝕刻期間監測蝕刻劑350之導電率而控制濕式蝕刻。舉例而言,蝕刻劑350之導電率係處於大約800μS至大約1300μS 之一範圍內。在某些實施例中,NH4OH之導電率係處於大約100μS至大約500μS之一範圍內。當蝕刻劑350之導電率在該範圍之外時,濕式蝕刻終止。在某些實施例中,蝕刻劑350之導電率具有一週期性振盪,如圖8中所展示。當蝕刻劑350之導電率在該範圍之外時,意味著自第一層310及第二開口314移除之經氧化材料具有足以更改蝕刻劑350之導電率或更改NH4OH(其支配經氧化材料之移除)之導電率之一量,且因此濕式蝕刻可終止。
參考圖12A至圖12C,在執行濕式蝕刻之後,移除或剝除保護層340。比較圖9B與圖12B,第二開口314在濕式蝕刻之執行之前具有第二寬度W2(如圖9B中所展示)且在濕式蝕刻之執行之後具有一第三寬度W3(如圖12B中所展示)。應注意,第三寬度W3大於第二寬度W2。此外,在濕式蝕刻之執行之後的第二開口314之第三寬度W3類似於第一開口312之第一寬度W1。可在第二寬度W2與第三寬度W3之間發現一寬度差。在某些實施例中,寬度差係小於2nm,但本揭露不限於此。在某些實施例中,寬度差係小於1.5nm,但本揭露不限於此。在某些實施例中,寬度差係介於大約0.2nm與大約1.5nm之間,但本揭露不限於此。
如上文所提及,蝕刻劑350具有大於一縱向蝕刻速率之一橫向蝕刻速率。第一層310在濕式蝕刻之執行之前包含一第一厚度,且在濕式蝕刻之執行之後包含一第二厚度。在某些實施例中,厚度差小於寬度差。在某些實施例中,第一厚度與第二厚度之間的厚度差係可忽略的。
根據用於形成光罩之方法11,藉由濕式蝕刻而解決局部大小過小缺陷,該濕式蝕刻利用蝕刻劑350來不僅使虛設CD目標圖案332中之第二開口314變寬,且亦使晶粒區域330中之第二開口314變寬。因此, 改良CD一致性,且所有開口312及314皆滿足CD要求。
圖13A、圖14A、圖15A及圖16A係圖解說明根據一或多項實施例中之本揭露之態樣構造之處於各種製作階段處之一光罩400的俯視圖。圖13B、圖14B、圖15B及圖16B係分別沿著圖13A、圖14A、圖15A及圖16A之線I-I'截取之部分放大剖面圖,且圖13C、圖14C、圖15C及圖16C係分別沿著圖13A、圖14A、圖15A及圖16A之線II-II'截取之部分放大剖面圖。圖4A至圖7B及圖13A至圖16C中之類似元件可包含類似材料;因此,為簡潔起見而省略對此等多餘細節之說明。如圖13A至圖13C中所展示,在操作120中接納或提供一基板402。
在操作120中於遮罩基板402上方形成一第一層410(諸如一屏蔽層410)。在某些實施例中,第一層410可為一單層結構。在其他實施例中,第一層410可為一多層結構,但本揭露不限於此。在某些實施例中,可在第一層410上形成一硬遮罩層(未展示)。可在操作120中於第一層410上形成一經圖案化第二層(未展示)(諸如一經圖案化光阻劑),且經圖案化第二層界定一個晶粒區域或數個晶粒區域430之圖案。在某些實施例中,可在經圖案化第二層中形成虛設圖案。舉例而言,在晶粒區域430中之每一者中形成一虛設CD目標圖案432。如上文所提及,虛設CD目標圖案432幫助分析CD平均值且檢查CD一致性。在某些實施例中,虛設CD目標圖案432之一長度係介於大約1μm與5μm之間,但本揭露不限於此。
在某些實施例中,可在操作122中於至少一個晶粒區域430中放置一調整標記434,如圖13A中所展示。在某些實施例中,可同時地執行操作122及操作120。調整標記434可為一最佳曝光(EOP)標記。應已知,在半導體製造製程中,使用諸多光罩來在晶圓、半導體層、介電層及 導電層中形成不同圖案。此等光罩具有由大的不透明區環繞之可變大小之開口。光阻劑層中之大的開口與小的開口之間的CD不一致性具有不同曝光能量要求。舉例而言,針對一大的開口之最佳能量劑量設定比針對一較小開口之最佳能量設定小得多。因此,能量調整係半導體製造製程中之曝光操作中之一重要因素。調整標記434(亦即,EOP標記)用於將此資訊提供至曝光工具。藉由觀察調整標記434中之開口大小或構件大小,調整曝光能量劑量以滿足要求。另外,雖然自前述實施例省略如圖13A、圖14A、圖15A及圖16A中所展示之調整標記434,但應容易地實現在前述實施例中之晶粒區域中利用此調整標記。
仍參考圖13A至圖13C,將圖案自經圖案化第二層轉印至第一層410。圖案之轉印可類似於上文所闡述之圖案之轉印,且因此為簡潔起見而在本文中省略重複細節。因此,在操作120中將第一層410圖案化以具有複數個開口。換言之,經圖案化第一層410自經圖案化第二層420承繼一個晶粒區域或數個晶粒區域430之圖案,且亦承繼虛設目標CD圖案432及調整標記434,如圖13A至圖13C中所展示。在形成開口之後,可執行一AEI且可隨後執行一清潔操作。
接下來,移除或剝除經圖案化第二層。在某些實施例中,在移除經圖案化第二層之後執行一ASI。在某些實施例中,利用一SEM系統來提供一AEI影像,該AEI影像揭露形成於第一層410中之圖案之尺寸。在某些實施例中,提供一AEI影像,該AEI影像揭露虛設CD目標圖案432中之每一者之尺寸。如上文所提及,虛設CD目標圖案432幫助分析CD平均值及CD一致性。在某些實施例中,虛設目標CD圖案432用作晶粒區域430中之電路圖案之一表示。在某些實施例中,發現CD一致性可並非如預 期一樣。舉例而言,在某些實施例中,在虛設目標CD圖案432中之某些虛設目標CD圖案中,開口具有一第一寬度W1,而在虛設目標CD圖案432中之其他虛設目標CD圖案中,開口具有大於第一寬度W1之一第二寬度W2。在某些實施例中,開口具有滿足一目標值(諸如CD要求)之第一寬度W1且被界定為一第一開口412,而一第二開口414具有大於目標值之第二寬度W2。此外,由於第二開口414之第二寬度W2大於一目標值,因此辨識出一大小過大缺陷。換言之,在操作120中接納具有形成於其上之一第一開口412及一第二開口414之一基板402。由於第一開口412具有滿足目標值之第一寬度W1,且第二開口414具有大於第一寬度W1之第二寬度W2,因此在虛設目標CD圖案432中發現一局部大小過大缺陷。在某些實施例中,計算第一開口412之第一寬度W1與第二開口414之第二寬度W2之間的一寬度差。當寬度差等於或小於一預定值時,需要一修復。在某些實施例中,當寬度差大於預定值時,光罩被報告為出故障且該光罩將被廢棄。在某些實施例中,預定值係2nm,但本揭露不限於此。
參考圖14A至圖14C,在操作124中將一保護層440放置於基板402上方。此外,在操作124中,可將保護層440圖案化使得其覆蓋具有第二開口414之晶粒區域430且暴露具有第一開口412之晶粒區域430,如圖14B及圖14C中所展示。在某些實施例中,保護層440可包含一光阻劑層,但本揭露不限於此。
參考圖15A至圖15C,在操作126中執行一濕式蝕刻以使第一開口412變寬。在某些實施例中,利用一蝕刻劑350執行濕式蝕刻,且蝕刻劑350可包含H2O、H2O2及NH4OH。在某些實施例中,H2O、H2O2與NH4OH之一比率可為5:1:1,但本揭露不限於此。在某些實施例中,蝕刻 劑450與透過保護層440而暴露之晶粒區域中之第一層410之一頂部表面以及第一開口412之側壁表面接觸。如上文所提及,蝕刻劑450氧化透過保護層440而暴露之晶粒區域中之第一層410之一頂部表面以及第一開口412之側壁表面,且自第一層410及第一開口412移除經氧化材料。在某些實施例中,可藉由在執行濕式蝕刻期間監測蝕刻劑450之導電率而控制濕式蝕刻。舉例而言,蝕刻劑450之導電率係處於大約800μS至大約1300μS之一範圍內。在某些實施例中,NH4OH之導電率係處於大約100μS至大約500μS之一範圍內。當蝕刻劑450之導電率在該範圍之外時,濕式蝕刻終止。在某些實施例中,蝕刻劑450之導電率具有一週期性振盪,如圖8中所展示。當蝕刻劑450之導電率在該範圍之外時,意味著自第一層410及第一開口412移除之經氧化材料具有足以更改蝕刻劑450之導電率或更改NH4OH(其支配經氧化材料之移除)之導電率之一量,且因此濕式蝕刻可終止。
參考圖16A至圖16C,在執行濕式蝕刻之後,移除或剝除保護層440。比較圖13B與圖16B,第一開口412在濕式蝕刻之執行之前具有第一寬度W1(如圖13B中所展示)且在濕式蝕刻之執行之後具有一第三寬度W3(如圖16B中所展示)。應注意,第三寬度W3大於第二寬度W2。此外,在濕式蝕刻之執行之後的第一開口412之第三寬度W3類似於第二開口414之第二寬度W2。可在第二寬度W2與第三寬度W3之間發現一寬度差。在某些實施例中,寬度差小於2nm,但本揭露不限於此。在某些實施例中,寬度差小於1.5nm,但本揭露不限於此。在某些實施例中,寬度差係介於大約0.2nm與大約1.5nm之間,但本揭露不限於此。
仍參考圖13A及圖16A,調整標記434可在濕式蝕刻之執行 之前具有一第四寬度W4(如圖13A中所展示)且在濕式蝕刻之執行之後具有一第五寬度W5(如圖16A中所展示)。由於調整標記434係位於透過保護層440而暴露之晶粒區域430中,因此調整標記434中之開口或圖案在濕式蝕刻中變寬。因此,第五寬度W5大於第四寬度W4。
如上文所提及,蝕刻劑450具有大於一縱向蝕刻速率之一橫向蝕刻速率。第一層410在濕式蝕刻之執行之前包含一第一厚度,且在濕式蝕刻之執行之後包含一第二厚度。在某些實施例中,厚度差小於寬度差。在某些實施例中,第一厚度與第二厚度之間的厚度差係可忽略的。
根據半導體製造方法12,藉由濕式蝕刻而解決局部大小過大缺陷,該濕式蝕刻利用蝕刻劑450來不僅使虛設CD目標圖案432中之第一開口412變寬,且亦使無局部大小過大缺陷之晶粒區域430中之所有圖案中之第一開口412變寬。因此,所有第一開口412及第二開口414皆具有相同寬度。換言之,雖然光罩400中之圖案之CD大於目標值,但改良CD一致性。
在操作128中執行一光微影以將包含晶粒區域430中之第一開口412及第二開口414之圖案轉印至一層。在某些實施例中,可在一基板600上形成一層602。可將包含第一開口412及第二開口414之圖案轉印至層602。在光微影期間,藉由(舉例而言但不限於)一旋塗操作而在層602上形成一光阻劑604。執行一軟烘烤操作(諸如在一高溫下之一烘烤或一化學品(諸如六甲基二矽胺烷(HMDS))之一施加)以增強光阻劑604至基板600或層602之一黏附。藉由一曝光工具而執行一曝光以曝光光阻劑層604來在光阻劑層604上形成一潛在影像圖案。執行一顯影操作以在基板600或層602上形成一經圖案化光阻劑層604。可執行一後曝光烘烤(PEB)、一後 顯影烘烤(PDB)或此兩者。然後在操作128中藉由(舉例而言但不限於)一蝕刻操作而將包含晶粒區域430中之第一開口412及第二開口414之圖案自經圖案化光阻劑層604轉印至基板600或層602。
參考圖17,一曝光工具500係可對本揭露之一或多項實施例提供益處之一工具之一實例。曝光工具500可包含一光源502、一聚光透鏡504、一遮罩載台506、一投影透鏡508及一基板載台510。光罩200、300或400定位於遮罩載台506上,且具有層602及光阻劑604之基板600定位於基板載台510上。然而,裝置之其他組態以及包含或省略可為可能的。在本揭露中,工具500亦稱為一步進器或一掃描器,且光罩200、300或400亦稱為一遮罩、一光罩或一倍縮光罩。在本揭露實施例中,光源502包含提供具有自UV至DUV之一波長範圍之光520之一輻射源。舉例而言,一汞燈提供UV波長(諸如G線(436nm)或I線(365nm)),或一準分子雷射提供DUV波長(諸如248nm、193nm或157nm)。聚光透鏡504經組態以將光520導引至光罩200、300或400。光罩200、300或400阻擋光520之一部分且提供光520之一空中影像以形成經圖案化光522。光罩200、300或400定位於遮罩載台506上。遮罩載台506包含複數個馬達、輥導引件及桌台;藉由真空而將光罩200、300或400固定於遮罩載台506上;且在利用光學微影工具500進行對準、聚焦、調平及曝光操作期間提供光罩200、300或400在X、Y及Z方向上之準確位置及移動。投影透鏡508包含用於減少由光罩200、300或400提供之圖案影像之一放大透鏡,且將經圖案化光522導引至沈積於由基板載台510固定之層602上之光阻劑層604。基板載台510包含馬達、輥導引件及桌台;藉由真空而固定基板600;且在曝光工具500中之對準、聚焦、調平及曝光操作期間提供基板600在X、 Y及Z方向上之準確位置及移動,使得以一重複方式將光罩200、300或400上之圖案轉印至基板600或層602上(但其他微影方法係可能的)。工具500或其部分可包含額外物項,諸如一真空系統及/或一冷卻系統。
如上文所提及,能量調整係半導體製造製程中之曝光操作中之一重要因素。調整標記434(亦即,EOP標記)用於將此資訊提供至曝光工具。藉由觀察調整標記434中之開口大小或圖案大小,調整光520之曝光能量劑量以滿足要求。換言之,藉由調整標記434而判定光微影中之一最佳曝光劑量(Eop)。在某些實施例中,曝光中之最佳曝光劑量係介於大約8mJ/cm2與大約72mJ/cm2之間,但本揭露不限於此。在某些實施例中,曝光中之最佳曝光劑量係介於大約10mJ/cm2與大約60mJ/cm2之間,但本揭露不限於此。在某些實施例中,對曝光劑量之一調整可不超過20%。
參考圖18,藉由調整曝光工具500中之曝光劑量,在轉印期間減少具有大於目標值之CD之圖案。因此,形成於層602中之圖案可幫助CD滿足目標值,如圖18中所展示。因此,經圖案化層602包含放置於晶粒區域630中之每一者中之電路圖案、放置於晶粒區域630中之每一者中之虛設CD目標圖案632以及調整標記634。位於層602中之電路圖案、虛設CD目標圖案632及調整標記634之尺寸全部小於光罩400之尺寸。
根據半導體製造方法12,改良CD一致性,即使CD大於目標值。然而,藉由根據調整標記434而調整曝光劑量,可在執行光微影期間減少圖案,且因此形成於目標層上之圖案仍滿足CD要求。
本揭露因此提供用於形成一光罩之方法及一半導體製造方法。在某些實施例中,使用一濕式蝕刻來解決全域大小過小缺陷。在某些 實施例中,提供一濕式蝕刻及一保護層340來解決局部大小過小缺陷。在某些實施例中,提供一濕式蝕刻及一保護層440來改良圖案一致性。此外,添加一調整標記,使得可根據調整標記而調整一曝光能量劑量,且被轉印至目標層之圖案可具有滿足CD要求之一圖案大小。因此,解決局部大小過大缺陷。
本揭露提供一種用於形成一光罩之方法。該方法包含以下操作。接納一基板。該基板包含形成於其上之一第一層。在該基板上方放置一經圖案化第二層,該經圖案化第二層暴露該第一層之部分。透過該經圖案化第二層而移除該第一層之該等經暴露部分以在該第一層中形成複數個開口。移除該經圖案化第二層。利用一蝕刻劑執行一濕式蝕刻以移除該第一層之部分且使該複數個開口變寬。在某些實施例中,該蝕刻劑與該第一層之一頂部表面及該複數個開口之側壁接觸。在某些實施例中,該複數個開口中之每一者在該濕式蝕刻之該執行之前具有一第一寬度且在該濕式蝕刻之該執行之後具有一第二寬度。該第二寬度大於該第一寬度。
在某些實施例中,提供一種用於形成一光罩之方法。該方法包含以下操作。接納一基板。該基板具有形成於其上之一第一開口及一第二開口。在某些實施例中,該第一開口具有一第一寬度,且該第二開口具有小於該第一寬度之一第二寬度。形成一保護層以覆蓋該第一開口且暴露該第二開口。利用一蝕刻劑執行一濕式蝕刻以使該第二開口變寬。在某些實施例中,該第二開口在該濕式蝕刻之該執行之後具有一第三寬度,且該第二開口之該第三寬度類似於該第一開口之該第一寬度。
在某些實施例中,提供一種半導體製造方法。該方法包含以下操作。接納一基板。執行一光微影以將一第一圖案自一光罩轉印至該 基板以形成一第二圖案。在某些實施例中,該第一圖案具有一第一尺寸,且該第二圖案具有小於該第一尺寸之一第二尺寸。
前述內容概述數個實施例之構件,使得熟習此項技術者可較好地理解本揭露之態樣。熟習此項技術者應瞭解,其可容易地使用本揭露作為設計或修改用於實施與本文中介紹之實施例相同之目的及/或達成與該等實施例相同之優點之其他製程及結構之一基礎。熟習此項技術者亦應認識到,此等等效構造並不背離本揭露之精神及範疇,且其可在不背離本揭露之精神及範疇之情況下在本文中做出各種改變、替換及更改。
10‧‧‧方法
100‧‧‧操作
102‧‧‧操作
104‧‧‧操作
106‧‧‧操作

Claims (10)

  1. 一種用於形成一光罩之方法,其包括:接納一基板,該基板包括形成於其上之一第一層,其中在該基板上方放置暴露該第一層之部分之一經圖案化第二層;透過該經圖案化第二層而移除該第一層之該等經暴露部分以在該第一層中形成複數個開口;移除該經圖案化第二層;及利用一蝕刻劑執行一濕式蝕刻以移除該第一層之部分,其中該蝕刻劑與該第一層之一頂部表面及該複數個開口之側壁接觸,該複數個開口中之每一者在該濕式蝕刻之該執行之前具有一第一寬度且在該濕式蝕刻之該執行之後具有一第二寬度,且該第二寬度大於該第一寬度。
  2. 如請求項1之方法,其進一步包括在該濕式蝕刻之該執行期間監測該蝕刻劑之一導電率,且當該蝕刻劑之該導電率在一範圍之外時,結束該濕式蝕刻。
  3. 如請求項1之方法,其中該第一層在該濕式蝕刻之該執行之前包含一第一厚度、在該濕式蝕刻之該執行之後包含一第二厚度且包含該第一厚度與該第二厚度之間的一厚度差,該複數個開口具有該第一寬度與該第二寬度之間的一寬度差,且該厚度差小於該寬度差。
  4. 一種用於形成一光罩之方法,其包括:接納一基板,該基板具有形成於其上之一第一開口及一第二開口,其中該第一開口具有一第一寬度,且該第二開口具有小於該第一寬度之一第二寬度;形成一保護層以覆蓋該第一開口且暴露該第二開口;及利用一蝕刻劑執行一濕式蝕刻以使該第二開口變寬,其中該第二開口在該濕式蝕刻之該執行之後具有一第三寬度,且該第二開口之該第三寬度實質上等於該第一開口之該第一寬度。
  5. 如請求項4之方法,其進一步包括在該濕式蝕刻之該執行期間監測該蝕刻劑之一導電率,且當該蝕刻劑之該導電率在一範圍之外時,結束該濕式蝕刻。
  6. 如請求項4之方法,其中該保護層包括一光阻劑層。
  7. 如請求項4之方法,其進一步包括在該基板上放置一調整標記。
  8. 如請求項7之方法,其中該調整標記在該濕式蝕刻之該執行之前具有一第四寬度,且該調整標記在該濕式蝕刻之該執行之後具有一第五寬度,並且該第五寬度大於該第四寬度。
  9. 一種半導體製造方法,其包括:接納一基板;及 執行一光微影以將一第一圖案自一光罩轉印至該基板以形成一第二圖案,其中該光罩包括一調整標記,其中該第一圖案具有一第一尺寸,該第二圖案具有一第二尺寸,該調整標記具有第三尺寸,該第二尺寸小於該第一尺寸,且該第三尺寸小於該第一尺寸。
  10. 如請求項9之方法,其中藉由該調整標記而判定該光微影中之一最佳曝光劑量(Eop)。
TW108115413A 2018-07-31 2019-05-03 光罩及其形成方法 TWI715971B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US201862712464P 2018-07-31 2018-07-31
US62/712,464 2018-07-31
US16/211,827 US11036129B2 (en) 2018-07-31 2018-12-06 Photomask and method for forming the same
US16/211,827 2018-12-06

Publications (2)

Publication Number Publication Date
TW202008075A TW202008075A (zh) 2020-02-16
TWI715971B true TWI715971B (zh) 2021-01-11

Family

ID=69228526

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108115413A TWI715971B (zh) 2018-07-31 2019-05-03 光罩及其形成方法

Country Status (3)

Country Link
US (2) US11036129B2 (zh)
CN (1) CN110783180B (zh)
TW (1) TWI715971B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI867383B (zh) * 2022-12-07 2024-12-21 達運精密工業股份有限公司 金屬遮罩的製造方法及其金屬遮罩

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200952126A (en) * 2008-06-12 2009-12-16 Inotera Memories Inc Method for fabricating a semiconductor memory device
WO2011064891A1 (ja) * 2009-11-30 2011-06-03 富士通セミコンダクター株式会社 半導体装置の製造方法、ダイナミックスレッショルドトランジスタの製造方法
CN103594347A (zh) * 2012-08-16 2014-02-19 中芯国际集成电路制造(上海)有限公司 一种半导体器件的形成方法
TWI459446B (zh) * 2009-03-23 2014-11-01 三星電子股份有限公司 形成埋入閘極之方法
JP2015049282A (ja) * 2013-08-30 2015-03-16 Hoya株式会社 表示装置製造用フォトマスク、該フォトマスクの製造方法、パターン転写方法及び表示装置の製造方法
US20150364574A1 (en) * 2014-06-16 2015-12-17 Samsung Electronics Co., Ltd. Semiconductor devices and methods of manufacturing the same
US20160268442A1 (en) * 2012-09-12 2016-09-15 Sharp Kabushiki Kaisha Circuit substrate manufacturing method
CN106910715A (zh) * 2015-12-23 2017-06-30 中芯国际集成电路制造(上海)有限公司 一种半导体器件及其制造方法
TW201725444A (zh) * 2015-09-26 2017-07-16 Hoya股份有限公司 光罩之製造方法、光罩、及顯示裝置之製造方法

Family Cites Families (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3851657B2 (ja) * 1994-06-02 2006-11-29 アーエスエム リソグラフィ ベスローテン フェンノート シャップ マスクパターンを基板上に繰り返し結像する方法及びこの方法を実施する装置
US5714776A (en) * 1995-11-17 1998-02-03 Eastman Kodak Company Compact isolation and antiblooming structure for full-frame CCD image sensors operated in the accumlation mode
TWI335615B (en) 2002-12-27 2011-01-01 Hynix Semiconductor Inc Method for fabricating semiconductor device using arf photolithography capable of protecting tapered profile of hard mask
JP5158370B2 (ja) * 2008-02-14 2013-03-06 信越化学工業株式会社 ダブルパターン形成方法
US8222132B2 (en) * 2008-11-14 2012-07-17 Taiwan Semiconductor Manufacturing Company, Ltd. Fabricating high-K/metal gate devices in a gate last process
EP2397900B1 (en) * 2009-02-16 2014-10-08 Dai Nippon Printing Co., Ltd. Photomask and method for manufacturing a photomask
US8759943B2 (en) * 2010-10-08 2014-06-24 Taiwan Semiconductor Manufacturing Company, Ltd. Transistor having notched fin structure and method of making the same
CN101989539B (zh) * 2009-08-04 2012-03-28 中芯国际集成电路制造(上海)有限公司 电容器制作方法
CN102044480B (zh) * 2009-10-13 2015-04-01 中芯国际集成电路制造(北京)有限公司 连接孔的制作方法
US20120049186A1 (en) * 2010-08-31 2012-03-01 Li Calvin K Semiconductor structures
US20120175745A1 (en) 2011-01-06 2012-07-12 Nanya Technology Corporation Methods for fabricating semiconductor devices and semiconductor devices using the same
KR101774300B1 (ko) * 2011-07-18 2017-09-05 삼성전자 주식회사 반도체 장치의 제조방법
US8736084B2 (en) 2011-12-08 2014-05-27 Taiwan Semiconductor Manufacturing Company, Ltd. Structure and method for E-beam in-chip overlay mark
US8837810B2 (en) 2012-03-27 2014-09-16 Taiwan Semiconductor Manufacturing Company, Ltd. System and method for alignment in semiconductor device fabrication
US9404743B2 (en) 2012-11-01 2016-08-02 Taiwan Semiconductor Manufacturing Company, Ltd. Method for validating measurement data
US9093530B2 (en) 2012-12-28 2015-07-28 Taiwan Semiconductor Manufacturing Company, Ltd. Fin structure of FinFET
US9304403B2 (en) 2013-01-02 2016-04-05 Taiwan Semiconductor Manufacturing Company, Ltd. System and method for lithography alignment
US8716841B1 (en) 2013-03-14 2014-05-06 Taiwan Semiconductor Manufacturing Company, Ltd. Photolithography mask and process
US8796666B1 (en) 2013-04-26 2014-08-05 Taiwan Semiconductor Manufacturing Company, Ltd. MOS devices with strain buffer layer and methods of forming the same
US9134633B2 (en) 2013-12-23 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. System and method for dark field inspection
US9548303B2 (en) 2014-03-13 2017-01-17 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET devices with unique fin shape and the fabrication thereof
US9229326B2 (en) * 2014-03-14 2016-01-05 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
CN104460227B (zh) 2014-12-15 2018-06-15 合肥京东方光电科技有限公司 一种薄膜图案化的方法
CN105895520A (zh) * 2015-01-26 2016-08-24 中航(重庆)微电子有限公司 超结器件制备工艺

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200952126A (en) * 2008-06-12 2009-12-16 Inotera Memories Inc Method for fabricating a semiconductor memory device
TWI459446B (zh) * 2009-03-23 2014-11-01 三星電子股份有限公司 形成埋入閘極之方法
WO2011064891A1 (ja) * 2009-11-30 2011-06-03 富士通セミコンダクター株式会社 半導体装置の製造方法、ダイナミックスレッショルドトランジスタの製造方法
CN103594347A (zh) * 2012-08-16 2014-02-19 中芯国际集成电路制造(上海)有限公司 一种半导体器件的形成方法
US20160268442A1 (en) * 2012-09-12 2016-09-15 Sharp Kabushiki Kaisha Circuit substrate manufacturing method
JP2015049282A (ja) * 2013-08-30 2015-03-16 Hoya株式会社 表示装置製造用フォトマスク、該フォトマスクの製造方法、パターン転写方法及び表示装置の製造方法
US20150364574A1 (en) * 2014-06-16 2015-12-17 Samsung Electronics Co., Ltd. Semiconductor devices and methods of manufacturing the same
TW201725444A (zh) * 2015-09-26 2017-07-16 Hoya股份有限公司 光罩之製造方法、光罩、及顯示裝置之製造方法
CN106910715A (zh) * 2015-12-23 2017-06-30 中芯国际集成电路制造(上海)有限公司 一种半导体器件及其制造方法

Also Published As

Publication number Publication date
US20200041894A1 (en) 2020-02-06
US12087579B2 (en) 2024-09-10
US11036129B2 (en) 2021-06-15
TW202008075A (zh) 2020-02-16
CN110783180B (zh) 2022-04-15
US20210255542A1 (en) 2021-08-19
CN110783180A (zh) 2020-02-11

Similar Documents

Publication Publication Date Title
US11086227B2 (en) Method to mitigate defect printability for ID pattern
US7855037B2 (en) Photomask having a test pattern that includes separate features for different printed critical dimensions to correlate magnitude and direction of defocus
CN112666791B (zh) 缺陷检验的方法
JP2006527398A (ja) レチクルを設計し、半導体素子をレチクルで作製する方法
US8563227B2 (en) Method and system for exposure of a phase shift mask
JP4478568B2 (ja) 改良されたレチクルの製造のためにアモルファスカーボン層を使用する方法
US20060234137A1 (en) Photomask structures providing improved photolithographic process windows and methods of manufacturing same
JP2006085174A (ja) リソグラフィ装置およびデバイス製造方法
US6656646B2 (en) Fabrication method of semiconductor integrated circuit device
CN1862385B (zh) 使用测试特征检测光刻工艺中的焦点变化的系统和方法
US10859905B2 (en) Photomask and method for forming the same
TWI715971B (zh) 光罩及其形成方法
JP5104832B2 (ja) フォトマスクの修正方法および修正されたフォトマスク
US6555274B1 (en) Pupil filtering for a lithographic tool
US20070111461A1 (en) Systems And Methods For Forming Integrated Circuit Components Having Matching Geometries
US9673111B2 (en) Methods for extreme ultraviolet mask defect mitigation by multi-patterning
KR20080095153A (ko) 포토마스크의 제조 방법
WO2003050615A2 (en) Photomask and method for qualifying the same with a prototype specification
US6576376B1 (en) Tri-tone mask process for dense and isolated patterns
US20080057410A1 (en) Method of repairing a photolithographic mask
TW201719277A (zh) 修復光罩的方法
CN115220296A (zh) 光刻掩模和方法
KR20100111131A (ko) 위상반전마스크 제조방법
KR20090029436A (ko) 반도체소자의 위상반전마스크 형성방법