[go: up one dir, main page]

TWI708133B - 電壓供應裝置與其操作方法 - Google Patents

電壓供應裝置與其操作方法 Download PDF

Info

Publication number
TWI708133B
TWI708133B TW108127778A TW108127778A TWI708133B TW I708133 B TWI708133 B TW I708133B TW 108127778 A TW108127778 A TW 108127778A TW 108127778 A TW108127778 A TW 108127778A TW I708133 B TWI708133 B TW I708133B
Authority
TW
Taiwan
Prior art keywords
pump
circuit
temperature
supply device
control signal
Prior art date
Application number
TW108127778A
Other languages
English (en)
Other versions
TW202043963A (zh
Inventor
許庭碩
Original Assignee
南亞科技股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 南亞科技股份有限公司 filed Critical 南亞科技股份有限公司
Application granted granted Critical
Publication of TWI708133B publication Critical patent/TWI708133B/zh
Publication of TW202043963A publication Critical patent/TW202043963A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of DC power input into DC power output
    • H02M3/02Conversion of DC power input into DC power output without intermediate conversion into AC
    • H02M3/04Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
    • H02M3/06Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/21Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
    • G11C11/34Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
    • G11C11/40Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
    • G11C11/401Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
    • G11C11/4063Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing
    • G11C11/407Auxiliary circuits, e.g. for addressing, decoding, driving, writing, sensing or timing for memory cells of the field-effect type
    • G11C11/4074Power supply or voltage generation circuits, e.g. bias voltage generators, substrate voltage generators, back-up power, power control circuits
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • G11C5/145Applications of charge pumps; Boosted voltage circuits; Clamp circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/04Arrangements for writing information into, or reading information out from, a digital store with means for avoiding disturbances due to temperature effects
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/011Modifications of generator to compensate for variations in physical values, e.g. voltage, temperature
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M1/00Details of apparatus for conversion
    • H02M1/32Means for protecting converters other than automatic disconnection
    • H02M1/327Means for protecting converters other than automatic disconnection against abnormal temperatures
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of DC power input into DC power output
    • H02M3/02Conversion of DC power input into DC power output without intermediate conversion into AC
    • H02M3/04Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
    • H02M3/06Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider
    • H02M3/07Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using resistors or capacitors, e.g. potential divider using capacitors charged and discharged alternately by semiconductor devices with control electrode, e.g. charge pumps
    • H02M3/073Charge pumps of the Schenkel-type
    • H02M3/077Charge pumps of the Schenkel-type with parallel connected charge pump stages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Dram (AREA)
  • Dc-Dc Converters (AREA)

Abstract

本案是關於一種電壓供應裝置,電壓供應裝置包含複數個幫浦單元以及一溫度感測電路。多個幫浦單元用以響應於一振盪訊號產生一幫浦電壓。溫度感測電路用以感測一系統溫度,以及根據系統溫度產生感測數據以產生用以致能多個幫浦單元中之一第一幫浦陣列的一控制訊號。一種電壓供應裝置的操作方法亦在此揭露。

Description

電壓供應裝置與其操作方法
本案是有關於一種電壓供應裝置,且特別是有關於利用電荷幫浦產生電壓的電壓供應裝置。
動態隨機存取記憶體(Dynamic random access memory,DRAM)由於其可使用的密度、速度和相對低的成本而被廣泛使用。在動態隨機存取記憶體電路中,電源系統被設計具有多個電荷幫浦以向記憶體陣列提供足夠的操作電壓和電流。然而,記憶體陣列的操作電流會隨著動態隨機存取記憶體在操作期間的系統溫度而相應地變化。在實際應用中需要一種在不同系統溫度下管理動態隨機存取記憶體電路功耗的有效方法。
本案之一些實施例是關於一種電壓供應裝置。該電壓供應裝置包含複數個幫浦單元以及一溫度感測電路。多個幫浦單元用以響應於一振盪訊號產生一幫浦電壓。溫度感測電路用以感測一系統溫度,並根據系統溫度產生感測數據,感測 數據是為著產生用以致能該些幫浦單元中之一第一幫浦陣列的一控制訊號。
本案之另一些實施例是關於一種電壓供應裝置。該電壓供應裝置包含一感測電路、一振盪器電路、一電壓產生電路以及一溫度感測電路。感測電路用以接收一回饋訊號並輸出一第一控制訊號。振盪器電路耦接至該感測電路,該振盪器電路並用以接收該第一控制訊號,其中,當該第一控制訊號被致能時,該振盪器電路相應地輸出一振盪訊號。電壓產生電路包含複數個第一核心以及複數個第二核心,其中該些第一核心用以響應於該振盪訊號輸出一電壓,以及該些第二核心用以響應於一第二控制訊號被致能以輸出該電壓。溫度感測電路耦接至該電壓產生電路,並用以提供感測數據,該感測數據是為著根據由該溫度感測電路所探測的一系統溫度產生該第二控制訊號。
本案之另一些實施例是關於一種操作電壓供應裝置的方法,該方法包含透過一溫度感測電路感測一系統溫度以產生感測數據、產生相應於該感測訊號的一控制訊號以及透過該控制訊號控制一幫浦電路中之被致能的幫浦單元的數量,該幫浦電路用以產生一幫浦電壓。
為讓本案之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附符號之說明如下:
100、400‧‧‧電壓供應裝置
110‧‧‧感測電路
120‧‧‧振盪器電路
130‧‧‧幫浦電路
140‧‧‧溫度感測電路
150‧‧‧控制電路
131a~131n‧‧‧幫浦單元
Vpump‧‧‧幫浦電壓
Vpp‧‧‧外部供應電壓
FS‧‧‧回饋訊號
S1‧‧‧訊號
OS‧‧‧振盪訊號
SD‧‧‧感測數據
CS‧‧‧控制訊號
B0、B1、B2‧‧‧輸入端點
151a、151b、151c‧‧‧邏輯閘
300‧‧‧方法
310、320、330、340、350、360、370、380‧‧‧步驟
為讓本揭示內容之上述和其他目的、特徵、優點與實施例能更明顯易懂,所附圖式之說明如下:第1圖為根據本案一實施例所繪示的一種電壓供應裝 置的示意圖;第2A圖以及第2B圖為根據本案之兩個實施例所繪示一個控制電路與複數個幫浦單元的示意圖;第3圖為根據本案之一實施例所繪示一種操作如第1圖中所示之電壓供應裝置的方法的流程圖;以及第4圖為根據本案之一實施例所繪示一種電壓供應裝置的示意圖。
以下揭露的內容提供了用於實現所提供主題的不同特徵的許多不同實施例或示例。以下描述組件和佈置的具體示例以簡化本案。當然,這些僅僅是示例,而不是限制性的。例如,在以下描述中在第二特徵以上或之上形成第一特徵可以包含其中第一特徵和第二特徵以直接接觸形成的實施例,並且還可以包含其中可以在第一特徵和第二特徵之間形成附加特徵的實施例,使得第一特徵和第二特徵可以不直接接觸。另外,本案可以在各種示例中重複參考標號和/或字母。該重複是為了簡單和清楚的目的,並且重複其本身並不定規所討論的一些實施例和/或配置之間的關係。
本文中使用的術語通常具有本領域和使用每個術語的特定上下文中的普通含義。在本說明書的內容中包含任一於此討論的詞彙之使用例子僅為示例,不應限制到本案或本案內容之範圍與意涵。同樣地,本揭示內容亦不僅以於此說明書所示出的各種實施例為限。
儘管這裡可以使用術語「第一」、「第二」等來描述各種元件,但是這些元件不應受這些術語的限制。這些術語用於區分一個元件與另一個元件。例如,第一元件可以被稱為第二元件,並且類似地,第二元件可以被稱為第一元件,而不脫離實施例的範圍。如這裡所使用的,本文中所使用之「與/或」包含一或多個相關聯的項目中的任一者以及所有組合。
關於本文中所使用之『耦接』或『連接』,均可指二或多個元件相互直接作實體或電性接觸,或是相互間接作實體或電性接觸,亦可指二或多個元件相互操作或動作。
本文中使用的術語「包含」、「包括」、「具有」、「具有」等是開放式的並且意味著「包含但不限於」。
請參照第1圖。第1圖為根據本案一實施例所繪示的一種電壓供應裝置100的示意圖。電壓供應裝置100包含感測電路110、振盪器電路120、幫浦電路130、溫度感測電路140以及控制電路150。值得注意的是,在一些實施例中,溫度感測電路140可以包含控制電路150。然而,在另一實施例中,控制電路150可以被包含在幫浦電路130中或是單獨被包含在電壓供應裝置100中,但在本案並不以此為限。感測電路110耦接振盪器電路120。振盪器電路120耦接幫浦電路130。溫度感測電路140耦接控制電路150。控制電路150耦接幫浦電路130。
感測電路110用以接收具有自幫浦電路130產生之幫浦電壓Vpump的回饋訊號FS,並輸出具有邏輯值的訊號S1,例如,邏輯0或邏輯1。振盪器電路120用以接收訊號S1, 並相應地在訊號S1被致能且有邏輯值1的情況下輸出振盪訊號OS。幫浦電路130包含複數個幫浦單元131a~131n。在一些實施例中,幫浦電路130可以被視為具有複數個核心以輸出電壓的一個電壓產生電路。所述的多個核心可以藉由繪示於幫浦電路130中的複數個幫浦單元來實現。所述的多個幫浦單元131a~131n中的幫浦單元以並聯的方式彼此耦接,並用以響應於振盪訊號OS產生幫浦電壓Vpump。在一些實施例中,所述的多個幫浦單元131a~131n可被分成幫浦陣列131a~131d以及幫浦陣列131e~131n(在第1圖中被虛線圈起來)。溫度感測電路140用以感測系統溫度Ts並根據系統溫度Ts產生感測數據SD,感測數據SD是為著產生用以致能幫浦單元131a~131n中之幫浦陣列131e~131n的控制訊號CS。接著,控制電路150用以基於感測數據SD產生用以致能或停用幫浦陣列131e~131n中的至少一幫浦單元的控制訊號CS。需注意的是,幫浦單元131a~131n的配置是由電壓供應裝置100的設計與需求所決定的,也就是說,受控制訊號CS所致能之幫浦單元的數量以及其餘在幫浦電路130中幫浦單元的數量不受本案所提供之實施例的限制。
請參照第2A圖以及第2B圖。第2A圖以及第2B圖為根據本案如在第1圖中的實施例所繪示一個控制電路150與幫浦陣列131e~131n的示意圖。如第2A圖以及第2B圖中的實施例,控制電路150包含耦接至幫浦陣列131e~131n中相應複數個幫浦單元的複數個邏輯閘。在一些實施例中,邏輯閘151a~151c是複數個及閘。邏輯閘151a~151c耦接在邏輯閘151a ~151c的複數個輸入端點B0~B2與幫浦陣列131e~131n之間,輸入端點B0~B2用以接收控制訊號CS。舉例而言,在第2A圖中的實施例,輸入端點B0與幫浦單元131e耦接,輸入端點B0、B1透過邏輯閘151a與幫浦單元131f耦接。輸入端點B0、B1耦接於邏輯閘151b,邏輯閘151b的輸出端點以及輸入端點B2耦接於邏輯閘151c,以及邏輯閘151c的輸出端點耦接於幫浦單元131g~131n。此外,如在第2B圖中所示的另一些實施例,輸入端點B0~B2以及邏輯閘151a~151c可耦接至超過一個幫浦單元。詳細說明,輸入端點B0與幫浦單元131e以及131f耦接。輸入端點B0、B1與邏輯閘151a耦接,邏輯閘151a的輸出端點耦接於幫浦單元131g~131i。與輸入端點B0、B1耦接的邏輯閘151b的輸出端點與邏輯閘151c耦接,以及邏輯閘151c的輸出端點耦接於幫浦單元131j~131n。為了易於理解,將輸入端點B0~B2耦接於相應之幫浦單元分開繪示。所給出的輸入端點之數量以及邏輯閘之數量皆是為示範的目的。其他的配置方式、輸入端點之數量、邏輯閘的數量或是邏輯閘的種類皆在本案的範圍內。
在一些其他的實施例中,多個邏輯閘中的每一者可耦接於幫浦單元中的每一者。此外,所述的多個邏輯閘可不被包含在控制電路150中,但可被包含在幫浦電路130中,多個邏輯閘可用以接收由控制電路130產生的訊號以致能或停用耦接於多個邏輯閘之相應的幫浦單元。在這種情形下,所有被包含在幫浦電路130中的幫浦單元皆受控制訊號CS控制而被致能。
如前面所述的實施例,例如,控制電路150接收相應於某個系統溫度的感測數據SD並產生具有3個位元的控制訊號CS(例如數值001),也就是說,在最右邊的第一位元是1,在中間的第二位元是0,以及在最左邊的第三位元是0。如在第2A圖中的實施例,在接收具有數值001的控制訊號CS後,輸入端點B0響應於數值的第一位元(第一位元為1)輸出一訊號以致能幫浦單元131e。接著,邏輯閘151a作為一個及閘運作並輸出具有值為0的訊號,該訊號不會致能幫浦單元131f。同樣地,邏輯閘151b作為一及閘運作,分別透過輸入端點B0和B1接收第一位元(其值為1)以及第二位元(其值為0),並且輸出具有值為0的一訊號至邏輯閘151c。邏輯閘151c作為一及閘運作,邏輯閘151c自邏輯閘151b接收具有值為0的訊號以及自輸入端點B2接收具有以值為0作第三位元的訊號,結果是,邏輯閘151c輸出具有值為0的訊號停用幫浦單元131g~131n。因此,在如第2A圖所示的實施例中,在幫浦陣列131e~131n中,只有幫浦單元131e在控制訊號CS具有數值001時被致能。相同地,如在第2B圖中的實施例,當控制訊號CS具有數值001時,幫浦陣列131e~131n中只有幫浦單元131e、131f被致能。控制電路150以及幫浦陣列131e~131n運作的細節將於後面的篇幅中論述。具有3個位元的控制訊號CS被提供作示例用,但本案並不以此為限。
舉例說明,在一些電壓供應裝置100的實施例中,第1圖中的感測電路110包含比較器,比較器用以將回饋訊號FS中的幫浦電壓Vpump和電壓供應裝置100中的參考電壓 比較。當幫浦電壓Vpump和參考電壓之間的差值大於一個門檻值時,感測電路110致能訊號S1以使訊號S1具有邏輯值1,感測電路110輸出訊號S1至振盪器電路120以透過幫浦電路130提高幫浦電壓Vpump。在另一方面,當自感測電路110接收的訊號S1具有邏輯值0時,振盪器電路120被停用。當訊號S1具有邏輯值1時,振盪器電路120輸出振盪訊號OS。振盪訊號OS可以是具有固定振盪頻率與振幅的電訊,例如時脈訊號。接著,響應於振盪訊號OS,幫浦陣列131a~131d輸出幫浦電壓Vpump。
在一些實施例中,上述所繪示的電壓供應裝置100作為電源系統運作以提供操作電壓與操作電流給動態隨機存取記憶體中的記憶體陣列。為本領域的通常知識者所知曉的是,當動態隨機存取記憶體電路的系統溫度上升時,記憶體陣列的所需電流將增加。換句話說,電壓供應裝置需要提供更大的電流給記憶體陣列。例如,當相應於系統溫度85℃的所需操作電流是50豪安培(milliampere,mA)時,在每個幫浦單元供應5豪安培的電流下,需要10個幫浦單元以提供足夠的電流。而當系統溫度上升至100℃而所需操作電流變成55豪安培時,除了原本的10個幫浦單元外,在電壓供應裝置100中的一備用幫浦單元被致能以提供因系統溫度上升所需的補償電流。若系統溫度在運作的過程中持續上升,就有更多的備用幫浦單元被致能以提供足夠的補償電流。換句話說,備用幫浦單元可根據系統溫度被致能或停用以管理備用幫浦單元所造成的功率消耗。
請參照第3圖。第3圖為根據本案之一實施例所繪示一種操作如第1圖中所示之電壓供應裝置100的方法300的流程圖。請一併參照第1圖、第2A圖以及第3圖。在步驟310中,在動態隨機存取記憶體電路運作時,溫度感測電路140探測或感測系統溫度Ts並產生具有系統溫度Ts之資訊的感測數據SD。在一些實施例中,在探測系統溫度Ts之後,控制電路150接收感測數據SD,感測數據SD指出,例如,系統溫度為84℃。
接著,藉由執行步驟320,在一些實施例中,控制電路150用以基於感測數據SD判斷系統溫度Ts是否高於第一溫度T1(例如,85℃,由JTAG template所提供在一般情況下動態隨機存取記憶體電路運作時的系統溫度),控制電路150相應地輸出控制訊號CS並藉由控制訊號CS控制幫浦電路130中的被致能之幫浦單元131a~131n的數量,其中幫浦電路130用以產生幫浦電壓Vpump。當系統溫度Ts高於第一溫度T1,執行步驟330。否則,(Ts未高於第一溫度T1),執行步驟340。
在步驟340中,在一些實施例中,當系統溫度低於第一溫度T1時,在幫浦陣列131a~131d被致能以透過接收自振盪器電路120所產生的振盪訊號OS輸出幫浦電壓Vpump下,控制電路150用以透過具有數值000的控制訊號CS停用幫浦陣列131e~131n。換句話說,將幫浦陣列131e~131n與振盪器電路120電性斷開。
另一方面,在步驟330中,在一些實施例中,幫 浦陣列131a~131d被致能以及控制電路150更用以透過具有數值001的控制訊號CS致能幫浦陣列131e~131n中的至少一個幫浦單元。如第2A圖中所繪示的實施例,透過接收經過輸入端點B0的控制訊號CS,幫浦陣列131e~131n中的幫浦單元131e被致能而幫浦陣列131e~131n中其餘的幫浦單元被停用。換句話說,控制電路150更用以將幫浦陣列131e~131n中的幫浦單元131e與振盪器電路120導通以接收振盪訊號OS。相似地,在第2B圖中的實施例,幫浦單元131e、131f被致能。
接著,在步驟350中,在一些實施例中,控制電路150持續判斷系統溫度Ts是否高於第二溫度T2,例如100℃。當系統溫度Ts介於第一溫度T1(例如,85℃)以及第二溫度T2(例如,100℃)之間時,持續執行步驟330。當系統溫度Ts高於第二溫度T2時,執行步驟360。
在步驟360中,在一些實施例中,幫浦陣列131a~131d仍被致能以及控制電路150更用以透過具有數值011的控制訊號CS致能幫浦陣列131e~131n中更多的幫浦單元。如第2A圖中所示的實施例,由輸入端點B0、B1所接收的控制訊號CS透過邏輯及閘151a輸出具有邏輯1的訊號(致能訊號),幫浦陣列131e~131n中的幫浦單元131e、131f被致能。同樣地,在第2B圖中所示的實施例中,幫浦單元131e~131i被致能。
此外,在步驟370中,控制電路150持續判斷系統溫度Ts是否高於第三溫度T3,例如,131℃。當系統溫度Ts 低於第三溫度T3時,持續執行步驟360。當系統溫度Ts高於第三溫度T3時,執行步驟380。
在步驟380中,在一些實施例中,幫浦陣列131a~131d依然被致能以及控制電路150更用以透過具有數值111的控制訊號CS致能幫浦陣列131e~131n中所有的幫浦單元。
如上所述,在一些實施例中,幫浦陣列131e~131n中的幫浦單元受該控制訊號SC控制以分別被致能。舉例而言,如第2A圖中所繪示的實施例,當相應於在125℃的系統溫度Ts(介於第二溫度T2(例如,100℃)以及第三溫度T3(例如,131℃)之間)的控制訊號CS具有數值011時,只有幫浦單元131e、131f被致能而幫浦陣列131e~131n中的其餘的幫浦單元仍被停用。
請參照第4圖。第4圖為根據本案之一實施例所繪示一種電壓供應裝置400的示意圖。為了便於理解,與第1圖中相同的元件將用相同的參考符號標記。除非有需要說明與第1圖中所示之元件的協作關係,否則為了簡潔起見,在此省略在上面的段落中已經詳細討論之類似元件的具體操作。第1圖與第4圖的不同在於,溫度感測電路140用以包含控制電路150以基於由溫度感測電路140所產生之感測數據SD產生控制訊號CS,控制訊號CS是為著致能或停用幫浦陣列131e~131n中的至少一幫浦單元。
相應於電壓供應裝置操作方法300,在一些實施例中,當系統溫度Ts升高,溫度感測電路140更用以產生經更新的感測數據SD,經更新的感測數據SD是為著修改控制訊號 CS以致能一經增加之數量的在幫浦陣列(例如,在第2A圖中的幫浦陣列131e~131n)中的幫浦單元。具體來說,在一些實施例中,當系統溫度Ts在運作過程中從82℃升高至88℃,代表記憶體陣列(未繪示於圖示中)需要相較於低溫時所需之電流更大的電流,溫度感測電路140產生具有指出系統溫度為88℃之資訊的經更新的感測數據SD。接著,控制電路150修改控制訊號CS,使得控制訊號CS從原本具有數值000更新至具有數值001,如此,如第2A圖中所示,一個或多個(如幫浦單元131e)被致能,其中控制電路150可以是被包含在溫度感測電路140中、不被包含在溫度感測電路140中或是被包含在幫浦電路130中。
根據相同原則地,在一些實施例中,當系統溫度Ts在運作過程中自135℃下降至105℃,代表記憶體陣列(未繪示於圖示中)需要相較於高溫時所需之電流較小的電流,溫度感測電路140產生具有指出系統溫度為105℃之資訊的經更新的感測數據SD。接著,控制電路150修改控制訊號CS,使得控制訊號CS從原本具有數值111更新至具有數值011,如此,如第2A圖中所示,響應於下降中的系統溫度,一定數量的幫浦單元被致能,也就是,幫浦單元131g~131n響應於控制電路150被控制而被停用,其中控制電路150可以是被包含在溫度感測電路140中、不被包含在溫度感測電路140中或是被包含在幫浦電路130中。
需注意的是,如前述的多個實施例,控制電路150可以被用以依據不同的溫度區間修改控制訊號CS。舉例而 言,在一些實施例中,控制訊號CS可以在每5℃的區間或是非線性的溫度區間內被修改,例如85℃~95℃、96℃~111℃以及112℃~132℃。具體來說,例如,溫度區間可以是81℃~85℃、86℃~90℃、91℃~95℃、96℃~100℃以及101℃~105℃等等。在這種情況下,當系統溫度Ts從81℃上升至100℃時,控制訊號CS可以被修改四次,相應地,在幫浦陣列131e~131n中被致能之幫浦單元的數量改變四次,例如,從沒有任何幫浦單元被致能改變至三個幫浦單元被致能。在一些其他實施例中,控制電路150可以用以基於感測數據SD以及一個門檻溫度產生控制訊號CS。當系統溫度Ts低於或等於門檻溫度時,沒有備用幫浦單元(例如,幫浦單元131e~131n)被致能。當系統溫度Ts高於門檻溫度時,所有的備用幫浦單元都被致能。幫浦陣列131e~131n中之幫浦單元的數量以及溫度區間皆是為了易於了解本案之故而提出,但本案並不以這些實施例為限。
此外,本案中的幫浦單元可以是彼此相同的,提供相同電流值,或是彼此各異。各種用以在幫浦電路中實現幫浦單元之功能的方式皆被涵蓋在本案的範圍中。
總結以上所述,在本案的各種實施例中,透過致能或停用複數個幫浦單元,動態隨機存取記憶體電路於運作在高溫或低溫時的功率消耗可以在沒有複雜的電路配置下準確地被管理,其中複數個幫浦單元用以根據相應於動態隨機存取記憶體電路之系統溫度的控制訊號提供電壓。
需注意的是,只要不出現矛盾,各個實施例中的 圖示、實施例、特徵和電路可以彼此組合。圖示中示出的電路僅僅是示例並且為了簡化而簡化,並且易於理解,但並不意味著限制本案。
雖然本案已以實施方式揭露如上,然其並非限定本案,任何熟習此技藝者,在不脫離本案之精神和範圍內,當可作各種之更動與潤飾,因此本案之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧電壓供應裝置
110‧‧‧感測電路
120‧‧‧振盪器電路
130‧‧‧幫浦電路
140‧‧‧溫度感測電路
150‧‧‧控制電路
131a~131n‧‧‧幫浦單元
Vpump‧‧‧幫浦電壓
Vpp‧‧‧外部供應電壓
FS‧‧‧回饋訊號
S1‧‧‧訊號
OS‧‧‧振盪訊號
SD‧‧‧感測數據
CS‧‧‧控制訊號

Claims (18)

  1. 一種電壓供應裝置,包含:複數個幫浦單元,包含一第一幫浦陣列和一第二幫浦陣列,該第一幫浦陣列與該第二幫浦陣列用以響應於一振盪訊號產生一幫浦電壓;一溫度感測電路,用以感測一系統溫度,並根據該系統溫度產生感測數據;以及一控制電路,與該第一幫浦陣列耦接,該控制電路用以基於該感測數據產生一控制訊號,其中該第一幫浦陣列中的至少一幫浦單元用以響應於該控制訊號被致能或停用;其中當該第一幫浦陣列停用時,該第二幫浦陣列響應於該振盪訊號產生該幫浦電壓。
  2. 如請求項1所述的電壓供應裝置,其中該控制電路包含耦接至該第一幫浦陣列中相應之複數個幫浦單元的複數個邏輯閘。
  3. 如請求項2所述的電壓供應裝置,其中該些邏輯閘為複數個及閘。
  4. 如請求項1所述的電壓供應裝置,其中當該系統溫度低於一第一溫度時,該控制電路更用以停用該第一幫浦陣列,當該系統溫度介於該第一溫度與一第二溫度之間時,該 控制電路更用以致能該第一幫浦陣列中的至少一幫浦單元,以及當該系統溫度高於該第二溫度時,該控制電路更用以致能該第一幫浦陣列中的所有幫浦單元。
  5. 如請求項1所述的電壓供應裝置,其中當該系統溫度介於一第一溫度與一第二溫度之間,該控制電路更用以致能該第一幫浦電路中的至少一幫浦單元。
  6. 如請求項1所述的電壓供應裝置,其中當該系統溫度上升時,該溫度感測電路更用以產生經更新的感測數據以修改該控制訊號以致能一經增加之數量的該第一幫浦陣列中的幫浦單元。
  7. 如請求項1所述的電壓供應裝置,其中該溫度感測電路更用以包含一控制電路以產生相應於該系統溫度的該控制訊號,以致能該第一幫浦陣列中的至少一幫浦單元。
  8. 如請求項1所述的電壓供應裝置,其中該第一幫浦陣列中的幫浦單元受該控制訊號控制以分別被致能。
  9. 如請求項1所述的電壓供應裝置,其中該些幫浦單元耦接至複數個邏輯閘,並且該些幫浦單元被該控制訊號控制以被致能。
  10. 一種電壓供應裝置,包含:一感測電路,用以接收一回饋訊號並輸出一第一控制訊號;一振盪器電路,耦接至該感測電路,並用以接收該第一控制訊號,當該第一控制訊號被致能時,該振盪器電路相應地輸出一振盪訊號;一電壓產生電路,該電壓產生電路包含複數個第一核心以及複數個第二核心;其中該些第一核心用以響應於該振盪訊號輸出一電壓,以及該些第二核心用以響應於一第二控制訊號被致能以輸出該電壓;一溫度感測電路,耦接至該電壓產生電路,並用以提供感測數據;以及一控制電路,與該些第二核心耦接,並用以基於該感測數據產生該第二控制訊號以致能或停用該些第二核心中的至少一第二核心;其中當該第二核心被停用時,該第一核心響應於該振盪訊號輸出該電壓。
  11. 如請求項10所述的電壓供應裝置,其中該控制電路更用以將該些第二核心中的至少一第二核心與該振盪器電路導通以接收該振盪訊號。
  12. 如請求項10所述的電壓供應裝置,其中當該系統溫度低於一第一溫度時,在該些第二核心被停 用下該些第一核心輸出該電壓。
  13. 如請求項10所述的電壓供應裝置,其中該溫度感測電路更用以包含一控制電路以產生相應於該系統溫度的該第二控制訊號以致能該些第二核心中的至少一第二核心。
  14. 如請求項10所述的電壓供應裝置,其中該電壓產生電路更用以包含一控制電路,該控制電路用以基於該感測數據產生該第二控制訊號,該第二控制訊號是為著致能或停用該些第二核心中的至少一第二核心。
  15. 一種操作電壓供應裝置的方法,包含:透過一溫度感測電路感測一系統溫度以產生感測數據;透過一控制電路產生相應於該感測訊號的一控制訊號;以及透過該控制訊號控制一第一幫浦電路中之被致能的幫浦單元的數量,該第一幫浦電路用以產生一幫浦電壓;其中當該第一幫浦電路停用時,透過一第二幫浦電路響應於一振盪訊號產生該幫浦電壓。
  16. 如請求項15所述的操作電壓供應裝置之方法,更包含:判斷該系統溫度是否高於一第一溫度,當該系統溫度高於該第一溫度時,藉由該控制訊號致能 該第一幫浦電路中的至少一幫浦單元。
  17. 如請求項16所述的操作電壓供應裝置之方法,更包含:接收由一振盪電路產生的該振盪訊號以產生該幫浦電壓;其中當該系統溫度低於該第一溫度時,將該振盪電路與該些幫浦單元電性斷開。
  18. 如請求項15所述的操作電壓供應裝置之方法,其中控制該些幫浦單元的該數量包含:透過修改該控制訊號,響應於增加中的該系統溫度,增加被致能的該些幫浦單元的該數量;以及響應於減少中的該系統溫度,減少被致能的該些幫浦單元的該數量。
TW108127778A 2019-05-27 2019-08-05 電壓供應裝置與其操作方法 TWI708133B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/423,146 US20200381995A1 (en) 2019-05-27 2019-05-27 Voltage supply device and operation method thereof
US16/423,146 2019-05-27

Publications (2)

Publication Number Publication Date
TWI708133B true TWI708133B (zh) 2020-10-21
TW202043963A TW202043963A (zh) 2020-12-01

Family

ID=73461654

Family Applications (1)

Application Number Title Priority Date Filing Date
TW108127778A TWI708133B (zh) 2019-05-27 2019-08-05 電壓供應裝置與其操作方法

Country Status (3)

Country Link
US (1) US20200381995A1 (zh)
CN (1) CN112002363A (zh)
TW (1) TWI708133B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11069415B2 (en) * 2018-10-05 2021-07-20 Samsung Electronics Co., Ltd. Memory device including charge pump circuit

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009260072A (ja) * 2008-04-17 2009-11-05 Toshiba Corp 半導体装置
TW201222188A (en) * 2010-11-19 2012-06-01 Richtek Technology Corp Multi-stage voltage regulator with automatic temperature compensation and regulating method thereof
TW201544925A (zh) * 2014-05-20 2015-12-01 晨星半導體股份有限公司 根據溫度適性調整電源電壓之電路系統及其操作方法
US20150348601A1 (en) * 2014-05-30 2015-12-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
TW201626371A (zh) * 2015-01-14 2016-07-16 旺宏電子股份有限公司 功率源電路及其驅動方法
US20180005685A1 (en) * 2016-06-29 2018-01-04 Renesas Electronics Corporation Semiconductor device comprising charge pump circuit for generating substrate bias voltage
US20180145588A1 (en) * 2013-08-27 2018-05-24 Em Microelectronic Marin S.A. Regulation circuit for a charge pump and method of regulation
CN108388300A (zh) * 2017-02-03 2018-08-10 恩智浦有限公司 参考电压产生器电路
CN108628383A (zh) * 2017-03-22 2018-10-09 瑞萨电子美国有限公司 在多相电压调节器中组合温度监测和真实的不同电流感测

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI329991B (en) * 2006-09-21 2010-09-01 Etron Technology Inc A charge pump control system and a ring oscillator
US7961016B2 (en) * 2009-07-09 2011-06-14 Nanya Technology Corp. Charge pump and charging/discharging method capable of reducing leakage current
US9507369B2 (en) * 2013-09-27 2016-11-29 Cavium, Inc. Dynamically adjusting supply voltage based on monitored chip temperature
JP6330396B2 (ja) * 2014-03-18 2018-05-30 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器
US9318186B1 (en) * 2014-12-31 2016-04-19 Nanya Technology Corporation DRAM wordline control circuit, DRAM module and method of controlling DRAM wordline voltage
US11190182B2 (en) * 2017-02-13 2021-11-30 Skyworks Solutions, Inc. Control circuitry for silicon-on-insulator chip
US10990301B2 (en) * 2017-02-28 2021-04-27 SK Hynix Inc. Memory module capable of reducing power consumption and semiconductor system including the same

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2009260072A (ja) * 2008-04-17 2009-11-05 Toshiba Corp 半導体装置
TW201222188A (en) * 2010-11-19 2012-06-01 Richtek Technology Corp Multi-stage voltage regulator with automatic temperature compensation and regulating method thereof
US20180145588A1 (en) * 2013-08-27 2018-05-24 Em Microelectronic Marin S.A. Regulation circuit for a charge pump and method of regulation
TW201544925A (zh) * 2014-05-20 2015-12-01 晨星半導體股份有限公司 根據溫度適性調整電源電壓之電路系統及其操作方法
US20150348601A1 (en) * 2014-05-30 2015-12-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic device
TW201626371A (zh) * 2015-01-14 2016-07-16 旺宏電子股份有限公司 功率源電路及其驅動方法
US20180005685A1 (en) * 2016-06-29 2018-01-04 Renesas Electronics Corporation Semiconductor device comprising charge pump circuit for generating substrate bias voltage
CN108388300A (zh) * 2017-02-03 2018-08-10 恩智浦有限公司 参考电压产生器电路
CN108628383A (zh) * 2017-03-22 2018-10-09 瑞萨电子美国有限公司 在多相电压调节器中组合温度监测和真实的不同电流感测

Also Published As

Publication number Publication date
CN112002363A (zh) 2020-11-27
TW202043963A (zh) 2020-12-01
US20200381995A1 (en) 2020-12-03

Similar Documents

Publication Publication Date Title
US20140201851A1 (en) Method and apparatus for using dynamic voltage and frequency scaling with circuit-delay based integrated circuit identification
US20190089619A1 (en) Self-test engine for network on chip
CN104969468A (zh) 使用基于环式振荡器的物理不可克隆函数及老化检测电路的集成电路识别及可靠度验证
JP6640696B2 (ja) インターフェースシステム
JP2014510964A (ja) 低電力スタンバイモード制御回路用装置
US8391091B2 (en) Anti-fuse circuit and method for anti-fuse programming and test thereof
TWI708133B (zh) 電壓供應裝置與其操作方法
US9083342B2 (en) Circuit and method for power management
KR101848776B1 (ko) 내부전압 생성회로
JP2005276408A (ja) 半導体素子における高電圧の発生回路及びその方法
US9557788B2 (en) Semiconductor memory device including array e-fuse
US20170177065A1 (en) Method and apparatus for providing power state information using in-band signaling
KR20050106893A (ko) 최적화된 내부전압을 공급할 수 있는 전원공급회로를구비하는 반도체 메모리 장치
US7800958B2 (en) Voltage generating unit of semiconductor memory device
US9318186B1 (en) DRAM wordline control circuit, DRAM module and method of controlling DRAM wordline voltage
KR102765236B1 (ko) 반도체 장치 및 이를 포함하는 반도체 시스템
CN105280216A (zh) 半导体存储器件及其操作方法
US20150162077A1 (en) Static memory cell
CN106371493A (zh) 电压发生器和系统
US9052725B1 (en) Apparatus and method for controlling power supplied to circuits based on time delay to produce data
US9116535B2 (en) Differential amplifier
CN104733038A (zh) 半导体存储装置
KR20180047209A (ko) 레퍼런스 선택 회로
US20190114143A1 (en) Random number generating system and random number generating method thereof
KR102499010B1 (ko) 로직 블록의 데이터를 유지시키기 위한 파워 게이팅 회로