TWI701578B - 顯示裝置及其晶片間匯流排 - Google Patents
顯示裝置及其晶片間匯流排 Download PDFInfo
- Publication number
- TWI701578B TWI701578B TW107122677A TW107122677A TWI701578B TW I701578 B TWI701578 B TW I701578B TW 107122677 A TW107122677 A TW 107122677A TW 107122677 A TW107122677 A TW 107122677A TW I701578 B TWI701578 B TW I701578B
- Authority
- TW
- Taiwan
- Prior art keywords
- timing controller
- controller embedded
- driver
- slave
- drivers
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/006—Details of the interface to the display terminal
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0202—Addressing of scan or signal lines
- G09G2310/0221—Addressing of scan or signal lines with use of split matrices
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/08—Details of image data interface between the display device controller and the data line driver circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/12—Synchronisation between the display unit and other units, e.g. other display units, video-disc players
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Theoretical Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本發明揭露一種顯示裝置,包含顯示面板、主要時序控制器嵌入式驅動器、N個從屬時序控制器嵌入式驅動器及晶片間匯流排。N為正整數。顯示面板具有(N+1)個顯示區域。主要時序控制器嵌入式驅動器對應第一顯示區域而設置。N個從屬時序控制器嵌入式驅動器分別對應第二顯示區域至第(N+1)顯示區域而設置並受控於主要時序控制器嵌入式驅動器。晶片間匯流排包含第一導線及第二導線,分別耦接於主要時序控制器嵌入式驅動器與N個從屬時序控制器嵌入式驅動器之間,並分別用以雙向傳輸時脈訊號及資料訊號。
Description
本發明係與顯示裝置有關,尤其是關於一種顯示裝置及其晶片間匯流排。
一般而言,在主要(Master)時序控制器嵌入式驅動器(Timing Controller Embedded Driver,TED)與從屬(Slave)時序控制器嵌入式驅動器之間均需設置有晶片間介面(Inter-chip interface)來達到各時序控制器嵌入式驅動器之間的顯示同步。
舉例而言,如圖1所示,在主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間設置有序列周邊介面匯流排(Serial Peripheral Interface Bus)SPI,藉以在主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間進行視訊資料的交換。
此外,如圖1所示,在主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間還需設置有第一導線L1~第五導線L5,用以分別傳輸垂直同步訊號VS、水平同步訊號HS、輸出極性訊號PS、水平線處理訊號HL及故障標誌訊號FS。其中,垂直同步訊號VS、水平同步訊號HS及輸出極性訊號PS係由 主要時序控制器嵌入式驅動器MTED傳送至從屬時序控制器嵌入式驅動器STED。
至於圖2則係繪示垂直同步訊號VS與水平同步訊號HS之一實施例。如圖2所示,於時間T1下,垂直同步訊號VS之上升沿係與水平同步訊號HS之一下降沿對齊;於時間T2下,垂直同步訊號VS之下降沿係與水平同步訊號HS之另一下降沿對齊。
然而,由於主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間的晶片間介面需包含五條導線(第一導線L1~第五導線L5),導致晶片間介面之線路結構較為複雜,不僅需佔用較大的晶片面積,亦造成生產成本之增加。
有鑑於此,本發明提出一種顯示裝置及其晶片間匯流排,以有效解決先前技術所遭遇到之上述種種問題。
根據本發明之一具體實施例為一種顯示裝置。於此實施例中,顯示裝置包含顯示面板、主要時序控制器嵌入式驅動器、N個從屬時序控制器嵌入式驅動器及晶片間匯流排。N為正整數。顯示面板具有(N+1)個顯示區域。主要時序控制器嵌入式驅動器對應第一顯示區域而設置。N個從屬時序控制器嵌入式驅動器分別對應第二顯示區域至第(N+1)顯示區域而設置並受控於主要時序控制器嵌入式驅動器。晶片間匯流排包含第一導線及第二導線。第一導線耦接於主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸時脈訊號。第二導線耦 接於主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸資料訊號。
於一實施例中,顯示裝置還包含閘極驅動器。閘極驅動器耦接該N個從屬時序控制器嵌入式驅動器中之特定從屬時序控制器並受控於特定從屬時序控制器。
於一實施例中,特定從屬時序控制器係為該N個從屬時序控制器嵌入式驅動器中最靠近閘極驅動器的從屬時序控制器嵌入式驅動器。
於一實施例中,若資料訊號由低準位上升至高準位時係對應於處於高準位的時脈訊號,則時脈訊號與資料訊號係用以決定垂直同步訊號。
於一實施例中,垂直同步訊號亦為該晶片間匯流排之重設訊號。
於一實施例中,若資料訊號由高準位下降至低準位時係對應於處於高準位的時脈訊號,則時脈訊號與資料訊號係用以決定水平同步訊號。
於一實施例中,水平同步訊號亦為晶片間匯流排之重設訊號。
於一實施例中,若資料訊號由低準位上升至高準位的時間早於時脈訊號由低準位上升至高準位的時間且資料訊號由高準位下降至低準位的時間晚於時脈訊號由高準位下降至低準位的時間,則時脈訊號與資料訊號係用以決定有效資料交易(Valid data transaction)或控制指令(Control command)。
於一實施例中,當控制指令為廣播致能訊號(Broadcast enable signal)時,處於啟動狀態的主要時序控制器嵌入式驅動器可對該N個從屬時序控制器嵌入式驅動器均提出寫入(Write)之請求(Request)。
於一實施例中,當控制指令為廣播失能訊號(Broadcast disable signal)時,處於啟動狀態的主要時序控制器嵌入式驅動器可指定該N個從屬時序控制器嵌入式驅動器中之一從屬時序控制器提出寫入(Write)或讀取(Read)之請求(Request)。
於一實施例中,當指定的從屬時序控制器回應主要時序控制器嵌入式驅動器之寫入或讀取之請求而處於啟動狀態時,指定的從屬時序控制器回傳回覆資料。
於一實施例中,顯示裝置還包含電路板。第一導線與第二導線係設置於電路板上並分別耦接主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器。
根據本發明之另一具體實施例為一種晶片間匯流排。於此實施例中,晶片間匯流排應用於顯示裝置。顯示裝置包含顯示面板、主要時序控制器嵌入式驅動器及N個從屬時序控制器嵌入式驅動器。顯示面板具有(N+1)個顯示區域,其中N為正整數。主要時序控制器嵌入式驅動器對應該(N+1)個顯示區域中之第一顯示區域而設置,該N個從屬時序控制器嵌入式驅動器分別對應該(N+1)個顯示區域中之第二顯示區域至第(N+1)顯示區域而設置並 受控於主要時序控制器嵌入式驅動器。晶片間匯流排包含第一導線及第二導線。第一導線耦接於主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸時脈訊號。第二導線耦接於主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸資料訊號。
相較於先前技術,於本發明之顯示裝置中,主要時序控制器嵌入式驅動器與從屬時序控制器嵌入式驅動器之間的晶片間介面僅需包含兩條導線之晶片間匯流排即可達到主要時序控制器嵌入式驅動器與從屬時序控制器嵌入式驅動器之間的顯示同步。由於晶片間介面之線路結構變得較為簡單,不僅可大幅縮減其佔用的晶片面積,亦可有效降低生產成本,以增進其市場競爭力。
關於本發明之優點與精神可以藉由以下的發明詳述及所附圖式得到進一步的瞭解。
MTED‧‧‧主要時序控制器嵌入式驅動器
STED、STED1~STED3‧‧‧從屬時序控制器嵌入式驅動器
L1‧‧‧第一導線
L2‧‧‧第二導線
L3‧‧‧第三導線
L4‧‧‧第四導線
L5‧‧‧第五導線
SPI‧‧‧序列周邊介面匯流排
VS‧‧‧垂直同步訊號
HS‧‧‧水平同步訊號
PS‧‧‧輸出極性訊號
HL‧‧‧水平線處理訊號
FS‧‧‧故障標誌訊號
T1~T4‧‧‧時間
ICB‧‧‧晶片間匯流排
IBCLK‧‧‧時脈訊號
IBDATA‧‧‧資料訊號
3‧‧‧顯示裝置
PL‧‧‧顯示面板
GD‧‧‧閘極驅動器
DA1~DA4‧‧‧顯示區域
PCB‧‧‧電路板
FPC‧‧‧軟板
CNT‧‧‧連接器
HPD‧‧‧熱插拔檢測訊號
AUX‧‧‧音源訊號
ML‧‧‧主要通道訊號
MSC‧‧‧主要時序控制器嵌入式驅動器處於啟動狀態
SSC‧‧‧從屬時序控制器嵌入式驅動器處於啟動狀態
BCE‧‧‧廣播致能狀態
BCD‧‧‧廣播失能狀態
ALL‧‧‧所有的從屬時序控制器嵌入式驅動器
SDA‧‧‧指定的從屬時序控制器
W‧‧‧寫入
R‧‧‧讀取
DA‧‧‧資料位址
WD‧‧‧寫入資料
RD‧‧‧回覆資料
圖1係繪示先前技術中設置於主要時序控制器嵌入式驅動器與從屬時序控制器嵌入式驅動器之間的序列周邊介面匯流排包含五條導線之示意圖。
圖2係繪示圖1中之垂直同步訊號與水平同步訊號之一實施例。
圖3係繪示根據本發明之一具體實施例中之顯示裝置的示意圖。
圖4係繪示設置於主要時序控制器嵌入式驅動器與從屬時序控制器嵌入式驅動器之間的晶片間匯流排僅需包含兩條導線之示意圖。
圖5係繪示若資料訊號由低準位上升至高準位時係對應於處於高準位的時脈訊號,則根據時脈訊號與資料訊號決定垂直同步訊號之示意圖。
圖6係繪示若資料訊號由高準位下降至低準位時係對應於處於高準位的時脈訊號,則根據時脈訊號與資料訊號決定水平同步訊號之示意圖。
圖7係繪示若資料訊號由低準位上升至高準位的時間早於時脈訊號由低準位上升至高準位的時間且資料訊號由高準位下降至低準位的時間晚於時脈訊號由高準位下降至低準位的時間,則根據時脈訊號與資料訊號決定有效資料交易或控制指令之示意圖。
圖8係繪示主要時序控制器嵌入式驅動器對所有從屬時序控制器嵌入式驅動器均提出寫入之請求的時序圖。
圖9係繪示主要時序控制器嵌入式驅動器對指定的從屬時序控制器嵌入式驅動器提出寫入之請求的時序圖。
圖10係繪示主要時序控制器嵌入式驅動器對指定的從屬時序控制器嵌入式驅動器提出讀取之請求的時序圖。
圖11係繪示指定的從屬時序控制器回應主要時序控制器嵌入式驅動器之寫入或讀取之請求而回傳回覆資料的時序 圖。
根據本發明之一具體實施例為一種顯示裝置。於此實施例中,顯示裝置可以是薄膜電晶體液晶顯示器、可撓曲顯示器或曲面顯示器,但不以此為限。
請參照圖3,圖3係繪示此實施例中之顯示裝置的示意圖。如圖3所示,顯示裝置3包含顯示面板PL、主要時序控制器嵌入式驅動器MTED、N個從屬時序控制器嵌入式驅動器STED1~STED3、晶片間匯流排ICB及閘極驅動器GD。N為正整數。於此實施例中,N=3,但不以此為限。
顯示面板具有(N+1)個顯示區域DA1~DA4。主要時序控制器嵌入式驅動器MTED對應第一顯示區域DA1而設置。N個從屬時序控制器嵌入式驅動器STED1~STED3分別對應第二顯示區域DA2至第(N+1)顯示區域DA4而設置並均受控於主要時序控制器嵌入式驅動器MTED。
晶片間匯流排ICB包含第一導線L1及第二導線L2。其中,第一導線L1耦接於主要時序控制器嵌入式驅動器MTED與該N個從屬時序控制器嵌入式驅動器STED1~STED3之間,用以雙向傳輸時脈訊號IBCLK;第二導線L2耦接於主要時序控制器嵌入式驅動器MTED與該N個從屬時序控制器嵌入式驅動器STED1~STED3之間,用以雙向傳輸資料訊號IBDATA。
閘極驅動器GD耦接該N個從屬時序控制器嵌入式驅 動器STED1~STED3中之特定的從屬時序控制器並受控於該特定的從屬時序控制器。於此實施例中,特定從屬時序控制器STED3可以是該N個從屬時序控制器嵌入式驅動器STED1~STED3中最靠近閘極驅動器GD的從屬時序控制器嵌入式驅動器STED3,但不以此為限。
於實際應用中,顯示裝置3還包含電路板PCB。電路板PCB可透過軟板FPC與顯示面板PL相連。第一導線L1與第二導線L2可設置於電路板PCB上並分別耦接主要時序控制器嵌入式驅動器MTED與該N個從屬時序控制器嵌入式驅動器STED1~STED3。
此外,電路板PCB還可設置有連接器CNT,用以供傳輸其他訊號(例如熱插拔檢測訊號HPD、音源訊號AUX及主要通道訊號ML等)的導線與外部相連。
於另一實施例中,若N=1,則如圖4所示,設置於主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間的晶片間匯流排ICB包含第一導線L1及第二導線L2。其中,第一導線L1耦接於主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間,用以雙向傳輸時脈訊號IBCLK;第二導線L2耦接於主要時序控制器嵌入式驅動器MTED與從屬時序控制器嵌入式驅動器STED之間,用以雙向傳輸資料訊號IBDATA。
接下來,將詳細說明如何透過第一導線L1所傳遞的時脈訊號IBCLK與第二導線L2所傳遞的資料訊號IBDATA之間的對 應關係來決定其代表水平同步訊號、垂直同步訊號、有效資料交易(Valid data transaction)或控制指令(Control command)。
請參照圖5,若第二導線L2所傳遞的資料訊號IBDATA於時間T1至T2內由低準位上升至高準位時係對應於第一導線L1所傳遞的處於高準位的時脈訊號IBCLK,則可根據時脈訊號IBCLK與資料訊號IBDATA的此一對應關係決定其代表的是垂直同步訊號VS。於實際應用中,垂直同步訊號VS亦可以是晶片間匯流排ICB之重設訊號,但不以此為限。
請參照圖6,若第二導線L2所傳遞的資料訊號IBDATA於時間T1至T2內由高準位下降至低準位時係對應於第一導線L1所傳遞的處於高準位的時脈訊號IBCLK,則可根據時脈訊號IBCLK與資料訊號IBDATA的此一對應關係決定其代表的是水平同步訊號HS。於實際應用中,水平同步訊號HS亦可以是晶片間匯流排ICB之重設訊號,但不以此為限。
請參照圖7,若第二導線L2所傳遞的資料訊號IBDATA由低準位上升至高準位的時間(亦即時間T1)早於第一導線L1所傳遞的時脈訊號IBCLK由低準位上升至高準位的時間(亦即時間T2)且第二導線L2所傳遞的資料訊號IBDATA由高準位下降至低準位的時間(亦即時間T4)晚於第一導線L1所傳遞的時脈訊號IBCLK由高準位下降至低準位的時間(亦即時間T3),則可根據時脈訊號IBCLK與資料訊號IBDATA的此一對應關係決定其代表的是有效資料交易(Valid data transaction)或控制指令(Control command)。
請參照圖8至圖11,圖8係繪示主要時序控制器嵌入式驅動器對所有從屬時序控制器嵌入式驅動器均提出寫入(Write)之請求(Request)的時序圖;圖9係繪示主要時序控制器嵌入式驅動器對指定的從屬時序控制器嵌入式驅動器提出寫入(Write)之請求的時序圖;圖10係繪示主要時序控制器嵌入式驅動器對指定的從屬時序控制器嵌入式驅動器提出讀取(Read)之請求的時序圖;圖11係繪示指定的從屬時序控制器回應主要時序控制器嵌入式驅動器之寫入(Write)或讀取(Read)之請求而回傳(Reply)回覆資料的時序圖。
如圖8至圖11所示,第一導線L1所傳遞的時脈訊號IBCLK均維持固定的週期不變,而第二導線L2所傳遞的資料訊號IBDATA則可視不同的操作狀態而改變,藉以分別指示不同的操作狀態。
首先,資料訊號IBDATA的最前面兩個週期係用以指示目前是主要時序控制器嵌入式驅動器處於啟動狀態MSC或從屬時序控制器嵌入式驅動器處於啟動狀態SSC。
舉例而言,於圖8至圖10中,資料訊號IBDATA的最前面兩個週期依序為高準位與低準位,係代表著目前是主要時序控制器嵌入式驅動器處於啟動狀態MSC,但不以此為限;於圖11中,資料訊號IBDATA的最前面兩個週期依序為低準位與高準位,係代表著目前是從屬時序控制器嵌入式驅動器處於啟動狀態SSC,但不以此為限。
需說明的是,資料訊號IBDATA的最前面兩個週期可藉由任意兩種不同的高低位準型式分別指示主要時序控制器嵌入式驅動器處於啟動狀態MSC或從屬時序控制器嵌入式驅動器處於啟動狀態SSC,並不以此例為限。
當主要時序控制器嵌入式驅動器處於啟動狀態MSC時,需進一步決定主要時序控制器嵌入式驅動器MTED是否要進行廣播(Broadcast)。
舉例而言,於圖8中,資料訊號IBDATA的第三週期係處於高準位,亦即控制指令為廣播致能訊號(Broadcast enable signal),係代表主要時序控制器嵌入式驅動器MTED處於廣播致能狀態BCE,但不以此為限;於圖9至圖10中,資料訊號IBDATA的第三週期係處於低準位,亦即控制指令為廣播失能訊號(Broadcast disable signal),係代表主要時序控制器嵌入式驅動器MTED處於廣播失能狀態BCD,但不以此為限。
於實際應用中,亦可將資料訊號IBDATA的第三週期處於高準位定義為主要時序控制器嵌入式驅動器MTED處於廣播失能狀態BCD以及將資料訊號IBDATA的第三週期處於低準位定義為主要時序控制器嵌入式驅動器MTED處於廣播致能狀態BCE,端視實際需求而定。
如圖8所示,主要時序控制器嵌入式驅動器MTED處於廣播致能狀態BCE,資料訊號IBDATA的第四週期及第五週期均為高準位,代表所有的從屬時序控制器嵌入式驅動器ALL;資料訊 號IBDATA的第六週期為高準位,代表其提出之請求為寫入W。因此,處於廣播致能狀態BCE的主要時序控制器嵌入式驅動器MTED即可對所有的從屬時序控制器嵌入式驅動器STED1~STED3均提出寫入W之請求。在寫入W的請求之後,資料訊號IBDATA還包含資料位址(Data address)DA與寫入資料(Write data)WD。
如圖9所示,主要時序控制器嵌入式驅動器MTED處於廣播失能狀態BCD,資料訊號IBDATA的第四週期及第五週期為代表指定的從屬時序控制器嵌入式驅動器的位址,舉例來說:(1)當第四週期及第五週期都為低準位且第六週期為高準位時,代表主要時序控制器嵌入式驅動器MTED要對指定的從屬時序控制器嵌入式驅動器STED1提出寫入W之請求;(2)當第四週期為低準位及第五週期為高準位且第六週期為高準位時,代表主要時序控制器嵌入式驅動器MTED要對指定的從屬時序控制器嵌入式驅動器STED2提出寫入W之請求;(3)當第四週期為高準位及第五週期為低準位且第六週期為高準位時,代表主要時序控制器嵌入式驅動器MTED要對指定的從屬時序控制器嵌入式驅動器STED3提出寫入W之請求;藉此,處於廣播失能狀態BCD的主要時序控制器嵌入式驅動器MTED即可對指定的從屬時序控制器STED1、STED2或STED3提出寫入W之請求。在寫入W的請求之後,資料訊號IBDATA還包含資料位址DA與寫入資料WD。
如圖10所示,主要時序控制器嵌入式驅動器MTED處 於廣播失能狀態BCD,資料訊號IBDATA的第四週期及第五週期均為高準位,代表指定的從屬時序控制器SDA;資料訊號IBDATA的第六週期為低準位,代表其提出之請求為讀取R。因此,處於廣播失能狀態BCD的主要時序控制器嵌入式驅動器MTED即可對指定的從屬時序控制器提出讀取R之請求。在讀取R的請求之後,資料訊號IBDATA還包含資料位址DA。
於實際應用中,亦可將資料訊號IBDATA的第六週期處於低準位定義為其提出之請求為寫入W以及將資料訊號IBDATA的第六週期處於高準位定義為其提出之請求為讀取R,端視實際需求而定。
如圖11所示,從屬時序控制器嵌入式驅動器處於啟動狀態SSC,資料訊號IBDATA的第四週期及第五週期均為高準位,代表指定的從屬時序控制器SDA。此時,指定的從屬時序控制器即可回傳一回覆資料RD,以回應主要時序控制器嵌入式驅動器之寫入或讀取之請求。
相較於先前技術,於本發明之顯示裝置中,主要時序控制器嵌入式驅動器與從屬時序控制器嵌入式驅動器之間的晶片間介面僅需包含兩條導線之晶片間匯流排即可達到主要時序控制器嵌入式驅動器與從屬時序控制器嵌入式驅動器之間的顯示同步。由於晶片間介面之線路結構變得較為簡單,不僅可大幅縮減其佔用的晶片面積,亦可有效降低生產成本,以增進其市場競爭力。
由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。藉由以上較佳具體實施例之詳述,係希望能更加清楚描述本發明之特徵與精神,而並非以上述所揭露的較佳具體實施例來對本發明之範疇加以限制。相反地,其目的是希望能涵蓋各種改變及具相等性的安排於本發明所欲申請之專利範圍的範疇內。
MTED‧‧‧主要時序控制器嵌入式驅動器
STED‧‧‧從屬時序控制器嵌入式驅動器
L1‧‧‧第一導線
L2‧‧‧第二導線
ICB‧‧‧晶片間匯流排
IBCLK‧‧‧時脈訊號
IBDATA‧‧‧資料訊號
Claims (24)
- 一種顯示裝置,包含:一顯示面板,具有(N+1)個顯示區域,其中N為正整數;一主要(Master)時序控制器嵌入式驅動器(Timing Controller Embedded Driver,TED),對應該(N+1)個顯示區域中之一第一顯示區域而設置;N個從屬(Slave)時序控制器嵌入式驅動器,分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器;一閘極驅動器,耦接該N個從屬時序控制器嵌入式驅動器中之一特定從屬時序控制器並受控於該特定從屬時序控制器;以及一晶片間匯流排(Inter-chip bus),包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號。
- 如申請專利範圍第1項所述之顯示裝置,還包含:一電路板,該第一導線與該第二導線係設置於該電路板上並分別耦接該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器。
- 如申請專利範圍第1項所述之顯示裝置,其中該特定從屬時序控制器係為該N個從屬時序控制器嵌入式驅動器中最靠近該閘極驅動器的從屬時序控制器嵌入式驅動器。
- 一種顯示裝置,包含:一顯示面板,具有(N+1)個顯示區域,其中N為正整數;一主要(Master)時序控制器嵌入式驅動器(Timing Controller Embedded Driver,TED),對應該(N+1)個顯示區域中之一第一顯示區域而設置;N個從屬(Slave)時序控制器嵌入式驅動器,分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器;以及一晶片間匯流排(Inter-chip bus),包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號;其中若該資料訊號由低準位(Low-level)上升至高準位時係對應於處於高準位(High-level)的該時脈訊號,則該時脈訊號與該資料訊號係用以決定一垂直同步訊號(Vertical synchronization signal)。
- 如申請專利範圍第4項所述之顯示裝置,其中該垂直同步訊號亦為該晶片間匯流排之一重設訊號(Reset signal)。
- 一種顯示裝置,包含:一顯示面板,具有(N+1)個顯示區域,其中N為正整數;一主要(Master)時序控制器嵌入式驅動器(Timing Controller Embedded Driver,TED),對應該(N+1)個顯示區域中之一第一顯示區域而設置; N個從屬(Slave)時序控制器嵌入式驅動器,分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器;以及一晶片間匯流排(Inter-chip bus),包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號;其中若該資料訊號由高準位下降至低準位時係對應於處於高準位的該時脈訊號,則該時脈訊號與該資料訊號係用以決定一水平同步訊號(Horizontal synchronization signal)。
- 如申請專利範圍第6項所述之顯示裝置,其中該水平同步訊號亦為該晶片間匯流排之一重設訊號(Reset signal)。
- 一種顯示裝置,包含:一顯示面板,具有(N+1)個顯示區域,其中N為正整數;一主要(Master)時序控制器嵌入式驅動器(Timing Controller Embedded Driver,TED),對應該(N+1)個顯示區域中之一第一顯示區域而設置;N個從屬(Slave)時序控制器嵌入式驅動器,分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器;以及一晶片間匯流排(Inter-chip bus),包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳 輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號;其中若該資料訊號由低準位上升至高準位的時間早於該時脈訊號由低準位上升至高準位的時間且該資料訊號由高準位下降至低準位的時間晚於該時脈訊號由高準位下降至低準位的時間,則該時脈訊號與該資料訊號係用以決定一有效資料交易(Valid data transaction)或一控制指令(Control command)。
- 如申請專利範圍第8項所述之顯示裝置,其中當該控制指令為一廣播致能訊號(Broadcast enable signal)時,處於啟動狀態的該主要時序控制器嵌入式驅動器可對該N個從屬時序控制器嵌入式驅動器均提出寫入(Write)之請求(Request)。
- 如申請專利範圍第8項所述之顯示裝置,其中當該控制指令為一廣播失能訊號(Broadcast disable signal)時,處於啟動狀態的該主要時序控制器嵌入式驅動器可指定該N個從屬時序控制器嵌入式驅動器中之一從屬時序控制器提出寫入(Write)或讀取(Read)之請求(Request)。
- 如申請專利範圍第10項所述之顯示裝置,其中當該從屬時序控制器回應該主要時序控制器嵌入式驅動器之寫入或讀取之請求而處於啟動狀態時,該從屬時序控制器回傳一回覆資料。
- 如申請專利範圍第8項所述之顯示裝置,還包含:一電路板,該第一導線與該第二導線係設置於該電路板上並分別耦接該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器。
- 一種晶片間匯流排,應用於一顯示裝置,該顯示裝置包含一顯示面板、一主要時序控制器嵌入式驅動器及N個從屬時序控制器嵌入式驅動器,該顯示面板具有(N+1)個顯示區域,其中N為正整數,該主要時序控制器嵌入式驅動器對應該(N+1)個顯示區域中之一第一顯示區域而設置,該N個從屬時序控制器嵌入式驅動器分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器,該晶片間匯流排包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號;其中該顯示裝置還包含一閘極驅動器,該閘極驅動器耦接該N個從屬時序控制器嵌入式驅動器中之一特定從屬時序控制器並受控於該特定從屬時序控制器。
- 如申請專利範圍第13項所述之晶片間匯流排,其中該顯示裝置還包含一電路板,該第一導線與該第二導線係設置於該電路板上並分別耦接該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器。
- 如申請專利範圍第13項所述之晶片間匯流排,其中該特定從屬時序控制器係為該N個從屬時序控制器嵌入式驅動器中最靠近該閘極驅動器的從屬時序控制器嵌入式驅動器。
- 一種晶片間匯流排,應用於一顯示裝置,該顯示裝置包含一 顯示面板、一主要時序控制器嵌入式驅動器及N個從屬時序控制器嵌入式驅動器,該顯示面板具有(N+1)個顯示區域,其中N為正整數,該主要時序控制器嵌入式驅動器對應該(N+1)個顯示區域中之一第一顯示區域而設置,該N個從屬時序控制器嵌入式驅動器分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器,該晶片間匯流排包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號;其中若該資料訊號由低準位上升至高準位時係對應於處於高準位的該時脈訊號,則該時脈訊號與該資料訊號係用以決定一垂直同步訊號。
- 如申請專利範圍第16項所述之晶片間匯流排,其中該垂直同步訊號亦為該晶片間匯流排之一重設訊號。
- 一種晶片間匯流排,應用於一顯示裝置,該顯示裝置包含一顯示面板、一主要時序控制器嵌入式驅動器及N個從屬時序控制器嵌入式驅動器,該顯示面板具有(N+1)個顯示區域,其中N為正整數,該主要時序控制器嵌入式驅動器對應該(N+1)個顯示區域中之一第一顯示區域而設置,該N個從屬時序控制器嵌入式驅動器分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器,該晶片間匯流排包含: 一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號;其中若該資料訊號由高準位下降至低準位時係對應於處於高準位的該時脈訊號,則該時脈訊號與該資料訊號係用以決定一水平同步訊號。
- 如申請專利範圍第18項所述之晶片間匯流排,其中該水平同步訊號亦為該晶片間匯流排之一重設訊號。
- 一種晶片間匯流排,應用於一顯示裝置,該顯示裝置包含一顯示面板、一主要時序控制器嵌入式驅動器及N個從屬時序控制器嵌入式驅動器,該顯示面板具有(N+1)個顯示區域,其中N為正整數,該主要時序控制器嵌入式驅動器對應該(N+1)個顯示區域中之一第一顯示區域而設置,該N個從屬時序控制器嵌入式驅動器分別對應該(N+1)個顯示區域中之一第二顯示區域至一第(N+1)顯示區域而設置並受控於該主要時序控制器嵌入式驅動器,該晶片間匯流排包含:一第一導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一時脈訊號;以及一第二導線,耦接於該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器之間,用以雙向傳輸一資料訊號; 其中若該資料訊號由低準位上升至高準位的時間早於該時脈訊號由低準位上升至高準位的時間且該資料訊號由高準位下降至低準位的時間晚於該時脈訊號由高準位下降至低準位的時間,則該時脈訊號與該資料訊號係用以決定一有效資料交易或一控制指令。
- 如申請專利範圍第20項所述之晶片間匯流排,其中當該控制指令為一廣播致能訊號時,處於啟動狀態的該主要時序控制器嵌入式驅動器可對該N個從屬時序控制器嵌入式驅動器均提出寫入之請求。
- 如申請專利範圍第20項所述之晶片間匯流排,其中當該控制指令為一廣播失能訊號時,處於啟動狀態的該主要時序控制器嵌入式驅動器可指定該N個從屬時序控制器嵌入式驅動器中之一從屬時序控制器提出寫入或讀取之請求。
- 如申請專利範圍第22項所述之晶片間匯流排,其中當該從屬時序控制器回應該主要時序控制器嵌入式驅動器之寫入或讀取之請求而處於啟動狀態時,該從屬時序控制器回傳一回覆資料。
- 如申請專利範圍第20項所述之晶片間匯流排,其中該顯示裝置還包含一電路板,該第一導線與該第二導線係設置於該電路板上並分別耦接該主要時序控制器嵌入式驅動器與該N個從屬時序控制器嵌入式驅動器。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW107122677A TWI701578B (zh) | 2018-06-29 | 2018-06-29 | 顯示裝置及其晶片間匯流排 |
| CN201810841081.6A CN110660367B (zh) | 2018-06-29 | 2018-07-27 | 显示装置及其芯片间汇流排 |
| US16/394,200 US10818211B2 (en) | 2018-06-29 | 2019-04-25 | Display apparatus and inter-chip bus thereof |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW107122677A TWI701578B (zh) | 2018-06-29 | 2018-06-29 | 顯示裝置及其晶片間匯流排 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202001504A TW202001504A (zh) | 2020-01-01 |
| TWI701578B true TWI701578B (zh) | 2020-08-11 |
Family
ID=69008270
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW107122677A TWI701578B (zh) | 2018-06-29 | 2018-06-29 | 顯示裝置及其晶片間匯流排 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10818211B2 (zh) |
| CN (1) | CN110660367B (zh) |
| TW (1) | TWI701578B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN113971936B (zh) * | 2020-07-23 | 2023-09-29 | 京东方科技集团股份有限公司 | 显示面板及其驱动方法 |
| US11847083B2 (en) * | 2021-12-16 | 2023-12-19 | Himax Technologies Limited | Daisy-chain SPI integrated circuit and operation method thereof |
| US12223138B1 (en) * | 2023-07-23 | 2025-02-11 | Novatek Microelectronics Corp. | Driving system having multiple driver circuits for cooperatively driving display panel and driver circuit thereof |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102349100A (zh) * | 2009-01-13 | 2012-02-08 | 集成装置技术公司 | 多监视器显示器 |
| US8269761B2 (en) * | 2005-04-07 | 2012-09-18 | Sharp Kabushiki Kaisha | Display device and method of controlling the same |
| WO2013062099A1 (ja) * | 2011-10-28 | 2013-05-02 | シャープ株式会社 | タッチパネル駆動装置、表示装置、タッチパネルの駆動方法、プログラムおよび記録媒体 |
| US20140118316A1 (en) * | 2012-10-26 | 2014-05-01 | Mitsubishi Electric Corporation | Display |
| CN104111906A (zh) * | 2013-04-16 | 2014-10-22 | Nxp股份有限公司 | 针对单线内部集成电路控制总线的方法和系统 |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP4063800B2 (ja) * | 2004-08-02 | 2008-03-19 | 沖電気工業株式会社 | 表示パネル駆動装置 |
| KR101319350B1 (ko) * | 2009-12-18 | 2013-10-16 | 엘지디스플레이 주식회사 | 액정표시장치 |
| KR20120054442A (ko) * | 2010-11-19 | 2012-05-30 | 삼성전자주식회사 | 소스 구동 회로, 소스 구동 회로를 포함하는 디스플레이 장치 및 디스플레이 장치의 동작 방법 |
| CN103065575B (zh) * | 2011-10-20 | 2015-09-30 | 乐金显示有限公司 | 数字全息图像再现装置及其同步控制方法 |
| CN103106157B (zh) * | 2011-11-15 | 2016-07-06 | 新唐科技股份有限公司 | 存储器控制元件 |
| CN102930845B (zh) * | 2012-11-15 | 2015-06-03 | 深圳市华星光电技术有限公司 | 液晶显示时序驱动器 |
| KR20160065556A (ko) * | 2014-12-01 | 2016-06-09 | 삼성전자주식회사 | 디스플레이 구동 집적 회로 및 이를 포함하는 디스플레이 장치 |
| CN105976779B (zh) * | 2016-07-01 | 2019-02-12 | 深圳市华星光电技术有限公司 | 时序控制器及其数据更新方法、液晶显示面板 |
| KR102565753B1 (ko) * | 2016-12-28 | 2023-08-11 | 엘지디스플레이 주식회사 | 전계 발광 표시장치와 그 구동 장치 |
-
2018
- 2018-06-29 TW TW107122677A patent/TWI701578B/zh not_active IP Right Cessation
- 2018-07-27 CN CN201810841081.6A patent/CN110660367B/zh active Active
-
2019
- 2019-04-25 US US16/394,200 patent/US10818211B2/en active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8269761B2 (en) * | 2005-04-07 | 2012-09-18 | Sharp Kabushiki Kaisha | Display device and method of controlling the same |
| CN102349100A (zh) * | 2009-01-13 | 2012-02-08 | 集成装置技术公司 | 多监视器显示器 |
| CN102349100B (zh) | 2009-01-13 | 2014-08-13 | 辛纳普蒂克斯公司 | 多监视器显示器 |
| WO2013062099A1 (ja) * | 2011-10-28 | 2013-05-02 | シャープ株式会社 | タッチパネル駆動装置、表示装置、タッチパネルの駆動方法、プログラムおよび記録媒体 |
| US20140118316A1 (en) * | 2012-10-26 | 2014-05-01 | Mitsubishi Electric Corporation | Display |
| CN104111906A (zh) * | 2013-04-16 | 2014-10-22 | Nxp股份有限公司 | 针对单线内部集成电路控制总线的方法和系统 |
Also Published As
| Publication number | Publication date |
|---|---|
| CN110660367A (zh) | 2020-01-07 |
| CN110660367B (zh) | 2021-12-31 |
| US10818211B2 (en) | 2020-10-27 |
| US20200005697A1 (en) | 2020-01-02 |
| TW202001504A (zh) | 2020-01-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN110928439B (zh) | 信号传输装置以及使用其的显示器 | |
| CN108597470B (zh) | 显示装置驱动系统及方法和显示装置 | |
| CN109817142B (zh) | 显示设备 | |
| TWI701578B (zh) | 顯示裝置及其晶片間匯流排 | |
| US20150138212A1 (en) | Display driver ic and method of operating system including the same | |
| US11039041B2 (en) | Display panel synchronization for a display device | |
| WO2017024627A1 (zh) | 一种液晶显示驱动系统及驱动方法 | |
| CN111399922B (zh) | 一种双系统显示装置、系统 | |
| WO2018214379A1 (zh) | 一种电容屏智能平板 | |
| CN101676986A (zh) | 液晶显示器及包括液晶显示器的显示系统 | |
| US9947290B2 (en) | Multi embedded timing controller, display panel, and computer system having the same | |
| WO2018010412A1 (zh) | I2c传输电路及显示装置 | |
| US9299315B2 (en) | Source driving circuit and data transmission method thereof | |
| JP5107205B2 (ja) | ディスプレイ接続用のアダプタおよびディスプレイ接続システム | |
| TWI280484B (en) | A function mapping apparatus, method, and system | |
| TW201344444A (zh) | 主機板及應用於該主機板的資料處理方法 | |
| CN101625846B (zh) | 显示数据通道接口电路 | |
| TW200629207A (en) | Liquid crystal display and driving method thereof | |
| KR20120133464A (ko) | 멀티 마스터의 데이터 통신 장치와 이를 이용한 표시장치 | |
| CN103456256A (zh) | 影像显示系统与触控显示装置 | |
| CN102945658A (zh) | 一种tft-lcd控制器 | |
| KR101363720B1 (ko) | 커넥터 및 이를 구비한 액정표시장치 | |
| CN111063291B (zh) | 驱动芯片、控制板以及控制板的驱动方法 | |
| CN207895427U (zh) | 一种双屏显示电路和电子设备 | |
| CN102402967A (zh) | 一种在液晶面板中用于源驱动器的控制方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |