[go: up one dir, main page]

TWI799161B - 封裝體 - Google Patents

封裝體 Download PDF

Info

Publication number
TWI799161B
TWI799161B TW111107455A TW111107455A TWI799161B TW I799161 B TWI799161 B TW I799161B TW 111107455 A TW111107455 A TW 111107455A TW 111107455 A TW111107455 A TW 111107455A TW I799161 B TWI799161 B TW I799161B
Authority
TW
Taiwan
Prior art keywords
electrode
frame portion
package
diameter
package body
Prior art date
Application number
TW111107455A
Other languages
English (en)
Other versions
TW202240797A (zh
Inventor
緒方孝友
坂太伸
Original Assignee
日商Ngk電子器件股份有限公司
日商日本碍子股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日商Ngk電子器件股份有限公司, 日商日本碍子股份有限公司 filed Critical 日商Ngk電子器件股份有限公司
Publication of TW202240797A publication Critical patent/TW202240797A/zh
Application granted granted Critical
Publication of TWI799161B publication Critical patent/TWI799161B/zh

Links

Images

Classifications

    • H10W76/12
    • H10W76/18

Landscapes

  • Piezo-Electric Or Mechanical Vibrators, Or Delay Or Filter Circuits (AREA)
  • Control And Other Processes For Unpacking Of Materials (AREA)

Abstract

框部(120)由陶瓷構成,具有第1面(SF1)及第2面(SF2)。第2面(SF2)具有包圍空腔(CV)的內緣、及包圍內緣的外緣(EO)。基板部(110)由陶瓷構成,具有第3面(SF3),該第3面(SF3)包含支持框部(120)的第2面(SF2)的部分、及面向空腔(CV)的部分。電極層(200)係設於基板部(110)的第3面(SF3)上。通孔電極(510)具有:於第1面(SF1)具有直徑DA之端面(SFA)、及於第2面(SF2)與電極層(200)相接且具有小於直徑DA的直徑DB之底面(SFB)。於俯視觀察下,通孔電極的底面(SFB)具有:從框部(120)的第2面(SF2)的內緣起算的最小尺寸LI、及從框部(120)的第2面(SF2)的外緣(EO)起算的最小尺寸LO,且滿足LO>LI。

Description

封裝體
本發明係關於封裝體,特別係關於具有由通孔電極所貫通的框部的陶瓷封裝體。
作為使用陶瓷生坯薄片所製造的陶瓷組件,以晶體振盪器用的封裝體為人所知。一般的晶體振盪器具有水晶毛胚、具有收納有水晶毛胚的空腔的封裝體、及用以將空腔加以密封的蓋件。封裝體具有成為空腔的底面的基板部、包圍空腔的框部、及設於此框部上的金屬化層。使用(典型而言,為焊料)將蓋件接合於金屬化層。
封裝體的框部上的金屬化層,通常係與接地電位用的電極墊成電性短路。此電性路徑,典型而言,可透過貫通框部的通孔電極而確保。然而,隨著封裝體小型化的進展,框部的材料寬度(框部的內壁面和外壁面間的尺寸)變得較小,而變得難以形成與此相應的細微通孔電極。具體而言,難以將細微通孔電極用的細微通路孔(via hole),利用進行煅燒而形成於成為框部的生坯片,變得困難。於使用具有插銷形狀的模具作為通路孔的典型的形成方法的情形時,當為了使通路孔微縮化而將插銷形狀微縮化,則插銷的機械強度容易變得不足。因此,依據例如日本專利特開2007-27592號公報所揭示的技術,於框部的內壁面上,設置具有大致月牙形的形狀的城堡形電極,以取代通孔電極。
然而,於如上述公報的技術,於空腔的側壁設置城堡形電極以取代通孔電極的情形時,於使用焊料的接合步驟中,焊料容易沿著城堡形電極而流入空腔中。由於流入的焊料和水晶毛胚接觸,有時會對晶體振盪器的性能造成不良影響。又,因焊料的流入而對機械特性所造成的不良影響,於安裝至封裝體的元件為水晶毛胚的情形時尤其令人擔憂,而於其他壓電元件的情形時有時亦會發生。再者,安裝至封裝體的元件只要是電性元件,就會擔憂如非預期的短路般之對電性特性的不良影響。
日本專利特開2009-234074號公報,揭示利用雷射加工技術將作為通路孔的細微貫通孔形成於陶瓷生坯薄片的方法。具體而言,於厚度為250μm以下的陶瓷生坯薄片上,使用紫外線雷射而形成直徑30μm至50μm的貫通孔。於該上述公報中並指摘於如此藉由雷射加工形成相對於厚度直徑為小的貫通孔的情形時,貫通孔有具推拔形狀的傾向。又,於上述公報中,將貫通孔的推拔形狀,視為造成導體糊膏難以填充至貫通孔的原因所在。是故,於上述公報的技術中,探討可將推拔率設為60%以上的雷射光照射條件。在此,推拔率係由推拔的直徑比所定義,推拔率100%表示貫通孔不具推拔形狀,又,更小的推拔率則表示更急遽的推拔形狀。 [先前技術文獻] [日本專利文獻]
[日本專利文獻1]專利特開2007-27592號公報 [日本專利文獻2]專利特開2009-234074號公報
[發明欲解決之課題]
依據本案眾發明人的探討,若以將通孔電極設於封裝體的框部的目的,而單純應用上述公報所揭示的雷射加工技術,則有時難以充分確保空腔的氣密性。此問題隨著封裝體的小型化的進展,當框部的寬度越小則越嚴重。
本發明係為了解決如上的課題而成,其目的在於提供可抑制氣密性降低的封裝體。 [解決課題之手段]
第1態樣係一種設有空腔的封裝體,該封裝體包括由陶瓷構成的框部,該框部具有第1面、及於厚度方向與該第1面相反的第2面,該第2面具有包圍該空腔的內緣及包圍該內緣的外緣;該封裝體更包括由陶瓷構成的基板部,該基板部具有第3面,該第3面包含支持該框部的該第2面的部分、及面向該空腔的部分;該封裝體更包括設於該基板部的該第3面上的電極層、及於該第1面和該第2面之間貫通該框部的通孔電極;該通孔電極具有:於該第1面具有直徑DA之端面、及於該第2面與該電極層相接且具有小於該直徑DA的直徑DB之底面;於俯視觀察下,該通孔電極的該底面具有從該框部的該第2面的該內緣起算的最小尺寸LI、及從該框部的該第2面的該外緣起算的最小尺寸LO,且滿足LO>LI。
第2態樣係第1態樣的封裝體,其中,該直徑DA為50μm以下。
第3態樣係第1或第2態樣的封裝體,其中,該框部的該第2面的該內緣和該外緣之間的最小尺寸為200μm以下。
第4態樣係第1至第3態樣中任一態樣的封裝體,其中,滿足LO≧LI×1.5。
第5態樣係第1至第4態樣中任一態樣的封裝體,其中,該通孔電極於該厚度方向上的該端面與該底面的中間位置,具有(DA+DB)/2以下的直徑。
第6態樣係第1至第5態樣中任一態樣的封裝體,其中,該通孔電極具有於該厚度方向上從該端面以推拔形狀延伸的部分。
第7態樣係第6態樣的封裝體,其中,該推拔形狀具有5度以上的推拔角。
第8態樣係第6或第7態樣的封裝體,其中,該推拔形狀具有該框部的厚度的1/2以上的厚度。
第9態樣係第1至第8態樣中任一態樣的封裝體,其中,該通孔電極具有將該端面和該底面加以連結的側面,該側面在與該厚度方向平行的剖面觀察下,具有至少1個彎曲點。
第10態樣係第9態樣的封裝體,其中,該至少1個彎曲點,包含逆向彎曲的2個彎曲點。
第11態樣係第1至第10態樣中任一態樣的封裝體,其中,該框部具有將該第1面和該第2面的該外緣加以連結的外壁面,該外壁面具有連結至該第1面的煅燒面(as - fired surface)、及連結至該第2面的斷裂面(fracture surface)。
第12態樣係第1至第11態樣中任一態樣的封裝體,更包括:金屬化層,設於該框部的該第1面上,且與該通孔電極的該端面相接;該金屬化層在與該通孔電極的該端面的連接部分成為局部變厚。
第13態樣係第1至第11態樣中任一態樣的封裝體,更包括:金屬化層,設於該框部的該第1面上,且與該通孔電極的該端面相接;該框部的該第1面具有直接連結至該該通孔電極的該端面的第1區、及經由該第1區而連結至該通孔電極的該端面的第2區,該第2區係垂直於該厚度方向,該第1區相對於該第2區,以越接近該通孔電極的該端面則該框部的厚度越小的方式傾斜。 [發明效果]
依據第1態樣,藉由使底面的直徑DB小於端面的直徑DA,於通孔電極的底面的周圍,使框部的第2面和基板部的第3面的界面變廣。換言之,於通孔電極的底面的周圍,使陶瓷間的疊層界面變廣。在此,由於以滿足LO>LI的方式配置通孔電極的底面,故於底面和框部的第2面的外緣之間,可大幅確保陶瓷間的疊層界面所配置之處。在此,陶瓷間的疊層界面相較於金屬和陶瓷的疊層界面,具有高氣密性。因此,可抑制沿著疊層界面的漏電所導致的氣密性的降低。
依據第2態樣,通孔電極的直徑DA為50μm以下的細微尺寸。藉此,框部的寬度尺寸亦可微縮化。當此微縮化越進展,而使得沿著基板部和框部之間的疊層界面的漏電越容易成為問題時,該問題因上述理由而被有效抑制。
依據第3態樣,框部的第2面的內緣和外緣之間的最小尺寸為200μm以下。如此當微縮化越進展,而使沿著基板部和框部之間的疊層界面的漏電越容易成為問題時,該問題因上述理由而被有效抑制。
依據第4態樣,滿足LO≧LI×1.5。藉此,可更充分抑制因沿著基板部和框部之間的疊層界面的漏電所導致的氣密性的降低。
依據第5態樣,該通孔電極於厚度方向上的該端面和該底面的中間位置,具有(DA+DB)/2以下的直徑。藉此,可充分確保通孔電極的該中間位置和框部的外壁面之間的距離。因此,可提高通孔電極和框部之間的氣密可靠性。
依據第6態樣,通孔電極具有於厚度方向上從端面以推拔形狀延伸的部分。藉此,於端面的正下方,容易確保通孔電極和框部的外壁面之間的距離。因此,可提高通孔電極和框部之間的氣密可靠性。
依據第7態樣,通孔電極之從端面延伸的推拔形狀,具有5度以上的推拔角。藉此,於端面的正下方,更充分容易確保通孔電極和框部的外壁面之間的距離。
依據第8態樣,通孔電極之從端面延伸的推拔形狀,具有框部的厚度的1/2以上的厚度。藉此,可使通孔電極和框部的外壁面之間的距離,利用推拔形狀而更充分增大。
依據第9態樣,通孔電極的側面具有至少1個彎曲點。藉此,可抑制因封裝體的製造中的燒結收縮所造成的通孔電極的側面和框部之間的剝離。
依據第10態樣,通孔電極的側面具有逆向彎曲的2個彎曲點。藉此,可更充分抑制因封裝體的製造中的燒結收縮所造成的通孔電極的側面和框部之間的剝離。
依據第11態樣,框部的外壁面具有連結至第1面的煅燒面和連結至第2面的斷裂面。於斷裂面藉由分斷步驟而形成時,依其步驟變異的影響,有時框部的第2面的外緣和通孔電極的底面之間的距離會變小。然而,如上所述,藉由使滿足DA>DB且LO>LI,該距離則不易變得過小。因此,可防止因該距離過小所造成之框部的氣密性不足。
依據第12態樣,金屬化層在與該通孔電極的該端面的連接部分成為局部變厚。藉此,可於通孔電極的端面的直徑DA和底面的直徑DB維持不變的狀況下,使通孔電極的側面和框部的第1面所成的鈍角變得更大。因此,可減緩因於主要由金屬構成的通孔電極及金屬化層、和由陶瓷構成的框部之間的熱膨脹的差異所造成的熱應力。
依據第13態樣,框部的第1面的第1區,以越接近通孔電極的端面則框部的厚度變越小的方式傾斜。藉此,可於通孔電極的端面的直徑DA和底面的直徑DB維持不變的狀況下,使通孔電極的側面和框部的第1面所成的鈍角變得更大。因此,可減緩因於主要由金屬構成的通孔電極及金屬化層、和由陶瓷構成的框部之間的熱膨脹的差異所造成的熱應力。
此發明的目的、特徵、態樣及優點,藉由以下的詳細說明及附加圖式而更為明白。
以下,根據圖式,說明本發明的實施形態。
<實施形態1> 圖1係概略顯示本實施形態1中的晶體振盪器900(電性組件)的構成的俯視圖。圖2係沿著圖1的線II-II的概略剖面圖。圖3係概略顯示晶體振盪器900(圖1)的製造方法中、水晶毛胚890(電性元件)剛安裝後的構成的俯視圖。圖4係沿著圖3的線IV-IV的概略剖面圖。
晶體振盪器900具有:封裝體701、水晶毛胚890、焊料960及蓋件980。於封裝體701設有空腔CV。水晶毛胚890係收納於空腔CV內,並安裝於封裝體701的元件電極墊211及元件電極墊212之上。蓋件980係利用焊料960而接合於封裝體701的金屬化層600,藉此,而使空腔CV密封。焊料960,典型而言,宜由含金的合金構成,例如,由含金及錫的合金亦即Au-Sn系合金構成。蓋件980由金屬構成,例如,由含鐵及鎳的合金構成。又,本說明書中,合金係視為金屬的一種。
金屬化層600,例如,由含鉬及鎢中至少任一者的金屬所構成。於金屬化層600的表面(面向焊料960的面),亦可設置電鍍層,典型而言係設置金電鍍層。又,亦可設置鎳電鍍層作為金電鍍層的底部。本實施形態中,直接設於封裝體701的框部120的框頂面SF1上的金屬化層600和蓋件980之間,係僅利用焊料960而接合。
圖5係概略顯示封裝體701的構成的俯視圖。圖6係沿著圖5的線VI-VI的概略剖面圖。封裝體701具有陶瓷部100、元件電極墊211、元件電極墊212及封裝電極墊301~304。又,詳述於後,封裝體701具有設於陶瓷部100之用於電性配線的結構。
陶瓷部100由陶瓷構成,以具有氧化物作為主成分為佳,具有氧化鋁作為主成分則更佳,例如實質由氧化鋁構成。陶瓷部100包含基板部110及框部120。基板部110的材料與框部120的材料可相同。框部120於厚度方向(圖6中的縱方向)上疊層於基板部110。框部120具有框頂面SF1(第1面)及框底面SF2(於厚度方向上與第1面相反的第2面)。又,框部120具有將框頂面SF1和框底面SF2彼此連結的內壁面,該內壁面係空腔CV的側壁。基板部110具有基板頂面SF3(第3面)。基板頂面SF3具有支持框部120的框底面SF2的支持面部分SF3S、及面向空腔CV的空腔面部分SF3C。空腔面部分SF3C成為空腔CV的底面。
元件電極墊211及元件電極墊212(圖5)面向空腔CV而配置於陶瓷部100(圖6)。具體而言,元件電極墊211及元件電極墊212係配置於基板部110(圖6)的頂面(面向空腔CV的面)上。封裝電極墊301~304(圖5)於空腔CV外,配置於陶瓷部100(圖6)。具體而言,封裝電極墊301~304係配置於基板部110(圖6)的底面(與面向空腔CV的面相反的面)上。
中繼電極220(圖5)設於基板部110(圖6)的基板頂面SF3上。中繼電極220至少部分配置於支持面部分SF3S(圖6)上。因此,中繼電極220(圖5)至少部分被框部120覆蓋。中繼電極220亦可更具有未被框部120覆蓋而配置於空腔CV的底面的部分。換言之,中繼電極220亦可僅部分被框部120覆蓋。
圖7係省略金屬化層600(圖5)及框部120(圖6)的圖示的俯視圖。圖8係以虛線顯示封裝電極墊301~304,並概略顯示圖7中的基板部110及基板通孔電極411~414的俯視圖。
於陶瓷部100的基板部110上,在其頂面附近埋設有配線層401~403。配線層401接觸於元件電極墊211,配線層402接觸於元件電極墊212,配線層403接觸於中繼電極220。於不阻礙此等接觸的範圍內,配線層401~403亦可由作為基板部110的一部分的絕緣膜110i(參考圖10)所覆蓋,特別是於元件電極墊211和配線層403之間,係藉由絕緣膜110i而絕緣。藉由配線層403及中繼電極220而構成電極層200。
封裝體701具有埋設於陶瓷部100的基板部110中的基板通孔電極411~414。基板通孔電極411使配線層402和封裝電極墊301彼此連接。基板通孔電極412使配線層403和封裝電極墊302彼此連接。基板通孔電極413使配線層401和封裝電極墊303彼此連接。基板通孔電極414使配線層403和封裝電極墊304彼此連接。
從以上構成,元件電極墊211係電連接於封裝電極墊303,元件電極墊212係電連接於封裝電極墊301,中繼電極220係電連接於封裝電極墊302及封裝電極墊304。
圖9係省略圖5中的金屬化層600的圖示的俯視圖。圖10係沿著圖9的線X-X的概略剖面圖。圖11係圖9的部分放大圖。
框部120的框底面SF2具有:包圍空腔CV的內緣EI、及包圍內緣EI的外緣EO。內緣EI和外緣EO之間的最小尺寸WD(圖11)可為200μm以下,典型而言為20μm以上110μm以下。框部120具有將框頂面SF1和框底面SF2的外緣EO加以連結的外壁面SF4。又,框部120具有將框頂面SF1和框底面SF2的內緣EI加以連結的內壁面,內壁面係面向空腔CV。本實施形態中,外壁面SF4具有:連結至框頂面SF1的煅燒面SF4A、及連結至框底面SF2的斷裂面SF4B。斷裂面SF4B可為與框頂面SF1大致垂直的面。如圖10所示,煅燒面SF4A可為使框頂面SF1和斷裂面SF4B之間成倒角的斜角面。換言之,煅燒面SF4A的法線方向,可與框頂面SF1及斷裂面SF4B的法線方向不同且可位於此等之間。
如上所述,藉由配線層403及中繼電極220,於基板部110的基板頂面SF3上構成電極層200。又,如上所述,基板部110具有絕緣膜110i(圖10)作為其一部分。作為變形例,絕緣膜110i亦可藉由封裝體的設計而省略。又,電極層200亦可僅由配線層403和中繼電極220中任一者所構成。例如,電極層200可將中繼電極220予以省略且具有配線層403,於此情形時,可使配線層403和絕緣膜110i的界線位置(圖10中的配線層403的右端位置)往支持面部分SF3S上的中繼電極220的端位置(圖10中的中繼電極220的右端位置)稍微移動,可將中繼電極220予以省略。又,可使面向空腔CV的絕緣膜110i之端變形為達到框部120,於此情形時,可藉由絕緣膜110i使電極層200與空腔CV隔開。又,如圖10所示,電極層200典型而言係橫跨於支持面部分SF3S和空腔面部分SF3C,但作為變形例,亦可僅配置於支持面部分SF3S上。又,電極層200於本實施形態中具有與框部120的框底面SF2的外緣EO遠離之端(圖10中的右端),但亦可使此端變形為達到外緣EO。
封裝體701具有通孔電極510。通孔電極510於框頂面SF1和框底面SF2之間,貫通框部120。通孔電極510於框頂面SF1具有端面SFA,又,於框底面SF2具有底面SFB。於俯視觀察下,端面SFA的中心位置和底面SFB的中心位置可大致相同。底面SFB與電極層200相接,本實施形態中與中繼電極220相接。如上所述,中繼電極220接觸於配線層403,於配線層403(圖7)連接有基板通孔電極412及基板通孔電極414。因此,基板通孔電極412及基板通孔電極414電連接於通孔電極510。再者,通孔電極510的端面SFA與金屬化層600(圖6)相接。因此,金屬化層600分別經由基板通孔電極412及基板通孔電極414,而電連接於封裝電極墊302及封裝電極墊304(參考圖8)。
通孔電極510的端面SFA具有直徑DA(圖11)。直徑DA宜小於最小尺寸WD且為50μm以下。通孔電極510的底面SFB具有小於直徑DA的直徑DB(圖11)。通孔電極510宜於厚度方向(圖10中的縱方向)上的端面SFA和底面SFB的中間位置(端面SFA的位置和底面SFB的位置的平均位置),具有(DA+DB)/2以下的直徑。推拔率(直徑DB相對於直徑DA的百分率)宜小於60%。
於俯視觀察下(圖11),底面SFB具有:從框部120的框底面SF2的內緣EI起算的最小尺寸LI、及從框部120的框底面SF2的外緣EO起算的最小尺寸LO。滿足LO>LI,較佳為滿足LO≧LI×1.5。
於圖11所示的平面配置中,端面SFA及底面SFB的形狀為大致圓形形狀,但此等形狀可因製造誤差而與幾何學上嚴謹定義的圓形有些許差異。於此情形時,直徑DA及直徑DB,可藉由將端面SFA及底面SFB以圓形形狀近似而進行計算。
又,於圖11所示的平面配置中,框底面SF2(參考圖10)的內緣EI具有:第1直線部(圖中,縱方向的直線部);相對於第1直線部於直角方向上延伸的第2直線部(圖中,橫向的直線部);及將此等直線部彼此連結的角部。最小尺寸LI可為到此角部的尺寸。
圖12至圖14係概略顯示將複數之封裝體701總括製造的製造方法的一步驟的部分剖面圖。又,於圖12至圖14中,為了便於說明,將成為金屬化層600(圖6)的部分的圖示予以省略。金屬化層600的形成,由於可藉由採用例如導電糊膏的塗佈及其煅燒的周知技術,故省略其說明。又,該煅燒亦可與後述的煅燒步驟共通。又,圖12及圖13,係顯示相較於使圖13的狀態往圖14的狀態變化之煅燒步驟為前的狀態。因此,圖12及圖13中的各構成,與完成後的封裝體701不同而係由未煅燒的材料構成,但為了便於說明而忽略此材料上的差異,將與表示封裝體701的構成的符號相同的符號,亦附加於圖12及圖13中。
生坯片700G(圖12)包含複數區域701G,其各自最終成為封裝體701。於圖12的狀態中,通孔電極510係對應於已填充導電糊膏的貫通孔。該貫通孔的形成,係藉由對生坯片700G的雷射加工而進行。
於生坯片700G的框頂面SF1形成渠溝TR1(圖13)。又,於生坯片700G之與框頂面SF1相反的面,形成渠溝TR2(圖13)。渠溝TR1及渠溝TR2,係以於厚度方向上對向的方式配置。渠溝TR1及渠溝TR2,係藉由例如將刀刃推壓於生坯片700G而形成。其後,進行將生坯片700G(圖13)加以煅燒的煅燒步驟。又,依所需,亦可於煅燒步驟後進行電鍍步驟。
藉由上述煅燒步驟形成煅燒片700F(圖14)。於煅燒步驟中,渠溝TR1的內面係曝露於煅燒氣體環境。因此,煅燒片700F的渠溝TR1的內面成為煅燒面。該煅燒面成為封裝體701的煅燒面SF4A(圖10)。藉由對煅燒片700F施加應力,進行使從渠溝TR1產生裂縫的分斷步驟。藉由以分斷步驟使框部120破斷而形成斷裂面。該斷裂面成為封裝體701的斷裂面SF4B(圖10)。分斷步驟亦可為使於渠溝TR1和渠溝TR2之間產生裂縫的步驟。藉由分斷步驟,從煅燒片700F切出複數之封裝體701。
於分斷步驟中,來自渠溝TR1的裂縫,於理想狀況下係如圖中實線箭頭所示沿著厚度方向而延展,但實際上,如圖中虛線箭頭所示,有時會非有意地相較於一側的通孔電極510(圖中,右側的通孔電極510)往另一側的通孔電極510(圖中,左側的通孔電極510)靠近。結果,於具有該另一側的通孔電極510的封裝體701中,框部120的框底面SF2的最小尺寸LO(圖11)變小。由於過小的最小尺寸LO容易導致封裝體701的漏電,故最小尺寸LO宜具有某種程度的餘裕。依據本實施形態,容易確保此餘裕。
圖15係通孔電極510(圖10)的構成的詳細說明圖。通孔電極510具有於厚度方向(圖中縱方向)的整體,從端面SFA至底面SFB以推拔形狀延伸的部分。此推拔形狀宜具有以厚度方向LD為基準之5度以上的推拔角TP AV。通孔電極510具有將端面SFA和底面SFB連結的側面。點KA及點KB各自表示於厚度方向上的端面SFA及底面SFB的位置之該側面的位置。點KV表示於厚度方向上的點KA和點KB之間的該側面的位置。點KW表示於厚度方向上的點KV和點KB之間的該側面的位置。本實施形態中,點KV及點KW實質上位於將點KA和點KB連接的直線上。
圖16係考量圖15中抽象捨蕪後的框頂面SF1的細微傾斜,並將圖15所示的構成與金屬化層600(參考圖6)一同顯示的圖。框部120的框頂面SF1具有:直接連結至通孔電極510的端面SFA的傾斜區SF1d(第1區)、及經由傾斜區SF1d而連結至通孔電極510的端面SFA的平行區SF1f(第2區)。平行區SF1f垂直於厚度方向。傾斜區SF1d係相對於平行區SF1f,以越接近通孔電極510的端面SFA則框部120的厚度越小的方式傾斜。此傾斜的角度為例如4°以上、20°以下。傾斜區SF1d可包圍通孔電極510的端面SFA,平行區SF1f可包圍此傾斜區SF1d。金屬化層600設於框頂面SF1的傾斜區SF1d及平行區SF1f上,並與通孔電極510的端面SFA相接。
依據本實施形態,如圖11所示,底面SFB的直徑DB小於端面SFA的直徑DA。藉此,於通孔電極510的底面SFB的周圍,使框部120的框底面SF2(圖10)和基板部110的基板頂面SF3(圖10)的界面變廣。換言之,於通孔電極510的底面SFB的周圍,使陶瓷間的疊層界面變廣。在此,如圖11所示,由於以滿足LO>LI的方式配置通孔電極510的底面SFB,故於底面SFB和框部120的框底面SF2的外緣EO之間,可大大地確保陶瓷間的疊層界面所配置之處。在此,陶瓷間的疊層界面相較於金屬和陶瓷的疊層界面,具有高氣密性。因此,可抑制沿著疊層界面的漏電所導致的氣密性的降低。
通孔電極510的直徑DA可為50μm以下。藉此,亦可使框部120的最小尺寸WD(圖11)微縮化。當此微縮化越進展而使沿著基板部110和框部120之間的疊層界面的漏電越容易成為問題時,該問題因上述理由而被有效抑制。
框部120的框底面SF2的內緣EI和外緣EO之間的最小尺寸可為200μm以下。如此當微縮化越進展,而使沿著基板部110和框部120間的疊層界面的漏電越容易成為問題時,該問題因上述理由而被有效抑制。
參考圖11,於滿足LO≧LI×1.5的情形時,可更充分抑制因沿著基板部110的基板頂面SF3和框部120的框底面SF2間的疊層界面(參考圖10)的漏電所導致的氣密性的降低。
參考圖11,通孔電極510於厚度方向(圖10中的縱方向)上的端面SFA和底面SFB的中間位置,可具有(DA+DB)/2以下的直徑。藉此,可充分確保通孔電極510的該中間位置和框部120的外壁面SF4間的距離。因此,可提高通孔電極510和框部120間的氣密可靠性。
通孔電極510具有於厚度方向(圖10中的縱方向)上有從端面SFA以推拔形狀延伸的部分。藉此,於端面SFA的正下方,容易確保通孔電極510和框部120的外壁面SF4間的距離。因此,可提高通孔電極510和框部120間的氣密可靠性。特別是於本實施形態中,因通孔電極510整體以推拔形狀延伸,故可更充分獲得此效果。
推拔角TP AV(圖15)可為5度以上。藉此,於端面SFA的正下方,可更充分容易確保通孔電極510和框部120的外壁面SF4(圖10)之間的距離。
框部120的外壁面SF4(圖10)具有:連結至框頂面SF1的煅燒面SF4A、及連結至框底面SF2的斷裂面SF4B。斷裂面SF4B藉由分斷步驟而形成時,依其步驟變異的影響,有時最小尺寸LO(圖11)會變小。然而,如上所述,藉由滿足DA>DB且LO>LI,使最小尺寸LO不易變得過小。因此,可防止因最小尺寸LO過小而造成的框部120的氣密性的不足。
藉由使傾斜區SF1d(圖16)如上所述傾斜,可於維持通孔電極510(圖15)的直徑DA及直徑DB的狀況下,使通孔電極510的側面和框頂面SF1所成的鈍角SH更大。因此,可減緩因於主要由金屬構成的通孔電極510及金屬化層600、和由陶瓷構成的框部120間的熱膨脹的差異所造成的熱應力。因此,可防止肇因於熱應力的裂縫、或於通孔電極510和框部120之間的剝離。
補充說明,將直徑DB(圖15)設為固定,則使直徑DA(圖15)越大,則鈍角SH(圖16)亦越大。然而,如上所述,近年來要求縮小框部120的寬度,而與此對應,直徑DA有設計上的上限。又,將直徑DA(圖15)設為固定,則使直徑DB(圖15)越小,則鈍角SH(圖16)亦越大。然而,由於直徑DB越小,通孔電極510的底面SFB的面積亦越小,故於圖10的構成中,通孔電極510的底面SFB和電極層200的中繼電極220間的電連接容易變成不充分。
又,於傾斜區SF1d所造成的上述效果無特別必要的情形時,亦可省略傾斜區SF1d。換言之,於此情形時,框頂面SF1之直接連接至通孔電極510的端面SFA的區域,亦可垂直於厚度方向。
<實施形態2> 圖17係本實施形態2中的封裝體702所具有的通孔電極520的構成的詳細說明圖。通孔電極520的側面,在與厚度方向平行的剖面觀察下(圖17),具有至少1個彎曲點,具體而言,具有點KV及點KW作為逆向彎曲的2個彎曲點。通孔電極520包括:部分521,具有從點KA至點KV的側面;部分522,具有從點KV至點KW的側面;及部分523,具有從點KW至點KB的側面。部分521於厚度方向上從端面SFA以推拔形狀延伸,此推拔形狀的推拔角TP AV宜為5度以上。部分521宜具有框部120的厚度的1/2以上的厚度。部分522具有比部分521緩和的推拔形狀、或圓筒狀形狀。部分523具有比部分522急遽的推拔形狀。
圖18係考量圖17中抽象捨蕪後的框頂面SF1的細微傾斜,並將圖17所示的構成與金屬化層600(參考圖6)一同顯示的圖。圖18所示的構成,係對應於在圖16所示的構成中將通孔電極510(實施形態1)置換成通孔電極520(本實施形態2)而成者。藉由圖18所示的構成,亦可得到與圖16所示構成相關而於實施形態1中所述效果相同之效果。
又,針對上述以外的構成,因與上述實施形態1的構成大致相同,故針對相同或對應的要件附加相同符號,而不重複其說明。
通孔電極520的部分521,具有框部120的厚度的1/2以上的厚度。藉此,可使通孔電極520和框部120的外壁面SF4(參考圖10)之間的距離,利用推拔形狀而更充分增大。
通孔電極520的側面具有彎曲點(具體而言,點KV及點KW)。藉此,可抑制因封裝體702的製造中的燒結收縮所造成的通孔電極520的側面和框部120之間的剝離。藉由作為彎曲點的點KV及點KW逆向彎曲,可使此效果更為充分。
<實施形態3> 圖19係本實施形態3中的封裝體703所具有的通孔電極530的構成的詳細說明圖。通孔電極530包括:部分531,具有從點KA至點KV的側面;部分532,具有從點KV至點KW的側面;及部分533,具有從點KW至點KB的側面。部分531於厚度方向上從端面SFA以推拔形狀延伸,此推拔形狀的推拔角TP AV宜為5度以上。部分531宜具有框部120的厚度的1/2以上的厚度。部分532於從端面SFA往底面SFB的方向具有逆推拔形狀。部分533於從端面SFA往底面SFB的方向具有推拔形狀。
圖20係考量圖19中抽象捨蕪後的框頂面SF1的細微傾斜,並將圖19所示的構成與金屬化層600(參考圖6)一同顯示的圖。圖20所示的構成,係對應於在圖16所示的構成中將通孔電極510(實施形態1)置換成通孔電極530(本實施形態3)而成者。藉由圖20所示的構成,亦可得到與圖16所示構成相關而於實施形態1中所述效果相同之效果。
又,針對上述以外的構成,因與上述實施形態2的構成大致相同,故針對相同或對應的要件賦予相同符號,而不重複其說明。依據本實施形態,相較於實施形態2,可更提高抑制因燒結收縮所造成的通孔電極520的側面和框部120之間的剝離的效果。
<實施例> 參考圖12,於生坯片700G(圖12)的形成中,將被填充通孔電極510的貫通孔,如上所述,係藉由雷射加工而進行。藉由如以下的表1所示設定該加工中的雷射光的照射時間及照射次數,而製作實施例1~8的封裝體。又,於所有實施例皆相同,將來自CO 2雷射的波長9.4μm、平均輸出200W的雷射光,經由開口徑0.8mm的遮罩而往生坯片700G照射。
[表1]
實施例 照射時間[μsec] 照射次數[次]
1 6.0 2
2 6.0 3
3 6.0 4
4 6.0 6
5 6.5 6
6 7.0 6
7 7.5 6
8 10.0 6
於實施例1~5中,得到與通孔電極510(圖15)對應的形狀。具體而言,將點KV(圖15)設為厚度方向上的點KA和點KB的中間位置(亦即,平均位置),將點KW(圖15)設為厚度方向上的點KV和點KB的中間位置(亦即,平均位置),直徑DA為46μm,直徑DV(通過點KV的直徑)為34μm,直徑DW(通過點KW的直徑)為28μm,直徑DB為23μm。又,從點KA往點KB的推拔角為5.9度,從點KA往點KV的推拔角為6.1度,從點KV往點KW的推拔角為5.7度,從點KW往點KB的推拔角為5.9度。如此,通孔電極整體於5.9±0.2度的範圍內,具有大致單調的推拔形狀。於圖21中,顯示此觀察時的顯微鏡相片的例子。
又,於圖21的例中,金屬化層600(參考圖6)在與通孔電極510的端面SFA(參考圖15)的連接部分成為局部變厚。直徑DA(圖15)係於該連接部分(圖21中的箭頭部分)量測。此於後述的圖22及圖23的例中亦相同。圖21的例子,係對應於圖16的構成,金屬化層600藉由較虛線部(圖16)更往下方突出,而在與通孔電極510的端面SFA的連接部分成為局部變厚,鈍角SH(圖16)於通孔電極510的左側及右側,分別為113°。
於實施例6中,得到與通孔電極520(圖17)對應的形狀。具體而言,可觀察到如點KV(圖17)及點KW(圖17)般的彎曲點。於此觀察中,點KV(圖17)為厚度方向上的點KA和點KB的大約中間位置(亦即,平均位置),點KW(圖17)為厚度方向上的點KV和點KB的大約中間位置(亦即,平均位置)。直徑DA為47μm,直徑DV(通過點KV的直徑)為34μm,直徑DW(通過點KW的直徑)為33μm,直徑DB為23μm。又,從點KA往點KB的推拔角為6.1度,從點KA往點KV的推拔角為6.5度,從點KV往點KW的推拔角為0.8度,從點KW往點KB的推拔角為10.5度。此觀察時的顯微鏡相片的例子示於圖22。圖22的例子,係對應圖18的構成,金屬化層600藉由較虛線部(圖18)更往下方突出,而在與通孔電極520的端面SFA的連接部分成為局部變厚,鈍角SH(圖18)於通孔電極520的左側及右側,分別為114°。
於實施例7及8中,得到與通孔電極530(圖19)對應的形狀。具體而言,可觀察到如點KV(圖19)及點KW(圖19)般的彎曲點。於此觀察中,點KV(圖19)為厚度方向上的點KA和點KB的大約中間位置(亦即,平均位置),點KW(圖19)為厚度方向上的點KV和點KB的大約中間位置(亦即,平均位置)。直徑DA為45μm,直徑DV(通過點KV的直徑)為31μm,直徑DW(通過點KW的直徑)為32μm,直徑DB為18μm。又,點從KA往點KB的推拔角為6.9度,從點KA往點KV的推拔角為6.9度,從點KV往點KW的推拔角為-0.8度,從點KW往點KB的推拔角為14.4度。從點KV往點KW的推拔角為負值,此代表逆推拔形狀。此觀察時的顯微鏡相片的例子示於圖23。圖23的例子,係對應圖20的構成,金屬化層600藉由較虛線部(圖20)更往下方突出,而在與通孔電極530的端面SFA的連接部分成為局部變厚,鈍角SH(圖20)於通孔電極530(圖20)的左側及右側,分別為102°及120°。
以上,針對本發明的實施形態1~3及其變形例加以說明。此等實施形態及變形例,只要不互相矛盾,亦可彼此自由組合。
100:陶瓷部 110:基板部 110i:絕緣膜 120:框部 200:電極層 211~212:元件電極墊 220:中繼電極 301~304:封裝電極墊 401~403:配線層 411~414:基板通孔電極 510:通孔電極 520:通孔電極 521~523:部分 530:通孔電極 531~533:部分 600:金屬化層 700F:煅燒片 700G:生坯片 701~703:封裝體 701G:區域 890:水晶毛胚 900:晶體振盪器 960:焊料 980:蓋件 CV:空腔 DA:直徑 DB:直徑 DV:直徑 DW:直徑 EI:內緣 EO:外緣 KA:點 KB:點 KV:點 KW:點 LD:厚度方向 LI:從框部120的框底面SF2的內緣EI起算的最小尺寸 LO:從框部120的框底面SF2的外緣EO起算的最小尺寸 SF1:框頂面(第1面) SF1d:傾斜區(第1區) SF1f:平行區(第2區) SF2:框底面(第2面) SF3:基板頂面(第3面) SF3C:空腔面部分 SF3S:支持面部分 SF4:外壁面 SF4A:煅燒面 SF4B:斷裂面 SFA:端面 SFB:底面 SH:鈍角 TP AV:推拔角 TR1~TR2:渠溝 WD:框部120的最小尺寸
[圖1]概略顯示本發明的實施形態1中的晶體振盪器的構成的俯視圖。 [圖2]沿著圖1的線II-II的概略剖面圖。 [圖3]概略顯示圖1的晶體振盪器的製造方法的一步驟的俯視圖。 [圖4]沿著圖3的線IV-IV的概略剖面圖。 [圖5]概略顯示本發明的實施形態1中的封裝體的構成的俯視圖。 [圖6]沿著圖5的線VI-VI的概略剖面圖。 [圖7]省略圖5中的金屬化層及框部的圖示的俯視圖。 [圖8]以虛線顯示封裝電極墊,並概略顯示圖7中的基板部及通孔電極的俯視圖。 [圖9]省略圖5中的框部上的金屬化層的圖示的俯視圖。 [圖10]沿著圖9的線X-X的概略剖面圖。 [圖11]圖9的部分放大圖。 [圖12]概略顯示本發明的實施形態1中的封裝體的製造方法的一步驟的部分剖面圖。 [圖13]概略顯示本發明的實施形態1中的封裝體的製造方法的一步驟的部分剖面圖。 [圖14]概略顯示本發明的實施形態1中的封裝體的製造方法的一步驟的部分剖面圖。 [圖15]圖10所示通孔電極的構成的詳細說明圖。 [圖16]考量框部的框頂面的細微傾斜,並將圖15所示的構成與金屬化層一同顯示的圖。 [圖17]本發明的實施形態2中的封裝體具有的通孔電極的構成的詳細說明圖。 [圖18]考量框部的框頂面的細微傾斜之同時,將圖17所示的構成與金屬化層一同顯示的圖。 [圖19]本發明的實施形態3中的封裝體具有的通孔電極的構成的詳細說明圖。 [圖20]考量框部的框頂面的細微傾斜之同時,將圖19所示的構成與金屬化層一同顯示的圖。 [圖21]與圖15的構成對應的實施例的顯微鏡相片。 [圖22]與圖17的構成對應的實施例的顯微鏡相片。 [圖23]與圖19的構成對應的實施例的顯微鏡相片。
110:基板部
120:框部
220:中繼電極
510:通孔電極
701:封裝體
CV:空腔
DA:直徑
DB:直徑
EI:內緣
EO:外緣
LI:從框部120的框底面的內緣EI起算的最小尺寸
LO:從框部120的框底面的外緣EO起算的最小尺寸
SF4:外壁面
SF4A:煅燒面
SF4B:斷裂面
SFA:端面
SFB:底面
WD:框部120的最小尺寸

Claims (13)

  1. 一種封裝體,設有空腔; 該封裝體包括由陶瓷構成的框部,該框部具有第1面、及於厚度方向與該第1面相反的第2面,該第2面具有包圍該空腔的內緣及包圍該內緣的外緣; 該封裝體更包括由陶瓷構成的基板部,該基板部具有第3面,該第3面包含支持該框部的該第2面的部分、及面向該空腔的部分; 該封裝體更包括設於該基板部的該第3面上的電極層、及於該第1面和該第2面之間貫通該框部的通孔電極;該通孔電極具有:於該第1面具有直徑DA之端面、及於該第2面與該電極層相接且具有小於該直徑DA的直徑DB之底面; 於俯視觀察下,該通孔電極的該底面具有從該框部的該第2面的該內緣起算的最小尺寸LI、及從該框部的該第2面的該外緣起算的最小尺寸LO,且滿足LO>LI。
  2. 如請求項1的封裝體,其中, 該直徑DA為50μm以下。
  3. 如請求項1或2的封裝體,其中, 該框部的該第2面的該內緣和該外緣之間的最小尺寸為200μm以下。
  4. 如請求項1或2的封裝體,其中, 滿足LO≧LI×1.5。
  5. 如請求項1或2的封裝體,其中, 該通孔電極於該厚度方向上的該端面和該底面的中間位置,具有(DA+DB)/2以下的直徑。
  6. 如請求項1或2的封裝體,其中, 該通孔電極具有於該厚度方向上從該端面以推拔形狀延伸的部分。
  7. 如請求項6的封裝體,其中, 該推拔形狀具有5度以上的推拔角。
  8. 如請求項6的封裝體,其中, 該推拔形狀具有該框部的厚度的1/2以上的厚度。
  9. 如請求項1或2的封裝體,其中, 該通孔電極具有將該端面和該底面加以連結的側面,該側面在與該厚度方向平行的剖面觀察下,具有至少1個彎曲點。
  10. 如請求項9的封裝體,其中, 該至少1個彎曲點包含逆向彎曲的2個彎曲點。
  11. 如請求項1或2的封裝體,其中, 該框部具有將該第1面和該第2面的該外緣加以連結的外壁面, 該外壁面具有連結至該第1面的煅燒面、及連結至該第2面的斷裂面。
  12. 如請求項1或2的封裝體,更包括: 金屬化層,設於該框部的該第1面上,且與該通孔電極的該端面相接; 該金屬化層在與該通孔電極的該端面的連接部分成為局部變厚。
  13. 如請求項1或2的封裝體,更包括: 金屬化層,設於該框部的該第1面上,且與該通孔電極的該端面相接; 該框部的該第1面具有直接連結至該該通孔電極的該端面的第1區、及經由該第1區而連結至該通孔電極的該端面的第2區,該第2區係垂直於該厚度方向,該第1區相對於該第2區,係以越接近該通孔電極的該端面則該框部的厚度越小的方式傾斜。
TW111107455A 2021-03-19 2022-03-02 封裝體 TWI799161B (zh)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2021-045808 2021-03-19
JP2021045808 2021-03-19
PCT/JP2022/002211 WO2022196097A1 (ja) 2021-03-19 2022-01-21 パッケージ
WOPCT/JP2022/002211 2022-01-21

Publications (2)

Publication Number Publication Date
TW202240797A TW202240797A (zh) 2022-10-16
TWI799161B true TWI799161B (zh) 2023-04-11

Family

ID=83320238

Family Applications (2)

Application Number Title Priority Date Filing Date
TW111107455A TWI799161B (zh) 2021-03-19 2022-03-02 封裝體
TW112107958A TWI894536B (zh) 2021-03-19 2022-03-02 封裝體

Family Applications After (1)

Application Number Title Priority Date Filing Date
TW112107958A TWI894536B (zh) 2021-03-19 2022-03-02 封裝體

Country Status (4)

Country Link
JP (2) JP7244712B2 (zh)
CN (1) CN116250078B (zh)
TW (2) TWI799161B (zh)
WO (1) WO2022196097A1 (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI863479B (zh) * 2022-08-09 2024-11-21 日商Ngk電子器件股份有限公司 封裝體

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064354A (ja) * 2000-08-18 2002-02-28 Daishinku Corp 表面実装型圧電振動子用パッケージおよび表面実装型圧電振動子用パッケージの製造方法
JP2003218660A (ja) * 2002-01-24 2003-07-31 Kyocera Corp 圧電振動子収納用パッケージ
JP2013004693A (ja) * 2011-06-15 2013-01-07 Daishinku Corp 電子部品用パッケージおよび圧電振動デバイス
CN109390300A (zh) * 2017-08-09 2019-02-26 三菱电机株式会社 半导体装置
JP2019192825A (ja) * 2018-04-26 2019-10-31 京セラ株式会社 電子部品収納用パッケージ、電子装置、および電子モジュール
WO2020208999A1 (ja) * 2019-04-12 2020-10-15 Ngkエレクトロデバイス株式会社 電子部品収納用パッケージ

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2920854B2 (ja) * 1991-08-01 1999-07-19 富士通株式会社 ビィアホール構造及びその形成方法
JP3426741B2 (ja) * 1994-10-27 2003-07-14 京セラ株式会社 半導体素子収納用パッケージ
JP2003110037A (ja) * 2001-09-27 2003-04-11 Kyocera Corp 電子部品収納用パッケージ
US20040021219A1 (en) * 2002-08-01 2004-02-05 James Studebaker Method of mounting integrated circuit die in a package using a solder preform having isolatable portions
JP4167614B2 (ja) * 2003-09-24 2008-10-15 株式会社住友金属エレクトロデバイス 電子部品収納用パッケージ
US7075775B2 (en) * 2004-05-27 2006-07-11 Kyocera Corporation Chip-type electronic component
JP4546990B2 (ja) * 2007-06-21 2010-09-22 日本特殊陶業株式会社 セラミックパッケージ及びその製造方法
DE102008007001B4 (de) * 2008-01-31 2016-09-22 Globalfoundries Dresden Module One Limited Liability Company & Co. Kg Vergrößern des Widerstandsverhaltens gegenüber Elektromigration in einer Verbindungsstruktur eines Halbleiterbauelements durch Bilden einer Legierung
US20100013060A1 (en) * 2008-06-22 2010-01-21 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming a conductive trench in a silicon wafer and silicon wafer comprising such trench
JP5442974B2 (ja) * 2008-09-16 2014-03-19 日本特殊陶業株式会社 セラミック部品の製造方法
JP5987347B2 (ja) * 2012-02-24 2016-09-07 セイコーエプソン株式会社 電子デバイスの製造方法
JP6096812B2 (ja) * 2013-01-22 2017-03-15 京セラ株式会社 電子素子搭載用パッケージ、電子装置および撮像モジュール
JP6336829B2 (ja) * 2014-06-19 2018-06-06 京セラ株式会社 配線基板、パッケージおよび電子機器
US9711452B2 (en) * 2014-12-05 2017-07-18 International Business Machines Corporation Optimized wires for resistance or electromigration
WO2017090508A1 (ja) * 2015-11-25 2017-06-01 京セラ株式会社 電子部品収納用パッケージ、電子装置および電子モジュール
JP7102256B2 (ja) * 2018-06-27 2022-07-19 株式会社村田製作所 積層セラミック電子部品

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002064354A (ja) * 2000-08-18 2002-02-28 Daishinku Corp 表面実装型圧電振動子用パッケージおよび表面実装型圧電振動子用パッケージの製造方法
JP2003218660A (ja) * 2002-01-24 2003-07-31 Kyocera Corp 圧電振動子収納用パッケージ
JP2013004693A (ja) * 2011-06-15 2013-01-07 Daishinku Corp 電子部品用パッケージおよび圧電振動デバイス
CN109390300A (zh) * 2017-08-09 2019-02-26 三菱电机株式会社 半导体装置
JP2019192825A (ja) * 2018-04-26 2019-10-31 京セラ株式会社 電子部品収納用パッケージ、電子装置、および電子モジュール
WO2020208999A1 (ja) * 2019-04-12 2020-10-15 Ngkエレクトロデバイス株式会社 電子部品収納用パッケージ

Also Published As

Publication number Publication date
JP2023060888A (ja) 2023-04-28
JPWO2022196097A1 (zh) 2022-09-22
TW202240797A (zh) 2022-10-16
CN116250078B (zh) 2023-10-24
TWI894536B (zh) 2025-08-21
WO2022196097A1 (ja) 2022-09-22
TW202329339A (zh) 2023-07-16
JP7244712B2 (ja) 2023-03-22
CN116250078A (zh) 2023-06-09

Similar Documents

Publication Publication Date Title
JP5312223B2 (ja) 配線基板
TWI799161B (zh) 封裝體
US20120280597A1 (en) Piezoelectric resonator device and manufacturing method therefor
WO2014104300A1 (ja) 配線基板、電子装置および発光装置
US10396002B2 (en) Electronic component storage substrate and housing package
WO2018180861A1 (ja) 音叉型圧電振動片および当該音叉型圧電振動片を用いた音叉型圧電振動子
JP7430579B2 (ja) パッケージおよびその製造方法
WO2019044706A1 (ja) 電子部品搭載用基板、電子装置および電子モジュール
TWI863479B (zh) 封裝體
JP5725898B2 (ja) 電子部品収納用パッケージ
JP7562767B2 (ja) パッケージ
TWI858846B (zh) 封裝體
JP6573515B2 (ja) セラミック基板
JP7518951B2 (ja) パッケージ
JP6166194B2 (ja) 配線基板、電子装置および電子モジュール
JP6306474B2 (ja) 配線基板、電子装置および電子モジュール
CN117595821A (zh) 封装体
CN117595822A (zh) 封装体
CN114696777B (zh) 封装体及其制造方法
JP7788889B2 (ja) パッケージ
JP6334192B2 (ja) 圧電デバイスおよびその実装構造
JP6312256B2 (ja) 電子部品収納用パッケージ
JP2017121030A (ja) セラミックパッケージ及びその製造方法