TWI794640B - 微機電裝置及其形成方法 - Google Patents
微機電裝置及其形成方法 Download PDFInfo
- Publication number
- TWI794640B TWI794640B TW109129066A TW109129066A TWI794640B TW I794640 B TWI794640 B TW I794640B TW 109129066 A TW109129066 A TW 109129066A TW 109129066 A TW109129066 A TW 109129066A TW I794640 B TWI794640 B TW I794640B
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- forming
- mass
- layer
- interconnection structure
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims abstract description 60
- 239000000758 substrate Substances 0.000 claims abstract description 93
- 239000010410 layer Substances 0.000 claims description 159
- 239000000725 suspension Substances 0.000 claims description 41
- 239000004065 semiconductor Substances 0.000 claims description 37
- 238000005530 etching Methods 0.000 claims description 31
- 230000008569 process Effects 0.000 claims description 30
- 239000000463 material Substances 0.000 claims description 20
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 15
- 229910052710 silicon Inorganic materials 0.000 claims description 15
- 239000010703 silicon Substances 0.000 claims description 15
- 239000011241 protective layer Substances 0.000 claims description 8
- 230000015572 biosynthetic process Effects 0.000 claims description 3
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 22
- 229910052814 silicon oxide Inorganic materials 0.000 description 9
- 238000004519 manufacturing process Methods 0.000 description 7
- 235000012239 silicon dioxide Nutrition 0.000 description 7
- 239000000377 silicon dioxide Substances 0.000 description 7
- 229910052751 metal Inorganic materials 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 239000010949 copper Substances 0.000 description 3
- 238000001312 dry etching Methods 0.000 description 3
- 230000035945 sensitivity Effects 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- PMHQVHHXPFUNSP-UHFFFAOYSA-M copper(1+);methylsulfanylmethane;bromide Chemical compound Br[Cu].CSC PMHQVHHXPFUNSP-UHFFFAOYSA-M 0.000 description 2
- 230000008021 deposition Effects 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000011733 molybdenum Substances 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 238000001039 wet etching Methods 0.000 description 2
- -1 Mo) Chemical compound 0.000 description 1
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 239000003989 dielectric material Substances 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000005226 mechanical processes and functions Effects 0.000 description 1
- 239000007769 metal material Substances 0.000 description 1
- 238000004377 microelectronic Methods 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229920002120 photoresistant polymer Polymers 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
Images
Landscapes
- Micromachines (AREA)
Abstract
本發明係關於一種微機電(micro-electromechanical system,MEMS)裝置及其形成方法。微機電裝置包含基底、溝槽、互連結構以及質量塊。基底具有第一表面以及相對於第一表面的第二表面。溝槽設置在基底內,並延伸於第一表面以及第二表面之間。互連結構設置在基底的第一表面上,並且位在溝槽的上方。質量塊設置在溝槽內並連接互連結構,質量塊的厚度小於基底的厚度。
Description
本發明是關於一種微機電裝置及其形成方法,且特別是關於一種應用於聲學領域的微機電裝置及其形成方法。
微機電(micro-electromechanical system,MEMS)裝置乃是利用習知半導體製程來製造的微小機械元件,透過半導體技術例如沉積、或選擇性蝕刻材料層等方式完成具有微米尺寸的機械元件。微機電裝置可利用電磁(electromagnetic)、電致伸縮(electrostrictive)、熱電(thermoelectric)、壓電(piezoelectric)或壓阻(piezoresistive)等效應進行操作,而兼具電子及機械的雙重功能,因此,常應用於微電子領域,如加速器(accelerometer)、陀螺儀(gyroscope)、反射鏡(mirror)或聲學感測器(acoustic sensor)等。
近年來,由於無線藍芽(true wireless stereo,TWS)耳機的快速發展,可將微機電系統加速器產品用於感測聲音的振動,為聲學換能器帶來新的視野。將微機電系統速器產品設置於該無線藍芽耳機內,可讓該無線藍芽耳機即使處於雜訊高或雜訊較多的周圍環境下依
然能有力地擷取聲音。然而,因微機電系統加速器產品目前較普遍應用於手機領域,因此,其結構設計上多偏向厚而大,以致並不能滿足無線藍芽耳機微型化的設計需求。如此,目前仍然需要一種新設計的加速器以應用於聲學領域。
本發明提供一種微機電裝置及其形成方法,該微機電裝置具有微型化的檢測質量塊(proof mass),其厚度相對小於基底的厚度,因此,該微機電裝置可應用於無線藍芽耳機,從而輔助麥克風的語音振動。
為達上述目的,本發明的一實施例係提供一種微機電裝置,包含基底、溝槽、互連結構以及質量塊。該基底具有一第一表面以及相對於該第一表面的一第二表面。該溝槽設置在該基底內,該溝槽延伸於該第一表面以及該第二表面之間。該互連結構設置在該基底的該第一表面上,並且位在該溝槽的上方。該質量塊設置在該溝槽內並連接該互連結構,該質量塊的厚度小於該基底的厚度。
為達上述目的,本發明的另一實施例係提供一種微機電裝置的形成方法,包含以下步驟。首先,提供一基底,該基底具有一第一表面以及相對於該第一表面的一第二表面。接著,於該基底內形成一溝槽,該溝槽延伸於該第一表面以及該第二表面之間。然後,於該基底的該第一表面上形成一互連結構,該互連結構位在該溝槽的上方。最後,於該溝槽內形成一質量塊,該質量塊連接該互連結構,該質量
塊的厚度小於該基底的厚度。
100:基底
101:第一表面
102:第二表面
103:溝槽
103a:開口
105:質量塊
110:氧化層
111:底切部分
120:第一遮罩層
120a:開口
130:保護層
140:第二遮罩層
140a:圖案
200:互連結構
210:懸掛區域
201:介電層
203:金屬層
205:連接墊
207:穿孔
300:矽覆絕緣基底
301:第一表面
302:第二表面
303:溝槽
303a:開口
305:質量塊
311:第一半導體層
313:絕緣層
313a:開口
313b:圖案
313c:底切部分
315:第二半導體層
320:氧化層
321:底切部分
330:保護層
340:遮罩層
T1、T2、T3:厚度
T2’:厚度
第1圖為本發明一微機電裝置(MEMS device)於形成互連結構(interconnection structure)後的剖面示意圖。
第2圖為本發明一微機電裝置於形成遮罩層後的剖面示意圖。
第3圖為本發明一微機電裝置於進行一蝕刻製程後的剖面示意圖。
第4圖為本發明一微機電裝置於進行另一蝕刻製程後的剖面示意圖。
第5圖為本發明一微機電裝置於裝置釋放後的剖面示意圖。
第6圖為本發明一微機電裝置於形成互連結構後的剖面示意圖。
第7圖為本發明一微機電裝置於進行一蝕刻製程後的剖面示意圖。
第8圖為本發明一微機電裝置於裝置釋放後的剖面示意圖。
為使熟習本發明所屬技術領域之一般技藝者能更進一步了解本發明,下文特列舉本發明之數個較佳實施例,並配合所附圖式,詳細說明本發明的構成內容及所欲達成之功效。並且,熟習本發明所屬技術領域之一般技藝者亦能在不脫離本發明的精神下,參考以下所舉實施例,而將數個不同實施例中的特徵進行替換、重組、混合以完成其他實施例。
本發明中針對「第一部件形成在第二部件上或上方」的敘
述,其可以是指「第一部件與第二部件直接接觸」,也可以是指「第一部件與第二部件之間另存在有其他部件」,致使第一部件與第二部件並不直接接觸。此外,本發明中的各種實施例可能使用重複的元件符號和/或文字註記。使用這些重複的元件符號與文字註記是為了使敘述更簡潔和明確,而非用以指示不同的實施例及/或配置之間的關聯性。另外,針對本發明中所提及的空間相關的敘述詞彙,例如:「在...之下」、「在...之上」、「低」、「高」、「下方」、「上方」、「之下」、「之上」、「底」、「頂」和類似詞彙時,為便於敘述,其用法均在於描述圖式中一個部件或特徵與另一個(或多個)部件或特徵的相對關係。除了圖式中所顯示的擺向外,這些空間相關詞彙也用來描述半導體裝置在製作過程中、使用中以及操作時的可能擺向。舉例而言,當半導體裝置被旋轉180度時,原先設置於其他部件「上方」的某部件便會變成設置於其他部件「下方」。因此,隨著半導體裝置的擺向的改變(旋轉90度或其它角度),用以描述其擺向的空間相關敘述亦應透過對應的方式予以解釋。
雖然本發明使用第一、第二、第三等用詞,以敘述種種元件、部件、區域、層、及/或區塊(section),但應了解此等元件、部件、區域、層、及/或區塊不應被此等用詞所限制。此等用詞僅是用以區分某一元件、部件、區域、層、及/或區塊與另一個元件、部件、區域、層、及/或區塊,其本身並不意含及代表該元件有任何之前的序數,也不代表某一元件與另一元件的排列順序、或是製造方法上的順序。因此,在不背離本發明之具體實施例之範疇下,下列所討論之第一元件、部件、區域、層、或區塊亦可以第二元件、部件、區域、層、或區塊
等詞稱之。
本發明中所提及的「約」或「實質上」之用語通常表示在一給定值或範圍的20%之內,較佳是10%之內,且更佳是5%之內,或3%之內,或2%之內,或1%之內,或0.5%之內。應注意的是,說明書中所提供的數量為大約的數量,亦即在沒有特定說明「約」或「實質上」的情況下,仍可隱含「約」或「實質上」之含義。
請參照第1圖至第5圖所示,其繪示本發明第一實施例中微機電裝置的形成方法的示意圖。首先,如第1圖所示,提供一基底100,例如一塊狀矽基底(bulk silicon substrate),基底100例如包含單晶矽、多晶矽、非晶矽或其他合適的材質。在一實施例中,該基底100的厚度T1可約為400微米(micrometers,μm)至500微米,但並不限於此。基底100具有兩相對表面,如第1圖所示的第一表面101以及第二表面102,基底100的第一表面101上還依序形成有一氧化層110以及一互連結構200。氧化層110例如包含氧化矽(silicon oxide,SiO)或二氧化矽(silicon dioxide,SiO2),而互連結構200則可以是利用沉積及/或選擇性蝕刻材料層等習知半導體製程所造出之任何合適的半導體結構。在一實施例中,該互連結構200包含堆疊於第一表面101上的至少一介電層201,埋設在至少一介電層201內的至少一金屬層203,以及電連接至少一金屬層203的至少一連接墊205,如第1圖所示,其中,至少一介電層201例如包含氮化矽(silicon nitride,SiN)、氮化鋁(aluminum nitride,AlN)或氮氧化矽(silicon oxynitride,SiON)等介電材質,至少一金屬層203例如包含銅(copper,Cu)、鉬(molybdenum,Mo)、鎢(tungsten,
W)或鋁(aluminum,Al)等金屬材質,但不以此為限。
需注意的是,互連結構200進一步包含設置在一懸掛區域210內的一穿孔207,藉此,設置在懸掛區域210內的一結構則可在後續製程中與基底100部分分離而構成一懸掛結構(suspended structure,未繪示)。舉例來說,懸掛結構可進一步包含由上而下依序堆疊於互連結構200內的一頂電極(top electrode,未繪示)、一壓電層(piezoelectric layer,未繪示)以及一底電極(bottom electrode,未繪示),進而能夠在後續製程中以特定頻率振動。在本實施例中,該懸掛結構可包含懸臂(cantilever)、隔膜(diaphragm)等類似結構,但並不限於此。
接著,在互連結構200的頂表面上形成一保護層130,保護層130例如包含氧化矽或二氧化矽,以用於保護設置在互連結構200內的元件。並且,在基底100的第二表面上依序形成第一遮罩層120以及第二遮罩層140,如第2圖所示,以在後續製程中分別用於定義溝槽(cavity)以及質量塊(proof mass)。具體來說,第一遮罩層120上具有一開口120a,開口120a對應於設置在第一表面101上之互連結構200的懸掛區域210,藉此,第二表面102上對應於懸掛區域210的一部分即可自開口120a暴露出,如第2圖所示。在一實施例中,開口120a的尺寸或直徑例如是約為100微米至150微米,但不以此為限。第二遮罩層140係堆疊在第一遮罩層120上,第二遮罩層140包含設置在開口120a內的一圖案140a。換言之,第二遮罩層140的一部分是直接設置在第一遮罩層120上,並完全重疊於第一遮罩層120的頂表面,而第二遮罩層140的另一部分則設置在第一遮罩層120所暴露出的該部分上,如第2圖所
示。在本實施例中,第一遮罩層120較佳係包含與第二遮罩層140的材質具不同蝕刻選擇比的材質,舉例來說,第一遮罩層120可包含氧化矽,而第二遮罩層140則可包含一光阻材質,但不限於此。並且,第一遮罩層120的材質較佳係與氧化層110的材質相同,或者,係與氧化層110的材質具有相同的蝕刻選擇比。
如第3圖所示,在基底100的背側即第二表面102所在側進行一蝕刻製程,例如是一非等向性乾蝕刻製程,同時透過第一遮罩層120以及第二遮罩層140移除部分的基底100至達到一定深度。需注意的是,在第二遮罩層140的覆蓋下,被圖案140a蓋在下方的基底100不會在蝕刻的過程被移除,因而可在開口120a的範圍內形成部分突出的一輪廓,如第3圖所示。較佳地,被移除的該部分的深度大體上可等同於後續所形成的質量塊的預定厚度。在一實施例中,被移除的該部分的該深度例如約為50微米至100微米,由此,第3圖所示的突出輪廓即具有約為50微米至100微米的厚度T2,但不以此為限。本領域者應可輕易理解,在前述的蝕刻製程中透過該蝕刻製程而達到的一定深度應可依據後續所形成之質量塊的所需厚度進一步調整,而不以前述數值為限。
然後,如第4圖所示,移除第二遮罩層140,並且在基底100的該背側(即第二表面102所在側)進行另一蝕刻製程,例如是一非等向性乾蝕刻製程,順著前述的該突出輪廓進一步向下蝕刻,移除基底100直至暴露出下方的氧化層110。由此,即可在基底100內形成一溝槽103,溝槽103係延伸於基底100的兩相對表面(第一表面101以及第二表面102)之間,而具有與基底100的厚度T1相同的一深度,並且,透
過前述的該突出輪廓,可在溝槽103內形成一質量塊105。如此,可同時形成溝槽103以及質量塊105,並且使得溝槽103以及質量塊105均可對應於設置在第一表面101上之互連結構200的懸掛區域210,如第4圖所示。其中,質量塊105的厚度T2約為50微米至100微米,而溝槽103在鄰接懸掛區域210的底面處則具有一開口103a。
隨後,利用相對於質量塊105以及基底100的蝕刻選擇進行另一蝕刻製程,以同時移除第一遮罩層120以及自基底100、質量塊105所暴露出的氧化層110,使得位於下方的懸掛區域210的該底面可被暴露出來。舉例來說,第一遮罩層120以及氧化層110的材質(例如氧化矽)相對於質量塊105以及基底100的材質(例如矽)的蝕刻選擇比例如是大於10,約為10至20,但不以此為限。由此操作下,懸掛區域210的該底面即可自溝槽103部分暴露出,如第5圖所示,而質量塊105則可因此設置在懸掛區域210的該底面上,使得一部分的氧化層110被夾設於懸掛區域210以及質量塊105之間。需注意的是,在完全移除第一遮罩層120並部分移除氧化層110的過程中,剩餘的氧化層110的側壁還可稍微被一併移除,從而形成如第5圖所示的底切(under cut)部分111。此外,在移除第一遮罩層120以及氧化層110的過程中,質量塊105的頂部也會被稍微移除,因此,在該另一蝕刻製程進行之後,質量塊105可能具有一個較小的厚度T2’。較佳地,厚度T2’相較於原始的厚度T2例如是約減少不超過1至10%的程度,以避免過度影響質量塊105的整體重量。然後,再進一步移除保護層130,以釋放位在互連結構200的懸掛區域210內的該懸掛結構,使得該懸掛結構的一側不與基底100相連而呈現一端懸空的態樣,如第5圖所示。在一實施例中,保護層130
的移除可選擇在移除第一遮罩層120以及氧化層110的製程中一併進行,但不限於此。在另一個實施例中,保護層130的移除也可以選擇在移除第一遮罩層120以及氧化層110之後,再通過另一蝕刻製程額外進行。
由此,即可形成本發明第一實施例中的微機電裝置。在本實施例中,該微機電裝置包含設置在互連結構200的懸掛區域210內的懸掛結構、溝槽103以及質量塊105,因而可作為一微機電系統加速器,透過該懸掛結構內設置的壓電層在接收到聲波或電訊號時產生相應的振動,並透過質量塊105調整該懸掛結構,使得該懸掛結構具有能符合所需感測之音頻範圍的共振頻率。值得注意的是,本實施例的質量塊105由一部份的基底100製成,因而具有與基底100相同的材質以及與基底100相比較小的尺寸,使得質量塊105的厚度T2’遠比基底100的厚度T1來得薄,例如是約為基底100的厚度T1的1/4至1/8。如此,本發明中具有微型化質量塊105的微機電裝置能夠應用於無線藍芽耳機,從而輔助麥克風的語音振動。
本領域具通常知識者也應了解,本發明的微機電裝置及其形成方法並不限於前述,而可具有其他態樣或變化。下文將針對本發明微機電裝置及其形成方法的其他實施例或變化型進行說明。且為簡化說明,以下說明主要針對各實施例不同之處進行詳述,而不再對相同之處作重覆贅述。此外,本發明之各實施例中相同之元件係以相同之標號進行標示,以利於各實施例間互相對照。
本發明的另一實施例中另提供了一種微機電裝置及其形成方法,以進一步改善溝槽尺寸或質量塊尺寸的準確性,並且,還能使得該質量塊在該溝槽內的設置定位可更為精確。由於本發明是透過一次性的蝕刻製程直接自基底100的第二表面102部分移除基底100至一定深度,一次性地形成深度約達300微米至350微米的溝槽,所以在某些情況下,當在形成如第4圖以及第5圖所示的溝槽103以及質量塊105時,溝槽103的尺寸或大小可能會在該蝕刻製程中產生明顯的變異。所形成的溝槽103可能會形成如第4圖以及第5圖所示的傾斜側壁,而該傾斜側壁之傾斜角度的變化則會導致溝槽103之開口103a的尺寸變異。舉例來說,若是溝槽103側壁的傾斜角度相差到1度,則溝槽103之開口103a在基底100的第一表面101處的孔徑則會相差到10微米以上,如此可能會衍生靈敏度不佳或感測準確性較差等問題。另一方面,質量塊105的厚度T2’減少有時亦可能導致感測準確性降低的問題。若是質量塊105損失的厚度過大,或是其損失的厚度無法一致,則依據下方的公式(I),該微機電裝置的最小感測訊號(amin)也會因此變化。在此情況下,由前述形成方法所獲得的微機電裝置將面臨溝槽或質量塊尺寸變異而不具一致性的衝擊,無法有效率地進行大規模的量產。公式(I):,其中,κ B 為博爾茨曼常數(Boltzmann’s constant);T為絕對溫度;ω 0為共振頻率;mi為感測器的質量;Q為質量係數。
請參照第6圖至第8圖所示,其繪示本發明第二實施例中微機電裝置的形成方法的示意圖。本實施例的形成方法在步驟上大體上與前述實施例相似,而相似之處容不再贅述。而本實施例與前述實施例之間的主要區別在於,本實施例係提供一矽覆絕緣基底
(silicon-on-insulator substrate,SOIsubstrate)300來形成該微機電裝置。
如第6圖所示,首先,提供一矽覆絕緣基底300,其進一步包含由下而上依序堆疊的一第一半導體層311、一絕緣層313、以及一第二半導體層315,其中,第一半導體層311以及第二半導體層315例如包含單晶矽、多晶矽、非晶矽或其他合適的材質等,而絕緣層313則例如包含氧化矽或二氧化矽等材質。具體來說,矽覆絕緣基底300的厚度T1同樣可約為400微米至500微米,其中,第一半導體層311的厚度T3例如是約為350微米至400微米,而第二半導體層315的厚度T2則約為50微米至100微米,但不以此為限。在一實施例中,矽覆絕緣基底300可經由以下方式形成。首先,分別氧化兩半導體層(未繪示)的表面、再黏合該兩半導體層的氧化表面、並將該兩半導體層的其中之一薄化至一定厚度,該厚度例如約為50微米至100微米,但不以此為限。較佳地,第二半導體層315的厚度T2可等同於後續所形成之質量塊的預定厚度,如50微米等,但不以此為限。本領域者應可輕易理解前述第二半導體層315的厚度還可進一步依據實際產品所需的感測靈敏度而調整(依據前述的公式(I)),不以前述數值為限。
此外,矽覆絕緣基底300具有兩相對表面,例如是如第6圖所示的第一表面301以及第二表面302。第一表面301上還依序形成有一氧化層320以及一互連結構200。氧化層320較佳係包含與絕緣層313具相同的蝕刻選擇比的材質,如氧化矽或二氧化矽等,但不限於此,並且,氧化層320與絕緣層313還可具有相同的厚度。接著,於互連結構200
的頂表面上形成一保護層330,以保護設置在互連結構200內的元件,而保護層330可同樣包含氧化矽或二氧化矽等材質。需注意的是,關於本實施例中互連結構200的細部特徵大體上與前述第一實施例相同,容不再贅述。而另需注意的是,矽覆絕緣基底300的絕緣層313內還設置有一開口313a以及一圖案313b,而開口313a以及圖案313b的設置位置均對應於互連結構200的懸掛區域210,如第6圖所示。其中,開口313a係用於定義後續製程中所欲形成的一溝槽,故開口313a的尺寸較佳為該溝槽的預定尺寸,例如是約為100微米至150微米,但不以此為限。而圖案313b則是設置在開口313a之內,用於定義後續製程中所欲形成的一質量塊的形成位置,故圖案313b的尺寸較佳為該質量塊的預定尺寸。換言之,本實施例係將前述實施例中用來定義溝槽103之第一遮罩層120的開口120a以及用來定義質量塊105之第二遮罩層140的圖案140a整合於一單一膜層中,即整合於矽覆絕緣基底300的絕緣層313內。並且,在本實施例中,用於形成該溝槽以及該質量塊的遮罩層是在其他元件(如互連結構200或氧化層320等)形成之前即預先形成,其形成的時機點甚至早在將兩半導體層(第一半導體層311以及第二半導體層315)相互黏合成矽覆絕緣基底300之前。在一實施例中,矽覆絕緣基底300的絕緣層313可經由以下方式形成,首先,氧化兩半導體層(未繪示)的表面、接著,將該兩半導體層的氧化表面圖案化、最後,黏合該兩半導體層的該氧化表面而形成矽覆絕緣基底300。
然後,在矽覆絕緣基底300的第二表面302上形成一遮罩層340,遮罩層340具有可對應於懸掛區域210的一開口(未繪示),以用於在矽覆絕緣基底300內形成一溝槽。在一實施例中,該開口的尺寸可
約為100微米至150微米,但不以此為限。遮罩層340例如包含氧化矽或二氧化矽等材質,但不以此為限,而在另一實施例中,遮罩層340亦可選擇包含其他合適的材質。
接著,如第7圖所示,透過遮罩層340進行一蝕刻製程,例如是一非等向性乾蝕刻製程,自矽覆絕緣基底300的背側即第二表面302的所在側部分移除矽覆絕緣基底300至一預定深度,直到暴露氧化層320或是下方絕緣層313的圖案313b。換言之,該蝕刻製程是利用氧化層320以及絕緣層313作為一蝕刻停止層,而在矽覆絕緣基底300內形成溝槽303,使得溝槽303可延伸於矽覆絕緣基底300的兩相對表面(第一表面301以及第二表面302)之間,並對應於設置在第一表面301上之互連結構200的懸掛區域210。由此,溝槽303即可具有與矽覆絕緣基底300的厚度T1相同的一深度,而溝槽303在鄰接懸掛區域210的底面處則具有一開口303a,並且,開口303a的尺寸可準確地控制在100微米至150微米左右。同時,在進行該蝕刻製程時,因一部分的第二半導體層315係被遮擋於絕緣層313的圖案313b之下,該部分即可在溝槽303內形成一質量塊305,如第7圖所示。在此設置下,質量塊305的厚度T2(約為50微米至100微米)則可透過第二半導體層315的厚度T2準確地控制,並且,質量塊305的設置位置亦可透過圖案313b在絕緣層313內的位置而一併準確地控制。
後續,進行另一蝕刻製程,例如是一等向性濕蝕刻製程,以同時移除遮罩層340、圖案313b以及部分暴露的氧化層320,使得下方互連結構200的懸掛區域210的該底面可進一步被暴露出而與溝槽303
相連接,如第8圖所示。如此,質量塊305即是設置在懸掛區域210的該底面上,使得部分的氧化層320夾設在懸掛區域210以及質量塊305之間。需注意的是,在進行該另一蝕刻製程時,剩餘的氧化層320以及絕緣層313的側壁可一併稍微地被移除,從而形成如第8圖所示的底切部分321、313c。而後,則移除保護層330,以釋放互連結構200的懸掛區域210內的該懸掛結構,使得該懸掛結構的一側可不與矽覆絕緣基底300相連而呈現一端懸空的態樣,如第8圖所示。在一實施例中,保護層330可選擇在進行該等向性濕蝕刻製程時一併被移除,但並不限於此,在另一個實施例中,保護層330亦可以選擇單獨地透過另一蝕刻製程進行移除。
由此,即可形成本發明第二實施例中的微機電裝置。在本實施例中,該微機電裝置包含設置在互連結構200的懸掛區域210內的懸掛結構、溝槽303以及質量塊305,同樣可作為一微機電系統加速器,透過該懸掛結構內設置的壓電層而在接收到聲波或電訊號能夠振動,並透過質量塊305調整該懸掛結構,使得該懸掛結構具有能符合所需感測之音頻範圍的共振頻率。值得說明的是,在本實施例中,用於定義溝槽303以及質量塊305的遮罩層等已在製程之初即預先整合於矽覆絕緣基底300的絕緣層313內,因而可更為準確地控制溝槽303以及質量塊305的尺寸,以及質量塊305在溝槽303內的設置位置等,進而改善該微機電裝置靈敏度以及感測準確度。此外本實施例的質量塊305同樣由部份的矽覆絕緣基底300製成,而具有與矽覆絕緣基底300(即矽覆絕緣基底300的第一半導體層311)相同的材質,以及與矽覆絕緣基底300相比較小的尺寸,例如是約為矽覆絕緣基底300的厚度T1的1/4至1/8。
因此,本發明中具有微型化質量塊305的微機電裝置能夠應用於無線藍芽耳機,從而輔助麥克風的語音振動。
整體來說,本發明提供了一種具有微型化檢測質量塊的微機電裝置,其中,該微機電裝置的質量塊係由一部份的基底所形成,從而可獲得與該基底相同的材料並具有與該基底相比較為微小的尺寸。該質量塊的尺寸約為該基底尺寸的1/4至1/8,因此,本發明中具有微型化檢測質量塊的該微機電裝置可應用於無線藍芽耳機,進而輔助麥克風的語音振動。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
100:基底
101:第一表面
102:第二表面
103:溝槽
103a:開口
105:質量塊
110:氧化層
111:底切部分
200:互連結構
201:介電層
203:金屬層
205:連接墊
207:穿孔
210:懸掛區域
T1:厚度
T2’:厚度
Claims (20)
- 一種微機電裝置,包含:一基底,具有一第一表面以及相對於該第一表面的一第二表面;一溝槽,設置在該基底內,該溝槽延伸於該第一表面以及該第二表面之間;一互連結構,設置在該基底的該第一表面上,並且位在該溝槽的上方,該互連結構還包括一懸掛區域、以及設置於該懸掛區域內的一穿孔,該穿孔貫穿該互連結構;以及一質量塊,設置在該溝槽內並連接該互連結構,其中,該質量塊的延伸長度小於該懸掛區域的延伸長度,該質量塊鄰近該穿孔並位在該懸掛區域下方,該質量塊的厚度小於該基底的厚度,其中該質量塊包括鄰近該互連結構的一表面,且該質量塊的該表面切齊該基底的該第一表面。
- 如申請專利範圍第1項所述的微機電裝置,其中該基底包含一塊狀矽基底,該質量塊的材質與該塊狀矽基底的材質相同。
- 如申請專利範圍第1項所述的微機電裝置,其中該基底包含一矽覆絕緣基底,該矽覆絕緣基底包含由下而上堆疊的一第一半導體層、一絕緣層以及一第二半導體層,該質量塊的材質與該第二半導體層的材質相同。
- 如申請專利範圍第3項所述的微機電裝置,其中該質量塊的厚度與該第二半導體層的厚度相同。
- 如申請專利範圍第3項所述的微機電裝置,其中該溝槽的深度大於該質量塊的厚度。
- 如申請專利範圍第1項所述的微機電裝置,其中該懸掛區域的設置位置係對應該溝槽以及該質量塊。
- 一種微機電裝置的形成方法,包含:提供一基底,該基底具有一第一表面以及相對於該第一表面的一第二表面;於該基底內形成一溝槽,該溝槽延伸於該第一表面以及該第二表面之間;於該基底的該第一表面上形成一互連結構,該互連結構位在該溝槽的上方,該互連結構還包括一懸掛區域、以及設置於該懸掛區域內的一穿孔,該穿孔貫穿該互連結構;以及於該溝槽內形成一質量塊,該質量塊連接該互連結構、鄰近該穿孔並位在該懸掛區域下方,其中,該質量塊的延伸長度小於該懸掛區域的延伸長度,該質量塊的厚度小於該基底的厚度,其中該質量塊包括鄰近該互連結構的一表面,且該質量塊的該表面切齊該基底的該第一表面。
- 如申請專利範圍第7項所述的微機電裝置的形成方法,其中還包含:於該互連結構形成之前,於該第一表面上形成一氧化層,該氧化層 介於該互連結構以及該基底之間;以及於該溝槽以及該質量塊形成之後,移除該氧化層,以部分暴露該互連結構的一底面。
- 如申請專利範圍第8項所述的微機電裝置的形成方法,其中於該溝槽以及該質量塊形成之後,移除一部份位在該互連結構以及該質量塊之間的該氧化層。
- 如申請專利範圍第7項所述的微機電裝置的形成方法,其中該基底包含一塊狀矽基底,該微機電裝置的形成方法還包含:於該第二表面上形成一第一遮罩層,該第一遮罩層包含一開口,以定義該溝槽;以及於該第二表面上形成一第二遮罩層,該第二遮罩層包含一圖案,以定義該質量塊,該圖案位在該開口內。
- 如申請專利範圍第10項所述的微機電裝置的形成方法,其中該圖案直接形成在該第二表面上。
- 如申請專利範圍第10項所述的微機電裝置的形成方法,其中還包含:透過該第一遮罩層以及該第二遮罩層,於該第二表面上進行一第一蝕刻製程;於該第一蝕刻製程進行之後,移除該第二遮罩層;以及透過該第一遮罩層,於該第二表面上進行一第二蝕刻製程,形成該 溝槽以及該質量塊。
- 如申請專利範圍第12項所述的微機電裝置的形成方法,其中該質量塊由該塊狀矽基底的一部份所形成。
- 如申請專利範圍第7項所述的微機電裝置的形成方法,其中該基底包含一矽覆絕緣基底,該矽覆絕緣基底包含由下而上堆疊的一第一半導體層、一絕緣層以及一第二半導體層。
- 如申請專利範圍第14項所述的微機電裝置的形成方法,其中還包含:於該互連結構形成之前,於該絕緣層內形成一開口以及一圖案。
- 如申請專利範圍第15項所述的微機電裝置的形成方法,其中還包含:利用該絕緣層內的該圖案作為一蝕刻遮罩,形成該質量塊;以及利用該絕緣層內的該開口,形成該溝槽的一部分。
- 如申請專利範圍第15項所述的微機電裝置的形成方法,其中還包含:於該質量塊形成之後,移除該絕緣層內的該圖案。
- 如申請專利範圍第15項所述的微機電裝置的形成方法,其中該質量塊由該第二半導體層的一部分所形成。
- 如申請專利範圍第14項所述的微機電裝置的形成方法,其中該質量塊的厚度與該第二半導體層的厚度相同。
- 如申請專利範圍第7項所述的微機電裝置的形成方法,其中更包含:於該溝槽形成之前,形成一保護層覆蓋該互連結構並填入該穿孔;以及完全移除該保護層,以在該溝槽形成之後釋放該互連結構。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109129066A TWI794640B (zh) | 2020-08-26 | 2020-08-26 | 微機電裝置及其形成方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW109129066A TWI794640B (zh) | 2020-08-26 | 2020-08-26 | 微機電裝置及其形成方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202208271A TW202208271A (zh) | 2022-03-01 |
| TWI794640B true TWI794640B (zh) | 2023-03-01 |
Family
ID=81746871
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109129066A TWI794640B (zh) | 2020-08-26 | 2020-08-26 | 微機電裝置及其形成方法 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI794640B (zh) |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101858928A (zh) * | 2009-04-10 | 2010-10-13 | 利顺精密科技股份有限公司 | 微电机系统电容式三轴加速度器 |
| TW201911887A (zh) * | 2017-07-31 | 2019-03-16 | 新加坡商格羅方德半導體私人有限公司 | 具有偏向控制之壓電麥克風及其製造方法 |
| CN110631685A (zh) * | 2019-09-05 | 2019-12-31 | 无锡韦尔半导体有限公司 | 一种振动检测装置及其制造方法 |
-
2020
- 2020-08-26 TW TW109129066A patent/TWI794640B/zh active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101858928A (zh) * | 2009-04-10 | 2010-10-13 | 利顺精密科技股份有限公司 | 微电机系统电容式三轴加速度器 |
| TW201911887A (zh) * | 2017-07-31 | 2019-03-16 | 新加坡商格羅方德半導體私人有限公司 | 具有偏向控制之壓電麥克風及其製造方法 |
| CN110631685A (zh) * | 2019-09-05 | 2019-12-31 | 无锡韦尔半导体有限公司 | 一种振动检测装置及其制造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202208271A (zh) | 2022-03-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9938133B2 (en) | System and method for a comb-drive MEMS device | |
| US8426934B2 (en) | Micro-electro-mechanical system device and method for making same | |
| US8129803B2 (en) | Micromachined microphone and multisensor and method for producing same | |
| CN102408090B (zh) | 具有增强锚的微结构 | |
| US8374364B2 (en) | Acoustic sensor and method of manufacturing the same | |
| TW201123921A (en) | Capacitive transducer and fabrication method | |
| US9668064B2 (en) | Microelectromechanical system microphone | |
| US12515940B2 (en) | Micro-electromechanical system device and method of forming the same | |
| CN114105077B (zh) | 微机电装置及其形成方法 | |
| TWI775133B (zh) | 微機電裝置及其形成方法 | |
| CN105704622A (zh) | 用于电容式传声器隔膜的支撑设备 | |
| TWI794640B (zh) | 微機電裝置及其形成方法 | |
| CN114604817B (zh) | 微机电装置及其形成方法 | |
| TWI775231B (zh) | 微機電裝置及其形成方法 | |
| CN114105083B (zh) | 微机电装置及其形成方法 | |
| JP2017042871A (ja) | Mems素子およびその製造方法、並びにmems素子の接続構造 | |
| US20240116749A1 (en) | Method of fabricating micro-electromechanical system device | |
| US12239024B2 (en) | Method of forming micro-electromechanical system device | |
| TWI824393B (zh) | 半導體基底的製作方法及微機電(mems)裝置 | |
| CN110366089B (zh) | Mems器件及其制备方法 | |
| US9446948B1 (en) | Apparatus and method of forming a MEMS device with etch channels | |
| CN116534792A (zh) | 半导体基底的制作方法及微机电装置 |