TWI794123B - 負電壓電荷幫浦系統 - Google Patents
負電壓電荷幫浦系統 Download PDFInfo
- Publication number
- TWI794123B TWI794123B TW111124602A TW111124602A TWI794123B TW I794123 B TWI794123 B TW I794123B TW 111124602 A TW111124602 A TW 111124602A TW 111124602 A TW111124602 A TW 111124602A TW I794123 B TWI794123 B TW I794123B
- Authority
- TW
- Taiwan
- Prior art keywords
- voltage
- transistor
- negative voltage
- electrically connected
- bypass
- Prior art date
Links
Images
Landscapes
- Dc-Dc Converters (AREA)
Abstract
一種負電壓電荷幫浦系統包含一第一負電壓產生單元、一第二負電壓產生單元及一回授電路,該第一負電壓產生單元及該第二負電壓產生單元用以產生負電壓,該回授電路接收負電壓並輸出一回授訊號至該該第一、二負電壓產生單元進行控制,其中,該第一、二負電壓產生單元之一第一、二旁路電晶體可分別將第一、二負電壓產生單元旁路,使該負電壓電荷幫浦系統的使用更加多元。
Description
本發明是關於一種電荷幫浦系統,特別是關於一種負電壓電荷幫浦系統。
目前廣泛使用的可攜式行動裝置,例如智慧型手機、平板及筆記型電腦都是以內建電池進行供電,但由於行動裝置中的許多電子電路需要不同電位的電壓,因此,行動裝置中設置有直流-直流轉換器將電池電壓轉換為電子電路所需之電壓大小。
直流-直流轉換器大致上可區分為使用電感元件之升壓轉換器(Boost converter)、降壓轉換器(Buck converter)、單端初級電感轉換器(SEPIC)以及使用電容元件之電荷幫浦。而在負電壓的產生中,升壓轉換器、降壓轉換器之形式的負電壓轉換器通常都需要額外的負電壓參考訊號或是Off-chip的電感元件才能建立所需的輸入訊號,進而產生負電壓。相對地,電荷幫浦形式之負電壓轉換器不須額外的參考訊號而具有電路設計難度低、低製作成本及佈局面積小的優勢。
本發明的主要目的在於提供負電壓電荷幫浦系統,其透過第一負電壓幫浦及第二負電壓幫浦產生負電壓,並可透過第一旁路電晶體及第二旁路電晶體分別讓第一負電壓幫浦及第二負電壓幫浦旁路,而具有更多元之應用性。
本發明之一種負電壓電荷幫浦系統包含一第一負電壓產生單元、一第二負電壓產生單元及一回授電路,該第一負電壓產生單元具有一第一負電壓幫浦、一第一負電壓準位位移器、一第一旁路電晶體及一第一四相非交疊時脈產生器,該第一負電壓幫浦之一第一電壓輸入端接收一輸入電壓,且該第一負電壓幫浦之一第一電壓輸出端輸出一第一輸出負電壓,該第一負電壓準位位移器用以產生一第一旁路控制電壓,該第一旁路電晶體之一第一輸入端電性連接該第一負電壓幫浦之該第一電壓輸入端,該第一旁路電晶體之一第一控制端電性連接該第一負電壓準位位移器以接收該第一旁路控制電壓,該第一旁路電晶體之一第一輸出端電性連接該第一負電壓幫浦之該第一電壓輸出端,該第一四相非交疊時脈產生器電性連接該第一負電壓幫浦,且該第一四相非交疊時脈產生器接收一回授訊號並輸出複數個第一時脈訊號至該第一負電壓幫浦進行控制,該第二負電壓產生單元具有一第二負電壓幫浦、一第二負電壓準位位移器、一第二旁路電晶體及一第二四相非交疊時脈產生器,該第二負電壓幫浦之一第二電壓輸入端電性連接該第一負電壓幫浦之該第一電壓輸出端以接收該第一輸出負電壓,且該第二負電壓幫浦之一第二電壓輸出端輸出一第二輸出負電壓,該第二負電壓準位位移器用以產生一第二旁路控制電壓,該第二旁路電晶體之一第二輸入端電性連接該第二負電壓幫浦之該第二電壓輸入端,該第二旁路電晶體之一第二控制端電性連接該第二負電壓準位位移器以接收該第二旁路控制電壓,該第二旁路電晶體之一第二輸出端電性連接該該第二負電壓幫浦之該第二電壓輸出端,該第二四相非交疊時脈產生器電性連接該第二負電壓幫浦,且該第二四相非交疊時脈產生器接收該回授訊號並輸出複數個第二時脈訊號至該第二負電壓幫浦進行控制,該回授電路電性連接該第一、二負電壓產生單元,該回授電路接收該第二負電壓幫浦之該第二輸出負電壓,且該回授電路輸出該回授訊號至該第一、二四相非交疊時脈產生器。
本發明藉由該第一負電壓產生單元及該第二負電壓產生單元產生負電壓,並藉由該第一旁路電晶體及該第二旁路電晶體讓迴路能夠將該第一負電壓幫浦及該第二負電壓幫浦旁路而改變輸出之負電壓的大小,增加該負電壓電荷幫浦系統的多元應用性。
請參閱第1圖,其為本發明之一第一實施例,一種負電壓電荷幫浦系統NCP的方塊圖,在本實施例中,該負電壓電荷幫浦系統NCP具有一第一負電壓產生單元100、一第二負電壓產生單元200及一回授電路300。該第一負電壓產生單元100接收一輸入電壓Vin並輸出一第一輸出負電壓Vo1,該第二負電壓產生單元200電性連接該第一負電壓產生單元100以接收該第一輸出負電壓Vo1並輸出一第二輸出負電壓Vo2,該回授電路300電性連接該第一、二負電壓產生單元100, 200,該回授電路300接收該第二負電壓幫浦210之該第二輸出負電壓Vo2,且該回授電路300輸出一回授訊號Sf至該第一、二負電壓產生單元100, 200。
請參閱第1圖,該第一負電壓產生單元100具有一第一負電壓幫浦110、一第一負電壓準位位移器120、一第一旁路電晶體130及一第一四相非交疊時脈產生器140,該第一負電壓幫浦110之一第一電壓輸入端in1接收該輸入電壓Vin,且該第一負電壓幫浦110之一第一電壓輸出端ot1輸出該第一輸出負電壓Vo1。該第一負電壓準位位移器120用以產生一第一旁路控制電壓S1,該第一旁路電晶體130之一第一輸入端電性連接該第一負電壓幫浦110之該第一電壓輸入端in1,該第一旁路電晶體130之一第一控制端電性連接該第一負電壓準位位移器120以接收該第一旁路控制電壓S1,該第一旁路電晶體130之一第一輸出端電性連接該第一負電壓幫浦110之該第一電壓輸出端ot1。該第一四相非交疊時脈產生器140電性連接該第一負電壓幫浦110及該回授電路300,且該第一四相非交疊時脈產生器140接收該回授訊號Sf並輸出複數個第一時脈訊號clk11-clk14至該第一負電壓幫浦110進行控制,使該第一負電壓幫浦110輸出負電壓。
在本實施例中,該第一旁路電晶體130為一NMOS高壓電晶體,該第一旁路電晶體130之該第一輸入端為汲極,該第一旁路電晶體130之該第一控制端為閘極,該第一旁路電晶體130之該第一輸出端為源極,且該第一輸入端僅電性連接該第一負電壓幫浦110之該第一電壓輸入端in1。
該第二負電壓產生單元200具有一第二負電壓幫浦210、一第二負電壓準位位移器220、一第二旁路電晶體230及一第二四相非交疊時脈產生器240。該第二負電壓幫浦210之一第二電壓輸入端in2電性連接該第一負電壓幫浦110之該第一電壓輸出端ot1以接收該第一輸出負電壓Vo1,且該第二負電壓幫浦210之一第二電壓輸出端ot2輸出該第二輸出負電壓Vo2。該第二負電壓準位位移器220用以產生一第二旁路控制電壓S2,該第二旁路電晶體230之一第二輸入端電性連接該第二負電壓幫浦210之該第二電壓輸入端in2,該第二旁路電晶體230之一第二控制端電性連接該第二負電壓準位位移器220以接收該第二旁路控制電壓S2,該第二旁路電晶體230之一第二輸出端電性連接該第二負電壓幫浦210之該第二電壓輸出端ot2。該第二四相非交疊時脈產生器240電性連接該第二負電壓幫浦210,且該第二四相非交疊時脈產生器240接收該回授訊號Sf並輸出複數個第二時脈訊號clk21-clk24至該第二負電壓幫浦210進行控制,使該第二負電壓幫浦210輸出負電壓。
較佳的,該第二旁路電晶體230為一NMOS高壓電晶體,該第二旁路電晶體230之該第二輸入端為汲極,該第二旁路電晶體230之該第二控制端為閘極,該第二旁路電晶體230之該第二輸出端為源極。
較佳的,由於該第一旁路電晶體130及該第二旁路電晶體230的基極(Bulk)會運作在負電壓中,因此,該第一旁路電晶體130及該第二旁路電晶體230之結構具有一深層P型井(Deep P-well)及一N型掩埋層(N+ Buried layer)做為絕緣環,以避免內部之PN接面之二極體導通。
請參閱第1及2圖,該第一負電壓幫浦110具有一第一N型電晶體111、一第一輔助電容112、一第二N型電晶體113、一第一幫浦電容114、一第三N型電晶體115、一第二輔助電容116、一第四N型電晶體117、一第二幫浦電容118及一交叉耦合電晶體對119。該第一N型電晶體111之一源極接收該輸入電壓Vin,該第一N型電晶體111之一閘極電性連接一第一節點n1,該第一N型電晶體之111一汲極電性連接一第二節點n2。該第一輔助電容112之一端接收其中之一該第一時脈訊號clk11,該第一輔助電容112之另一端電性連接該第一節點n1。該第二N型電晶體113之一閘極接收該輸入電壓Vin,該第二N型電晶體113之一源極電性連接該第一節點n1,該第二N型電晶體113之一汲極電性連接該第二節點n2。該第一幫浦電容114之一端電性連接該第二節點n2,該第一幫浦電容114之另一端接收其中之一該第一時脈訊號clk12。該第三N型電晶體115之一汲極接收該輸入電壓Vin,該第三N型電晶體115之一閘極電性連接一第三節點n3,該第三N型電晶體115之一源極電性連接一第四節點n4。該第二輔助電容116之一端接收其中之一該第一時脈訊號clk13,該第二輔助電容116之另一端電性連接該第三節點n3。該第四N型電晶體117之一閘極接收該輸入電壓Vin,該第四N型電晶體117之一汲極電性連接該第三節點n3,該第四N型電晶體117之一源極電性連接該第四節點n4。該第二幫浦電容118之一端電性連接該第四節點n4,該第二幫浦電容118之另一端接收其中之一該第一時脈訊號clk14。該交叉耦合電晶體對119電性連接該第二節點n2及該第四節點n4,且該交叉耦合電晶體對119輸出該第一輸出負電壓Vo1。
在本實施例中,該交叉耦合電晶體對119具有一第一交叉耦合電晶體119a及一第二交叉耦合電晶體119b,該第一交叉耦合電晶體119a之一源極電性連接該第二節點n2,該第一交叉耦合電晶體119a之一閘極電性連接該第四節點n4。該第二交叉耦合電晶體119b之一汲極電性連接該第四節點n4,該第二交叉耦合電晶體119b之一閘極電性連接該第二節點n2,該第二交叉耦合電晶體119b之一源極電性連接該第一交叉耦合電晶體119a之一汲極,且該第二交叉耦合電晶體119b之該源極及該第一交叉耦合電晶體119a之該汲極輸出該第一輸出負電壓Vo1。
本實施例透過該些第一時脈訊號clk11-clk14的控制,讓該第一負電壓幫浦110操作在上下兩個階段,由於上下兩個階段的電路作動及訊號變化為鏡像關係,因此僅針對上階段進行說明,該些第一時脈訊號clk11-clk14的時序圖可參考第6頁。在上階段中可分為5個時段,在第1時段中,該輸入電壓Vin為低電位,該第一時脈訊號clk11、clk12為低電位,該第一時脈訊號clk13、clk14為高電位,此時,該第一節點n1及該第二節點n2的電位為-VDD,該第三節點n3之電位為VDD-Vth,該第四節點n4之電位為0,該第三N型電晶體115及第二交叉耦合電晶體119b導通而交換電荷,該第一N型電晶體111及該第一交叉耦合電晶體119a截止,另外,該第二N型電晶體113亦導通以確保該第一N型電晶體111及該第一交叉耦合電晶體119a完全截止。在第2時段中,該第一時脈訊號clk13降為低電位,此時,該第三節點n3之電位降為-Vth而截止該第三N型電晶體115,該第四N型電晶體117則稍微導通。在第3時段中,該第一時脈訊號clk14降至低電位,此時,該第三及四節點n3、n4之電位降為-VDD,該第二N型電晶體113及該第四N型電晶體117導通以確保其餘之開關皆截止。在第4時段中,該第一時脈訊號clk12升至高電位,此時,該第一節點n1之電位升至-Vth,該第二節點n2之電位升至0。在第5時段中,該第一時脈訊號clk11升至高電位,此時,該第一節點n1之電位升至VDD-Vth,該第二N型電晶體113截止,該第一N型電晶體111及該第一交叉耦合電晶體119a導通而交換電荷,藉此可讓該第一負電壓幫浦110輸出負電壓-VDD。
較佳的,由於該第一負電壓幫浦110中電晶體的基極(Bulk)都會運作在負電壓中,因此,該第一N型電晶體111、該第二N型電晶體113、該第三N型電晶體115、該第四N型電晶體117、該第一交叉耦合電晶體119a及該第二交叉耦合電晶體119b之結構具有一深層P型井(Deep P-well)及一N型掩埋層(N+ Buried layer)做為絕緣環,以避免PN接面之二極體導通。
請參閱第1圖,該第二負電壓產生單元200之該第二負電壓幫浦210的電路結構及作動皆與該第一負電壓幫浦110相同,因此不再贅述。
請參閱第1及3圖,該第一負電壓準位位移器120具有一第一高壓PMOS電晶體121、一反向器122、一第二高壓PMOS電晶體123、一第一高壓NMOS電晶體124及一第二高壓NMOS電晶體125。該第一高壓PMOS電晶體121之一源極接收一高電位電壓VH,在本實施例中,該高電位電壓VH為一電源電壓VDD,該第一高壓PMOS電晶體121之一閘極接收一第一準位位移控制訊號Bc1。該反向器122接收該第一準位位移控制訊號Bc1並輸出反向之該第一準位位移控制訊號Bc1,該第二高壓PMOS電晶體123之一源極接收該高電位電壓VH,該第二高壓PMOS電晶體123之一閘極電性連接該反向器122以接收反向之該第一準位位移控制訊號。該第一高壓NMOS電晶體124之一汲極電性連接該第一高壓PMOS電晶體121之一汲極,該第一高壓NMOS電晶體124之一閘極電性連接該第二高壓PMOS電晶體123之一汲極,該第一高壓NMOS電晶體124之一源極接收一低電位電壓VL,在本實施例中,該低電位電壓VL為該第一負電壓幫浦110輸出之該第一輸出負電壓Vo1。該第二高壓NMOS電晶體125之一汲極電性連接該第二高壓PMOS電晶體123之一汲極,第二高壓NMOS電晶體125之一閘極電性連接該第一高壓PMOS電晶體121之該汲極,該第二高壓NMOS電晶體125之一源極接收該低電位電壓VL,其中,該第二高壓PMOS電晶體123及該第二高壓NMOS電晶體125之該汲極輸出該第一旁路控制電壓S1至該第一旁路電晶體130之該閘極。
請參閱第4圖,當該第一準位位移控制訊號Bc1為高電位時,該第一高壓PMOS電晶體121及該第二高壓NMOS電晶體125截止,該第二高壓PMOS電晶體123及該第一高壓NMOS電晶體124導通,此時,輸出之該第一旁路控制電壓S1為該高電位電壓VH。而當該第一準位位移控制訊號Bc1為低電位時,該第一高壓PMOS電晶體121及該第二高壓NMOS電晶體125導通,該第二高壓PMOS電晶體123及該第一高壓NMOS電晶體124截止,此時,輸出之該第一旁路控制電壓S1為該低電位電壓VL。該第一負電壓準位位移器120用以將工作範圍由0V~VDD的該第一準位位移控制訊號Bc1轉換為工作範圍VL~VDD的該第一旁路控制電壓S1,藉此可用以控制基極(Bulk)為負電壓之該第一旁路電晶體130的導通或截止。
較佳的,由於該第一高壓NMOS電晶體124及該第二高壓NMOS電晶體125的基極(Bulk)也會運作在負電壓中,因此,該第一高壓NMOS電晶體124及該第二高壓NMOS電晶體125之結構具有一深層P型井(Deep P-well)及一N型掩埋層(N+ Buried layer)做為絕緣環,以避免PN接面之二極體導通。
請參閱第1圖,該第二負電壓產生單元200之該第二負電壓準位位移器220的電路結構及作動皆與該第一負電壓準位位移器120相同,因此不再贅述。
請參閱第1圖,透過該第一旁路控制電壓S1及該第二旁路控制電壓S2對該第一旁路電晶體130及該第二旁路電晶體230的控制,使得該第一旁路電晶體130及該第二旁路電晶體230導通時能夠分別將該第一負電壓幫浦110及該第二負電壓幫浦210旁路,讓該負電壓電荷幫浦系統NCP能夠選擇性地使用單一個該第一負電壓幫浦110或該第二負電壓幫浦210產生負電壓,或是同時使用該第一負電壓幫浦110及該第二負電壓幫浦210產生負電壓。
請參閱第1圖,該回授電路300具有一分壓電路310、一比較器320及一壓控振盪器330,該分壓電路310電性連接該第二負電壓產生單元200以接收該第二輸出負電壓Vo2,且該分壓電路310輸出一分路電壓Vd,該比較器320電性連接該分壓電路310,該比較器320接收該分路電壓Vd及一參考電壓Vr進行比較而輸出一比較電壓Vc,該壓控振盪器330電性連接該比較器320以接收該比較電壓Vc,且該壓控振盪器330輸出該回授訊號Sf至該第一四相非交疊時脈產生器140及該第二四相非交疊時脈產生器240。透過該回授電路300之該壓控振盪器330產生之振盪訊號作為該回授訊號Sf對該第一負電壓產生單元100及該第二負電壓產生單元200進行控制能夠降低該第一負電壓幫浦110及該第二負電壓幫浦210的切換損失,而提高該負電壓電荷幫浦系統NCP的轉換效率。
請參閱第1圖,較佳的,該回授訊號Sf是分別經由一第一及閘Ad1及一第二及閘Ad2傳送至該第一四相非交疊時脈產生器140及該第二四相非交疊時脈產生器240,且該第一及閘Ad1及該第二及閘Ad2還分別接收一第一啟動訊號en1及一第二啟動訊號en2,而可透過該第一啟動訊號en1及該第二啟動訊號en2選擇性地開啟或關閉該第一負電壓產生單元100及該第二負電壓產生單元200。
請參閱第1及5圖,該第一四相非交疊時脈產生器140接收該第一及閘Ad1的輸出訊號,由於在該第一啟動訊號en1為高電位的情況下,該第一及閘Ad1輸出訊號的電位與該回授訊號Sf相同,因此第5圖的輸入訊號由該回授訊號Sf表示。請同時參閱第6圖,藉由該第一四相非交疊時脈產生器140中的電路設計,可根據該回授訊號Sf讓該些第一時脈訊號clk11-14上緣及下緣錯開,而產生四組非交疊之該第一時脈訊號clk11-14,再由非交疊之該第一時脈訊號clk11-14控制該第一負電壓幫浦110,以避免同時導通產生的功耗。由於可達成該些第一時脈訊號clk11-14的電路設計有許多形式,因此第5圖之電路架構僅為本案之一實施例,並非本案之所限。
請參閱第7圖,其為本發明之一第二實施例,其與第一實施例的差異在於該負電壓電荷幫浦系統NCP另具有一第三負電壓產生單元400及一第四負電壓產生單元500,而可提供更大之負電壓,且透過該些旁路電晶體130、230、430、530的設置,可任意地開啟所欲使用之負電壓產生單元,讓使用上更加靈活。
本發明藉由該第一負電壓產生單元100及該第二負電壓產生單元200產生負電壓,並藉由該第一旁路電晶體130及該第二旁路電晶體230讓迴路能夠將該第一負電壓幫浦110及該第二負電壓幫浦210旁路而改變輸出之負電壓的大小,增加該負電壓電荷幫浦系統NCP的多元應用性。
本發明之保護範圍當視後附之申請專利範圍所界定者為準,任何熟知此項技藝者,在不脫離本發明之精神和範圍內所作之任何變化與修改,均屬於本發明之保護範圍。
NCP:負電壓電荷幫浦系統
100:第一負電壓產生單元
110:第一負電壓幫浦
in1:第一電壓輸入端
ot1:第一電壓輸出端
111:第一N型電晶體
112:第一輔助電容
113:第二N型電晶體
114:第一幫浦電容
115:第三N型電晶體
116:第二輔助電容
117:第四N型電晶體
118:第二幫浦電容
119:交叉耦合電晶體對
119a:第一交叉耦合電晶體
119b:第二交叉耦合電晶體
120:第一負電壓準位位移器
121:第一高壓PMOS電晶體
122:反向器
123:第二高壓PMOS電晶體
124:第一高壓NMOS電晶體
125:第二高壓NMOS電晶體
130:第一旁路電晶體
140:第一四相非交疊時脈產生器
200:第二負電壓產生單元
210:第二負電壓幫浦
in2:第二電壓輸入端
ot2:第二電壓輸出端
220:第二負電壓準位位移器
230:第二旁路電晶體
240:第二四相非交疊時脈產生器
300:回授電路
310:分壓電路
320:比較器
330:壓控振盪器
VDD:電源電壓
Vin:輸入電壓
Vo1:第一輸出負電壓
S1:第一旁路控制電壓
Sf:回授訊號
clk11-clk14:第一時脈訊號
Vo2:第二輸出負電壓
S2:第二旁路控制電壓
VH:高電位電壓
Bc1:第一準位位移控制訊號
VL:低電位電壓
n1:第一節點
n2:第二節點
n3:第三節點
n4:第四節點
Vd:分路電壓
Vr:參考電壓
Vc:比較電壓
en1:第一啟動訊號
en2:第二啟動訊號
400:第三負電壓產生單元
430:第三旁路電晶體
500:第四負電壓產生單元
530:第四旁路電晶體
clk21-clk24:第二時脈訊號
GND:接地電位
第1圖:依據本發明之一第一實施例,一負電壓電荷幫浦系統的方塊圖。
第2圖:依據本發明之第一實施例,一第一負電壓幫浦的電路圖。
第3圖:依據本發明之第一實施例,一第一負電壓準位位移器的電路圖。
第4圖:依據本發明之第一實施例,該第一負電壓準位位移器之訊號的時序圖。
第5圖:依據本發明之第一實施例,一第一四相非交疊時脈產生器的電路圖。
第6圖:依據本發明之第一實施例,該第一四相非交疊時脈產生器之訊號的時序圖。
第7圖:依據本發明之一第二實施例,一負電壓電荷幫浦系統的方塊圖。
NCP:負電壓電荷幫浦系統
100:第一負電壓產生單元
110:第一負電壓幫浦
in1:第一電壓輸入端
ot1:第一輸出端
120:第一負電壓準位位移器
130:第一旁路電晶體
140:第一四相非交疊時脈產生器
200:第二負電壓產生單元
210:第二負電壓幫浦
in2:第二電壓輸入端
ot2:第二輸出端
220:第二負電壓準位位移器
230:第二旁路電晶體
240:第二四相非交疊時脈產生器
300:回授電路
310:分壓電路
320:比較器
330:壓控振盪器
VDD:電源電壓
Vin:輸入電壓
Vo1:第一輸出負電壓
S1:第一旁路控制電壓
Sf:回授訊號
clk11-clk14:第一時脈訊號
Vo2:第二輸出負電壓
S2:第二旁路控制電壓
Bc1:第一準位位移控制訊號
Vd:分路電壓
Vr:參考電壓
Vc:比較電壓
en1:第一啟動訊號
en2:第二啟動訊號
clk21-clk24:第二時脈訊號
Claims (10)
- 一種負電壓電荷幫浦系統,其包含: 一第一負電壓產生單元,具有一第一負電壓幫浦、一第一負電壓準位位移器、一第一旁路電晶體及一第一四相非交疊時脈產生器,該第一負電壓幫浦之一第一電壓輸入端接收一輸入電壓,且該第一負電壓幫浦之一第一電壓輸出端輸出一第一輸出負電壓,該第一負電壓準位位移器用以產生一第一旁路控制電壓,該第一旁路電晶體之一第一輸入端電性連接該第一負電壓幫浦之該第一電壓輸入端,該第一旁路電晶體之一第一控制端電性連接該第一負電壓準位位移器以接收該第一旁路控制電壓,該第一旁路電晶體之一第一輸出端電性連接該第一負電壓幫浦之該第一電壓輸出端,該第一四相非交疊時脈產生器電性連接該第一負電壓幫浦,且該第一四相非交疊時脈產生器接收一回授訊號並輸出複數個第一時脈訊號至該第一負電壓幫浦進行控制; 一第二負電壓產生單元,具有一第二負電壓幫浦、一第二負電壓準位位移器、一第二旁路電晶體及一第二四相非交疊時脈產生器,該第二負電壓幫浦之一第二電壓輸入端電性連接該第一負電壓幫浦之該第一電壓輸出端以接收該第一輸出負電壓,且該第二負電壓幫浦之一第二電壓輸出端輸出一第二輸出負電壓,該第二負電壓準位位移器用以產生一第二旁路控制電壓,該第二旁路電晶體之一第二輸入端電性連接該第二負電壓幫浦之該第二電壓輸入端,該第二旁路電晶體之一第二控制端電性連接該第二負電壓準位位移器以接收該第二旁路控制電壓,該第二旁路電晶體之一第二輸出端電性連接該該第二負電壓幫浦之該第二電壓輸出端,該第二四相非交疊時脈產生器電性連接該第二負電壓幫浦,且該第二四相非交疊時脈產生器接收該回授訊號並輸出複數個第二時脈訊號至該第二負電壓幫浦進行控制;以及 一回授電路,電性連接該第一、二負電壓產生單元,該回授電路接收該第二負電壓幫浦之該第二輸出負電壓,且該回授電路輸出該回授訊號至該第一、二四相非交疊時脈產生器。
- 如請求項1之負電壓電荷幫浦系統,其中該第一旁路電晶體為一NMOS高壓電晶體,該第一旁路電晶體之該第一輸入端為汲極,該第一旁路電晶體之該第一控制端為閘極,該第一旁路電晶體之該第一輸出端為源極,且該第一輸入端僅電性連接該第一負電壓幫浦之該第一電壓輸入端。
- 如請求項2之負電壓電荷幫浦系統,其中該第二旁路電晶體為一NMOS高壓電晶體,該第二旁路電晶體之該第二輸入端為汲極,該第二旁路電晶體之該第二控制端為閘極,該第二旁路電晶體之該第二輸出端為源極。
- 如請求項3之負電壓電荷幫浦系統,其中該第一、二旁路電晶體之結構具有一深層P型井(Deep P-well)及一N型掩埋層(N+ Buried layer)。
- 如請求項1之負電壓電荷幫浦系統,其中該第一負電壓準位位移器具有一第一高壓PMOS電晶體、一反向器、一第二高壓PMOS電晶體、一第一高壓NMOS電晶體及一第二高壓NMOS電晶體,該第一高壓PMOS電晶體之一源極接收一高電位電壓,該第一高壓PMOS電晶體之一閘極接收一第一準位位移控制訊號,該反向器接收該第一準位位移控制訊號並輸出反向之該第一準位位移控制訊號,該第二高壓PMOS電晶體之一源極接收該高電位電壓,該第二高壓PMOS電晶體之一閘極電性連接該反向器以接收反向之該第一準位位移控制訊號,該第一高壓NMOS電晶體之一汲極電性連接該第一高壓PMOS電晶體之一汲極,該第一高壓NMOS電晶體之一閘極電性連接該第二高壓PMOS電晶體之一汲極,該第一高壓NMOS電晶體之一源極接收一低電位電壓,該第二高壓NMOS電晶體之一汲極電性連接該第二高壓PMOS電晶體之一汲極,第二高壓NMOS電晶體之一閘極電性連接該第一高壓PMOS電晶體之該汲極,該第二高壓NMOS電晶體之一源極接收該低電位電壓,其中,該第二高壓PMOS電晶體及該第二高壓NMOS電晶體之該汲極輸出該第一旁路控制電壓。
- 如請求項5之負電壓電荷幫浦系統,其中該第一、二高壓NMOS電晶體之結構具有一深層P型井(Deep P-well)及一N型掩埋層(N+ Buried layer)。
- 如請求項1之負電壓電荷幫浦系統,其中該第一負電壓幫浦具有一第一N型電晶體、一第一輔助電容、一第二N型電晶體、一第一幫浦電容、一第三N型電晶體、一第二輔助電容、一第四N型電晶體、一第二幫浦電容及一交叉耦合電晶體對,該第一N型電晶體之一源極接收該輸入電壓,該第一N型電晶體之一閘極電性連接一第一節點,該第一N型電晶體之一汲極電性連接一第二節點,該第一輔助電容之一端接收其中之一該第一時脈訊號,該第一輔助電容之另一端電性連接該第一節點,該第二N型電晶體之一閘極接收該輸入電壓,該第二N型電晶體之一源極電性連接該第一節點,該第二N型電晶體之一汲極電性連接該第二節點,該第一幫浦電容之一端電性連接該第二節點,該第一幫浦電容之另一端接收其中之一該第一時脈訊號,該第三N型電晶體之一汲極接收該輸入電壓,該第三N型電晶體之一閘極電性連接一第三節點,該第三N型電晶體之一源極電性連接一第四節點,該第二輔助電容之一端接收其中之一該第一時脈訊號,該第二輔助電容之另一端電性連接該第三節點,該第四N型電晶體之一閘極接收該輸入電壓,該第四N型電晶體之一汲極電性連接該第三節點,該第四N型電晶體之一源極電性連接該第四節點,該第二幫浦電容之一端電性連接該第四節點,該第二幫浦電容之另一端接收其中之一該第一時脈訊號,該交叉耦合電晶體對電性連接該第二節點及該第四節點,且該交叉耦合電晶體對輸出該第一輸出負電壓。
- 如請求項7之負電壓電荷幫浦系統,其中該交叉耦合電晶體對具有一第一交叉耦合電晶體及一第二交叉耦合電晶體,該第一交叉耦合電晶體之一源極電性連接該第二節點,該第一交叉耦合電晶體之一閘極電性連接該第四節點,該第二交叉耦合電晶體之一汲極電性連接該第四節點,該第二交叉耦合電晶體之一閘極電性連接該第二節點,該第二交叉耦合電晶體之一源極電性連接該第一交叉耦合電晶體之一汲極,且該第二交叉耦合電晶體之該源極及該第一交叉耦合電晶體之該汲極輸出該第一輸出負電壓。
- 如請求項1之負電壓電荷幫浦系統,其中該回授電路具有一分壓電路、一比較器及一壓控振盪器,該分壓電路電性連接該第二負電壓產生單元以接收該第二輸出負電壓,且該分壓電路輸出一分路電壓,該比較器電性連接該分壓電路,該比較器接收該分路電壓及一參考電壓進行比較而輸出一比較電壓,該壓控振盪器電性連接該比較器以接收該比較電壓,且該壓控振盪器輸出該回授訊號至該第一四相非交疊時脈產生器及該第二四相非交疊時脈產生器。
- 如請求項9之負電壓電荷幫浦系統,其中該第一四相非交疊時脈產生器根據該回授訊號產生四組非交疊之該第一時脈訊號。
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111124602A TWI794123B (zh) | 2022-06-30 | 2022-06-30 | 負電壓電荷幫浦系統 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW111124602A TWI794123B (zh) | 2022-06-30 | 2022-06-30 | 負電壓電荷幫浦系統 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI794123B true TWI794123B (zh) | 2023-02-21 |
| TW202404243A TW202404243A (zh) | 2024-01-16 |
Family
ID=86689392
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW111124602A TWI794123B (zh) | 2022-06-30 | 2022-06-30 | 負電壓電荷幫浦系統 |
Country Status (1)
| Country | Link |
|---|---|
| TW (1) | TWI794123B (zh) |
Citations (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5051882A (en) * | 1989-01-27 | 1991-09-24 | Teledyne Industries | Three reservoir capacitor charge pump circuit |
| US20020000869A1 (en) * | 1999-02-12 | 2002-01-03 | Isamu Kobayashi | Charge pump circuit with bypass transistor |
| US20050140426A1 (en) * | 2003-12-25 | 2005-06-30 | Nec Electronics Corporation | Charge pump circuit |
| TWI427905B (zh) * | 2007-08-08 | 2014-02-21 | Advanced Analogic Tech Inc | 多重輸出電荷幫浦及其操作方法 |
| US20160380632A1 (en) * | 2014-09-30 | 2016-12-29 | Skyworks Solutions, Inc. | Voltage generator with charge pump and related methods and apparatus |
| US9553507B1 (en) * | 2016-06-06 | 2017-01-24 | Xcelsem, Llc | Self regulating current to current charge pump |
| EP2415049B1 (en) * | 2009-03-31 | 2020-10-21 | NXP USA, Inc. | Negative voltage generation |
-
2022
- 2022-06-30 TW TW111124602A patent/TWI794123B/zh active
Patent Citations (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5051882A (en) * | 1989-01-27 | 1991-09-24 | Teledyne Industries | Three reservoir capacitor charge pump circuit |
| US20020000869A1 (en) * | 1999-02-12 | 2002-01-03 | Isamu Kobayashi | Charge pump circuit with bypass transistor |
| US20050140426A1 (en) * | 2003-12-25 | 2005-06-30 | Nec Electronics Corporation | Charge pump circuit |
| TWI427905B (zh) * | 2007-08-08 | 2014-02-21 | Advanced Analogic Tech Inc | 多重輸出電荷幫浦及其操作方法 |
| US20150015325A1 (en) * | 2007-08-08 | 2015-01-15 | Advanced Analogic Technologies Incorporated | Multiple output charge pump with multiple flying capacitors |
| TWI499185B (zh) * | 2007-08-08 | 2015-09-01 | Advanced Analogic Tech Inc | 多重輸出電荷幫浦及其操作方法 |
| EP2415049B1 (en) * | 2009-03-31 | 2020-10-21 | NXP USA, Inc. | Negative voltage generation |
| US20160380632A1 (en) * | 2014-09-30 | 2016-12-29 | Skyworks Solutions, Inc. | Voltage generator with charge pump and related methods and apparatus |
| US9553507B1 (en) * | 2016-06-06 | 2017-01-24 | Xcelsem, Llc | Self regulating current to current charge pump |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202404243A (zh) | 2024-01-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| WO2009109104A1 (zh) | 信号输出设备、电荷泵、倍压器及一种输出电流的方法 | |
| CN102594130B (zh) | 一种输出恒定差值电压的方法和电荷泵电路 | |
| KR100399693B1 (ko) | 챠지 펌프 회로 | |
| JP2007257813A5 (zh) | ||
| CN101741242B (zh) | 电荷泵及其工作方法 | |
| CN107911019A (zh) | 一种交叉耦合电荷泵 | |
| US8362824B2 (en) | Exponential voltage conversion switched capacitor charge pump | |
| WO2007066587A1 (ja) | チャージポンプ回路、lcdドライバic、電子機器 | |
| CN100588094C (zh) | 电荷泵电路 | |
| US20190372458A1 (en) | Elementary cell and charge pumps comprising such an elementary cell | |
| EP3437181B1 (en) | Negative charge pump and audio asic with such negative charge pump | |
| CN114421760B (zh) | 时间交织电荷泵内电源产生电路 | |
| TWI794123B (zh) | 負電壓電荷幫浦系統 | |
| TW201225539A (en) | High voltage generator and method of generating high voltage | |
| KR100909837B1 (ko) | 단위전하펌프 | |
| TWI834449B (zh) | 用於切換式轉換器之電源供應電路 | |
| CN117728678A (zh) | 一种宽电源电压范围的电荷泵电路 | |
| TWI493855B (zh) | 電壓轉換電路 | |
| US9431901B2 (en) | Charge pump stage and a charge pump | |
| CN103684380B (zh) | 一种开关电容电路 | |
| CN116155088A (zh) | 电荷泵电路和电子设备 | |
| CN107453602B (zh) | 电荷泵和存储装置 | |
| Toft et al. | A 5 V to 180 V Charge Pump for Capacitive Loads in a 180 nm SOI Process | |
| JP2005204366A (ja) | Dc−dcコンバータ | |
| CN115425842B (zh) | 交叉耦合电荷泵电路 |