TWI787859B - 用於在陶瓷基板上整合元素及複合半導體的方法及系統 - Google Patents
用於在陶瓷基板上整合元素及複合半導體的方法及系統 Download PDFInfo
- Publication number
- TWI787859B TWI787859B TW110120708A TW110120708A TWI787859B TW I787859 B TWI787859 B TW I787859B TW 110120708 A TW110120708 A TW 110120708A TW 110120708 A TW110120708 A TW 110120708A TW I787859 B TWI787859 B TW I787859B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- silicon
- semiconductor structure
- semiconductor
- substrate
- Prior art date
Links
Images
Classifications
-
- H10P14/2921—
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B25/00—Single-crystal growth by chemical reaction of reactive gases, e.g. chemical vapour-deposition growth
- C30B25/02—Epitaxial-layer growth
- C30B25/18—Epitaxial-layer growth characterised by the substrate
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/02—Elements
- C30B29/06—Silicon
-
- C—CHEMISTRY; METALLURGY
- C30—CRYSTAL GROWTH
- C30B—SINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
- C30B29/00—Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
- C30B29/10—Inorganic compounds or compositions
- C30B29/40—AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
- C30B29/403—AIII-nitrides
- C30B29/406—Gallium nitride
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/85—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
- H10D62/8503—Nitride Group III-V materials, e.g. AlN or GaN
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0186—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/05—Manufacture or treatment characterised by using material-based technologies using Group III-V technology
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/08—Manufacture or treatment characterised by using material-based technologies using combinations of technologies, e.g. using both Si and SiC technologies or using both Si and Group III-V technologies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
-
- H10P14/271—
-
- H10P14/2925—
-
- H10P14/3211—
-
- H10P14/3216—
-
- H10P14/3238—
-
- H10P14/3251—
-
- H10P14/3258—
-
- H10P14/3416—
-
- H10W20/432—
-
- H10P14/3411—
-
- H10P90/1916—
-
- H10W10/181—
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Materials Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Manufacturing & Machinery (AREA)
- Organic Chemistry (AREA)
- Metallurgy (AREA)
- Inorganic Chemistry (AREA)
- General Chemical & Material Sciences (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Recrystallisation Techniques (AREA)
- Compositions Of Oxide Ceramics (AREA)
Abstract
一種製造半導體結構的方法,該方法包括提供工程基板,該工程基板包括多晶基板、包封該多晶基板的阻障層、及連接該阻障層的結合層。該方法進一步包括以下步驟:形成連接該結合層的第一矽層;形成連接該第一矽層的介電層;形成連接該介電層的第二矽層;去除該第二矽層的一部分和該介電層的一相應部分以暴露該第一矽層的一部分;形成連接該第一矽層的暴露部分的氮化鎵(GaN)層;形成連接該GaN層的基於氮化鎵(GaN)的元件;以及形成連接該第二矽層的剩餘部分的基於矽的元件。
Description
本專利申請案主張於2016年10月20日提出申請的美國臨時專利申請案第62/410,758號的優先權權益,該申請案之內容以引用方式全部併入。本發明係關於用於在陶瓷基板上整合元素及複合半導體的方法及系統。
目前在發光元件(LED)、高功率元件及高速射頻(RF)元件中使用在藍寶石、碳化矽及矽上異質磊晶的氮化鎵基複合半導體。應用包括照明、電腦監視器、顯示器、寬帶隙通訊、汽車及工業電源。
氮化鎵基元件(例如LED結構)在藍寶石基板上的生長是一種異質磊晶生長製程,因為基板和磊晶層是由不同材料組成的。由於異質磊晶生長製程,磊晶生長的材料會表現出各種不利的影響,包括與磊晶層的電子/光學性質相關的均勻度降低和尺度減小。因此,本技術領域中需要有與磊晶生長製程和基板結構相關的改良方法和系統。
本發明大體而言係關於在陶瓷基板上整合元素和複合半導體。更具體言之,本發明係關於適用於磊晶生長製程的方法和系統。僅作為實例,本發明已被應用於在陶瓷基板上整合基於GaN的元件和基於矽的元件的方法和系統。本發明還被應用於在陶瓷基板上整合基於GaN的元件和III-V族複合半導體元件的方法和系統。該等方法和技術可以應用於各種的半導體處理操作。
依據本發明之一實施例,一種製造半導體結構的方法包括提供工程基板。該工程基板包括多晶基板、包封該多晶基板的阻障層、及連接該阻障層的結合層。該方法進一步包括形成連接該結合層的第一矽層。該第一矽層可以是實質單晶的並且可以具有處於第一結晶方向的表面。該方法進一步包括形成連接該第一矽層的介電層、及形成連接該介電層的第二矽層。該第二矽層可以是實質單晶的並且可以具有處於第二結晶方向的表面,該第二結晶方向與該第一結晶方向不同。該方法進一步包括去除該第二矽層的一部分和該介電層的一相應部分以暴露該第一矽層的一部分。該第二矽層的剩餘部分在該第一矽層的暴露部分上方界定一凹部。該方法進一步包括在該凹部中形成連接該第一矽層的暴露部分的氮化鎵(GaN)層、形成連接該GaN層的基於氮化鎵(GaN)的元件、以及形成連接該第二矽層的該剩餘部分的基於矽的元件。
依據本發明之另一實施例,一種製造半導體結構的方法包括提供工程基板。該工程基板包括多晶基板、包封該多晶基板的阻障層、及連接該阻障層的結合層。該方法進一步包括形成連接該結合層的第一矽層。該第一矽層可以是實質單晶的並且可以具有處於第一結晶方向的表面。該方法進一步包括去除該第一矽層的一部分以暴露該結合層的一部分。該第一矽層的剩餘部分在該結合層的暴露部分上方界定一凹部。該方法進一步包括提供施體基板,該施體基板包括實質單晶矽並且具有處於第二結晶方向的前表面,該第二結晶方向與該第一結晶方向不同。該方法進一步包括從該前表面移除該施體基板的某些部分以形成從該施體基板的剩餘部分突出的矽島,以及將該矽島與該結合層的暴露部分結合。該矽島位於該凹部中,而且該矽島的側壁與該凹部的側壁間隔一個間隙。該方法進一步包括去除該施體基板的該剩餘部分以暴露具有該第二結晶方向的該矽島的表面,以及用介電質材料填充該間隙。
依據本發明之再一實施例,一種半導體結構包括工程基板。該工程基板包括多晶基板、包封該多晶基板的阻障層、及連接該阻障層的結合層。該半導體結構進一步包括連接該工程基板的半導體層。該半導體層包括矽層,該矽層為實質單晶的並且具有處於第一結晶方向的表面。該矽層界定暴露該結合層的複數個部分的複數個凹部。該半導體層進一步包括複數個複合半導體區域。該複數個複合半導體區域中的每個複合半導體區域皆在相應的凹部中連接該結合層的相應暴露部分。
可以利用使基板的熱膨脹係數(CTE)與磊晶層和薄的柔性矽晶種層匹配的能力來實現若干優點。例如,該等優點可以包括極低缺陷密度元件層、在柔性模板材料上生長更寬範圍的厚度的能力、以及保持改善的熱效能。此外,將III-V族複合半導體元件與標準矽製程整合的能力可以在晶片層次下實現互補金屬氧化物半導體(CMOS)元件、RF元件、LED、及功率元件的整合。
茲結合下文與附圖更詳細地描述本發明之此等和其他實施例及許多優點和特徵。
本發明之實施例係關於在陶瓷基板上整合元素和複合半導體。更具體言之,本發明係關於適用於磊晶生長製程的方法和系統。僅作為實例,本發明已被應用於在陶瓷基板上整合基於GaN的元件和基於矽的元件的方法及系統。本發明還被應用於在陶瓷基板上整合基於GaN的元件和III-V複合半導體元件的方法及系統。此等方法和技術可以應用於各種的半導體處理操作。
第1圖為圖示依據本發明實施例的工程基板結構之簡化示意圖。如第1圖所示,工程基板結構可以適用於各種電子和光學應用。工程基板結構包括芯110(例如AlN基板),芯110可以具有與將在工程基板結構上(例如在剝離的矽(111)層125上)生長的磊晶材料的CTE基本上匹配的熱膨脹係數(CTE)。
對於包括基於氮化鎵(GaN)的材料(包括基於GaN的層的磊晶層)的生長的應用,芯110可以是多晶陶瓷材料,例如可以包括諸如氧化釔的黏合材料的多晶氮化鋁(AlN)。可以在芯中使用其他材料,包括多晶氮化鎵(GaN)、多晶氮化鋁鎵(AlGaN)、多晶碳化矽(SiC)、多晶氧化鋅(ZnO)、多晶三氧化鎵(Ga2
O3
)及類似物。
芯110的厚度可以在100至1,500 μm的數量級上,例如750 μm。芯110被包封在可稱為外殼或包封殼的黏合層112中。在一個實施例中,黏合層112包含厚度在1,000 Å的數量級的正矽酸四乙酯(TEOS)氧化物層。在其他實施例中,黏合層112的厚度例如在100 Å至2,000 Å間變化。儘管在一些實施例中將TEOS氧化物用於黏合層112,但是依據本發明的實施例,還可以利用在後續沉積的層與下方的層或材料(例如陶瓷,特別是多晶陶瓷)之間提供黏合的其他材料。例如SiO2
或其他氧化矽(Six
Oy
)良好地黏合於陶瓷材料,並為後續例如導電材料的沉積提供適當的表面。在一些實施例中,黏合層112完全包圍芯110以形成完全包封的芯110,並且可以使用LPCVD製程或其他可與半導體處理、特別是與多晶或複合基板和層相容的適當沉積製程形成。黏合層112提供上面可供後續層黏合以形成工程基板結構元件的表面。
除了使用用以形成包封黏合層的LPCVD製程、旋塗玻璃/介電質、基於爐的製程等之外,依據本發明的實施例還可以利用其他的半導體製程,包括CVD製程或類似的沉積製程。作為實例,可以利用塗覆芯110的一部分的沉積製程,可以翻轉芯110,而且可以重複該沉積製程來塗覆芯110的其他部分。因此,儘管在一些實施例中利用LPCVD技術來提供完全包封的結構,但可以取決於具體應用來使用其他的成膜技術。
在黏合層112周圍形成導電層114。在一個實施例中,導電層114是圍繞黏合層112形成的多矽(即多晶矽)殼,因為多矽會對陶瓷材料表現出不良的黏合。在其中導電層114是多矽的實施例中,多矽層的厚度可以在500-5,000 Å的數量級,例如2500 Å。在一些實施例中,可以將多矽層形成為完全包圍黏合層112(例如TEOS氧化物層)的外殼,從而形成完全包封的黏合層112,並且可以使用LPCVD製程形成。在其他實施例中,如以下所討論的,可以將導電材料形成在黏合層112的一部分上,例如在基板結構的下半部上。在一些實施例中,可以將導電材料形成為完全包封層,並且隨後將基板結構的一側上的導電材料移除。
在一個實施例中,導電層114可以是被摻雜以提供高導電性材料的多矽層,例如摻雜硼以提供p型多矽層。在一些實施例中,用硼摻雜是在1 x 1019
cm-3
至1 x 1020
cm-3
的水平,以提供高導電性。可以使用不同摻雜劑濃度(例如摻雜劑濃度範圍從1 x 1016
cm-3
至5 x 1018
cm-3
的磷、砷、鉍等)的其他摻雜劑來提供適用於導電層114的n型或p型半導體材料。所屬技術領域中具有通常知識者將認可許多的變化、修改、及替換。
在將工程基板靜電夾持於半導體處理工具(例如具有靜電夾盤(ESC或電子夾盤)的工具)期間,導電層114的存在是有用的。導電層使得在半導體處理工具中處理之後能夠快速解除夾持。在本發明的實施例中,導電層114在未來的處理(包括結合)期間實現與夾盤的電接觸或與電子夾盤的電容式結合。因此,本發明的實施例提供了可以用傳統矽晶圓使用的方式進行處理的基板結構。所屬技術領域中具有通常知識者將認可許多的變化、修改、及替換。另外,具有高導熱性的基板結構與靜電夾持結合可以為後續形成工程化層和磊晶層、以及為後續的元件製造步驟提供更好的沉積條件。例如可以提供理想的熱曲線,從而可以產生較低的應力、更均勻的沉積厚度、並經由後續層的形成來更好地控制化學計量。
在導電層114周圍形成第二黏合層116(例如厚度在1,000 Å數量級的TEOS氧化物層)。在一些實施例中,第二黏合層116完全包圍導電層114以形成完全包封結構,而且可以使用LPCVD製程、CVD製程、或任何其他適當的沉積製程形成,包括旋塗介電質的沉積。
在第二黏合層116周圍形成阻障層118,例如氮化矽層。在一個實施例中,阻障層118是厚度在2,000 Å至5,000 Å數量級的氮化矽層。在一些實施例中,阻障層118完全包圍第二黏合層116以形成完全包封的結構,並且可以使用LPCVD製程形成。除了氮化矽層之外,可以使用包括SiCN、SiON、AlN、SiC等非晶形材料作為阻障層118。在一些實施方案中,阻障層118是由數個子層所組成,逐步形成該等子層以形成阻障層118。因此,用語阻障層無意表示單層或單一材料,而是包含以複合方式堆疊成層的一種或更多種材料。所屬技術領域中具有通常知識者將認可許多的變化、修改、及替換。
在一些實施例中,阻障層118(例如氮化矽層)防止存在於芯中的元素(例如釔(元素)、氧化釔(即yttria)、氧、金屬雜質、其他微量元素等)擴散及/或出氣進入其中可能存在工程基板的半導體處理室(例如在高溫(例如1000 ℃)磊晶生長製程期間)的環境中。利用本文所述的包封層,可以將陶瓷材料(包括設計用於非潔淨室環境的多晶AlN)用於半導體製程流程和潔淨室環境中。
通常,用於形成芯的陶瓷材料是在1,800 ℃範圍中的溫度下燒製的。預期此製程將驅除存在於陶瓷材料中的大量雜質。此等雜質可以包括由於使用氧化釔作為燒結劑而產生的釔、鈣、以及其他元素和化合物。隨後,在800 ℃至1,100 ℃範圍內遠較低的溫度下進行的磊晶生長製程期間,預期此等雜質的後續擴散將是微不足道的。然而,與傳統的預期相反,本發明人已經確定,即使在遠低於陶瓷材料的燒製溫度的溫度下進行的磊晶生長製程期間也存在元素大量擴散穿過工程基板的層。因此,本發明的實施例將阻障層118整合於工程基板結構中以防止此類不理想的擴散。
再次參照第1圖,在阻障層118的一部分(例如阻障層118的頂部表面)上沉積結合層120(例如氧化矽層),並於隨後在結合實質單晶層125(例如單晶矽層,諸如第1圖中圖示的剝離矽(111)層)的過程中使用結合層120。在一些實施例中,結合層120的厚度可以是大約1.5 μm。在一些實施例中,為了減少結合引起的空隙,結合層120的厚度為20 nm或更多。在一些實施例中,結合層120的厚度在0.75-1.5 μm的範圍內。
實質單晶層125(例如剝離的Si(111))適合在磊晶生長製程期間用作生長層用於形成磊晶材料。在一些實施例中,磊晶材料可以包括厚度為2 μm至10 μm的GaN層,GaN層可以用作光電子、RF及功率元件中使用的複數個層中的一個層。在一實施例中,實質單晶層125包括使用層轉移製程附著於結合層120的單晶矽層。
第2圖為圖示一種依據本發明的實施例製造半導體結構的方法200之簡化流程圖。方法200包括在202提供工程基板。參照第1圖,工程基板可以包括多晶陶瓷芯110,多晶陶瓷芯110可以是已被清洗和檢查的氮化鋁(AlN)基板。如以上所討論的,可以使用其他的多晶陶瓷芯。如上所述,工程基板可以進一步包括一個或更多個黏合層(例如TEOS層)及/或導電層(例如多晶矽層)。
工程基板可以進一步包括包封多晶陶瓷芯110的阻障層118。阻障層118可以是單層氮化矽,例如厚度約400 nm。如本文所述,本發明的實施例可以將多種材料用於阻障層118,包括各種介電質,例如Six
Oy
、Six
Ny
、Six
Oy
Nz
、類金剛石碳(DLC)、上述之組合等等。也可以使用其他材料,例如包封在介電質中的Ti、TiW、Ta、及TiN。所屬技術領域中具有通常知識者將認可許多的變化、修改、及替換。
該工程基板可以進一步包括連接阻障層118的結合層120。在一些實施例中,結合層120可以是藉由PECVD沉積在阻障層118上的氧化矽層。結合層120的沉積可以包括沉積結合材料,然後進行平坦化製程。在一些實施例中,可以藉由沉積(例如PECVD)厚的(例如4 μm厚的)氧化物層、接著進行化學機械研磨(CMP)製程來將氧化物薄化到大約1.5 μm的厚度,以形成結合層120。厚的初始氧化物用於填充存在於支撐結構上的空隙和表面特徵,該等空隙和表面特徵在製造多晶芯110之後可能存在,而且在形成包封層時繼續存在。CMP製程提供沒有空隙、顆粒、或其他特徵的實質平坦表面,然後可以在晶圓轉移製程期間使用該實質平坦表面來將由第1圖圖示的剝離單晶矽(例如Si(111))層表示的實質單晶層125結合於結合層120。將理解的是,結合層120不必以原子級平坦表面為特徵,而是應提供將支持具有期望可靠度的實質單晶層125(例如單晶矽層)的結合的實質平坦表面。
在2017年6月13日提出申請的美國專利申請案第15/621,335號和2017年6月13日提出申請的美國專利申請案第15/621,235號中提供了與工程基板結構有關的附加說明,為了所有的目的將該等專利申請案之揭露內容以引用方式全部併入本文中。
方法200可以進一步包括在204形成連接結合層的第一矽層125。第一矽層125可以是實質單晶的,並且具有處於第一結晶方向(例如矽的(111)方向)的表面。第一矽層125可以藉由層轉移製程形成,其中單晶矽層係轉移自矽晶圓。可以用來將實質單晶層接合於該結合層的層轉移製程的實例是將佈植氫的施體晶圓(例如包括被佈植以形成分裂平面的實質單晶層(例如單晶矽層)的矽晶圓)結合於結合層120。氫的佈植可以或可不包括共佈植物種,例如氦。然後在退火溫度(例如200 ℃)下對結合對進行退火時間(例如4小時)的退火,以使佈植物種(例如氫)群集成泡。在退火之後,施體晶圓沿著分裂平面斷裂並使實質單晶材料層剝離到結合層120上。如第1圖所示,使矽(111)的層剝離到PECVD結合層120上。剝離的矽層125可以具有小於約1 μm的厚度,例如約300 nm至約500 nm。在一些實施例中,可以使剝離的矽層125變光滑和變薄。變光滑和變薄可以藉由熱氧化和選擇性氧化物剝除來進行。在一些實施例中,也可以在變光滑之後藉由磊晶生長使剝離的矽層125增厚到所需的厚度。所屬技術領域中具有通常知識者將認可許多的變化、替換、及修改。
方法200可以進一步包括在206形成連接第一矽層的介電層310,如第3圖所示。介電層310可以是高品質的熱氧化物、氮化物、或類似物。介電層310可以藉由多種沉積方法中的一種形成,例如LPCVD、PECVD或濺射氧化物、各種化學計量的LPCVD或PECVD氮化物、旋塗介電質或玻璃例如BPSG。所屬技術領域中具有通常知識者將認可許多的變化、替換、及修改。根據一些實施例,介電層310可以具有範圍從約10 nm至約20 nm的厚度。方法200可以進一步包括在208形成連接介電層310的第二矽層320,如第3圖所示。第二矽層320可以是實質單晶的,並具有處於第二結晶方向的表面,該第二結晶方向與第一矽層125的第一結晶方向不同。例如第二結晶方向可以是矽的(100)方向。第二矽層320可以藉由層轉移製程形成,其中單晶矽層係轉移自矽晶圓,如上所述。在一些實施例中,可以使第二矽層320(例如(100)矽層)變光滑然後視需要藉由磊晶生長增厚。在一個實施例中,第二矽層320具有約5 μm的厚度,與如下所述後續將在Si(111)層上生長的氮化鎵(GaN)層大約相同的厚度。
方法200可以進一步包括在210去除第二矽層320的一部分和介電層310的相應部分,以暴露出第一矽層125的一部分,如第4圖所示。在一些實施例中,在第二矽層320(例如(100)矽層)上形成圖案化光阻層420。圖案化光阻層420暴露出第二矽層320的待去除區域。然後可以進行乾蝕刻以去除第二矽層320未被光阻層420覆蓋的部分。在一些實施例中,可以利用例如使用KOH或TMAH的濕蝕刻來去除第二矽層未被光阻層覆蓋的部分。蝕刻可以在介電層停止。可以進行例如利用稀HF溶液的濕蝕刻來去除介電層310的暴露部分,以暴露出下方的第一矽層125(例如(111)矽層)。以此方式,可以在第二矽層320中形成複數個凹部410a和410b,從而暴露出第一矽層125的複數個區域。該方法可以進一步包括用硬遮罩510(例如氧化物或氮化物)覆蓋凹部410a和410b的側壁以及第二矽層320的剩餘部分的頂部,如第5圖所示,以防止在後續的磊晶生長中發生側壁成核。硬遮罩510還可以覆蓋凹部410a和410b的底部。可能需要藉由蝕刻去除在凹部410a和410b的底部上方的掩模510部分,以暴露出Si(111)層。
方法200可以在212進一步包括在每個凹部410中形成連接第一矽層125(例如(111)矽層)的暴露部分的氮化鎵(GaN)層620,如第6圖所示。在一些實施例中,在形成GaN層620之前,先在第一矽層310的暴露部分上藉由磊晶生長形成GaN緩衝層610。方法200可以進一步包括剝除硬遮罩510以暴露出第二矽層320的剩餘部分的頂部,如第6圖所示。在一些實施例中,GaN緩衝層610和GaN層620可以具有約5 μm的組合厚度,大約是與第二矽層320(例如Si(100)層)相同的厚度,使得GaN層620的表面與第二矽層320的剩餘部分的表面大致共面。GaN層620和第二矽層320被位於凹部410側壁的硬遮罩510電隔離。
方法200可以在214進一步包括形成連接GaN層620的一個或更多個基於GaN的元件710a-710d,如第7圖所示。基於GaN的元件710a-710d可以藉由磊晶生長形成。方法200可以在216進一步包括形成連接第二矽層320(例如(100)矽層)的一個或更多個基於矽的元件810a-810d,例如互補金屬氧化物半導體(CMOS)元件,如第8圖所示。方法200可以進一步包括形成連接基於GaN的元件710與基於矽的元件810的互連件,如第8圖所示。以此方式,可以以共面的方式將基於矽的元件810與基於GaN的元件710整合在多晶陶瓷基板上。基於GaN的元件710可以包括LED、功率元件等。基於矽的元件810可以包括用於驅動LED或功率元件的驅動電路和控制器邏輯。
應當理解的是,第2圖中圖示的具體步驟提供了依據本發明的實施例製造半導體結構的特定方法。也可以依據替代實施例進行其他的步驟順序。例如本發明的替代實施例可以以不同的順序進行以上概述的步驟。此外,第2圖中圖示的個別步驟可以包括多個子步驟,可以以個別步驟適當的各種順序進行該等子步驟。此外,取決於特定的應用,可以增加或去除另外的步驟。所屬技術領域中具有通常知識者將認可許多的變化、修改、及替換。
第9圖為說明依據本發明的另一實施例製造半導體結構的方法900之簡化流程圖。方法900包括在902提供工程基板。參照第1圖,工程基板可以包括多晶陶瓷芯110、包封多晶陶瓷芯110的阻障層118、以及連接阻障層118的結合層120,如以上所討論的。如上所述,工程基板可以進一步包括一個或更多個黏合層112和116(例如TEOS層)及/或導電層114(例如多晶矽層)。
方法900可以在904進一步包括形成連接結合層120的第一矽層125,如第1圖所示。第一矽層125可以是實質單晶的並且具有處於第一結晶方向(例如矽的(111)方向)的表面。第一矽層125可以藉由層轉移製程形成,其中單晶矽層係轉移自矽晶圓,如以上所討論的。
方法900可以進一步包括在906去除第一矽層125的一個或更多個部分以暴露出結合層120的一個或更多個部分,如第10圖所示。在一些實施例中,在第一矽層125上形成圖案化的光阻層1020。圖案化的光阻層暴露出第一矽層125的待去除區域。然後可以進行乾蝕刻以去除第一矽層125未被光阻層1020覆蓋的部分。在一些實施例中,可以利用例如使用KOH或TMAH的濕蝕刻來去除第一矽層125未被光阻層1020覆蓋的部分。蝕刻可以在結合層120停止。第一矽層125的剩餘部分界定暴露結合層120的一部分的一或更多個凹部1010a或1010b。方法300可以進一步包括在蝕刻之後使用溶劑去除光阻層1020。
方法900可以進一步包括在908提供如第11A圖所示的施體基板1100。施體基板1100可以包含實質單晶矽並且具有處於第二結晶方向的前表面,該第二結晶方向與第一矽層125的第一結晶方向不同。例如,第二結晶方向可以是矽的(100)方向。方法300可以進一步包括對該施體基板進行離子佈植,以在施體基板1100的前表面附近形成佈植區域1102。在一些實施例中,可以使用氫佈植或氫-氦共佈植。方法300可以進一步包括在施體基板1100的前表面上形成圖案化光阻層1104。圖案化光阻層1104覆蓋施體基板1100的前表面的一個或更多個部分,如第11B圖所示。圖案化光阻層1104的圖案可以近似工程基板上的第一矽層125(例如Si(111)層)的剩餘部分的鏡像圖案。方法300可以進一步包括在910藉由蝕刻從施體基板1110的前表面去除施體基板1110未被光阻層1104覆蓋的部分,從而形成從施體基板1100的剩餘部分突出的一個或更多個矽島1110a和1110b,如第11C圖所示。
方法900可以進一步包括將施體基板1100對準工程基板,使得每個矽島1110a或1110b皆與第一矽層125中的對應凹部1010a或1010b對準,如第12圖所示。在一些實施例中,每個矽島1110a或1110b的橫向尺寸皆小於對應凹部1010a或1010b的橫向尺寸,並且每個矽島1110a或1110b的高度皆大於凹部1010a或1010b的深度,使得矽島1110a和1110b可以相互交叉地進入對應凹部1010a和1010b中。方法900可以在912進一步包括在對應凹部1010a和1010b中將矽島1110a和1110b與結合層120的暴露部分結合,並在914藉由使施體基板1100在佈植區域1102斷裂來移除施體基板1100的剩餘部分。以此方式,可以在具有(111)表面方向的第一矽層125的剩餘部分的凹部1010a和1010b中形成具有(100)表面方向的複數個矽島1110a和1110b,如第13圖所示。
在一些實施例中,在剝離步驟之後,矽(100)島1110a和1110b可以具有與矽(111)層125的厚度大致相同的厚度。在矽(100)島1110a和1110b與矽(111)層125的剩餘部分之間可以存在間隙,因為可以將間隙設計到島的佈局中,使得施體基板1100與工程基板能夠相互交叉。方法900可以在916進一步包括用介電質材料1410填充間隙,使得每個矽(100)島1110a或1110b皆與矽(1111)層125電隔離,如第14圖所示。在一些實施例中,該間隙可以具有約0.1 μm的寬度。在一些其他的實施例中,該間隙可以具有在精確對準之下窄至0.025 μm的寬度。因此,間隙的深寬比可以約為10:1。可以使用例如銅矽穿孔(TSV)線性方法輕易地實現具有此深寬比的間隙的填充。
在一些實施例中,可以藉由熱氧化和選擇性氧化物剝除來使矽(100)島1110a和1110b以及矽(111)層125的表面變平滑。在一些實施例中,矽(100)島1110a和1110b的厚度可以在約0.3 μm至約0.5 μm的範圍內。可以在矽(111)層125上磊晶生長GaN層。可以藉由磊晶生長來將矽(100)島1110a和1110b增厚。在一些實施例中,方法900可以進一步包括在GaN層上藉由磊晶生長形成一個或更多個基於GaN的元件、形成連接矽(100)島1110a和1110b的一個或更多個基於矽的元件(例如CMOS元件)、以及製作連接基於GaN的元件與基於矽的元件的互連件。因此,可以將基於矽的元件與基於GaN的元件以共面的方式整合在多晶陶瓷基板上。基於GaN的元件可以包括LED、功率元件等。基於矽的元件可以包括用於驅動LED或功率元件的驅動電路和控制器邏輯。
在一些其他的實施例中,在矽(100)島1110a和1110b與矽(111)層125相互交叉之前,可以在矽(111)層125上磊晶生長GaN層,而且可以在GaN層上藉由磊晶生長形成一個或更多個基於GaN的元件。在矽(100)島1110a和1110b與上面形成有GaN層和基於GaN的元件的矽(111)層125相互交叉之後,在矽(100)島1110a和1110b上形成一個或更多個基於矽的元件,例如CMOS元件。
應當理解的是,第9圖中圖示的具體步驟提供了依據本發明的實施例製造半導體結構的特定方法。也可以依據替代實施例進行其他的步驟順序。例如本發明的替代實施例可以以不同的順序進行以上概述的步驟。此外,第9圖中圖示的個別步驟可以包括多個子步驟,可以以個別步驟適當的各種順序進行該等子步驟。此外,取決於特定的應用,可以增加或去除另外的步驟。所屬技術領域中具有通常知識者將認可許多的變化、修改、及替換。
第15圖為圖示依據本發明實施例的半導體結構之示意性剖面圖。此處,與方法900中的步驟910類似,不是製備圖案化的矽(100)施體晶圓,而是製備圖案化的複合半導體施體晶圓,例如GaAs或其他III-V族施體晶圓。然後將圖案化的複合半導體施體晶圓與上面具有圖案化矽(111)層125的工程基板對準並接合,類似於方法900中的步驟912,以形成如第15圖所示的相互交叉圖案。來自剝離步驟的複合半導體島1510a和1510b的表面可能是粗糙的。可以進行光滑化和平坦化,使得複合半導體島1510a和1510b可以具有與矽(111)層125大致相同的厚度。在一些實施例中,複合半導體島1510a和1510b可以藉由磊晶生長來增厚。由於微影步驟和對準精度,複合半導體島與矽(111)層之間可能存在間隙。可以將間隙設計到複合半導體施體晶圓的島佈局中,以使施體晶圓與工程基板能夠相互交叉。類似於方法900的步驟916,可以用介電質材料填充間隙,以在複合半導體島1510a和1510b與矽(111)層125之間提供電隔離。可以在矽(111)層125上形成一個或更多個基於GaN的元件,並在複合半導體島1510a和1510b上形成一個或更多個基於III-V族的元件。可以製作互連件以將基於GaN的元件與基於III-V族的元件連接。
在一些實施例中,半導體結構可以包括工程基板,該工程基板包含多晶基板、包封該多晶基板的阻障層、以及連接該阻障層的結合層。如上所述,該工程基板可以進一步包括一個或更多個黏合層(例如TEOS層)及/或導電層(例如多晶矽層)。半導體結構可以進一步包括連接該工程基板的半導體層。該半導體層可以包括具有處於第一結晶方向的表面的實質單晶矽層。該矽層可以界定複數個凹部,該複數個凹部暴露出結合層的複數個部分。半導體層可以進一步包括複數個複合半導體區域,該複數個複合半導體區域中的每個複合半導體區域皆在相應的凹部中連接該結合層的相應暴露部分。在一些實施例中,該多晶基板包括多晶氮化鋁鎵(AlGaN)。在一些實施例中,複數個複合半導體區域中的每個複合半導體區域皆包含III-V族半導體,例如GaAs。
第16圖為圖示依據本發明實施例的整合半導體結構之示意性剖面圖。在工程基板上藉由剝離形成矽(111)層125之後,藉由熱氧化或其他適當的方法在矽(111)層125上形成介電層1610。在一些實施例中,介電層1610可以具有範圍從約10 nm至約20 nm的厚度。可以在介電層1610上藉由剝離形成III-V族複合半導體層1620(例如GaAs、GaP、InP等)。類似於方法200的步驟210,可以將III-V族複合半導體層1620藉由光微影進行圖案化及蝕刻以形成暴露出矽(111)層125的多個部分的複數個凹部。可以在矽(111)層125的暴露部分上的複數個凹部中形成GaN層1710,如第17圖所示。因此,可以獲得具有與III-V族複合半導體層1620相互交叉的圖案化GaN層1710的共面基板。共面基板可以適用於整合基於GaN的元件與III-V族複合半導體元件。
第18圖為圖示依據本發明之另一實施例的半導體結構之示意性剖面圖。此處,在工程基板上藉由剝離形成矽(111)層125之後,類似於方法200的步驟202-204,可以藉由適當的方法(例如氫-氦佈植和電漿結合)將矽(100)層1810與矽(111)層125結合,其間沒有介電層或者其間具有非常薄的介電層。在一些情況下,可以在矽(111)層125與矽(100)層1810之間形成歐姆接觸。在矽(111)層125與矽(100)層1620之間有非常薄的介電層1610的情況下,如第16圖所示,可以通過穿隧來實現傳導。在矽(100)層1810沒有使用介電層而結合於矽(111)層125的情況下,如第18圖所示,在矽(111)層125與矽(100)層1810之間的界面可能存在一些相對較小的孤立自然氧化物島。在此等情況下,可以經由自然氧化物島進行穿隧。第18圖圖示的半導體結構可以提供適用於整合基於GaN的元件與基於矽的元件的高傳導性熱傳基板。
第19圖為依據本發明實施例的整合半導體結構之示意性平面圖,該整合半導體結構包括高電壓(HV)氮化鎵(GaN)元件1922和低電壓(LV)矽電晶體1912。可以使用上述其中一個方法將高電壓(HV)GaN元件1922與低電壓(LV)矽電晶體1912整合在同一晶片中。例如,可以將高電壓(HV)GaN元件1922形成在矽(111)層1920上;並且可以將低電壓(LV)矽電晶體1912形成在Si(100)層1910上。依據本發明的各種實施例,LV矽電晶體1912可以用作驅動器電路或控制電路。
還應當理解的是,本文描述的實例和實施例僅用於說明的目的,而且鑒於本文描述的實例和實施例所作的各種修改或變化將對所屬技術領域中具有通常知識之人士構成暗示,而且將被包括在本申請案的精神和範圍以及所附請求項的範圍內。
110:芯
112:黏合層
114:導電層
116:第二黏合層
118:阻障層
120:結合層
125:實質單晶層
200:方法
310:介電層
320:第二矽層
410a:凹部
410b:凹部
420:光阻層
510:硬遮罩
610:GaN緩衝層
620:氮化鎵(GaN)層
710a-710d:基於GaN的元件
810a-810d:基於矽的元件
900:方法
1010a:對應凹部
1010b:對應凹部
1020:光阻層
1100:施體基板
1102:佈植區域
1104:圖案化光阻層
1110a:矽島
1110b:矽島
1410:介電質材料
1510a:複合半導體島
1510b:複合半導體島
1610:介電層
1620:III-V族複合半導體層
1710:圖案化GaN層
1810:矽(100)層
1910:Si(100)層
1912:低電壓(LV)矽電晶體
1920:矽(111)層
1922:高電壓(HV)氮化鎵(GaN)元件
第1圖為圖示依據本發明實施例的工程基板結構之示意性剖面圖。
第2圖為圖示一種依據本發明的實施例製造半導體結構的方法之簡化流程圖。
第3圖為圖示依據本發明的實施例製造半導體結構的中間步驟之示意性剖面圖。
第4圖為圖示依據本發明的實施例製造半導體結構的中間步驟之示意性剖面圖。
第5圖為圖示依據本發明的實施例製造半導體結構的中間步驟之示意性剖面圖。
第6圖為圖示依據本發明的實施例製造半導體結構的中間步驟之示意性剖面圖。
第7圖為圖示依據本發明的實施例製造半導體結構的中間步驟之示意性剖面圖。
第8圖為圖示依據本發明的實施例製造半導體結構的中間步驟之示意性剖面圖。
第9圖為圖示一種依據本發明的另一實施例製造半導體結構的方法之簡化流程圖。
第10圖為圖示依據本發明的另一實施例製造半導體結構的中間步驟之示意性剖面圖。
第11A圖至第11C圖為圖示依據本發明的另一實施例製造半導體結構的中間步驟之示意性剖面圖。
第12圖為圖示依據本發明的另一實施例製造半導體結構的中間步驟之示意性剖面圖。
第13圖為圖示依據本發明的另一實施例製造半導體結構的中間步驟之示意性剖面圖。
第14圖為圖示依據本發明的另一實施例製造半導體結構的中間步驟之示意性剖面圖。
第15圖為圖示依據本發明實施例的半導體結構之示意性剖面圖。
第16圖為圖示依據本發明的另外實施例製造半導體結構的中間步驟之示意性剖面圖。
第17圖為圖示依據本發明的另外實施例製造半導體結構的中間步驟之示意性剖面圖。
第18圖為圖示依據本發明的另一實施例的半導體結構之示意性剖面圖。
第19圖為依據本發明實施例的整合半導體結構之示意性平面圖。
國內寄存資訊(請依寄存機構、日期、號碼順序註記)
無
國外寄存資訊(請依寄存國家、機構、日期、號碼順序註記)
無
120:結合層
125:實質單晶層
310:介電層
320:第二矽層
510:硬遮罩
620:氮化鎵(GaN)層
710a-710d:基於GaN的元件
810a-810d:基於矽的元件
Claims (12)
- 一種半導體結構,包含:一工程基板,該工程基板包含:一多晶基板;包封該多晶基板的一第一黏合層;包封該第一黏合層的一導電層;包封該導電層的一第二黏合層;包封該第二黏合層的一阻障層;及連接該阻障層的一結合層;以及連接該工程基板的一半導體層,該半導體層包含:設置於該結合層上之二或多個矽區域,該等二或多個矽區域之各者包含一單晶矽層且具有處於一第一結晶方向的一表面,其中相鄰的矽區域彼此間隔開;及一或多個化合物半導體區域,該等一或多個化合物半導體區域之各者設置於該結合層上且介於相鄰的矽區域之間。
- 如請求項1所述之半導體結構,其中該多晶基板包含多晶氮化鋁鎵(AlGaN)。
- 如請求項1所述之半導體結構,其中該等一或多個化合物半導體區域之各者包含一III-V族半導體。
- 如請求項3所述之半導體結構,其中該等一或多個化合物半導體區域之各者包含GaAs。
- 如請求項3所述之半導體結構,進一步包含 連接該等一或多個矽區域之一或多個基於氮化鎵的元件,以及連接該等一或多個化合物半導體區域之一或多個基於III-V族的元件。
- 如請求項1所述之半導體結構,其中該第一結晶方向為矽的(111)方向。
- 如請求項1所述之半導體結構,其中該第一黏合層及該該第二黏合層之各者包含正矽酸四乙酯(TEOS)。
- 如請求項1所述之半導體結構,其中該導電層包含多矽。
- 如請求項1所述之半導體結構,其中該阻障層包含氮化矽。
- 如請求項1所述之半導體結構,其中該結合層包含一電性絕緣材料。
- 如請求項1所述之半導體結構,其中該結合層包含氧化矽。
- 如請求項1所述之半導體結構,其中該等一或多個化合物半導體區域之各者直接設置於該結合層上。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201662410758P | 2016-10-20 | 2016-10-20 | |
| US62/410,758 | 2016-10-20 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202141578A TW202141578A (zh) | 2021-11-01 |
| TWI787859B true TWI787859B (zh) | 2022-12-21 |
Family
ID=61970444
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110120708A TWI787859B (zh) | 2016-10-20 | 2017-10-20 | 用於在陶瓷基板上整合元素及複合半導體的方法及系統 |
| TW106136152A TWI730186B (zh) | 2016-10-20 | 2017-10-20 | 用於在陶瓷基板上整合元素及複合半導體的方法及系統 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW106136152A TWI730186B (zh) | 2016-10-20 | 2017-10-20 | 用於在陶瓷基板上整合元素及複合半導體的方法及系統 |
Country Status (2)
| Country | Link |
|---|---|
| US (2) | US10438792B2 (zh) |
| TW (2) | TWI787859B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10622468B2 (en) | 2017-02-21 | 2020-04-14 | QROMIS, Inc. | RF device integrated on an engineered substrate |
| CN111192853B (zh) * | 2020-01-10 | 2022-10-14 | 北京飓芯科技有限公司 | 一种基于3d叠层掩模衬底的外延层材料剥离方法 |
| US11742381B2 (en) * | 2020-07-14 | 2023-08-29 | Semiconductor Components Industries, Llc | Monolithic semiconductor device assemblies |
| TWI735358B (zh) * | 2020-10-22 | 2021-08-01 | 國立成功大學 | 磊晶薄膜的製造方法與磊晶薄膜 |
| CN112382664A (zh) * | 2020-11-03 | 2021-02-19 | 广东省科学院半导体研究所 | 一种倒装mosfet器件及其制作方法 |
| JP7779906B2 (ja) * | 2021-04-16 | 2025-12-03 | 京セラ株式会社 | 半導体基板並びにその製造方法および製造装置、GaN系結晶体、半導体デバイス、電子機器 |
| US12292608B2 (en) * | 2021-09-15 | 2025-05-06 | Intel Corporation | Gallium nitride (GaN) integrated circuit technology with optical communication |
| US12107119B2 (en) * | 2021-09-20 | 2024-10-01 | International Business Machines Corporation | Semiconductor structure with different crystalline orientations |
| CN119673865B (zh) * | 2024-12-10 | 2025-07-01 | 北京芯力技术创新中心有限公司 | 基于玻璃转接板的半导体器件制造方法及半导体器件 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20060289876A1 (en) * | 2005-06-14 | 2006-12-28 | Mike Briere | Methods of combining silicon and III-Nitride material on a single wafer |
| US20110147772A1 (en) * | 2009-12-16 | 2011-06-23 | Micron Technology, Inc. | Gallium nitride wafer substrate for solid state lighting devices, and associated systems and methods |
| TW201417148A (zh) * | 2012-10-12 | 2014-05-01 | 住友電氣工業股份有限公司 | Iii族氮化物複合基板與其製造方法、及iii族氮化物半導體裝置之製造方法 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7605429B2 (en) * | 2005-04-15 | 2009-10-20 | International Business Machines Corporation | Hybrid crystal orientation CMOS structure for adaptive well biasing and for power and performance enhancement |
| US7288458B2 (en) * | 2005-12-14 | 2007-10-30 | Freescale Semiconductor, Inc. | SOI active layer with different surface orientation |
| US8692260B2 (en) * | 2008-09-26 | 2014-04-08 | Soitec | Method of forming a composite laser substrate |
| US8212294B2 (en) * | 2010-01-28 | 2012-07-03 | Raytheon Company | Structure having silicon CMOS transistors with column III-V transistors on a common substrate |
| US9082692B2 (en) * | 2013-01-02 | 2015-07-14 | Micron Technology, Inc. | Engineered substrate assemblies with epitaxial templates and related systems, methods, and devices |
| US9806615B1 (en) * | 2016-06-17 | 2017-10-31 | International Business Machines Corporation | On-chip DC-DC power converters with fully integrated GaN power switches, silicon CMOS transistors and magnetic inductors |
-
2017
- 2017-10-19 US US15/788,597 patent/US10438792B2/en active Active
- 2017-10-20 TW TW110120708A patent/TWI787859B/zh active
- 2017-10-20 TW TW106136152A patent/TWI730186B/zh active
-
2019
- 2019-07-29 US US16/525,345 patent/US11328927B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20060289876A1 (en) * | 2005-06-14 | 2006-12-28 | Mike Briere | Methods of combining silicon and III-Nitride material on a single wafer |
| US20110147772A1 (en) * | 2009-12-16 | 2011-06-23 | Micron Technology, Inc. | Gallium nitride wafer substrate for solid state lighting devices, and associated systems and methods |
| TW201417148A (zh) * | 2012-10-12 | 2014-05-01 | 住友電氣工業股份有限公司 | Iii族氮化物複合基板與其製造方法、及iii族氮化物半導體裝置之製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20180114693A1 (en) | 2018-04-26 |
| US10438792B2 (en) | 2019-10-08 |
| TW201834022A (zh) | 2018-09-16 |
| US11328927B2 (en) | 2022-05-10 |
| TWI730186B (zh) | 2021-06-11 |
| TW202141578A (zh) | 2021-11-01 |
| US20190348275A1 (en) | 2019-11-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI787859B (zh) | 用於在陶瓷基板上整合元素及複合半導體的方法及系統 | |
| JP7631461B2 (ja) | 電力およびrf用途用の設計された基板構造 | |
| JP7565318B2 (ja) | パワーデバイス用の窒化ガリウムエピタキシャル構造 | |
| TWI795293B (zh) | 工程基板結構 | |
| JP7190244B2 (ja) | 加工基板に集積されているrfデバイス | |
| TWI801447B (zh) | 使用工程設計過的基板結構來實施的功率及rf設備 | |
| TWI777986B (zh) | 用於垂直整合元素及複合半導體的方法及系統 | |
| US11335557B2 (en) | Multi-deposition process for high quality gallium nitride device manufacturing | |
| JP7118069B2 (ja) | 縦型パワーデバイスのための方法およびシステム |