TWI785491B - 半導體裝置及其形成方法 - Google Patents
半導體裝置及其形成方法 Download PDFInfo
- Publication number
- TWI785491B TWI785491B TW110103979A TW110103979A TWI785491B TW I785491 B TWI785491 B TW I785491B TW 110103979 A TW110103979 A TW 110103979A TW 110103979 A TW110103979 A TW 110103979A TW I785491 B TWI785491 B TW I785491B
- Authority
- TW
- Taiwan
- Prior art keywords
- fins
- gate
- fin
- gate structure
- bipolar junction
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0107—Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs
- H10D84/0109—Integrating at least one component covered by H10D12/00 or H10D30/00 with at least one component covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating IGFETs with BJTs the at least one component covered by H10D12/00 or H10D30/00 being a MOS device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/60—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of BJTs
- H10D84/645—Combinations of only lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/01—Manufacture or treatment
- H10D10/061—Manufacture or treatment of lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/60—Lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0243—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] using dummy structures having essentially the same shapes as the semiconductor bodies, e.g. to provide stability
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/133—Emitter regions of BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/133—Emitter regions of BJTs
- H10D62/134—Emitter regions of BJTs of lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/137—Collector regions of BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/177—Base regions of bipolar transistors, e.g. BJTs or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/177—Base regions of bipolar transistors, e.g. BJTs or IGBTs
- H10D62/184—Base regions of bipolar transistors, e.g. BJTs or IGBTs of lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/231—Emitter or collector electrodes for bipolar transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/281—Base electrodes for bipolar transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0112—Integrating together multiple components covered by H10D8/00, H10D10/00 or H10D18/00, e.g. integrating multiple BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/121—BJTs having built-in components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
- H10D84/401—Combinations of FETs or IGBTs with BJTs
- H10D84/403—Combinations of FETs or IGBTs with BJTs and with one or more of diodes, resistors or capacitors
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
實施例包含第一組鰭片,具有設置在第一組鰭片上的雙極性接面電晶體的射極,第二組鰭片,具有設置在第二組鰭片上的雙極性接面電晶體的基極,以及第三組鰭片,具有設置在第三組鰭片上的雙極性接面電晶體的集極。第一閘極結構係設置在第一組鰭片上相鄰於射極。第二閘極結構係設置在第二組鰭片上相鄰於基極。第三閘極結構係設置在第三組鰭片上相鄰於集極。第一閘極結構、第二閘極結構和第三閘極結構物理性且電性分隔。
Description
本發明實施例係有關於一種半導體裝置及其形成方法,特別是有關於雙極性接面電晶體裝置及其形成方法。
半導體裝置被用於各式各樣的電子應用中,舉例來說,像是個人電腦、手機、數位相機和其他電子設備。典型上,半導體裝置的製造是藉著在半導體基底上依序沉積絕緣或介電層、導電層和半導體層之材料,且使用微影將各種材料層圖案化以在半導體基底上形成電路組件和元件。
半導體產業不斷在改善各種電子組件(例如電晶體、二極體、電阻、電容等)的整合密度,使得在給定的區域中允許整合更多的組件。然而,最小部件尺寸縮小的同時也產生額外需解決的問題。
雙極性接面電晶體(bipolar junction transistor,BJT)包含基極、集極和射極。雙極性接面電晶體係由兩個p-n接面背對背放置而形成,兩個接面共用其中一個區域。這樣的佈局形成PNP或NPN雙極性接面電晶體。在雙極性接面電晶體中,流經射極和集極的電流由橫跨基極和射極的電壓所控制。隨著半導體工業為了追求更高的裝置密度、更高的效能和更低的成本而發展進入奈米科
技製程節點,已實行各種技術以改善雙極性接面電晶體的裝置效能。
在一實施例中,提供半導體裝置。半導體裝置包含具有摻雜P型摻質的第一基質區的第一組鰭片,在第一組鰭片上設置雙極性接面電晶體的射極。半導體裝置也包含具有摻雜N型摻質的第二基質區的第二組鰭片,第二基質區接觸第一基質區,在第二組鰭片上設置雙極性接面電晶體的基極。半導體裝置更包含具有摻雜P型摻質的第三基質區的第三組鰭片,在第三組鰭片上設置雙極性接面電晶體的集極。此外,半導體裝置包含設置在第一組鰭片上相鄰於射極的第一閘極結構。半導體裝置也包含設置在第二組鰭片上相鄰於基極的第二閘極結構。半導體裝置更包含設置在第三組鰭片上相鄰於集極的第三閘極結構。第一閘極結構、第二閘極結構與第三閘極結構物理性且電性分隔。
在又一實施例中,提供半導體裝置。半導體裝置包含自基底突出的第一鰭片、第二鰭片和第三鰭片,第一鰭片和第三鰭片具有第一導電類型,第二鰭片具有與第一導電類型相反的第二導電類型,第一鰭片、第二鰭片和第三鰭片彼此平行。半導體裝置也包含設置在第一鰭片、第二鰭片和第三鰭片上,且沿著第一鰭片、第二鰭片和第三鰭片的側壁設置的閘極結構。半導體裝置更包含雙極性接面電晶體的射極,設置在閘極結構在第一鰭片上的兩側上。此外,半導體裝置包含雙極性接面電晶體的基極,設置在閘極結構在第二鰭片上的兩側上。半導體裝置也包含雙極性接面電晶體的集極,設置在閘極結構在第三鰭片上的兩側上。半導體裝置更包含絕緣材料,完全地圍繞閘極結構設置在第一鰭片上的第一部分、閘極結構設置在第二鰭片上的第二部分,以及閘極結構設
置在第三鰭片上的第三部分。
在另一實施例中,提供半導體裝置的形成方法。方法包含將半導體基底的第一摻雜井圖案化以形成複數個第一鰭片,將半導體基底的第二摻雜井圖案化以形成複數個第二鰭片,以及將半導體基底的第三摻雜井圖案化以形成複數個第三鰭片。方法也包含在第一鰭片、第二鰭片和第三鰭片上且沿著第一鰭片、第二鰭片和第三鰭片的側壁形成閘極結構。方法更包含在第一鰭片上及閘極結構的兩側磊晶成長雙極性接面電晶體的第一磊晶,在第二鰭片上及閘極結構的兩側磊晶成長雙極性接面電晶體的第二磊晶,以及在第三鰭片上及閘極結構的兩側磊晶成長雙極性接面電晶體的第三磊晶,第一磊晶和第三磊晶具有第一導電類型,第二磊晶具有與第一導電類型相反的第二導電類型。閘極結構具有第一部分、第二部分和第三部分,第一部分、第二部分和第三部分彼此電性隔離,第一部分在第一鰭片上,第二部分在第二鰭片上,第三部分在第三鰭片上。
10:雙極性接面電晶體
12:雙極性接面電晶體
14:雙極性接面電晶體
60/60r:閘極介電層(置換閘極介電層)
62:閘極層
64:遮罩層
72/72r:閘極電極(置換閘極電極)
74/72r:遮罩(置換閘極遮罩)
76:閘極密封間隙物
78:閘極間隙物
82:磊晶集極區
84:磊晶基極區
86:磊晶射極區
87:接觸蝕刻停止層
88:層間介電質
91:遮罩
92:開口
93:開口
98:層間介電質
100:雙極性接面電晶體(雙極性接面電晶體裝置)
102:基底
104:深N型井
106:P型井(射極區)
108:N型井(基極區)
110:N型井
112:P型井(集極區)
114:P型井
120:墊層
125:遮罩層
206:射極端(鰭片)(射極鰭片)
206a:通道區(鰭片)
206b:通道區
206c:通道區
206d:通道區
208:基極端(鰭片)
208a:通道區(鰭片)
208b:通道區
208c:通道區
208d:通道區
210:基極端(鰭片)
210a:通道區
210b:通道區
210c:通道區
210d:通道區
212:集極端(鰭片)
212a:通道區(鰭片)
212b:通道區
212c:通道區
212d:通道區
214:集極端(鰭片)
214a:通道區
214b:通道區
214c:通道區
214d:通道區
230:絕緣材料
240:淺溝槽隔離區
310:閘極結構
310a:閘極
310b:閘極
310c:閘極
310d:閘極
3101-n:閘極
320:閘極結構
320a:閘極
320b:閘極
320c:閘極
320d:閘極
3201-n:閘極
330:閘極結構
330a:閘極
330b:閘極
330c:閘極
330d:閘極
3301-n:閘極
3301-m:閘極
340:閘極結構
340a:閘極
340b:閘極
340c:閘極
340d:閘極
3401-m:閘極
350:閘極結構
350a:閘極
350b:閘極
350c:閘極
350d:閘極
3501-m:閘極
360:非主動閘極
412:閘極接觸
414:閘極接觸
416:閘極接觸
418:閘極接觸
420:閘極接觸
422:終端接觸
424:終端接觸
426:終端接觸
428:終端接觸
430:終端接觸
508:層間介電質
512:連接部件
514:連接部件
516:連接部件
518:連接部件
520:連接部件
1000:陣列
1010:虛線
1020:非主動區
A-A:剖面
a:排
B-B:剖面
b:排
C-C:剖面
c:排
c310:中心線
c320:中心線
D-D:剖面
d:排
L1:長度
L2:間距
W1:寬度
W2:寬度
W3:寬度
W4:寬度
W5:寬度
W6:寬度
W7:寬度
W8:寬度
W9:寬度
W10:寬度
W11:距離
W12:距離
W13:距離
W14:間距
△Vbe:基極-射極電壓
藉由以下的詳述配合所附圖式可更加理解本發明實施例的內容。需注意的是,根據工業上的標準做法,各個部件(feature)並未按照比例繪製。事實上,為了能清楚地討論,可能任意地放大或縮小各個部件的尺寸。
第1圖是根據一些實施例,顯示雙極性電晶體裝置的俯視圖。
第2圖是根據一些實施例,顯示雙極性電晶體裝置的透視圖。
第3a和3b圖是根據一些實施例,顯示雙極性電晶體的電路圖。
第4至40圖是根據一些實施例,顯示製造雙極性電晶體的中間階段的各個示
意圖。
第41圖是根據一些實施例,顯示雙極性電晶體裝置的俯視圖。
以下揭露提供了許多不同的實施例或範例,用於實施本發明實施例中的不同部件。組件和配置的具體範例描述如下,以簡化本揭露的說明。當然,這些僅僅是範例,並非用以限定本發明實施例。舉例來說,當以下敘述中提及第一部件形成於第二部件上或上方,可能包含第一與第二部件直接接觸的實施例,也可能包含額外的部件形成於第一與第二部件之間,使得第一與第二部件不直接接觸的實施例。此外,本揭露可在各個範例中重複參考數字及/或字母,此重複是為了簡化和清楚,並非在討論的各個實施例及/或組態之間指定其關係。
再者,在此可使用空間相對用詞,例如「在......下方」、「在......下」、「下方的」、「在......上」、「上方的」及類似的用詞以助於描述圖中所示之其中一個元件或部件相對於另一(些)元件或部件之間的關係。這些空間相對用詞係用以涵蓋圖式所描繪的方位以外,使用中或操作中之裝置的不同方位。裝置可能被轉向不同方位(旋轉90度或其他方位),可與其相應地解釋在此使用之空間相對的描述。
本發明實施例提供使用鰭式場效電晶體(FinFET)的製程自鰭式場效電晶體形成的雙極性接面電晶體(BJT)。將一系列的P型鰭式場效電晶體連在一起可以形成雙極性接面電晶體的集極端,將一系列的N型鰭式場效電晶體連在一起可以形成雙極性接面電晶體的基極端,以及將一系列的P型鰭式場效電晶體連
在一起可以形成雙極性接面電晶體的射極端。這些鰭式場效電晶體系列中每一個的源/汲極都能電性耦接在一起,也可電性耦接至這些鰭式場效電晶體的閘極電極。當他們彼此經由基底適當地接觸時,形成橫向的(lateral)雙極性接面電晶體。舉例而言,在這種情況下,此雙極性接面電晶體為PNP雙極性接面電晶體。鰭式場效電晶體的閘極結構可包含多晶矽閘極結構或金屬閘極結構。在雙極性接面電晶體的形成中,閘極結構可橫跨終端且在隨後的製程中被切斷,橫跨某些終端且在隨後的製程中被切斷,或者橫跨每一個單獨的終端。為了改善雙極性接面電晶體的效能,本發明實施例將射極端上的閘極結構與基極端上的閘極結構分離。本發明實施例也擴展雙極性接面電晶體的表面積,在這些閘極結構之間提供適當的間隔以避免或降低從單一閘極結構至鄰近的閘極結構的漏電流。藉由將閘極結構彼此隔開,可觀測到基極-射極電壓(△Vbe)的穩定性提高了約50%。本發明實施例也將閘極結構耦接至基極端、集極端和射極端各自相應的源/汲極。
根據一些實施例,第1圖提供在製程的一個中間階段後,雙極性接面電晶體100的俯視圖(在本說明書中,有時會將雙極性接面電晶體100又稱為「雙極性接面電晶體裝置100」)。舉例而言,可將第1圖視為在以下對於第14圖所述的製程之後的俯視圖。雙極性接面電晶體100包含雙極性接面電晶體12和雙極性接面電晶體14,其中雙極性接面電晶體12為包含射極端206、基極端208和集極端212的第一橫向雙極性接面電晶體,而雙極性接面電晶體14為包含射極端206、基極端210和集極端214的第二橫向雙極性接面電晶體(在本說明書中,有時會將射極端206又稱為「射極鰭片206」;有時又分別將射極端206、基極端208和210以及集電極端212和214又稱為「鰭片206、208、210、212和214」)。在第1
圖中,雙極性接面電晶體100的主動區係由長度L1和寬度W1所定義。雙極性接面電晶體100的整體長度L1可在約3μm與約5μm之間,例如約3.6μm,不過其他數值也可預期。可選擇長度L1以使基底中的寄生雙極性接面電晶體與橫向雙極性接面電晶體(例如雙極性接面電晶體12和雙極性接面電晶體14)之間產生不匹配(mismatch)。雙極性接面電晶體100的整體寬度W1可在約1.5μm與約3.5μm之間,例如約2.5μm,不過其他數值也可預期。
如第3a圖的電路圖所示,雙極性接面電晶體100可理解為兩個單獨的雙極性接面電晶體,雙極性接面電晶體12和雙極性接面電晶體14,他們共享一個共用射極端206。然而,在一些實施例中,雙極性接面電晶體12的基極端208和雙極性接面電晶體14的基極端210可耦接在一起,例如在金屬化層中將終端連在一起。當雙極性接面電晶體12和雙極性接面電晶體14連在一起時,如第3b圖的電路圖所示,他們能有效地作為具有約2 x L1之長度的單一雙極性接面電晶體100。
在主動區中,在基底上的鰭片或半導體帶(分別為鰭片212、208、206、210和214)上放置閘極結構310、320、330、340和350。在第1圖中特別標示四排閘極結構,a、b、c和d排,然而,應理解其可包含額外更多的排。舉例而言,在一些實施例中,單一雙極性接面電晶體設置在相應的鰭片212、208、206、210和214上的閘極數量可在15與40排之間。一些實施例中,單一雙極性接面電晶體的閘極數量可在20與30排之間、1排與15排之間或40與55排之間;其他實施例的閘極數量可多於55排。在每一個閘極結構310、320、330、340和350之間是相應的磊晶集極區82、磊晶基極區84、磊晶射極區86、磊晶基極區84和磊晶集極區82。這些磊晶區相似於鰭式場效電晶體的源/汲極區,且電性耦接在一起以形成
相應的雙極性接面電晶體終端。
在主動區外,且在非主動區內,淺溝槽隔離區(shallow trench isolation,STI)240環繞主動區。淺溝槽隔離區240也在鰭片212、208、206、210和214之間延伸,且進一步詳述如下。在非主動區內的非主動閘極360可為虛設(dummy)閘極、多晶矽閘極或金屬閘極。當閘極為金屬閘極或多晶矽閘極時,沒有金屬化層拓展至非主動閘極360,使得他們電性浮接(float)。
作為參考,在第1圖中標記基底的摻雜井區。P型井106摻雜P型摻質且相應於雙極性接面電晶體100的共用射極端(雙極性接面電晶體12和雙極性接面電晶體14共用)。N型井108和110摻雜N型摻質且相應於雙極性接面電晶體100的基極端。P型井112和114摻雜P型摻質且相應於雙極性接面電晶體100的集極端(在本說明書中,有時會將P型井106又稱為「射極區106」、將N型井108又稱為「基極區108」、將P型井112又稱為「集極區112」)。自這些摻雜井區形成鰭片212、208、206、210和214(將詳細描述與顯示於下面的其他圖中)。
一般來說,除非另有說明,否則第1圖中相似的參考記號係用來指其他圖中與之相似的參考記號。可在中間製程使用相同的參考記號,即使參考記號不改變,所指之物件可在製程與製程間產生變化。
第1圖也顯示鰭片208上的閘極結構320與鰭片206上的閘極結構330橫向地分隔一段距離,寬度W2。本發明實施例提供閘極結構320與閘極結構330之間末端到末端(以及閘極結構330與閘極結構340之間末端到末端)的距離可在約100nm與約400nm之間,例如約150nm。最短寬度W2至少應為100nm至約120nm,例如約110nm,以降低漏電流並符合設計的限制條件。閘極結構320與閘極結構310之間(且在閘極結構340與閘極結構350之間)的寬度W3可在約200
nm與約500nm之間,例如約250nm。
虛線的方框10定義出雙極性接面電晶體100的局部部分,為簡單起見,方框10可稱為裝置10或雙極性接面電晶體10。以下的圖式中使用雙極性接面電晶體100的局部部分來顯示剖面示意圖和透視圖。應理解的是,這些雙極性接面電晶體10的示意圖可用以表示出任何與那些在此討論的內容有關的實施例。
第1圖進一步顯示與以下的圖中相對應的剖面。每一張圖都會標記其剖面。剖面A-A係沿著閘極310a、320a、330a、340a和350a的縱軸(其中310a代表例如在a排的閘極結構310),且在例如垂直於鰭片206、208、210、212和214的方向上。剖面B-B平行於剖面A-A,且延伸穿過磊晶集極區82、磊晶基極區84和磊晶射極區86。剖面C-C垂直於剖面A-A,且沿著鰭片206的縱軸。剖面D-D平行於剖面C-C,且沿著淺溝槽隔離區240於磊晶基極區84與磊晶射極區86之間延伸。
第2圖顯示雙極性接面電晶體10的透視圖(第1圖中雙極性接面電晶體100的局部部分)。第2圖也提供以下各圖(第10-11圖、第15-26圖、第28-40圖)所對應的剖面。第2圖顯示井,即上述簡要討論到的N型井108和110以及P型井106、112和114。此外,第2圖顯示深N型井104。第2圖也顯示淺溝槽隔離區240和鰭片206、208、210、212和214。在a、b、c和d排的閘極結構310、320、330、340和350,以及分別相應的磊晶集極區82、磊晶基極區84、磊晶射極區86、磊晶基極區84和磊晶集極區82也有顯示出來。
根據一些實施例,本發明實施例描述雙極性接面電晶體的製造流程。在本發明實施例的某些實施例中,可在塊材(bulk)矽基底上形成雙極性接面
電晶體。然而,在其他實施例中可在絕緣體上覆矽(silicon-on-insulator,SOI)基底或絕緣體上覆鍺(germanium-on-insulator,GOI)基底上形成雙極性接面電晶體。再者,根據一些實施例,矽基底可包含其他導電層或其他半導體元件,像是電晶體、二極體或類似的元件。本發明實施例不限於此。
根據一些實施例,第3a圖顯示雙極性接面電晶體100的電路圖的一部分,包含一對具有共用射極的P型雙極性接面電晶體。雙極性接面電晶體12經由其射極與雙極性接面電晶體14耦接。可在電路的其他部分將雙極性接面電晶體各自的基極訊號和集極訊號進行耦接。在另一個實施例中,第3b圖顯示雙極性接面電晶體100的電路圖的一部分,將一對具有共用射極、共用基極和共用集極的P型雙極性接面電晶體有效地組合為一個單一的雙極性接面電晶體裝置。儘管下方進一步詳述形成一對射極結合的雙極性接面電晶體,仍可預期使用其他的佈局。
根據一些實施例,第4至40圖是形成雙極性接面電晶體10之製程的中間階段的各個示意圖。第4至9圖、第12至14圖和第27圖為透視圖,而第10至11圖、第15至26圖和第28至40圖為剖面示意圖。儘管以下敘述係有關於P型雙極性接面電晶體(PNP BJT或pBJT)之特定佈局的形成,但應理解可使用以下的製程,在本發明實施例的範圍內形成所述的各種佈局。舉例而言,可視需求調整更多或更少的閘極結構、更多或更少的鰭片、長度或寬度、間距、極性(類型)和摻質濃度等。
在第4圖中,提供半導體基底102。第4圖顯示出半導體基底102的一部分。一些實施例中,半導體基底102包含結晶的矽基底(例如晶圓(wafer))。半導體基底102可為P型基底,即,可用P型摻質(也稱為雜質)對半導體基底102
進行摻雜。半導體基底102也可包含額外的摻雜井,依據設計需求使用N型或P型摻質進行摻雜以形成包含N型摻雜井和P型摻雜井的井區。一般而言,絕緣體上覆矽基底是在絕緣層上形成的半導體材料層。絕緣層可例如為埋置氧化物(buried oxide,BOX)層、氧化矽層或類似的材料。在基底上提供絕緣層,基底通常為矽或玻璃基底。也可使用其他基底,像是多層或漸變(gradient)的基底。一些實施例中,基底102的半導體材料可包含矽;鍺;化合物半導體,包含碳化矽、砷化鎵、磷化鎵、磷化銦、砷化銦及/或銻化銦;合金半導體,包含矽鍺、磷化砷鎵、砷化鋁銦、砷化鋁鎵、砷化銦鎵、磷化鎵銦及/或磷化鎵銦砷;或前述之組合。
N型井104為深N型井。舉例而言,使用N型摻質來摻雜N型井104,且將N型井104放置在基底102內形成的其他井之下。N型井104也橫跨基底102內且在基底102的表面處的其他井的底部。N型井104的形成可藉由遮蔽基底102中不植入的區域並實施N型雜質的深度植入。將包含磷、砷、銻或類似的雜質,或前述之組合的N型雜質植入N型井104內至濃度等於或少於約1019cm-3,例如在約1016cm-3與約1019cm-3之間,不過也可預期並使用其他的濃度。
使用P型摻質來摻雜P型井106,且形成P型井106橫跨所顯示之基底102的中央部分的寬度。N型井108和N型井110係形成在P型井106的兩側。P型井112和P型井114係分別形成在N型井108和N型井110的一側上。P型井106將作為形成在裝置10內的一對雙極性接面電晶體之耦接的射極(見第3a圖)。一些實施例中,前述的一對雙極性接面電晶體的集極和基極也可耦接在一起以有效地形成單一雙極性接面電晶體(見第3b圖)。N型井108和N型井110將作為前述的一對雙極性接面電晶體中各自相應的基極,且P型井112和P型井114將作為前述的一
對雙極性接面電晶體中各自相應的集極。
使用光阻或其他遮罩(未繪示)以在不同井的類型中達成摻質的植入。舉例而言,可在基底102上形成光阻。將光阻圖案化以暴露出基底102的P型井106、P型井112和P型井114。光阻的形成可藉由使用旋轉塗布技術,且可使用可接受的光學微影技術以進行光阻的圖案化。一旦將光阻圖案化之後,在P型井106、P型井112和P型井114內實施P型雜質的植入,且光阻可作為遮罩以大抵上避免P型雜質植入N型井108和N型井110。P型雜質可為硼、氟化硼、銦或類似的雜質,將P型雜質植入前述的區域至濃度等於或少於約1019cm-3,例如在約1017cm-3與約1019cm-3之間。在植入之後可移除光阻,像是藉由可接受的灰化製程。
在植入P型井106、P型井112和P型井114之後,在基底102上形成光阻。將光阻圖案化以暴露出基底102的N型井108和N型井110。光阻的形成可藉由使用旋轉塗布技術,且可使用可接受的光學微影技術以進行光阻的圖案化。一旦將光阻圖案化之後,在N型井108和N型井110內實施N型雜質的植入,且光阻可作為遮罩以大抵上避免N型雜質植入P型井106、P型井112和P型井114。N型雜質可為磷、砷、銻或類似的雜質,將N型雜質植入前述的區域至濃度等於或少於約1019cm-3,例如在約1017cm-3與約1019cm-3之間。在植入之後將光阻移除,像是藉由可接受的灰化製程。
在植入P型井106、N型井108、N型井110、P型井112和P型井114之後,可實施退火以修復植入的受損以及將植入的P型和N型雜質活化。
在第5圖中,在半導體基底102的P型井106、N型井108、N型井110、P型井112和P型井114上依序形成墊層120和遮罩層125。墊層120可為氧化矽薄膜,且可例如藉由熱氧化製程來形成。墊層120可作為半導體基底102與遮
罩層125之間的黏著層。墊層120也可作為蝕刻遮罩層125的蝕刻停止層。舉例而言,遮罩層125可為藉由低壓化學氣相沉積(low-pressure chemical vapor deposition,LPCVD)或電漿輔助化學氣相沉積(plasma enhanced chemical vapor deposition,PECVD)來形成的氮化矽層。遮罩層125可在隨後的蝕刻製程中作為硬遮罩使用。
在第6圖中,可使用光學微影技術將遮罩層125圖案化。可基於遮罩層125的圖案,使用遮罩層作為蝕刻遮罩,藉此暴露出半導體基底102的P型井106、N型井108、N型井110、P型井112和P型井114的上表面以蝕刻墊層120。接著蝕刻P型井106、N型井108、N型井110、P型井112和P型井114未由遮罩層125所覆蓋之上表面以形成溝槽,這些溝槽在P型井106形成的鰭片206之間、在N型井108形成的鰭片208之間、在N型井110形成的鰭片210之間、在P型井112形成的鰭片212之間,以及在P型井114形成的鰭片214之間。可根據設計改變鰭片和溝槽的數量。蝕刻可為任何可接受的蝕刻製程,像是反應式離子蝕刻(reactive ion etch,RIE)、中性粒子束蝕刻(neutral beam etch,NBE)、類似的製程或前述之組合。蝕刻可為異向性的。也可定義出主動區,像是以上關於第1圖所述的主動區,蝕刻基底102以形成鰭片206、208、210、212和214的末端。一些實施例中,可先形成鰭片206、208、210、212和214,然後在隨後的製程中將鰭片206、208、210、212和214切割至預期的長度(例如長度L1)。
可藉由任何合適的方法以將鰭片206、208、210、212和214圖案化。舉例而言,可使用一或多道光學微影製程以將鰭片圖案化,光學微影製程包含雙重圖案化或多重圖案化製程。一般而言,雙重圖案化或多重圖案化結合光學微影和自對準(self-aligned)製程,可形成間距小於使用單一、直接地光學微
影製程可獲得的間距的圖案。舉例而言,在一實施例中,在基板上形成犧牲層,並使用光學微影製程以將犧牲層圖案化。使用自對準製程在圖案化的犧牲層旁形成間隙物。然後移除犧牲層,並使用剩餘的犧牲層以將鰭圖案化。一些實施例中,可保留在鰭片上的遮罩(或其他層)。
半導體帶或鰭片206、208、210、212和214的高度可在約100nm至約150nm之間,不過也可預期並使用其他的數值。鰭片206、208、210、212和214的鰭片至鰭片的間距可在約20nm與約36nm之間。每一個鰭片在其最窄的剖面寬度在約5nm與約12nm之間。一個鰭片的側壁與一個鄰近之鰭片的側壁之間的間隔在約10nm與約30nm之間。對於鰭片可預期並使用其他的尺寸。
在第7圖中,在鰭片206、208、210、212和214上形成絕緣材料230,且將絕緣材料230填入鰭片206、208、210、212和214之間的溝槽。絕緣材料230可為氧化物(例如氧化矽)、氮化物(例如氮化矽)、類似的材料或前述之組合,且可藉由高密度電漿化學氣相沉積(high density plasma CVD,HDP-CVD)、流動式化學氣相沉積(flowable CVD,FCVD)(例如在遠端電漿系統中進行以化學氣相沉積為主的材料沉積,且進行後固化(post curing)以使其轉變為另一種材料,例如氧化物)、類似的方法或前述之組合來形成。也可藉由任何可接受的製程形成其他的絕緣材料。在所述的實施例中,絕緣材料230為藉由流動式化學氣相沉積製程來形成的氧化矽。形成絕緣材料230之後可實施退火製程。在一實施例中,形成絕緣材料230使得過量的絕緣材料230覆蓋鰭片206、208、210、212和214。儘管顯示的絕緣材料230為單層,一些實施例可使用多層,舉例而言,一些實施例中,可先沿著鰭片206、208、210、212和214和基底102的表面形成襯墊(未繪示)。然後,可在襯墊上形成像是前面所討論的填充材料。
在第8圖中,對絕緣材料230施加移除製程以移除在鰭片206、208、210、212和214上之過量的絕緣材料230。一些實施例中,可使用平坦化製程,像是化學機械研磨(chemical mechanical polish,CMP)、回蝕刻(etch-back)製程、前述之組合或類似的製程。平坦化製程暴露出鰭片206、208、210、212和214,使得平坦化製程完成之後,鰭片206、208、210、212和214和絕緣材料230的頂面齊平。在有遮罩留在鰭片206、208、210、212和214上的實施例中,平坦化製程可暴露出遮罩或將遮罩移除,使得平坦化製程完成之後,遮罩或者分別的鰭片206、208、210、212和214與絕緣材料230的頂面齊平。
在第9圖中,將絕緣材料230(第8圖)凹陷以形成淺溝槽隔離(shallow trench isolation,STI)區240。將絕緣材料230凹陷使得鰭片206、208、210、212和214的上部突出於鄰近的淺溝槽隔離區240之間。再者,淺溝槽隔離區240可具有平坦的表面(如圖所示)、凸表面、凹表面(像是凹坑)或前述之組合。淺溝槽隔離區240的頂面可藉由適當的蝕刻形成為平坦的、凸的及/或凹的。使用可接受的蝕刻製程以將淺溝槽隔離區240凹陷,例如對絕緣材料230的材料具有選擇性的蝕刻製程(例如與蝕刻鰭片206、208、210、212和214的材料相比,以較快的速度蝕刻絕緣材料230的材料)。舉例而言,例如可使用稀釋的氫氟酸(dilute hydrofluoric,dHF)以移除氧化物。
關於第4至9圖所敘述的製程只是如何形成鰭片206、208、210、212和214的一個範例。一些實施例中,可藉由磊晶成長製程形成鰭片206、208、210、212和214。舉例而言,可在基底102的頂面上形成介電層,且可經由介電層蝕刻溝槽以暴露出下方的基底102。可在溝槽內磊晶成長同質磊晶結構,且可將介電層凹陷,使得同質磊晶結構自介電層突出以形成鰭片206、208、210、212
和214。另外,一些實施例中,對於鰭片206、208、210、212和214可使用異質磊晶結構。舉例而言,可將第6圖中的鰭片206、208、210、212和214凹陷,且可在凹陷的鰭片206、208、210、212和214上磊晶成長與鰭片206、208、210、212和214不同的材料。在這樣的實施例中,鰭片206、208、210、212和214包含凹陷的材料以及設置在凹陷的材料上的磊晶成長材料。在更進一步的實施例中,可在基底102的頂面上形成介電層,且經由介電層蝕刻溝槽。然後可在溝槽內使用與基底102不同的材料磊晶成長異質磊晶結構,且可將介電層凹陷使得異質磊晶結構自介電層突出以形成鰭片206、208、210、212和214。一些磊晶成長同質磊晶或異質磊晶結構的實施例中,可在成長期間原位(in-situ)摻雜磊晶成長材料,而可以不在其之前或之後進行植入,儘管原位和植入摻雜可一起使用。
更進一步來說,在N型井108和N型井110內磊晶成長與P型井106、P型井112和P型井114不同的材料可能是有利的。在各種實施例中,可由矽鍺(SixGe1-x,其中x可在0至1的範圍內)、碳化矽、純的或大抵上純的鍺、III-V族化合物半導體、II-VI族化合物半導體或類似的材料形成鰭片206、208、210、212和214的上部。舉例而言,形成III-V族化合物半導體可使用的材料包含砷化銦、砷化鋁、砷化鎵、磷化銦、氮化鎵、砷化銦鎵、砷化銦鋁、銻化鎵、銻化鋁、磷化鋁、磷化鎵及相似的材料,但不限於此。
一些實施例中,可在成長期間原位摻雜磊晶鰭片206、208、210、212和214的成長材料,而可以不進行植入,儘管原位和植入摻雜可一起使用。
無論用以形成鰭片206、208、210、212和214的製程為哪一種,一些實施例中,可在單獨的製程中進一步對鰭片206、208、210、212和214進行摻雜以增加鰭片206、208、210、212和214的摻質濃度。一些實施例中,可對鰭
片206、208、210、212和214的上部適度地摻雜濃度在約1019cm-3與約1021cm-3之間的額外的P型或N型雜質。在對其他區域進行植入時,可使用遮罩以保護部分的鰭片206、208、210、212和214。此植入製程使用的製程和材料相似於上述關於第2圖所討論的形成井的那些製程和材料。
根據一些實施例,在第10圖中,顯示沿著其中一個鰭片206的剖面示意圖(見第9圖,線C-C)。在鰭片206、208、210、212和214上形成閘極介電層60。閘極介電層60可例如為氧化矽、氮化矽、氮氧化矽、高介電常數的介電質、前述之組合或相似的材料,且根據可接受的技術可藉由沉積或熱成長以形成。作為高介電常數之介電質的金屬氧化物的範例包含Li、Be、Mg、Ca、Sr、Sc、Y、Zr、Hf、Al、La、Ce、Pr、Nd、Sm、Eu、Gd、Tb、Dy、Ho、Er、Tm、Yb、Lu的氧化物及/或前述之混合。在一實施例中,閘極介電層60為厚度在約0.2nm至50nm的範圍內的高介電常數的介電質。可藉由合適的製程以形成閘極介電層60,像是原子層沉積(atomic layer deposition,ALD)、化學氣相沉積(CVD)、物理氣相沉積(physical vapor deposition,PVD)、熱氧化或紫外線臭氧氧化。
在閘極介電層60上形成閘極層62,且在閘極層62上形成遮罩層64。在介電層60上沉積閘極層62,然後將閘極層62圖案化,例如藉由化學機械研磨(CMP)。在閘極層62上沉積遮罩層64。閘極層62可為導電或非導電材料,且可選自於包含非晶矽、多晶矽(polysilicon)、多晶矽鍺(poly-SiGe)、金屬氮化物、金屬矽化物、金屬氧化物和金屬的群組。閘極層62的沉積可藉由物理氣相沉積(PVD)、化學氣相沉積(CVD)、濺鍍沉積或其他已知且在本技術領域中用於沉積所選材料的技術。一些實施例中,閘極層62可為後續在置換閘極的循環中將被替換掉的虛設閘極層。閘極層62可由對隔離區的蝕刻具有高蝕刻選擇性的其他
材料製成。
遮罩層64可例如包含氮化矽、氮氧化矽或相似的材料。一些實施例中,可沉積閘極介電層60,使得閘極介電層60覆蓋淺溝槽隔離區240,在閘極層62與淺溝槽隔離區240之間延伸。
在第11圖中,使用可接受的光學微影和蝕刻技術對遮罩層64(見第10圖)圖案化以形成遮罩74。然後將遮罩74的圖案轉移至閘極層62以形成閘極電極72。一些實施例中,也將遮罩74的圖案轉移至閘極介電層60。閘極電極72覆蓋鰭片206、208、210、212和214之各個通道區。可將遮罩74的圖案用於將每一個閘極電極72自相鄰的閘極電極物理性隔開,藉此形成閘極330a、330b、330c和330d。同時也形成相似的閘極(見第12圖)。閘極電極72的縱長方向也可大抵上垂直於各鰭片206、208、210、212和214的縱長方向。
閘極310a-d、320a-d、330a-d、340a-d和350a-d提供後續形成的磊晶終端區域之間的分隔(見第14圖)。藉由閘極310a-d、320a-d、330a-d、340a-d和350a-d將磊晶區域分隔,提高磊晶區域的品質和一致性。閘極310a-d、320a-d、330a-d、340a-d的形成也允許使用相同製程在晶粒(die)的另一區中形成其他非雙極性接面電晶體之裝置的這些閘極。舉例而言,在裝置10的形成中,在閘極任一側形成的源/汲極磊晶將連在一起,然而,在相同晶粒的其他裝置中,這些源/汲極區可分離且耦接至電性分離的訊號,例如在金屬氧化物場效電晶體(metal-oxide field-effect transistor,MOSFET)或類似之裝置的形成中。
在其他實施例中,每一排的閘極(見第12圖)皆可形成為一個結合的閘極。舉例而言,閘極310a、320a、330a、340a和350a可為延伸至全部鰭片206、208、210、212和214上單一閘極結構。在其他實施例中,每一排的閘極(見第12
圖)皆可形成為結合的閘極與分離的閘極的組合。舉例而言,閘極320a、330a和340a可形成為延伸至全部鰭片206、208和210上單一閘極結構,而閘極310a和350a可形成為如第12圖所示之分離的閘極。在這些實施例中,可在閘極接切割製程中將閘極分離,以下參照第27至28圖對閘極接切割製程進行描述。
在第11圖中,進一步將閘極密封間隙物76形成在閘極電極72、遮罩74及/或鰭片206、208、210、212和214暴露的表面上。熱氧化或沉積之後,進行異向性蝕刻可形成閘極密封間隙物76。閘極密封間隙物76可由氧化矽、氮化矽、氮氧化矽或相似的材料形成。
在第11圖中,進一步在閘極密封間隙物76上沿著閘極電極72和遮罩74的側壁形成閘極間隙物78。閘極間隙物78可藉由共形地(conformally)沉積絕緣材料,且隨後對此絕緣材料進行異向性蝕刻以形成。閘極間隙物78的絕緣材料可為氧化矽、氮化矽、氮氧化矽、碳氮化矽、前述之組合或相似的材料。
第12圖提供顯示在鰭片206、208、210、212和214之各個群組上的個別的閘極310a-d、320a-d、330a-d、340a-d和350a-d透視圖。第12圖顯示閘極310、320、330、340和350的a至d排。然而,應理解可包含額外的排。一些實施例中,單一雙極性接面電晶體在各個鰭片206、208、210、212和214上設置的閘極數量可例如在15排與40排之間。一些實施例中,單一雙極性接面電晶體可使用的閘極排數在20與30之間、在1與15之間,或者在40與55之間;其他實施例可使用多於55排的閘極。
一些設計可提供射極和基極訊號(例如相應於鰭片206、208和210)上的閘極為一個連續閘極,例如使閘極320a、330a和340a形成為一個結構。然而將雙極性接面電晶體之射極上的閘極330a與基極上的閘極320a隔開能提提高電
壓響應(voltage response)。而且,在基極閘極與射極閘極(例如閘極320a與閘極330a)的閘極末端之間提供最小距離能降低漏電流並提高電壓響應。以下對第15圖進一步詳細討論這些距離。
在第13圖中,在鰭片206、208、210、212和214內且在a至d排的閘極結構之間形成一些凹陷。這些凹陷可藉由蝕刻鰭片206、208、210、212和214以形成。一些實施例中,可蝕刻鰭片206、208、210、212和214,使得蝕刻之後鰭片206、208、210、212和214的上表面低於淺溝槽隔離區240的上表面(如圖所示)。在其他實施例中,可蝕刻鰭片206、208、210、212和214,使得蝕刻之後鰭片206、208、210、212和214的上表面仍突出於淺溝槽隔離區240的上表面。a至d排的閘極310、320、330、340和350在蝕刻期間保護鰭片206、208、210、212和214的一部分,形成通道區206a-d、208a-d、210a-d、212a-d和214a-d(在本說明書中,有時會將通道區206a又稱為「鰭片206a」、將通道區208a又稱為「鰭片208a」、將通道區212a又稱為「鰭片212a」)。這些通道區206a-d、208a-d、210a-d、212a-d和214a-d提供閘極與雙極性接面電晶體的集極、射極和基極之間的接觸點。
在第14圖中,在凹陷內且在鰭片206、208、210、212和214上形成磊晶集極區82、磊晶基極區84和磊晶射極區86。在鰭片206、208、210、212和214中形成磊晶集極區82、磊晶基極區84和磊晶射極區86,使得閘極310a-d、320a-d、330a-d、340a-d和350a-d中的每一個皆設置在磊晶集極區82、磊晶基極區84和磊晶射極區86的各相鄰對之間。一些實施例中,磊晶集極區82、磊晶基極區84和磊晶射極區86藉由閘極間隙物78與閘極電極72分隔一段合適的橫向距離,使得磊晶集極區82、磊晶基極區84和磊晶射極區86不會與閘極電極72或隨
後形成之雙極性接面電晶體的任何置換閘極產生短路。
一些實施例中,由於磊晶集極區82和磊晶射極區86共享相同的導電類型,因此在第一磊晶製程中形成磊晶集極區82和磊晶射極區86,而由於磊晶基極區84彼此共享同一個與前述之導電類型相反的導電類型,因此在第二磊晶製程中形成磊晶基極區84,不過可先實施第一或第二磊晶製程中的任一者。
在磊晶集極區82和磊晶射極區86的形成中,可在結構上形成遮罩,並將此遮罩圖案化以保護沒有預定要形成磊晶集極區82和磊晶射極區86的區域,包含磊晶基極區84的區域。然後可自鰭片選擇性地成長磊晶集極區82和磊晶射極區86。可自鰭片212和214成長磊晶集極區82,並自鰭片206成長磊晶射極區86。一些實施例中,磊晶射極區86和磊晶集極區82為藉由化學氣相沉積製程磊晶成長的矽鍺(SiGe),且在磊晶製程期間可用P型摻質進行原位摻雜。一些實施例中,可隨後或替代地用P型摻質的植入製程對磊晶射極區86和磊晶集極區82進行摻雜。磊晶集極區82和磊晶射極區86的P型摻質可為任何先前討論過的P型雜質(或摻質)。
在磊晶基極區84的形成中,可在結構上形成遮罩,並將此遮罩圖案化以保護沒有預定要形成磊晶基極區84的區域,包含磊晶集極區82和磊晶射極區86的區域。然後可自鰭片208和210選擇性地成長磊晶基極區84。一些實施例中,磊晶基極區84為藉由化學氣相沉積製程磊晶成長的矽(Si)、磷化矽(SiP)或碳化矽(SiC),且在磊晶製程期間可用N型摻質進行原位摻雜。一些實施例中,可隨後或替代地用N型摻質的植入製程對磊晶基極區84進行摻雜。磊晶基極區84的N型摻質可為任何先前討論過的N型雜質(或摻質)。
用於形成磊晶集極區82、磊晶基極區84和磊晶射極區86的磊晶製
程使得這些磊晶區的上表面具有橫向向外延展超過鰭片206、208、210、212和214之側壁的刻面(facet)。一些實施例中,如第14圖所示,這些刻面使得相鄰之磊晶集極區82、磊晶基極區84和磊晶射極區86的磊晶區合併。在其他實施例中,相鄰的磊晶結構在磊晶成長製程之後可維持分離的狀態。
在成長磊晶集極區82、磊晶基極區84和磊晶射極區86之後,在磊晶區內的每一個P型和N型摻質的摻雜濃度可在約1019cm-3與約1021cm-3之間。在成長磊晶集極區82、磊晶基極區84和磊晶射極區86之後,可實施一或多個退火製程以活化摻質。
鰭片212和設置在鰭片212上的磊晶集極區82、鰭片208和設置在鰭片208上的磊晶基極區84,以及鰭片206和設置在鰭片206上的磊晶射極區86形成第一橫向PNP雙極性接面電晶體12(也參見第3a圖)。在n個閘極排數(例如閘極3101-n、閘極3201-n和閘極3301-n)的情況下,這些磊晶區中的每一個可分別耦接在一起,調整PNP雙極性接面電晶體12的長度以形成所需長度的橫向PNP雙極性接面電晶體12。
鰭片214和設置在鰭片214上的磊晶集極區82、鰭片210和設置在鰭片210上的磊晶基極區84,以及鰭片206和設置在鰭片206上的磊晶射極區86形成第二橫向PNP雙極性接面電晶體14(也參見第3b圖)。在m個閘極排數(例如閘極3501-m、閘極3401-m和閘極3301-m)的情況下,這些磊晶區中的每一個可分別耦接在一起以形成所需長度的橫向PNP雙極性接面電晶體14。如第3a圖所示,第一橫向PNP雙極性接面電晶體12與第二橫向PNP雙極性接面電晶體14經由共用的磊晶射極區86耦接在一起。如第3b圖所示,第一橫向PNP雙極性接面電晶體12與第二橫向PNP雙極性接面電晶體14也可具有耦接的磊晶基極區84和耦接的磊晶集
極區82。
用於形成磊晶集極區82、磊晶基極區84和磊晶射極區86的磊晶成長製程使得這些磊晶區的上表面具有橫向向外延展超過鰭片206、208、210、212和214之側壁的刻面。一些實施例中,如第14圖所示,這些刻面可使相鄰之磊晶集極區82、磊晶基極區84和磊晶射極區86的磊晶區分別合併。在其他實施例中,相鄰的磊晶結構在磊晶製程之後可維持分離(未合併)的狀態。
第15、19、23、28、29、33和37圖係沿著A-A剖面(見第2圖)。第16、20、24、30、34和38圖係沿著B-B剖面(見第2圖)。第17、21、25、31、35和39圖係沿著C-C剖面(見第2圖)。第18、22、26、32、36和40圖係沿著D-D剖面(見第2圖)。
第15、16、17和18圖顯示第14圖的裝置10的剖面示意圖。這些示意圖提供關於上述製程之額外的詳細內容。如第15圖所示,雙極性接面電晶體之基極上的閘極320末端與雙極性接面電晶體之射極上的閘極330末端之間的寬度W2可在約100nm與約400nm之間,例如約150nm。為了降低漏電流並符合設計的限制條件,寬度W2的最小寬度應至少為100nm至約120nm,例如約110nm。雙極性接面電晶體之基極上的閘極320末端與雙極性接面電晶體之集極上的閘極310末端之間的寬度W3可在約200nm與約500nm之間,例如約250nm。射極的P型井106的寬度W4可在約500nm與約1000nm之間,例如約800nm。雙極性接面電晶體之基極的N型井108和110的寬度W5和W7可在約300nm與約700nm之間,例如約500nm。集極的P型井112和114的寬度W6和W8可在約300nm與約700nm之間,例如約500nm。深N型井104和P型井112的重疊寬度W9在約0nm與約100nm之間,例如約0nm。深N型井104的寬度W10可在約1500nm與約2000nm
之間,例如約1800nm。
P型井106與N型井108之間的界面可對齊閘極320與閘極330之間的間隙(相應於寬度W2)。中心線c320為閘極320與閘極330之間的間隙中心。此界面與中心線c320之間在任一方向上的水平距離可在寬度W2的0%與30%之間,不過也可預期並使用其他的數值。P型井106與N型井110之間的界面和閘極330與閘極340之間的間隙同樣如此。相似地,P型井112與N型井108之間的界面可對齊閘極310與閘極320之間的間隙(相應於寬度W3)。中心線c310為閘極310與閘極320之間的間隙中心。此界面與中心線c310之間在任一方向上的水平距離可在寬度W3的0%與30%之間,不過也可預期並使用其他的數值。P型井114與N型井110之間的界面和閘極340與閘極350之間的間隙同樣如此。
鰭片212a最外側的鰭片邊緣與閘極310的邊緣之間的距離W11可在約100nm與約300nm之間,例如約120nm。鰭片208a最外側的鰭片邊緣與閘極320的邊緣之間的距離W12可在約100nm與約300nm之間,例如約120nm。鰭片206最外側的鰭片邊緣與閘極330的邊緣之間的距離W13可在約100nm與約300nm之間,例如約120nm。寬度W2與距離W12或距離W13的比值可在1與3之間。寬度W3與距離W11的比值可在2與5之間。需要這些距離和比值以使雙極性接面電晶體有效地運作,不過也可接受在這些範圍以外的一些設計變化。
雙極性接面電晶體12和雙極性接面電晶體14共用射極鰭片206。在射極鰭片206和基底102之間通過深N型井104也有寄生的垂直式雙極性接面電晶體。因此,應確保射極區106內的鰭片數以在寄生的垂直式雙極性接面電晶體與橫向的雙極性接面電晶體12和10之間產生不匹配。射極區106內的鰭片數可為集極區112及/或基極區108內的鰭片數的3倍與8倍之間,例如約5倍。射極區106
的尺寸過大將降低功效,因此可在產生必要的不匹配與增加射極區106中射極鰭片206的面積大小/數量之間找到平衡。
在第19、20、21和22圖中,在第15、16、17和18圖中顯示的結構上沉積第一層間介電質(interlayer dielectric,ILD)88。第一層間介電質88可由介電材料形成,且可藉由任何合適的方法以沉積第一層間介電質88,例如化學氣相沉積、電漿輔助化學氣相沉積(PECVD)或流動式化學氣相沉積。介電材料可包含磷矽酸鹽玻璃(phospho-silicate glass,PSG)、硼矽酸鹽玻璃(boro-silicate glass,BSG)、硼磷矽酸鹽玻璃(boron-doped phospho-silicate glass,BPSG)、未經摻雜的矽酸鹽玻璃(undoped silicate glass,USG)或相似的材料。可使用由任何可接受之製程所形成的其他絕緣材料。一些實施例中,在第一層間介電質88與磊晶集極區82、磊晶基極區84、磊晶射極區86、遮罩74和閘極間隙物78之間沉積接觸蝕刻停止層(contact etch stop layer,CESL)87。接觸蝕刻停止層87可包含具有與上覆之第一層間介電質88的材料不同蝕刻速率的介電材料,例如氮化矽、氧化矽、氮氧化矽或相似的材料。
在第23、24、25和26圖中,可實施平坦化製程(例如化學機械研磨)以使第一層間介電質88的頂面與閘極電極72或遮罩74的頂面齊平。平坦化製程也可移除在閘極電極72上的遮罩74,以及閘極密封間隙物76和閘極間隙物78沿著遮罩74之側壁的部分。一些實施例中,在平坦化製程之後,閘極電極72、閘極密封間隙物76、閘極間隙物78和第一層間介電質88的頂面可齊平。在這樣的實施例中,第一層間介電質88暴露出閘極電極72的頂面。一些實施例中,可保留遮罩74,在這樣的例子中,平坦化製程使得第一層間介電質88的頂面與遮罩74的頂面齊平。
一些實施例中,閘極電極72為可置換的虛設閘極電極。在這樣的實施中,在一或多個蝕刻步驟中移除閘極電極72和遮罩74(若還在的話)。也可移除部分的閘極介電層60。一些實施例中,僅移除閘極電極72,而保留由一或多個蝕刻步驟暴露出的閘極介電層60。一些實施例中,可藉由異向性乾式蝕刻製程以移除閘極電極72。舉例而言,蝕刻製程可包含使用一或多個反應氣體的乾式蝕刻製程,在不蝕刻第一層間介電質88或閘極間隙物78的情況下,選擇性地蝕刻閘極電極72。每一個凹陷暴露出相應的鰭片的通道區(例如通道區206a、208a、210a、212a和214a)及/或在相應的鰭片的通道區上方。在磊晶集極區82、磊晶基極區84和磊晶射極區86的各相鄰對之間分別設置每一個通道區206a-d、208a-d、210a-d、212a-d和214a-d。在移除期間,當蝕刻閘極電極72時,可以用閘極介電層60作為蝕刻停止層。然後在移除閘極電極72之後,可選地(optionally)移除閘極介電層60。
在閘極電極72為要置換掉的虛設閘極電極的實施例中,可以用置換閘極電極72r來取代閘極電極72。相似地,可以用置換閘極介電層60r來取代閘極介電層60。在圖式中,是以「72/72r」的符號代表發明說明所述「閘極電極72」或「置換閘極電極72r」、以「60/60r」的符號代表發明說明所述「閘極介電層60」或「置換閘極介電層60r」。在凹陷中共形地沉積置換閘極介電層60r(將虛設閘極移除的地方),例如在鰭片(例如通道區206a、208a、210a、212a和214a)的頂面和側壁上,以及在閘極密封間隙物76/閘極間隙物78的側壁上。置換閘極介電層60r也可形成在第一層間介電質88的頂面上。根據一些實施例,置換閘極介電層60r包含氧化矽、氮化矽或前述之多層。一些實施例中,置換閘極介電層60r包含高介電常數(high-k)的介電材料,且在這些實施例中,置換閘極介電層60r
可具有高於約7.0的介電常數值(k value),且可包含金屬氧化物或鉿、鋁、鋯、鑭、錳、鋇、鈦、鉛及前述之組合的矽酸鹽。置換閘極介電層60r的形成方法可包含分子束沉積(molecular-beam deposition,MBD)、原子層沉積、電漿輔助化學氣相沉積及相似的方法。在凹陷中保留部分的閘極介電層60的實施例中,置換閘極介電層60r包含閘極介電層60的材料(例如SiO2)。
置換閘極電極72r係沉積在分別的置換閘極介電層60r上,且填入凹陷的剩餘部分。置換閘極電極72r可包含多晶矽或含金屬的材料,例如氮化鈦、氧化鈦、氮化鉭、碳化鉭、鈷、釕、鋁、鎢、前述之組合或前述的多層。置換閘極電極72r可包含任何數量的襯層、任何數量的功函數調整層以及填充材料。在填充凹陷之後,可實施平坦化製程,例如化學機械研磨,以移除置換閘極介電層60r和置換閘極電極72r在第一層間介電質88頂面上的過量部分。置換閘極電極72r和置換閘極介電層60r的材料的剩餘部分因此形成置換閘極。置換閘極電極72r和置換閘極介電層60r可以合併稱為「閘極堆疊」。閘極和閘極堆疊可沿著鰭片206、208、210、212和214之通道區206a-d、208a-d、210a-d、212a-d和214a-d的側壁延伸。
根據一些實施例,將閘極堆疊(包含置換閘極介電層60r和下方相應的置換閘極電極72r)凹陷,使得凹陷形成在閘極堆疊的正下方以及閘極間隙物78的相對部分之間。在凹陷內填入置換閘極遮罩74r,置換閘極遮罩74r包含一或多層介電材料,例如氮化矽、氮氧化矽或相似的材料,接著進行平坦化製程以移除介電材料延伸至第一層間介電質88上的過量部分。在其他實施例中,先前的製程沒有置換掉閘極電極72的位置即可保留遮罩74。在圖式中,是以「74/74r」的符號代表發明說明所述「遮罩74」或「置換閘極遮罩74r」。
在第27圖中,在a、b、c或d排的閘極結構310、320、330、340和350係形成為橫跨全部鰭片206、208、210、212和214之連續的閘極結構310-350,可在置換閘極製程(若有採用的話)之前或之後實施閘極切割製程。可在層間介電質88上及前述之一個連續的閘極結構的頂面上沉積遮罩91。然後使用可接受的光學微影技術將遮罩91圖案化以形成開口93及/或開口92,以暴露出連續的閘極結構310-350中將被移除並以絕緣材料取代的部分。開口92顯示橫跨多個閘極結構的長切口,而開口93顯示橫跨每一個特定閘極結構的切口。使用技術的組合以對開口92(橫跨多個閘極結構)及/或開口93(橫跨個別的閘極結構)進行運用。可使用一系列的蝕刻步驟以移除連續的閘極結構310-350之暴露部分的閘極材料或虛設閘極材料。在移除閘極材料之後,如圖所示將連續的閘極結構310-350切割為部分310、320、330、340和350,例如第28圖所示。
在第28圖中,可使用任何可接受的技術將絕緣材料94填入從閘極切割製程留下的開口92及/或開口93中。一些實施例中,絕緣材料94可為介電材料,例如氧化矽、氮化矽、磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼磷矽酸鹽玻璃(BPSG)、未經摻雜的矽酸鹽玻璃(USG)或相似的材料,且絕緣材料94的沉積可藉由任何合適的方法,例如化學氣相沉積和電漿輔助化學氣相沉積。在這樣的實施例中,在閘極結構310、320、330、340和350經切割的末端上(比較第27圖)未設置蝕刻停止層87、閘極密封間隙物76和閘極間隙物78。換言之,絕緣材料94可能接觸切割的閘極結構310、320、330、340和350的末端。在填充開口92及/或開口93之後,接著藉由平坦化製程以移除遮罩91。
一些實施例中,一些閘極可使用閘極切割製程來進行切割,而其他閘極可使用上述的遮罩製程來形成分離的閘極(見第8-10圖以及搭配的敘
述)。舉例而言,閘極310和350可形成為分離的閘極結構,而閘極320、330和340可形成為連續的閘極結構,且隨後對此連續的閘極結構進行切割。
在第29、30、31和32圖中,在第一層間介電質88上沉積第二層間介電質98。一些實施例中,第二層間介電質98為藉由流動式化學氣相沉積方法形成的可流動的膜。一些實施例中,第二層間介電質98係由介電材料形成,例如磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼磷矽酸鹽玻璃(BPSG)、未經摻雜的矽酸鹽玻璃(USG)或相似的材料,且第二層間介電質98的沉積可藉由任何合適的方法,例如化學氣相沉積和電漿輔助化學氣相沉積。隨後形成的閘極接觸412、414、416、418和420(第33、34、35和36圖)穿過閘極遮罩74/74r以接觸凹陷的閘極電極72/72r的頂面。
根據一些實施例,在第33、34、35和36圖中,形成穿過第二層間介電質98和第一層間介電質88的閘極接觸412、414、416、418和420以及終端接觸422、424、426、428和430。穿過第一和第二層間介電質88和98以形成用以形成終端接觸422、424、426、428和430的開口,以及穿過第二層間介電質98和閘極遮罩74以形成用以形成閘極接觸412、414、416、418和420的開口。使用可接受的光學微影和蝕刻技術以形成開口。在開口內形成襯層(例如擴散阻障層、黏著層或相似的層)及導電材料。襯層可包含鈦、氮化鈦、鉭、氮化鉭或相似的材料。導電材料可包含銅、銅合金、銀、金、鎢、鈷、鋁、鎳或相似的材料。可實施平坦化製程(例如化學機械研磨)以自層間介電質98的表面上移除過量的材料。剩餘的襯層和導電材料在開口中形成終端接觸422、424、426、428和430以及閘極接觸412、414、416、418和420。可實施退火製程以在磊晶集極區82、磊晶基極區84和磊晶射極區86與他們各自的終端接觸之間的界面形成矽化物。終
端接觸422和430物理性及電性耦接至相應的磊晶集極區82,終端接觸424和428物理性及電性耦接至相應的磊晶基極區84,且終端接觸426物理性及電性耦接至相應的磊晶射極區86。閘極接觸412、414、416、418和420物理性及電性耦接至相應之閘極310、320、330、340和350的閘極電極72/72r。終端接觸422、424、426、428和430以及閘極接觸412、414、416、418和420可在不同的製程中形成,或者可在相同的製程中形成。儘管在圖中顯示形成於同一個剖面中,例如第35圖,應理解終端接觸422、424、426、428和430以及閘極接觸412、414、416、418和420可各自形成在不同的剖面,如此可避免接觸之間產生短路。
在第37、38、39和40圖中,可在第二層間介電質98上形成包含第三層間介電質508和連接部件512、514、516、518和520的金屬化層。一些實施例中,第三層間介電質508為藉由流動式化學氣相沉積方法形成的可流動的膜。一些實施例中,第三層間介電質508係由介電材料形成,例如磷矽酸鹽玻璃(PSG)、硼矽酸鹽玻璃(BSG)、硼磷矽酸鹽玻璃(BPSG)、未經摻雜的矽酸鹽玻璃(USG)或相似的材料,且第三層間介電質508的沉積可藉由任何合適的方法,例如化學氣相沉積和電漿輔助化學氣相沉積。一些實施例中,連接部件512、514、516、518和520分別將閘極接觸412、414、416、418和420彼此耦接。換言之,連接部件512可例如為金屬線,此金屬線將與閘極310a-d之閘極電極72/72r接觸的所有閘極接觸412電性耦接在一起。相似地,連接部件514可將所有的閘極接觸414電性耦接在一起,連接部件516可將所有的閘極接觸416電性耦接在一起,連接部件518可將所有的閘極接觸418電性耦接在一起,且連接部件520可將所有的閘極接觸420電性耦接在一起。一些實施例中,連接部件512、514、516、518和520可使用多個導電部件,例如將單一組閘極(像是閘極330a-d)耦接在一起的多
個金屬線。
一些實施例中,連接部件512、514、516、518和520分別將終端接觸422、424、426、428和430彼此耦接。如此,在一些實施例中,連接部件512、514、516、518和520可分別將閘極接觸412電性耦接至終端接觸422,將閘極接觸414電性耦接至終端接觸424、將閘極接觸416電性耦接至終端接觸426、將閘極接觸418電性耦接至終端接觸428,以及將閘極接觸420電性耦接至終端接觸430。換言之,可將每一個閘極310-350的閘極電極72/72r耦接至磊晶集極區82、磊晶基極區84和磊晶射極區86中與他們相鄰的磊晶區。舉例而言,連接部件512可與閘極接觸412和終端接觸422耦接在一起,藉此將鰭片212上的磊晶集極區82與閘極310的閘極電極72/72r耦接在一起。相似地,連接部件514可將鰭片208上的磊晶基極區84與閘極320的閘極電極72/72r耦接在一起,連接部件516可將鰭片206上的磊晶射極區86與閘極330的閘極電極72/72r耦接在一起,連接部件518可將鰭片210上的磊晶基極區84與閘極340的閘極電極72/72r耦接在一起,且連接部件520可將鰭片214上的磊晶集極區82與閘極350的閘極電極72/72r耦接在一起。
穿過第三層間介電質508以形成用以形成連接部件512、514、516、518和520的開口。使用可接受的光學微影和蝕刻技術以形成開口,藉此暴露出閘極接觸412、414、416、418和420的上表面和終端接觸422、424、426、428和430的上表面(分別為了連接部件512、514、516、518和520的形成)。在開口內形成襯層(例如擴散阻障層、黏著層或相似的層)及導電材料。襯層可包含鈦、氮化鈦、鉭、氮化鉭或相似的材料。連接部件512、514、516、518和520的導電材料可為銅、銅合金、銀、金、鎢、鈷、鋁、鎳或相似的材料。可實施平坦化製程(例如化學機械研磨)以自層間介電質508的表面上移除過量的材料。剩
餘的襯層和導電材料在開口中形成連接部件512、514、516、518和520。
一些實施例中,連接部件512、514、516、518和520各自可包含一或多個連接至閘極接觸412、414、416、418和420的金屬線,以及分別連接至終端接觸422、424、426、428和430的一或多個金屬線,使得一或多個閘極接觸412和終端接觸422、閘極接觸414和終端接觸424、閘極接觸416和終端接觸426、閘極接觸418和終端接觸428以及閘極接觸420和終端接觸430並未耦接在一起。
一些實施例中,可形成額外的絕緣層(例如層間介電質),並在其中形成金屬化層,金屬化層的形成可使用與前述之連接部件512、514、516、518和520或閘極接觸412、414、416、418和420或終端接觸422、424、426、428和430有關的相似製程和材料,或其他合適的製程。一些實施例中,例如與第3b圖一致的那些,這樣的金屬化層可將連接部件512耦接在一起,使得所有的磊晶集極區82電性耦接在一起。而且,金屬化層可將連接部件514耦接在一起,使得所有的磊晶基極區84電性耦接在一起。
根據一些實施例,第41圖顯示雙極性接面電晶體裝置陣列的俯視圖。在第41圖中,將多個雙極性接面電晶體裝置100(見第1圖)排列在5x5的陣列1000中。虛線1010是雙極性接面電晶體裝置100之間的分界線。一些實施例中,虛線1010對應於切割線,這些切割線將其中一些或全部的雙極性接面電晶體裝置100分割為較小的封裝。一個雙極性接面電晶體裝置100與一個相鄰的雙極性接面體裝置100的主動區(如上述關於第1圖所討論的部分,由長度L1和寬度W1所定義的區域)之間為非主動區1020。在與鰭片方向平行的方向上,主動區之間的間距L2可在約200nm與約2000nm之間,不過也可預期並使用及其他尺寸。一些實施例中,藉由在主動區之間留下一些非主動閘極360以決定間距。舉例而
言,陣列1000內顯示主動區之間的非主動閘極360的數量為2,不過在其他設計中非主動閘極的數量可在1與10之間或者更多。在與閘極之縱長方向平行的方向上,主動區之間的間距W14可在約120nm與約1500nm之間,不過也可預期並使用其他尺寸。
為了形成閘極320與閘極330之間的間距,將閘極320與閘極330隔開導致雙極性接面電晶體100之尺寸的增加。然而,將雙極性接面電晶體100排列在像是陣列1000的陣列中可降低尺寸增加的整體影響。舉例而言,在不使用分離的閘極且以相似地圖案化技術製成的裝置實施例中,雙極性接面電晶體100的面積增加約10%與20%之間,例如約15%,但在雙極性接面電晶體陣列(像是陣列1000)中使用的面積僅增加約5%與15%之間,例如約6%。這種影響也可藉由使用閘極切割技術(例如前述關於第27至28圖所討論的部分)來減輕。
本發明實施例有利地使用鰭式場效電晶體製程以形成雙極性接面電晶體裝置。本發明實施例在雙極性接面電晶體的終端上採用分離的閘極,包含在雙極性接面電晶體基極和雙極性接面電晶體射極上之分離的閘極。藉由將閘極分離,雖然增加尺寸,但也降低基極-射極電壓△Vbe。作為測量,基極-射極電壓△Vbe代表橫跨基極和射極的電壓差,此電壓差係根據流入射極端的電流差異進行測量。本發明實施例可降低50%的基極-射極電壓△Vbe,在基極-射極電壓△Vbe的一個標準差(first sigma of a standard deviation)內。換言之,藉由提供更穩定的基極-射極電壓△Vbe,以增加50%基極-射極電壓△Vbe的效能。儘管將雙極性接面電晶體之射極和基極訊號上的閘極分隔導致面積尺寸的增加,但卻顯著提高裝置效能,裝置面積的損失換來效能及可靠度的提升是值得的。
本發明實施例之一為一種裝置,此裝置包含具有摻雜P型摻質的
第一基質區的第一組鰭片,在第一組鰭片上設置雙極性接面電晶體(BJT)的射極。此裝置也包含具有摻雜N型摻質的第二基質區的第二組鰭片,第二基質區接觸第一基質區,在第二組鰭片上設置雙極性接面電晶體的基極。此裝置也包含具有摻雜P型摻質的第三基質區的第三組鰭片,在第三組鰭片上設置雙極性接面電晶體的集極。此裝置也包含設置在第一組鰭片上相鄰於射極的第一閘極結構。此裝置也包含設置在第二組鰭片上相鄰於基極的第二閘極結構。此裝置也包含設置在第三組鰭片上相鄰於集極的第三閘極結構,其中第一閘極結構、第二閘極結構與第三閘極結構物理性且電性分隔。在一實施例中,第一閘極結構的第一末端與第二閘極結構的第一末端之間的最小距離至少為100nm,最小距離係沿著第一閘極結構的縱長方向進行測量。在一實施例中,此裝置可包含設置在第四組鰭片上相鄰於第一組鰭片的第四閘極結構,第四組鰭片相應於第二雙極性接面電晶體的基極;以及設置在第五組鰭片上相鄰於第四組鰭片的第五閘極結構,第五組鰭片相應於第二雙極性接面電晶體的集極。在一實施例中,雙極性接面電晶體的射極與第二雙極性接面電晶體共用。在一實施例中,第一組鰭片的鰭片數至少為第二組鰭片的鰭片數的兩倍。在一實施例中,第一閘極結構包含閘極電極,且閘極電極電性耦接至第一組鰭片。在一實施例中,第一閘極結構與第二閘極結構之間有第一距離,第一組鰭片的外緣與第一閘極結構最近的外緣之間有第二距離,且第一距離與第二距離的比值在1與4之間。在一實施例中,射極係設置在第一閘極結構的兩側上,基極係設置在第二閘極結構的兩側上,且集極係設置在第三閘極結構的兩側上。在一實施例中,第一組鰭片在射極下的高度小於第一組鰭片在第一閘極結構下的高度。
本發明另一實施例為一種裝置,此裝置包含自基底突出的第一鰭
片、第二鰭片和第三鰭片,第一鰭片和第三鰭片具有第一導電類型,第二鰭片具有與第一導電類型相反的第二導電類型,第一鰭片、第二鰭片和第三鰭片彼此平行。此裝置也包含設置在第一鰭片、第二鰭片和第三鰭片上,且沿著第一鰭片、第二鰭片和第三鰭片的側壁設置的閘極結構。此裝置也包含雙極性接面電晶體的射極,設置在閘極結構在第一鰭片上的兩側上。此裝置也包含雙極性接面電晶體的基極,設置在閘極結構在第二鰭片上的兩側上。此裝置也包含雙極性接面電晶體的集極,設置在閘極結構在第三鰭片上的兩側上。裝置也包含絕緣材料,完全地圍繞閘極結構設置在第一鰭片上的第一部分、閘極結構設置在第二鰭片上的第二部分,以及閘極結構設置在第三鰭片上的第三部分。在一實施例中,閘極結構的第一部分與閘極結構的第二部分相鄰的末端之間的距離至少為100nm。在一實施例中,閘極結構為第一閘極結構,且此裝置包含複數個閘極結構,閘極結構中的每一個設置在第一鰭片、第二鰭片和第三鰭片上,且沿著第一鰭片、第二鰭片和第三鰭片的側壁設置,將閘極結構中的每一個分離成由絕緣材料完全地圍繞且分別設置在第一鰭片、第二鰭片和第三鰭片上的第一部分、第二部分和第三部分。在一實施例中,雙極性接面電晶體的射極與第二雙極性接面電晶體的射極共用。在一實施例中,第一導電類型相應於P型摻質,而第二導電類型相應於N型摻質。在一實施例中,雙極性接面電晶體的射極電性耦接至閘極結構的閘極電極。
本發明另一實施例為一種方法,此方法包含將半導體基底的第一摻雜井圖案化以形成複數個第一鰭片,將半導體基底的第二摻雜井圖案化以形成複數個第二鰭片,以及將半導體基底的第三摻雜井圖案化以形成複數個第三鰭片。此方法也包含在第一鰭片、第二鰭片和第三鰭片上且沿著第一鰭片、第
二鰭片和第三鰭片的側壁形成閘極結構。此方法也包含在第一鰭片上及閘極結構的兩側磊晶成長雙極性接面電晶體的第一磊晶,在第二鰭片上及閘極結構的兩側磊晶成長雙極性接面電晶體的第二磊晶,以及在第三鰭片上及閘極結構的兩側磊晶成長雙極性接面電晶體的第三磊晶,第一磊晶和第三磊晶具有第一導電類型,第二磊晶具有與第一導電類型相反的第二導電類型,其中閘極結構具有第一部分、第二部分和第三部分,第一部分、第二部分和第三部分彼此電性隔離,第一部分在第一鰭片上,第二部分在第二鰭片上,第三部分在第三鰭片上。在一實施例中,形成閘極結構可包含在第一鰭片、第二鰭片和第三鰭片上沉積閘極介電層;在第一鰭片、第二鰭片和第三鰭片上沉積閘極電極層;以及將閘極電極層和閘極介電層圖案化以形成閘極結構的第一部分、閘極結構的第二部分和閘極結構的第三部分。在一實施例中,此方法可包含在第一磊晶、第二磊晶和第三磊晶上沉積第一層間介電質;切割閘極結構以將閘極結構分離成閘極結構的第一部分、閘極結構的第二部分和閘極結構的第三部分;以及在第一部分與第二部分相鄰的末端之間且在第二部分與第三部分的相鄰的末端之間沉積絕緣材料。在一實施例中,在閘極結構的第一部分與閘極結構的第二部分相鄰的末端之間的切割寬度在約100nm與約400nm之間。在一實施例中,此方法可包含在第一鰭片、第二鰭片和第三鰭片上與第一鰭片、第二鰭片和第三鰭片之間形成隔離材料;將隔離材料凹陷使第一鰭片、第二鰭片和第三鰭片各自從隔離材料的上表面突出;以及在隔離材料的部分之間磊晶成長第一磊晶、第二磊晶和第三磊晶。在一實施例中,第一導電類型相應於P型摻質,而第二導電類型相應於N型摻質。在一實施例中,此方法可包含在閘極結構上形成金屬化層,金屬化層將第一磊晶電性耦接至閘極結構的閘極。在一實施例中,此方法
可包含實施閘極置換製程以移除閘極結構的閘極電極,並以置換金屬閘極取代閘極電極。
前述內文概述了許多實施例的部件,以使本技術領域中具有通常知識者可以從各個方面更佳地了解本發明實施例。本技術領域中具有通常知識者應可理解他們可使用本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例相同之優點。本技術領域中具有通常知識者也應了解這些相等的結構並未背離本發明的精神與範圍。在不背離本發明的精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。
10:雙極性接面電晶體
12:雙極性接面電晶體
14:雙極性接面電晶體
82:磊晶集極區
84:磊晶基極區
86:磊晶射極區
102:基底
104:深N型井
106:P型井(射極區)
108:N型井(基極區)
110:N型井
112:P型井(集極區)
114:P型井
206:射極端(鰭片)(射極鰭片)
208:基極端(鰭片)
210:基極端(鰭片)
212:集極端(鰭片)
214:集極端(鰭片)
240:淺溝槽隔離區
310a:閘極
310b:閘極
310c:閘極
310d:閘極
320a:閘極
320b:閘極
320c:閘極
320d:閘極
330a:閘極
330b:閘極
330c:閘極
330d:閘極
340a:閘極
340b:閘極
340c:閘極
340d:閘極
350a:閘極
350b:閘極
350c:閘極
350d:閘極
Claims (14)
- 一種半導體裝置,包括:一第一組鰭片,具有摻雜P型摻質的一第一基質區,在該第一組鰭片上設置一雙極性接面電晶體(BJT)的一射極;一第二組鰭片,具有摻雜N型摻質的一第二基質區,該第二基質區接觸該第一基質區,在該第二組鰭片上設置該雙極性接面電晶體的一基極;一第三組鰭片,具有摻雜P型摻質的一第三基質區,在該第三組鰭片上設置該雙極性接面電晶體的一集極;一第一閘極結構,設置在該第一組鰭片上相鄰於該射極;一第二閘極結構,設置在該第二組鰭片上相鄰於該基極;以及一第三閘極結構,設置在該第三組鰭片上相鄰於該集極,其中該第一閘極結構、該第二閘極結構與該第三閘極結構物理性且電性分隔。
- 如請求項1之半導體裝置,更包括:一第四閘極結構,設置在一第四組鰭片上相鄰於該第一組鰭片,該第四組鰭片相應於一第二雙極性接面電晶體的一基極;以及一第五閘極結構,設置在一第五組鰭片上相鄰於該第四組鰭片,該第五組鰭片相應於該第二雙極性接面電晶體的一集極。
- 如請求項2之半導體裝置,其中該雙極性接面電晶體的該射極與該第二雙極性接面電晶體共用。
- 如請求項1之半導體裝置,其中該第一閘極結構包含一閘極電極,該閘極電極電性耦接至該第一組鰭片。
- 如請求項1至4任一項之半導體裝置,其中該射極係設置在該第 一閘極結構的兩側上,該基極係設置在該第二閘極結構的兩側上,且該集極係設置在該第三閘極結構的兩側上。
- 如請求項1至4任一項之半導體裝置,其中該第一組鰭片在該射極下的高度小於該第一組鰭片在該第一閘極結構下的高度。
- 一種半導體裝置,包括:一第一鰭片、一第二鰭片和一第三鰭片自一基底突出,該第一鰭片和該第三鰭片具有一第一導電類型,該第二鰭片具有與該第一導電類型相反的一第二導電類型,該第一鰭片、該第二鰭片和該第三鰭片彼此平行;一閘極結構,設置在該第一鰭片、該第二鰭片和該第三鰭片上,且沿著該第一鰭片、該第二鰭片和該第三鰭片的側壁設置;一雙極性接面電晶體(BJT)的一射極,設置在該閘極結構在該第一鰭片上的兩側上;該雙極性接面電晶體的一基極,設置在該閘極結構在該第二鰭片上的兩側上;該雙極性接面電晶體的一集極,設置在該閘極結構在該第三鰭片上的兩側上;一絕緣材料,完全地圍繞該閘極結構設置在該第一鰭片上的一第一部分、該閘極結構設置在該第二鰭片上的一第二部分,以及該閘極結構設置在該第三鰭片上的一第三部分;以及複數個閘極結構,該複數個閘極結構中的每一個設置在該第一鰭片、該第二鰭片和該第三鰭片上,且沿著該第一鰭片、該第二鰭片和該第三鰭片的側壁設置,將該複數個閘極結構中的每一個分離成由該絕緣材料完全地圍繞且分別設 置在該第一鰭片、該第二鰭片和該第三鰭片上的一第一部分、一第二部分和一第三部分。
- 如請求項7之半導體裝置,其中該雙極性接面電晶體的該射極與一第二雙極性接面電晶體的一射極共用。
- 如請求項7或8任一項之半導體裝置,其中該雙極性接面電晶體的該射極電性耦接至該閘極結構的一閘極電極。
- 一種半導體裝置的形成方法,包括:將一半導體基底的一第一摻雜井圖案化以形成複數個第一鰭片,將該半導體基底的一第二摻雜井圖案化以形成複數個第二鰭片,以及將該半導體基底的一第三摻雜井圖案化以形成複數個第三鰭片;在該些第一鰭片、該些第二鰭片和該些第三鰭片上且沿著該些第一鰭片、該些第二鰭片和該些第三鰭片的側壁形成一閘極結構;在該些第一鰭片上及該閘極結構的兩側磊晶成長一雙極性接面電晶體(BJT)的一第一磊晶,在該些第二鰭片上及該閘極結構的兩側磊晶成長該雙極性接面電晶體的一第二磊晶,以及在該些第三鰭片上及該閘極結構的兩側磊晶成長該雙極性接面電晶體的一第三磊晶,該第一磊晶和該第三磊晶具有一第一導電類型,該第二磊晶具有與該第一導電類型相反的一第二導電類型,其中該閘極結構具有一第一部分、一第二部分和一第三部分,該第一部分、該第二部分和該第三部分彼此電性隔離,該第一部分在該些第一鰭片上,該第二部分在該些第二鰭片上,該第三部分在該些第三鰭片上。
- 如請求項10之半導體裝置的形成方法,其中形成該閘極結構包括: 在該些第一鰭片、該些第二鰭片和該些第三鰭片上沉積一閘極介電層;在該些第一鰭片、該些第二鰭片和該些第三鰭片上沉積一閘極電極層;以及將該閘極電極層和該閘極介電層圖案化以形成該閘極結構的該第一部分、該閘極結構的該第二部分和該閘極結構的該第三部分。
- 如請求項10之半導體裝置的形成方法,更包括:在該第一磊晶、該第二磊晶和該第三磊晶上沉積一第一層間介電質(ILD);切割該閘極結構以將該閘極結構分離成該閘極結構的該第一部分、該閘極結構的該第二部分和該閘極結構的該第三部分;以及在該第一部分與該第二部分相鄰的末端之間且在該第二部分與該第三部分的相鄰的末端之間沉積一絕緣材料。
- 如請求項10至12任一項之半導體裝置的形成方法,更包括:在該些第一鰭片、該些第二鰭片和該些第三鰭片上與該些第一鰭片、該些第二鰭片和該些第三鰭片之間形成一隔離材料;將該隔離材料凹陷使該些第一鰭片、該些第二鰭片和該些第三鰭片各自從該隔離材料的一上表面突出;以及在該隔離材料的複數個部分之間磊晶成長該第一磊晶、該第二磊晶和該第三磊晶。
- 如請求項10至12任一項之半導體裝置的形成方法,更包括:在該閘極結構上形成一金屬化層,該金屬化層將該第一磊晶電性耦接至該閘極結構的一閘極。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/785,124 | 2020-02-07 | ||
| US16/785,124 US11239330B2 (en) | 2020-02-07 | 2020-02-07 | Bipolar junction transistor with gate over terminals |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202145574A TW202145574A (zh) | 2021-12-01 |
| TWI785491B true TWI785491B (zh) | 2022-12-01 |
Family
ID=76968687
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110103979A TWI785491B (zh) | 2020-02-07 | 2021-02-03 | 半導體裝置及其形成方法 |
Country Status (5)
| Country | Link |
|---|---|
| US (4) | US11239330B2 (zh) |
| KR (1) | KR102366994B1 (zh) |
| CN (1) | CN113257809B (zh) |
| DE (1) | DE102020104161A1 (zh) |
| TW (1) | TWI785491B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11804481B2 (en) | 2021-02-25 | 2023-10-31 | Globalfoundries U.S. Inc. | Fin-based and bipolar electrostatic discharge devices |
| US12520509B2 (en) * | 2021-12-21 | 2026-01-06 | Intel Corporation | Diode structure with backside epitaxial growth |
| US20240128262A1 (en) * | 2022-10-18 | 2024-04-18 | Mediatek Inc. | Bipolar junction transistor (bjt) structure |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201351486A (zh) * | 2012-06-12 | 2013-12-16 | Taiwan Semiconductor Mfg | 二極體、雙極接面電晶體及於鰭型場效電晶體裝置內二極體之製造方法 |
| TW201913818A (zh) * | 2017-08-28 | 2019-04-01 | 聯華電子股份有限公司 | 雙極性電晶體及其製作方法 |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8258602B2 (en) * | 2009-01-28 | 2012-09-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Bipolar junction transistors having a fin |
| US8373229B2 (en) * | 2010-08-30 | 2013-02-12 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gate controlled bipolar junction transistor on fin-like field effect transistor (FinFET) structure |
| US8487378B2 (en) | 2011-01-21 | 2013-07-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Non-uniform channel junction-less transistor |
| US8887106B2 (en) | 2011-12-28 | 2014-11-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of generating a bias-adjusted layout design of a conductive feature and method of generating a simulation model of a predefined fabrication process |
| US9035426B2 (en) * | 2011-12-28 | 2015-05-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin-like BJT |
| US8729634B2 (en) | 2012-06-15 | 2014-05-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with high mobility and strain channel |
| US8826213B1 (en) | 2013-03-11 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Parasitic capacitance extraction for FinFETs |
| US9831345B2 (en) * | 2013-03-11 | 2017-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with rounded source/drain profile |
| US8943455B2 (en) | 2013-03-12 | 2015-01-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods for layout verification for polysilicon cell edge structures in FinFET standard cells |
| TWI697051B (zh) | 2016-09-02 | 2020-06-21 | 聯華電子股份有限公司 | 雙載子接面電晶體 |
| US10290725B2 (en) | 2017-03-22 | 2019-05-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Bipolar junction transistor and integrated circuit device |
| CN108878418B (zh) | 2017-05-12 | 2021-02-09 | 中芯国际集成电路制造(上海)有限公司 | 半导体装置、检测器件发热的方法及制造方法 |
| US10529837B1 (en) | 2018-09-02 | 2020-01-07 | United Microelectronics Corp. | Bipolar junction transistor |
| TWI784064B (zh) * | 2018-10-01 | 2022-11-21 | 聯華電子股份有限公司 | 閘極控制雙載子接面電晶體及其操作方法 |
-
2020
- 2020-02-07 US US16/785,124 patent/US11239330B2/en active Active
- 2020-02-18 DE DE102020104161.6A patent/DE102020104161A1/de active Pending
- 2020-05-14 KR KR1020200057840A patent/KR102366994B1/ko active Active
- 2020-09-07 CN CN202010926633.0A patent/CN113257809B/zh active Active
-
2021
- 2021-02-03 TW TW110103979A patent/TWI785491B/zh active
-
2022
- 2022-01-31 US US17/589,180 patent/US11843038B2/en active Active
-
2023
- 2023-08-08 US US18/366,834 patent/US12051729B2/en active Active
-
2024
- 2024-06-21 US US18/750,063 patent/US12324210B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW201351486A (zh) * | 2012-06-12 | 2013-12-16 | Taiwan Semiconductor Mfg | 二極體、雙極接面電晶體及於鰭型場效電晶體裝置內二極體之製造方法 |
| TW201913818A (zh) * | 2017-08-28 | 2019-04-01 | 聯華電子股份有限公司 | 雙極性電晶體及其製作方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US20230378287A1 (en) | 2023-11-23 |
| KR20210102016A (ko) | 2021-08-19 |
| US12324210B2 (en) | 2025-06-03 |
| TW202145574A (zh) | 2021-12-01 |
| CN113257809B (zh) | 2024-05-07 |
| CN113257809A (zh) | 2021-08-13 |
| US11843038B2 (en) | 2023-12-12 |
| US12051729B2 (en) | 2024-07-30 |
| US20210249516A1 (en) | 2021-08-12 |
| US20220157953A1 (en) | 2022-05-19 |
| US20240339508A1 (en) | 2024-10-10 |
| KR102366994B1 (ko) | 2022-02-24 |
| US11239330B2 (en) | 2022-02-01 |
| DE102020104161A1 (de) | 2021-08-12 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11784185B2 (en) | Source/drain regions in fin field effect transistors (FinFETs) and methods of forming same | |
| US11532519B2 (en) | Semiconductor device and method | |
| US12363959B2 (en) | Semiconductor device and method | |
| US12324210B2 (en) | Bipolar junction transistor with gate over terminals | |
| TWI783502B (zh) | 半導體結構及其形成方法 | |
| US20250120146A1 (en) | Semiconductor device having a doped fin well | |
| US20230207396A1 (en) | Source/Drain Structures and Method of Forming | |
| US20230378001A1 (en) | Semiconductor device and method | |
| US20250159969A1 (en) | Semiconductor device and method | |
| US20240379659A1 (en) | Semiconductor device and method | |
| US20230420452A1 (en) | Semiconductor device and method | |
| US20250234634A1 (en) | Bipolar junction transistor with dielectric isolation structures | |
| US20250351402A1 (en) | Semiconductor device and method | |
| US20240145539A1 (en) | Stacked transistors having multiple gate dielectrics and multiple work function metals |