TWI783765B - 半導體記憶體裝置 - Google Patents
半導體記憶體裝置 Download PDFInfo
- Publication number
- TWI783765B TWI783765B TW110140583A TW110140583A TWI783765B TW I783765 B TWI783765 B TW I783765B TW 110140583 A TW110140583 A TW 110140583A TW 110140583 A TW110140583 A TW 110140583A TW I783765 B TWI783765 B TW I783765B
- Authority
- TW
- Taiwan
- Prior art keywords
- insulating film
- interlayer insulating
- film
- cell
- surrounding
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/21—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements
- G11C11/34—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices
- G11C11/40—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors
- G11C11/401—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using electric elements using semiconductor devices using transistors forming cells needing refreshing or charge regeneration, i.e. dynamic cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/50—Peripheral circuit region structures
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/14—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements
- G11C11/15—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using thin-film elements using multiple magnetic layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
- H10B12/0335—Making a connection between the transistor and the capacitor, e.g. plug
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/05—Making the transistor
- H10B12/053—Making the transistor the transistor being at least partially in a trench in the substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/09—Manufacture or treatment with simultaneous manufacture of the peripheral circuit region and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
- H10B12/315—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor with the capacitor higher than a bit line
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/34—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/48—Data lines or contacts therefor
- H10B12/482—Bit lines
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Memories (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本發明提供一種半導體記憶體裝置,包括:基底,包含單元區及圍繞單元區限定的周圍區,單元區包含由元件分離膜限定的主動區;儲存墊,連接至單元區的主動區;周圍閘極結構,置放於基底的周圍區上;周圍接觸插塞,置放於周圍閘極結構的兩側上且連接至基底;第一層間絕緣膜,置放於儲存墊及周圍接觸插塞上,且包含基於氮化物的絕緣材料;以及資訊儲存單元,連接至儲存墊,其中儲存墊的上部表面上的第一層間絕緣膜的厚度小於周圍接觸插塞的上部表面上的第一層間絕緣膜的厚度。
Description
一些實例實施例是關於一種半導體記憶體裝置及/或其製造方法,且更具體言之,是關於一種具備彼此相交的多個線路及內埋觸點的半導體記憶體裝置及/或其製造方法。
隨著半導體元件愈來愈高度整合,個別電路圖案變得更精細以在同一區域中實施更多的半導體元件。舉例而言,隨著半導體元件的整合程度增加,半導體元件的組件的設計規則減少及/或變得更複雜。
在高度縮放的半導體元件中,形成多個線路及插入於所述線路之間的多個內埋觸點(buried contact;BC)的製程變得愈來愈複雜及/或困難。
一些實例實施例提供一種能夠改良可靠性及效能的半導體記憶體裝置。
替代地或另外,一些實例實施例亦提供一種用於製造能夠改良可靠性及效能的半導體記憶體裝置的方法。
然而,一些實例實施例的態樣不受本文中闡述的態樣限制。藉由參考下文給出的實例實施例的詳細描述,一些實例實施例
的上述及其他態樣對於在實例實施例有關的領域具有通常知識者將變得更顯而易見。
根據一些實例實施例,提供一種半導體裝置,包含:基底,包含單元區及圍繞單元區的周圍區,單元區包含由元件分離膜限定的主動區;儲存墊,連接至單元區的主動區;周圍閘極結構,位於基底的周圍區上;周圍接觸插塞,位於周圍閘極結構的兩側上且連接至基底;第一層間絕緣膜,位於儲存墊上及周圍接觸插塞上,且包含基於氮化物的絕緣材料;以及資訊儲存電路,連接至儲存墊。儲存墊的上部表面上的第一層間絕緣膜的厚度小於周圍接觸插塞的上部表面上的第一層間絕緣膜的厚度。
根據一些實例實施例,提供一種半導體裝置,包含:基底,包含單元區及圍繞單元區的周圍區,單元區包含由元件分離膜限定的主動區;單元分離膜,在基底中限定單元區;儲存墊,連接至單元區的主動區;周圍閘極結構,位於基底的周圍區上;周圍接觸插塞,位於周圍閘極結構的兩側上且連接至基底,周圍接觸插塞的上部表面與儲存墊的上部表面位於同一平面上;第一層間絕緣膜,位於儲存墊上及周圍接觸插塞上,且包含基於氮化物的絕緣材料;以及電容器,包含連接至儲存墊的下部電極、下部電極上的電容器介電膜以及電容器介電膜上的平板上部電極。第一層間絕緣膜的上部表面包含單元分離膜上的階狀結構。
根據一些實例實施例,提供一種半導體裝置,包含:基底,包含單元區及圍繞單元區的周圍區,單元區包含由元件分離膜限定的主動區;單元分離膜,限定基底的單元區;位元線結構,包含單元導電線及單元導電線上的單元線封蓋膜,位元線結構位於基
底的單元區上;單元閘極電極,置放於基底的單元區內部且與單元導電線相交;儲存墊,位於位元線結構的側表面上,且連接至單元區的主動區;周圍閘極結構,位於基底的周圍區上;周圍接觸插塞,位於周圍閘極結構的兩側上且連接至基底;電容器,包含連接至儲存墊的下部電極、下部電極上的電容器介電膜以及電容器介電膜上的平板上部電極;下部層間絕緣膜,位於周圍接觸插塞上且包含基於氮化物的絕緣材料,下部層間絕緣膜的末端由平板上部電極覆蓋;以及上部層間絕緣膜,位於下部層間絕緣膜上,且覆蓋平板上部電極的側壁。下部層間絕緣膜不位於儲存墊的上部表面上。
根據一些實例實施例,提供一種用於製造半導體記憶體裝置的方法,方法包含:提供包含單元區及圍繞單元區的周圍區的基底;在基底的單元區中形成單元閘極電極;在單元導電線上形成包含單元導電線及單元線封蓋膜的位元線結構,位元線結構位於基底的單元區上;在周圍閘極導電膜上形成包含周圍閘極導電膜及周圍封蓋膜的周圍閘極結構,周圍閘極結構位於基底的周圍區上;在位元線結構的側表面上形成儲存墊;在周圍閘極結構的兩側上形成周圍接觸插塞,周圍接觸插塞與儲存墊同時形成;形成覆蓋周圍接觸插塞的上部表面及儲存墊的上部表面的預下部層間絕緣膜;移除預下部層間絕緣膜的一部分以形成暴露儲存墊的上部表面的下部層間絕緣膜,下部層間絕緣膜覆蓋周圍接觸插塞的上部表面;形成覆蓋單元區及周圍區的蝕刻終止膜,蝕刻終止膜位於下部層間絕緣膜上;以及形成穿透蝕刻終止膜及連接至儲存墊的下部電極。
20:單元區
22:單元區分離膜
24:周圍區
26:周圍元件分離膜
100:基底
101:單元緩衝膜
105:單元元件分離膜
110:單元閘極結構
111:單元閘極絕緣膜
112:單元閘極電極
113:單元閘極封蓋圖案
114:單元閘極封蓋導電膜
115:單元閘極溝槽
120:儲存觸點
130:單元絕緣膜
131:第一單元絕緣膜
132:第二單元絕緣膜
140:單元導電線
140ST:位元線結構
140ST_1:虛設位元線結構
141:第一單元導電膜
142:第二單元導電膜
143:第三單元導電膜
144:單元線封蓋膜
146:位元線觸點
150:單元線間隔物
151:第一單元線間隔物
152:第二單元線間隔物
153:第三單元線間隔物
154:第四單元線間隔物
160:儲存墊
160US、260US、265US、295US:上部表面
170:柵欄圖案
180:墊分離絕緣膜
180R:墊分離凹口
190:資訊儲存單元
191:第一下部電極
192:第一電容器介電膜
192SP:介電膜間隔物
193:第一上部電極
193p:預上部電極
193SW:側壁
230:周圍閘極絕緣膜
230_1:區塊閘極絕緣膜
240:周圍閘極導電膜
240_1:區塊導電線
240ST:周圍閘極結構
240ST_1:區塊導電結構
241:第一周圍導電膜
241_1:第一_1區塊導電膜
242:第二周圍導電膜
242_1:第一_2區塊導電膜
243:第三周圍導電膜
243_1:第一_3區塊導電膜
244:周圍封蓋膜
244_1:區塊封蓋膜
245:周圍間隔物
245_1:區塊間隔物
250:下部蝕刻終止膜
260:周圍閘極插塞
265:周圍線路
280R:佈線分離凹口
290:下部周圍層間絕緣膜
291:上部周圍層間絕緣膜
292:第二層間絕緣膜
295:第一層間絕緣膜
295US_ST:階狀結構
296:第一下部層間絕緣膜
296_1:第一部分
296_2:第二部分
296a:第一_1下部層間絕緣膜
296b:第一_2下部層間絕緣膜
296EP:端
296p:預下部層間絕緣膜
297:第一上部層間絕緣膜
412:下部絕緣層
412A:第一元件分離圖案
414A:第二元件分離圖案
420、420A:第一導電線
422:第一絕緣圖案
430:通道層
430A:通道結構
430A1:第一主動柱
430A2:第二主動柱
430L:連接件
432:第二絕緣圖案
434:第一內埋層
436:第二內埋層
440:閘極電極
440P1:第一子閘極電極
440P2:第二子閘極電極
440A:接觸閘極電極
442A:第二導電線
450:閘極絕緣膜
450A:閘極絕緣膜
460:電容器觸點
460A:電容器觸點
462:上部絕緣層
470:單元蝕刻終止膜
480:電容器
482:第二下部電極
484:第二電容器介電膜
486:第二上部電極
A-A、B-B、C-C、D-D、E-E:橫截面
AC:主動區
ACT:單元主動區
AG:空氣間隙
BC:內埋觸點
BL:位元線
BL_IF:邊界位元線
D1:第一方向
D2:第二方向
D3:第三方向
D4:第四方向
DC:直接觸點
LP:著陸墊
PR_ST1:邊界周圍閘極
R1、R2:區
SD1:第一源極/汲極區
SD2:第二源極/汲極區
t1:第一厚度
t2:第二厚度
t31、t32:厚度
WL:字元線
一些實例實施例上述的及其他態樣以及特徵藉由參考隨附圖式而詳細描述一些實例實施例將變得更顯而易見,其中:圖1為根據一些實例實施例的半導體記憶體裝置的示意性佈局圖。
圖2為圖1的區R1的示意性佈局圖。
圖3為圖1的區R2的示意性佈局圖。
圖4A及圖4B為沿著圖1的A-A截取的實例橫截面圖。
圖5為沿著圖3的B-B截取的橫截面圖。
圖6為沿著圖3的C-C截取的橫截面圖。
圖7及圖8為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖9為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖10為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖11為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖12為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖13為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖14為根據一些實例實施例的用於解釋半導體記憶體裝置
的圖式。
圖15為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖16及圖17為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖18為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。
圖19為根據一些實例實施例的用於解釋半導體記憶體裝置的佈局圖。
圖20為根據一些實例實施例的用於解釋半導體記憶體裝置的透視圖。
圖21為沿著圖19的D-D及E-E截取的橫截面圖。
圖22為根據一些實例實施例的用於解釋半導體記憶體裝置的佈局圖。
圖23為根據一些實例實施例的用於解釋半導體記憶體裝置的透視圖。
圖24A至圖27B為根據一些實例實施例的用於解釋用於製造半導體記憶體裝置的方法的中間階段圖。
圖1為根據一些實例實施例的半導體記憶體裝置的示意性佈局圖。圖2為圖1的區R1的示意性佈局。圖3為圖1的區R2的示意性佈局圖。圖4A及圖4B為沿著圖1的A-A截取的實例橫截面圖。圖5為沿著圖3的B-B截取的橫截面圖。圖6為沿
著圖3的C-C截取的橫截面圖。
出於參考目的,圖4A及圖4B可為周邊電路/周邊邏輯區(本文中稱為周圍區)的電晶體形成區的實例橫截面圖。
在與根據一些實例實施例的半導體記憶體裝置相關的圖式中,儘管動態隨機存取記憶體(Dynamic Random Access Memory;DRAM)繪示為實例,但實例實施例不限於此。
參考圖1至圖3,根據一些實例實施例的半導體記憶體裝置可包含單元區20、單元區分離膜22以及周圍區24。
單元區分離膜22可沿著單元區20的周邊/邊界形成。單元區分離膜22可將單元區20與周圍區24分離。可圍繞單元區20限定周圍區24。
單元區20可包含多個單元主動區ACT。單元主動區ACT可由形成於基底(圖4的100)中/內的單元元件分離膜(圖5及圖6的105)限定。隨著半導體記憶體裝置的設計規則的減少,單元主動區ACT可以如所繪示的對角線(斜線)條的形式置放。舉例而言,單元主動區ACT可在第三方向D3上延伸。第三方向可與第一方向D1成約70度的角度,然而,實例實施例不限於此。
多個閘極電極可在第一方向D1上跨越單元主動區ACT置放。多個閘極電極可彼此平行地延伸。多個閘極電極可為或對應於例如多個列/多個字元線WL。字元線WL可以相等間隔置放。字元線WL的寬度、字元線WL的間距及/或字元線WL之間的間隔可取決於設計規則而判定。
每一單元主動區ACT可藉由在第一方向D1上延伸的兩個字元線WL劃分為三個部分。單元主動區ACT可包含儲存連接
區及位元線連接區。位元線連接區可位於單元主動區ACT的中心處,且儲存連接區可位於單元主動區ACT的末端部分處。儘管單元主動區ACT示出為斜條,但實例實施例不限於此。舉例而言,單元主動區ACT在每一單元主動區ACT的中心處可包含或可具有延伸部,例如,翼。
在與字元線WL正交的第二方向D2上延伸的多個行/多個位元線BL可置放於字元線WL上。多個位元線BL可延伸為彼此平行。位元線BL可以相等間隔置放。位元線BL的寬度及/或相鄰位元線BL的間距及/或位元線BL之間的間隔可取決於設計規則而判定。
邊界位元線BL_IF可在第二方向D2上與位元線BL並排延伸。邊界位元線BL_IF的至少一部分可置放為在第一方向D1上與單元區分離膜22重疊。不同於所繪示組態,根據一些實例實施例的半導體記憶體裝置可不包含邊界位元線BL_IF。此外,單元區20內可存在虛設位元線(未示出)及/或虛設主動區(未示出)及/或虛設字元線(未示出)。
邊界周圍閘極PR_ST1可在第二方向D2上與邊界位元線BL_IF並排延伸。邊界周圍閘極PR_ST1可置放於單元區分離膜22與周圍區24之間的邊界處。不同於所繪示組態,在根據一些實例實施例的半導體記憶體裝置中,邊界周圍閘極PR_ST1可在第一方向D1上延伸。此外,根據一些實例實施例的半導體記憶體裝置可或可不包含邊界位元線BL_IF或邊界周圍閘極PR_ST1中的任一者或兩者。
根據一些實例實施例的半導體記憶體裝置可包含形成於
單元主動區ACT上的各種觸點配置。各種觸點配置可包含例如數位線觸點或直接觸點DC、內埋觸點BC以及著陸墊LP。
此處,直接觸點DC可指將單元主動區ACT電連接至位元線BL的觸點。內埋觸點BC可指將單元主動區ACT連接至電容器的下部電極(圖5及圖6的191)的觸點。考慮到配置結構,內埋觸點BC與單元主動區ACT之間的接觸面積可能較小。因此,可引入導電著陸墊LP以增大與單元主動區ACT的接觸面積及/或增大與電容器的下部電極(圖5及圖6的191)的接觸面積。藉由包含導電著陸墊LP可降低接觸電阻。
著陸墊LP可置放於單元主動區ACT與內埋觸點BC之間,且可置放於內埋觸點BC與電容器的下部電極(圖5及圖6的191)之間。在根據一些實例實施例的半導體記憶體裝置中,著陸墊LP可置放於內埋觸點BC與電容器的下部電極之間。藉由經由引入著陸墊LP來增大接觸面積,單元主動區ACT與電容器的下部電極之間的接觸電阻可減少,此可引起半導體裝置的改良感測裕度及/或改良效能。
直接觸點DC可連接至位元線連接區。內埋觸點BC可連接至儲存連接區。隨著內埋觸點BC置放於單元主動區ACT的兩個末端部分處,著陸墊LP可置放為與內埋觸點BC部分地重疊以鄰近於單元主動區ACT的兩個末端。替代地或另外,內埋觸點BC可形成為與位於鄰近字元線WL之間及鄰近位元線BL之間的單元主動區ACT及單元元件分離膜(圖5及圖6的105)重疊。
字元線WL可形成為基底100內部的內埋結構。字元線WL可橫跨直接觸點DC與內埋觸點BC之間的單元主動區ACT
置放。如所繪示,兩個字元線WL可置放為跨越單個單元主動區ACT。由於單元主動區ACT沿著第三方向D3延伸,字元線WL與單元主動區ACT可具有小於90度的角度。
直接觸點DC及內埋觸點BC可對稱地置放。因此,直接觸點DC及內埋觸點BC可沿著第一方向D1及第二方向D2置放於直線上,例如,可共線置放。在另一態樣中,不同於直接觸點DC及內埋觸點BC,著陸墊LP可在位元線BL沿其延伸的第二方向D2上以Z形狀置放。此外,著陸墊LP可置放為在字元線WL沿其延伸的第一方向D1上與每一位元線BL的相同側表面部分重疊。舉例而言,第一線的著陸墊LP中的每一者與對應位元線BL的左側表面重疊,且第二線的著陸墊LP中的每一者可與對應位元線BL的右側表面重疊。
參考圖1至圖6,根據一些實例實施例的半導體記憶體裝置可包含多個單元閘極結構110、多個位元線結構140ST、多個儲存墊160、資訊儲存單元190、周圍閘極結構240ST以及周圍閘極插塞260。
基底100可包含單元區20、單元區分離膜22以及周圍區24。基底100可為或可包含單晶半導體基底,諸如矽基底或絕緣層上矽(silicon-on-insulator;SOI)。相比之下,基底100可包含但不限於矽鍺、絕緣層上矽鍺(silicon germanium on insulator;SGOI)、銻化銦、鉛碲化合物、銦砷、磷化銦、砷化鎵或銻化鎵。基底100可經摻雜,例如可輕微地摻雜有硼;然而,實例實施例不限於此。
多個單元閘極結構110、多個位元線結構140ST、多個儲
存墊160以及資訊儲存電路/單元190可置放於單元區20中。周圍閘極結構240ST及周圍閘極插塞260可置放於周圍區24中。
單元元件分離膜105可形成於單元區20的基底100內部。單元元件分離膜105可具有淺溝槽隔離(shallow trench isolation;STI)結構,所述淺溝槽隔離結構具有極佳/充足的元件分離特性。單元元件分離膜105可限定單元區20內部的單元主動區ACT。由單元元件分離膜105限定的單元主動區ACT可具有包含短軸及長軸的長島狀物形狀,如圖1中所繪示。單元主動區ACT可具有斜線形式,以相對於形成於單元元件分離膜105中的字元線WL具有小於90度的角度。此外,單元主動區ACT可具有斜線形式,以相對於形成於單元元件分離膜105上的位元線BL具有小於90度的角度。
單元區分離膜22可形成具有STI結構的單元邊界分離膜。單元區20可由單元區分離膜22限定。
單元元件分離膜105及單元區分離膜22可包含例如但不限於例如氧化矽膜、氮化矽膜及/或氮氧化矽膜中的至少一者。儘管圖5及圖6繪示單元元件分離膜105及單元區分離膜22各自形成為單一絕緣膜,但此僅為方便解釋起見,且實例實施例不限於此。取決於單元元件分離膜105及單元區分離膜22的寬度,單元元件分離膜105及單元區分離膜22可各自形成為單一絕緣膜,且可形成為多個絕緣膜。此外,單元區分離膜22的深度可比單元元件分離膜105中的每一者的深度更深;然而,實例實施例不限於此。
儘管圖5繪示單元元件分離膜105的上部表面、基底100
的上部表面以及單元區分離膜22的上部表面置放於同一平面上,但此僅為方便解釋起見,且實例實施例不限於此。
單元閘極結構110可形成於基底100及單元元件分離膜105中。單元閘極結構110可橫跨單元元件分離膜105及由單元元件分離膜105限定的單元主動區ACT形成。單元閘極結構110可包含形成於基底100及單元元件分離膜105中的單元閘極溝槽115、單元閘極絕緣膜111、單元閘極電極112、單元閘極封蓋圖案113以及單元閘極封蓋導電膜114。此處,單元閘極電極112可為或對應於字元線WL。不同於所繪示組態,單元閘極結構110可不包含單元閘極封蓋導電膜114。
單元閘極絕緣膜111可充當對應於單元的電晶體的介電質。單元閘極絕緣膜111可沿著單元閘極溝槽115的側壁及底表面延伸。單元閘極絕緣膜111可沿著單元閘極溝槽115的至少部分輪廓延伸。單元閘極絕緣膜111可包含例如氧化矽、氮化矽、氮氧化矽或具有比氧化矽更高的介電常數的高介電常數材料中的至少一者。高介電常數材料可包含例如氧化鉿、氧化鉿矽、氧化鉿鋁、氧化鑭、氧化鑭鋁、氧化鋯、氧化鋯矽、氧化鉭、氧化鈦、氧化鋇鍶鈦、氧化鋇鈦、氧化鍶鈦、氧化釔、氧化鋁、氧化鉛鈧鉭、鈮酸鉛鋅以及其組合中的一或多者。
單元閘極電極112可充當對應於單元的電晶體的閘極。單元閘極電極112可形成於單元閘極絕緣膜111上。單元閘極電極112可填充單元閘極溝槽115的一部分。單元閘極封蓋導電膜114可沿著單元閘極電極112的上部表面延伸。
單元閘極電極112可包含金屬、金屬合金、導電金屬氮
化物、導電金屬碳氮化物、導電金屬碳化物、金屬矽化物、摻雜半導體材料(諸如摻雜多晶矽)、導電金屬氮氧化物以及導電金屬氧化物中的至少一者。單元閘極電極112可包含但不限於例如以下各者中的至少一者:TiN、TaC、TaN、TiSiN、TaSiN、TaTiN、TiAlN、TaAlN、WN、Ru、TiAl、TiAlC-N、TiAlC、TiC、TaCN、W、Al、Cu、Co、Ti、Ta、Ni、Pt、Ni-Pt、Nb、NbN、NbC、Mo、MoN、MoC、WC、Rh、Pd、Ir、Ag、Au、Zn、V、RuTiN、TiSi、TaSi、NiSi、CoSi、IrOx、RuOx以及其組合。單元閘極封蓋導電膜114可包含但不限於例如多晶矽或多晶矽鍺。
可將單元閘極封蓋圖案113置放於單元閘極電極112及單元閘極封蓋導電膜114上。單元閘極封蓋圖案113可填充在形成單元閘極電極112及單元閘極封蓋導電膜114之後留下的單元閘極溝槽115。儘管單元閘極絕緣膜111繪示為沿著單元閘極封蓋圖案113的側壁延伸,但實例實施例不限於此。單元閘極封蓋圖案113可包含例如氮化矽(SiN)、氮氧化矽(SiON)、氧化矽(SiO2)、碳氮化矽(SiCN)、碳氮氧化矽(SiOCN)以及其組合中的至少一者。
儘管未繪示,但至少一個雜質摻雜區可形成於單元閘極結構110的至少一側上。雜質摻雜區可包含雜質,諸如砷或磷中的至少一者;然而,實例實施例不限於此。雜質摻雜區可伺服電晶體的源極/汲極區。
位元線結構140ST可與對應於單元的電晶體的汲極(或源極)對應。位元線結構140ST可包含單元導電線140及單元線封蓋膜144。單元導電線140可形成於基底100及單元閘極結構
110形成於其上的單元元件分離膜105上。單元導電線140可與單元元件分離膜105及由單元元件分離膜105限定的單元主動區ACT相交。單元導電線140可形成為與單元閘極結構110相交。此處,單元導電線140可對應於位元線BL。
單元導電線140可為或可包含多個膜。單元導電線140可包含例如第一單元導電膜141、第二單元導電膜142以及第三單元導電膜143。第一單元導電膜141、第二單元導電膜142以及第三單元導電膜143可依序堆疊於基底100及單元元件分離膜105上。儘管單元導電線140繪示為三層膜,但實例實施例不限於此,且單元導電線140可包含超過或小於三層膜。
第一單元導電膜141、第二單元導電膜142以及第三單元導電膜143可分別包含例如雜質摻雜半導體材料(諸如摻雜多晶矽)、導電矽化物化合物、導電金屬氮化物、金屬以及金屬合金中的至少一者。舉例而言,第一單元導電膜141包含摻雜半導體材料,諸如摻雜多晶矽,第二單元導電膜142包含導電矽化物化合物及導電金屬氮化物中的至少一者,且第三單元導電膜143可包含但不限於金屬及金屬合金中的至少一者。
位元線觸點146可形成於單元導電線140與基底100之間。舉例而言,單元導電線140可形成於位元線觸點146上。舉例而言,位元線觸點146可形成於單元導電線140與具有長島狀物形狀的單元主動區ACT的中心部分相交的點處。位元線觸點146可形成於單元主動區ACT的位元線連接區與單元導電線140之間。
位元線觸點146可電連接單元導電線140及基底100。此
處,位元線觸點146可為或對應於直接觸點DC。位元線觸點146可包含例如雜質摻雜半導體材料(諸如摻雜多晶矽)、導電矽化物化合物、導電金屬氮化物以及金屬中的至少一者。
在圖5中,在與位元線觸點146的上部表面重疊的區中,單元導電線140可包含第二單元導電膜142及第三單元導電膜143。在不與位元線觸點146的上部表面重疊的區中,單元導電線140可包含第一單元導電膜141、第二單元導電膜142以及第三單元導電膜143。
儘管圖5繪示位元線觸點146並未置放於單元導電線140與最接近單元區分離膜22的基底100之間,但實例實施例不限於此。不同於所繪示組態,位元線觸點146可置放於單元導電線140與最接近單元區分離膜22的基底100之間。
單元線封蓋膜144可置放於單元導電線140上。單元線封蓋膜144可在第二方向D2上沿著單元導電線140的上部表面延伸。此時,單元線封蓋膜144可包含例如氮化矽膜、氮氧化矽、碳氮化矽以及碳氮氧化矽中的至少一者。在根據一些實例實施例的半導體記憶體裝置中,單元線封蓋膜144可包含例如氮化矽膜。儘管單元線封蓋膜144繪示為單一膜,但實例實施例不限於此。作為實例,不同於所繪示組態,單元線封蓋膜144可具有雙膜結構。作為另一實例,單元線封蓋膜144可具有三層膜結構。作為又另一實例,單元線封蓋膜144可具有四層膜或大於四層膜的結構。此外,實例實施例不限於以上,且以上特徵中無一者必須彼此互斥。
單元絕緣膜130可形成於基底100及單元元件分離膜105
上。更具體言之,單元絕緣膜130可形成於其中未形成位元線觸點146及儲存觸點120的基底100上,且形成於單元元件分離膜105及單元區分離膜22上。單元絕緣膜130可形成於基底100與單元導電線140之間及單元元件分離膜105與單元導電線140之間。
儘管單元絕緣膜130可為或對應於單一膜,但如所繪示,單元絕緣膜130可為或包含多層膜,所述多層膜包含第一單元絕緣膜131及第二單元絕緣膜132。舉例而言,第一單元絕緣膜131可包含氧化矽膜,且第二單元絕緣膜132可包含氮化矽膜,但不限於此。不同於所繪示組態,單元絕緣膜130可為但不限於包含氧化矽膜、氮化矽膜以及氧化矽膜的三層膜。單元絕緣膜130可藉由氧化製程及/或沈積製程形成;然而,實例實施例不限於此。
單元緩衝膜101可置放於單元絕緣膜130與單元區分離膜22之間。單元緩衝膜101可包含但不限於例如氧化矽膜。
單元線間隔物150可置放於單元導電線140及單元線封蓋膜144的側壁上。在單元導電線140的形成有位元線觸點146的部分中,單元線間隔物150可形成於基底100及單元元件分離膜105上。單元線間隔物150可置放於單元導電線140、單元線封蓋膜144以及位元線觸點146的側壁上。
然而,在單元導電線140的未形成有位元線觸點146的剩餘部分中,單元線間隔物150可置放於單元絕緣膜130上。單元線間隔物150可置放於單元導電線140及單元線封蓋膜144的側壁上。
儘管單元線間隔物150可為或對應於單一膜,但如所繪
示,單元線間隔物150可為或可包含多層膜結構,所述多層膜結構包含第一單元線間隔物151、第二單元線間隔物152、第三單元線間隔物153以及第四單元線間隔物154。舉例而言,第一單元線間隔物151、第二單元線間隔物152、第三單元線間隔物153以及第四單元線間隔物154可包含但不限於氧化矽膜、氮化矽膜、氮氧化矽膜(SiON)、碳氮氧化矽膜(SiOCN)、空氣(諸如乾淨的乾燥空氣)以及其組合中的一者。
舉例而言,第二單元線間隔物152未置放於單元絕緣膜130上,但可置放於位元線觸點146的側壁上。在圖3及圖5中,位元線結構140ST可在第二方向D2上較長地延伸。單元線間隔物150可置放於位元線結構140ST的側壁中的在第二方向D2上延伸的長側壁上。
在圖5中,虛設位元線結構140ST_1可置放於單元區分離膜22上。虛設位元線結構140ST_1可具有與位元線結構140ST相同的結構,但在半導體裝置的操作期間可能不會電主動。舉例而言,虛設位元線結構140ST_1可包含單元導電線140及單元線封蓋膜144。此處,虛設位元線結構140ST_1的單元導電線140可對應於邊界位元線BL_IF。
保護圖案/柵欄圖案170可置放於基底100及單元元件分離膜105上。柵欄圖案170可形成為與形成於基底100中的單元閘極結構110及單元元件分離膜105重疊。柵欄圖案170可為置放於在第二方向D2上延伸的位元線結構140ST之間。柵欄圖案170可包含例如氧化矽、氮化矽、氮氧化矽以及其組合中的至少一者。
儲存觸點120可置放於在第一方向D1上彼此鄰近的單元導電線140之間。儲存觸點120可置放於在第二方向D2上彼此鄰近的柵欄圖案170之間。儲存觸點120可與基底100及鄰近單元導電線140之間的單元元件分離膜105重疊。儲存觸點120可連接至單元主動區ACT的儲存連接區。此處,儲存觸點120可對應於單元觸點/內埋觸點BC。
儲存觸點120可包含例如雜質摻雜半導體材料(諸如摻雜多晶矽)、導電矽化物化合物、導電金屬氮化物以及金屬中的至少一者。
儲存墊160可形成於儲存觸點120上。儲存墊160可電連接至儲存觸點120。儲存墊160可連接至單元主動區ACT的儲存連接區。此處,儲存墊160可對應於著陸墊LP。
儲存墊160可與位元線結構140ST的上部表面的一部分重疊。儲存墊160可包含例如雜質摻雜半導體材料(諸如摻雜多晶矽)、導電矽化物化合物、導電金屬氮化物、導電金屬碳化物、金屬及金屬合金中的至少一者。
墊分離絕緣膜180可形成於儲存墊160及位元線結構140ST上。舉例而言,墊分離絕緣膜180可置放於單元線封蓋膜144上。墊分離絕緣膜180可限定形成多個隔離區的儲存墊160。墊分離絕緣膜180可能不覆蓋儲存墊160的上部表面。墊分離絕緣膜180可填充墊分離凹口180R。墊分離凹口180R可分離鄰近儲存墊160。舉例而言,基於基底100的上部表面,儲存墊的上部表面160US的高度可與墊分離絕緣膜180的上部表面的高度相同。
墊分離絕緣膜180包含絕緣材料,且可使多個儲存墊160彼此電分離。舉例而言,墊分離絕緣膜180可包含例如氧化矽膜、氮化矽膜、氮氧化矽膜、碳氮氧化矽膜及/或碳氮化矽膜中的至少一者。
周圍元件分離膜26可形成於周圍區24的基底100中。周圍元件分離膜26可限定周圍區24內部的周圍主動區。儘管周圍元件分離膜26的上部表面繪示為與基底100的上部表面置放於同一平面上,但實例實施例不限於此。周圍元件分離膜26可包含但不限於例如氧化矽膜、氮化矽膜以及氮氧化矽膜中的至少一者。周圍元件分離膜26可包含與單元元件分離膜105及/或單元區分離膜22的材料相同或不同的材料,且可與單元元件分離膜105及/或單元區分離膜22中的任一者或兩者同時或不同時形成。
周圍閘極結構240ST可置放於周圍區24的基底100上。周圍閘極結構240ST可置放於由周圍元件分離膜26限定的周圍主動區上。
周圍閘極結構240ST可包含依序堆疊於基底100上的周圍閘極絕緣膜230、周圍閘極導電膜240以及周圍封蓋膜244。周圍閘極結構240ST可包含周圍間隔物245,所述周圍間隔物245置放於周圍閘極導電膜240的側壁及周圍封蓋膜244的側壁上。
周圍閘極導電膜240可包含依序堆疊於周圍閘極絕緣膜230上的第一周圍導電膜241、第二周圍導電膜242以及第三周圍導電膜243。作為實例,額外導電膜可能不會置放於周圍閘極導電膜240與周圍閘極絕緣膜230之間。作為另一實例,不同於所繪示組態,諸如功函數導電膜的額外導電膜可置放於周圍閘極導電
膜240與周圍閘極絕緣膜230之間。
儘管兩個周圍閘極結構240ST繪示為置放於鄰近周圍元件分離膜26之間,但此僅為方便解釋起見,且實例實施例不限於此。周圍閘極結構240ST可對應於周邊電晶體的閘極,所述電晶體諸如用於列解碼或行解碼及/或緩衝及/或在半導體裝置中執行的其他邏輯功能的電晶體。周圍閘極結構240ST可對應於平面CMOS電晶體,且可對應於N型電晶體閘極或P型電晶體閘極;然而,實例實施例不限於此。
區塊導電結構240ST_1可置放於單元區20與周圍區24之間。儘管區塊導電結構240ST_1的一部分繪示為與單元區分離膜22重疊,但實例實施例不限於此。區塊導電結構240ST_1可為在第一方向D1上最接近虛設位元線結構140ST_1的導電結構。
區塊導電結構240ST_1可包含依序堆疊於基底100上的區塊閘極絕緣膜230_1、區塊導電線240_1以及區塊封蓋膜244_1。區塊導電結構240ST_1可包含置放於區塊導電線240_1的側壁上且置放於上區塊封蓋膜244_1的側壁上的區塊間隔物245_1。此處,區塊導電線240_1可對應於邊界周圍閘極PR_ST1。
區塊導電線240_1可包含依序堆疊於區塊閘極絕緣膜230_1上的第一_1區塊導電膜241_1、第一_2區塊導電膜242_1以及第一_3區塊導電膜243_1。區塊閘極絕緣膜230_1與區塊封蓋膜244_1之間的區塊導電線240_1的堆疊膜結構可與周圍閘極導電膜240的堆疊膜結構相同;然而,實例實施例不限於此。
周圍閘極結構240ST及區塊導電結構240ST_1可形成於相同層級處。此處,術語「相同層級」對應於兩者均由相同製造製
程形成。周圍閘極導電膜240及區塊導電線240_1可具有與單元導電線140的堆疊結構相同的堆疊結構。
第一周圍導電膜241及第一_1區塊導電膜241_1可包含與第一單元導電膜141的材料相同的材料。第二周圍導電膜242及第一_2區塊導電膜242_1可包含與第二單元導電膜142的材料相同的材料。第三周圍導電膜243及第一_3區塊導電膜243_1可包含與第三單元導電膜143的材料相同的材料。第一周圍導電膜241及第一_1區塊導電膜241_1、第二周圍導電膜242及第一_2區塊導電膜242_1以及第三周圍導電膜243及第一_3區塊導電膜243_1中的任一者可包含彼此相同的材料。
周圍閘極絕緣膜230及區塊閘極絕緣膜230_1可包含相同材料,且可同時形成;然而,實例實施例不限於此。周圍閘極絕緣膜230及區塊閘極絕緣膜230_1可包含氧化矽、氮化矽、氮氧化矽或具有比氧化矽更高的介電常數的高介電常數材料。
周圍間隔物245及區塊間隔物245_1可包含相同材料,且可同時形成;然而,實例實施例不限於此。周圍間隔物245及區塊間隔物245_1可包含例如氮化矽、氮氧化矽、氧化矽、碳氮化矽、碳氮氧化矽以及其組合中的至少一者。儘管周圍間隔物245及區塊間隔物245_1繪示為單一膜,但此僅為方便解釋起見,且實例實施例不限於此。周圍間隔物245及區塊間隔物245_1可為多層膜。
周圍封蓋膜244及區塊封蓋膜244_1可包含相同材料,且可同時形成;然而,實例實施例不限於此。周圍封蓋膜244及區塊封蓋膜244_1可包含例如氮化矽膜、氮氧化矽以及氧化矽中的
至少一者。
下部蝕刻終止膜250可置放於基底100上。下部蝕刻終止膜250可沿著周圍閘極結構240ST的輪廓及區塊導電結構240ST_1的輪廓形成。下部蝕刻終止膜250可沿著虛設位元線結構140ST_1的側壁延伸。下部蝕刻終止膜250可包含例如氮化矽膜、氮氧化矽、碳氮化矽以及碳氮氧化矽中的至少一者。
下部周圍層間絕緣膜290可置放於下部蝕刻終止膜250上。下部周圍層間絕緣膜290可圍繞周圍閘極結構240ST置放。下部周圍層間絕緣膜290可置放於虛設位元線結構140ST_1與區塊導電結構240ST_1之間的單元區分離膜22上。
下部周圍層間絕緣膜290可包含氧化物類絕緣材料。下部周圍層間絕緣膜290的上部表面可與沿著周圍閘極結構240ST的上部表面延伸的下部蝕刻終止膜250置放於同一平面上。
上部周圍層間絕緣膜291可置放於周圍閘極結構240ST及下部周圍層間絕緣膜290上。上部周圍層間絕緣膜291可覆蓋周圍閘極結構240ST及下部周圍層間絕緣膜290。舉例而言,基於基底100的上部表面,上部周圍層間絕緣膜291的上部表面的高度可與單元線封蓋膜144的上部表面的高度相同。
上部周圍層間絕緣膜291包含與下部周圍層間絕緣膜290的材料不同的材料。上部周圍層間絕緣膜291可包含例如氮化物類絕緣材料且可不包含氧化物類絕緣材料。舉例而言,上部周圍層間絕緣膜291可包含氮化矽。
周圍接觸插塞260可置放於周圍閘極結構240ST的兩側上。周圍接觸插塞260可穿透上部周圍層間絕緣膜291及下部周
圍層間絕緣膜290,且延伸至周圍區24的基底100。周圍接觸插塞260連接至周圍區24的基底100。周圍線路265可置放於上部周圍層間絕緣膜291上。周圍接觸插塞260及周圍線路265可由佈線分離凹口280R分離。佈線分離凹口280R的寬度可為不同的。
周圍接觸插塞260及周圍線路265可包含與儲存墊160的材料相同的材料,且可彼此同時形成。周圍接觸插塞260及周圍線路265可與儲存墊160形成於相同層級處。
周圍接觸插塞的上部表面260US可與周圍線路的上部表面265US置放於同一平面上。周圍線路的上部表面265US可與儲存墊的上部表面160US置放於同一平面上。
第一層間絕緣膜295可置放於單元區20及周圍區24上方。第一層間絕緣膜295可置放於儲存墊160、周圍接觸插塞260以及周圍線路265上。第一層間絕緣膜295可置放於上部周圍層間絕緣膜291上。
舉例而言,參考圖5,儲存墊的上部表面160US上的第一層間絕緣膜295的第一厚度t1小於/薄於周圍接觸插塞的上部表面260US上的第一層間絕緣膜295的第二厚度t2。周圍接觸插塞的上部表面260US上的第一層間絕緣膜295的厚度可與周圍線路的上部表面265US上的第一層間絕緣膜295的厚度相同。
第一層間絕緣膜295可包含第一下部層間絕緣膜296及第一上部層間絕緣膜297。舉例而言,第一上部層間絕緣膜297可為上部蝕刻終止膜。
在根據一些實例實施例的半導體記憶體裝置中,第一下部層間絕緣膜296可置放於周圍接觸插塞的上部表面260US及周
圍線路的上部表面265US上。第一下部層間絕緣膜296不置放於儲存墊的上部表面160US上。
第一上部層間絕緣膜297可置放於周圍接觸插塞的上部表面260US、周圍線路的上部表面265US以及儲存墊的上部表面160US上。第一下部層間絕緣膜296覆蓋周圍接觸插塞的上部表面260US及周圍線路的上部表面265US。
在根據一些實例實施例的半導體記憶體裝置中,第一層間絕緣膜295的第一厚度t1與第一層間絕緣膜295的第二厚度t2之間的差值可由第一下部層間絕緣膜296的厚度引起/與第一下部層間絕緣膜296的厚度相關聯。
第一下部層間絕緣膜296可填充佈線分離凹口280R。在圖4A中,第一下部層間絕緣膜296可完全填充佈線分離凹口280R。在圖4B中,由第一下部層間絕緣膜296包圍的空氣間隙AG可置放於佈線分離凹口280R內部。
第一層間絕緣膜的上部表面295US可包含階狀結構295US_ST。第一下部層間絕緣膜296包含端296EP。第一層間絕緣膜295的階狀結構295US_ST可形成於第一下部層間絕緣膜的端296EP處。
在根據一些實例實施例的半導體記憶體裝置中,第一下部層間絕緣膜296不延伸至單元區20。替代地,第一下部層間絕緣膜的末端296EP可位於單元區分離膜22上。第一下部層間絕緣膜296包含第一下部層間絕緣膜的置放於單元區分離膜22上的末端296EP。第一下部層間絕緣膜的未端296EP可置放於豎直地(在第四方向D4上)與單元區分離膜22的上部表面重疊的位置處。
在下文中,術語「豎直方向」或「豎直」將描述為垂直於基底100的表面的第四方向D4。
第一層間絕緣膜295的階狀結構295US_ST可形成於單元區分離膜22上/由單元區分離膜22限定。
作為實例,第一下部層間絕緣膜296及第一上部層間絕緣膜297中的每一者可各自包含氮化物類絕緣材料。第一下部層間絕緣膜296及第一上部層間絕緣膜297可分別包含例如氮化矽、碳氮化矽、碳氮氧化矽以及氮化硼矽(SiBN)中的至少一者。
作為另一實例,第一下部層間絕緣膜296可包含氮化物類絕緣材料。第一上部層間絕緣膜297可包含例如碳氧化矽(SiOC)。
藉由將周圍接觸插塞的上部表面260US上的第一層間絕緣膜295的第二厚度t2設置為大於儲存墊的上部表面160US上的第一層間絕緣膜295的第一厚度t1,在包含於製造資訊儲存單元190的製程中的蝕刻製程中,第一層間絕緣膜295可保護或有助於保護下部周圍層間絕緣膜290,例如,保護或有助於保護下部周圍層間絕緣膜290的附帶蝕刻。在包含於製造資訊儲存單元190的製程中的蝕刻製程中,第一層間絕緣膜295可防止或降低由蝕刻下部周圍層間絕緣膜290所引起的缺陷的可能性及/或影響。
資訊儲存電路/單元190可置放於儲存墊160上。資訊儲存單元190可電連接至儲存墊160。資訊儲存單元190的部分可置放於第一上部層間絕緣膜297中。資訊儲存單元190可包含但不限於例如電容器。資訊儲存單元190包含第一下部電極191、第一電容器介電膜192以及第一上部電極193。舉例而言,第一上部電
極193可為具有平板形式的平板上部電極。
替代地或另外,資訊儲存單元190可包含憶阻器及/或可包含遲滯裝置及/或其他非線性電路。替代地或另外,資訊儲存單元190可為二端電路或三端電路或具有超過三個電路的裝置。資訊儲存單元190可能能夠基於資訊儲存單元190的電及/或磁性及/或物理性質而儲存資訊。
第一下部電極191可置放於儲存墊160上。第一下部電極191繪示為具有柱形狀,但實例實施例不限於此。第一下部電極191可具有圓柱形狀。第一電容器介電膜192形成於第一下部電極191上。第一電容器介電膜192可沿著第一下部電極191的輪廓形成。第一上部電極193可形成於第一電容器介電膜192上。第一上部電極193可包繞第一下部電極191的外壁。
在根據一些實例實施例的半導體記憶體裝置中,第一電容器介電膜192可包含與第一上部電極193豎直重疊的第一部分及不與第一上部電極193豎直重疊的第二部分。第一電容器介電膜192的第二部分為未由第一上部電極193覆蓋的部分。
在根據一些實例實施例的半導體記憶體裝置中,第一上部電極193可覆蓋第一下部層間絕緣膜296的部分。第一上部電極193可與第一下部層間絕緣膜296豎直重疊。第一下部層間絕緣膜296可包含與第一上部電極193豎直重疊的第一部分及不與第一上部電極193豎直重疊的第二部分。
第一上部電極193可覆蓋第一下部層間絕緣膜的端296EP。第一層間絕緣膜295的階狀結構295US_ST可形成於與第一上部電極193豎直重疊的位置處。第一上部層間絕緣膜297在
第一下部層間絕緣膜296與第一上部電極193之間延伸。
第一下部電極191及第一上部電極193可包含但不限於例如摻雜半導體材料(諸如摻雜多晶矽)、導電金屬氮化物(例如,氮化鈦、氮化鉭、氮化鈮或氮化鎢)、金屬(例如,釕、銥、鈦或鉭等中的一或多者等)以及導電金屬氧化物(例如,氧化銥或氧化鈮等中的一或多者等)。第一上部電極193繪示為單一膜,但不限於此。第一上部電極193可包含多個導電膜,且每一導電膜可包含彼此不同的導電材料。
第一電容器介電膜192可包含但不限於例如氧化矽、氮化矽、氮氧化矽、高介電常數材料以及其組合中的一者。在根據一些實例實施例的半導體記憶體裝置中,第一電容器介電膜192可具有其中依序堆疊氧化鋯、氧化鋁以及氧化鋯的堆疊膜結構。在根據一些實例實施例的半導體記憶體裝置中,第一電容器介電膜192可包含包括鉿(Hf)的介電膜。在根據一些實例實施例的半導體記憶體裝置中,第一電容器介電膜192可具有鐵電材料膜及順電材料膜的堆疊膜結構。
儘管第一下部電極191的高度繪示為類似於自基底100的上部表面至儲存墊的上部表面160US的高度,但此僅為方便解釋起見,且實例實施例不限於此。第一上部電極193的邊緣部分繪示為具有L形狀,但實例實施例不限於此。
第二層間絕緣膜292可置放於第一層間絕緣膜295上。第二層間絕緣膜292覆蓋第一上部電極的側壁193SW。
第一電容器介電膜192可沿著第一層間絕緣膜295與第二層間絕緣膜292之間的邊界延伸。第一上部層間絕緣膜297在
第一下部層間絕緣膜296與第二層間絕緣膜292之間延伸。
第二層間絕緣膜292可包含但不限於例如氧化物類絕緣材料。第二層間絕緣膜292可包含具有對第一上部層間絕緣膜297具有蝕刻選擇性的材料,所述蝕刻選擇性例如比第一上部層間絕緣膜297蝕刻得慢。
圖7及圖8為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。為方便解釋起見,將主要描述與使用圖1至圖6描述的點不同的點。
參考圖7及8,在根據一些實例實施例的半導體記憶體裝置中,第一電容器介電膜192置放於與第一上部電極193豎直重疊的部分處。第一電容器介電膜192不置放於不與第一上部電極193豎直重疊的部分中。
第一電容器介電膜192不包含在第一方向D1上突出超過第一上部電極的側壁193SW的部分。第一電容器介電膜192未沿著第一層間絕緣膜295與第二層間絕緣膜292之間的邊界延伸。第一電容器介電膜192未置放於第一層間絕緣膜295與第二層間絕緣膜292之間。
第一電容器介電膜192未形成於第一層間絕緣膜的未由第一上部電極193覆蓋的上部表面295US上。第一層間絕緣膜295可與第二層間絕緣膜292接觸,例如,與第二層間絕緣膜292直接接觸。
第一下部層間絕緣膜296可包含與第一上部電極193豎直重疊的第一部分296_1及不與第一上部電極193豎直重疊的第二部分296_2。第一電容器介電膜192在第四方向D4上與第一下
部層間絕緣膜的第一部分296_1重疊。第一電容器介電膜192在第四方向D4上不與第一下部層間絕緣膜的第二部分296_2重疊。
第一電容器介電膜192未沿著覆蓋周圍閘極結構240ST的第一層間絕緣膜的上部表面295US延伸。
圖9為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。為方便解釋起見,將主要描述與使用圖7及圖8描述的點不同的點。
參考圖9,在根據一些實例實施例的半導體記憶體裝置中,第一下部層間絕緣膜的第一部分296_1的厚度t31可大於或等於第一下部層間絕緣膜的第二部分296_2的厚度t32。
在第一上部電極的側壁193SW附近,第一層間絕緣膜的上部表面295US可具有另一階梯結構。
根據一些實例實施例,可蝕刻第一下部層間絕緣膜296的不與第一上部電極193豎直重疊的部分及第一上部層間絕緣膜297。在此情況下,第一下部層間絕緣膜的第一部分296_1的厚度t31可大於第一下部層間絕緣膜的第二部分296_2的厚度t32。
在此情況下,周圍接觸插塞的上部表面260US上的第一層間絕緣膜(圖4A的295)包含第一下部層間絕緣膜的第二部分296_2。周圍接觸插塞的上部表面260US上的第一層間絕緣膜的第二厚度t2可與第一下部層間絕緣膜的第二部分296_2的厚度t32相同。此外,在與第一上部電極193豎直重疊的部分中,第一下部層間絕緣膜296及第一上部層間絕緣膜297的厚度可為第一下部層間絕緣膜的第一部分296_1的厚度t31與第一上部層間絕緣膜297的第一厚度t1的總和。
在一些實例實施例中,不同於所繪示組態,可蝕刻不與第一上部電極193豎直重疊的第一上部層間絕緣膜297。然而,可不蝕刻不與第一上部電極193豎直重疊的第一下部層間絕緣膜296。在此情況下,第一下部層間絕緣膜的第一部分296_1的厚度t31可與第一下部層間絕緣膜的第二部分296_2的厚度t32相同。
在此情況下,周圍接觸插塞的上部表面260US上的第一層間絕緣膜(圖4A的295)包含第一下部層間絕緣膜296。周圍接觸插塞的上部表面260US上的第一層間絕緣膜的第二厚度t2可與第一下部層間絕緣膜的第二部分296_2的厚度t32相同。
在一些實例實施例中,不同於所繪示組態,可蝕刻不與第一上部層間絕緣膜297的第一上部電極193豎直重疊的部分。在此情況下,第一下部層間絕緣膜的第一部分296_1的厚度t31可與第一下部層間絕緣膜的第二部分296_2的厚度t32相同。
在此情況下,周圍接觸插塞的上部表面260US上的第一層間絕緣膜(圖4A的295)包含第一下部層間絕緣膜296及第一上部層間絕緣膜297的部分。周圍接觸插塞的上部表面260US上的第一層間絕緣膜的第二厚度t2可為第一下部層間絕緣膜的第二部分296_2的厚度t32與剩餘第一上部層間絕緣膜297的厚度的總和。
圖10為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。為方便解釋起見,將主要描述與使用圖1及圖6描述的點不同的點。
參考圖10,在根據一些實例實施例的半導體記憶體裝置中,第一上部電極193不與第一下部層間絕緣膜296豎直重疊。
第一下部層間絕緣膜296不包含與第一上部電極193豎直重疊的部分。
第一上部電極193未覆蓋第一下部層間絕緣膜的端296EP。第一層間絕緣膜295的階狀結構295US_ST可形成於不與第一上部電極193豎直重疊的位置處。
不同於所繪示組態,第一上部電極193可覆蓋第一層間絕緣膜295的部分,但可能不會覆蓋第一下部層間絕緣膜296。在此情況下,第一上部電極193未覆蓋第一下部層間絕緣膜的端296EP。替代地,第一層間絕緣膜295的階狀結構295US_ST可形成於與第一上部電極193豎直重疊的位置處。
圖11為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。為方便解釋起見,將主要描述與使用圖10描述的點不同的點。
參考圖11,根據一些實例實施例的半導體記憶體裝置可更包含介電膜間隔物192SP,其形成於第一層間絕緣膜295的階狀結構295US_ST中。
介電膜間隔物192SP包含與第一電容器介電膜192相同的材料。可在移除置放於不與第一上部電極193豎直重疊的部分中的第一電容器介電膜192的同時,形成介電膜間隔物192SP。
圖12為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。圖13為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。圖14為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。圖15為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。為方便解釋起見,將主要描述與使用圖1至圖6
描述的點不同的點。
參考圖12至圖14,在根據一些實例實施例的半導體記憶體裝置中,第一下部層間絕緣膜296可形成為延伸至單元區20。
第一下部層間絕緣膜296的部分可形成於與單元區20重疊的位置處。第一下部層間絕緣膜296的部分可置放於單元區20上。
在圖12中,第一下部層間絕緣膜296未延伸至最接近單元區分離膜22的儲存墊160。第一下部層間絕緣膜296未覆蓋最接近單元區分離膜22的儲存墊的上部表面160US。
在圖13及圖14中,第一下部層間絕緣膜296可延伸至鄰近於單元區分離膜22的儲存墊160。第一下部層間絕緣膜296可覆蓋鄰近於單元區分離膜22的儲存墊的上部表面160US的至少一部分。
在圖13中,第一下部電極191可穿過第一下部層間絕緣膜296及第一上部層間絕緣膜297,且連接至儲存墊160。在圖14中,第一下部電極191不穿過第一下部層間絕緣膜296及第一上部層間絕緣膜297。第一下部電極191未連接至最接近單元區分離膜22的儲存墊160。
在圖13及圖14中,儘管第一下部層間絕緣膜296繪示為延伸至鄰近於單元區分離膜22的儲存墊160,但此僅為方便解釋起見,且實例實施例不限於此。
參考圖15,在根據一些實例實施例的半導體記憶體裝置中,第一下部層間絕緣膜296未延伸至單元區分離膜22。
第一下部層間絕緣膜296不包含與單元區分離膜22豎直
重疊的部分。第一下部層間絕緣膜的端296EP可位於周圍區24上。
第一上部電極193不與第一下部層間絕緣膜296豎直重疊。
不同於所繪示組態,第一上部電極193可與第一下部層間絕緣膜296豎直重疊。第一下部層間絕緣膜296可包含與第一上部電極193豎直重疊的部分。
圖16及圖17為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。圖18為根據一些實例實施例的用於解釋半導體記憶體裝置的圖式。為方便解釋起見,將主要描述與使用圖1至圖6描述的點不同的點。
參考圖16及圖17,在根據一些實例實施例的半導體記憶體裝置中,第一下部層間絕緣膜296可包含依序堆疊於基底100上的多個絕緣膜296a及絕緣膜296b。
第一下部層間絕緣膜296可包含第一_1下部層間絕緣膜296a及第一_1下部層間絕緣膜296a上的第一_2下部層間絕緣膜296b。
第一_1下部層間絕緣膜296a及第一_2下部層間絕緣膜296b可置放於周圍接觸插塞的上部表面260US及周圍線路的上部表面265US上。第一_1下部層間絕緣膜296a及第一_2下部層間絕緣膜296b未置放於儲存墊的上部表面160US上。第一_1下部層間絕緣膜296a及第一_2下部層間絕緣膜296b覆蓋周圍接觸插塞的上部表面260US及周圍線路的上部表面265US。第一_1下部層間絕緣膜296a及第一_2下部層間絕緣膜296b未覆蓋儲存墊的上部表面160US。
儘管第一下部層間絕緣膜296繪示為包含兩個絕緣膜,但此僅為解釋方便起見,且實例實施例不限於此。
參考圖18,在根據一些實例實施例的半導體記憶體裝置中,佈線分離凹口280R的部分未填充有第一下部層間絕緣膜296及第一上部層間絕緣膜297。
在佈線分離凹口280R中,未填充有第一下部層間絕緣膜296及第一上部層間絕緣膜297的間隔可填充有第一電容器介電膜192及/或第二層間絕緣膜292。
實例實施例不限於上文所描述的實施例。此外,上文所描述的實例實施例中無一者必須彼此互斥。舉例而言,一些實例實施例可包含參考一個圖所描述的一些特徵,且可更包含參考另一圖所描述的其他特徵。
圖19為根據一些實例實施例的用於解釋半導體記憶體裝置的佈局圖。圖20為根據一些實例實施例的用於解釋半導體記憶體裝置的透視圖。圖21為沿著圖19的D-D及E-E截取的橫截面圖。
為了參考,圖19可為圖1的區R1(單元區)的放大視圖。此外,在將圖19應用於單元區的半導體記憶體裝置中,單元區的邊界部分的橫截面(例如,圖3的B-B)不同於圖5的橫截面。
參考圖19至圖21,根據一些實例實施例的半導體記憶體裝置可包含基底100、多個第一導電線420、通道層430、閘極電極440、閘極絕緣膜450以及電容器480。根據一些實例實施例的半導體記憶體裝置可為包含豎直通道電晶體(vertical channel
transistor;VCT)的記憶體裝置。豎直通道電晶體可指通道層430的通道長度沿著豎直方向自基底100延伸的結構。
下部絕緣層412可置放於基底100上。下部絕緣層412上的多個第一導電線420可在第一方向D1上彼此間隔開且在第二方向D2上延伸。多個第一絕緣圖案422可置放於下部絕緣層412上以填充多個第一導電線420之間的空間。多個第一絕緣圖案422可在第二方向D2上延伸。多個第一絕緣圖案422的上部表面可與多個第一導電線420的上部表面置放於相同層級處。多個第一導電線420可充當/對應於位元線。
多個第一導電線420可包含摻雜半導體材料(諸如摻雜多晶矽)、金屬、導電金屬氮化物、導電金屬矽化物、導電金屬氧化物或其組合。舉例而言,多個第一導電線420可由但不限於摻雜多晶矽、Al、Cu、Ti、Ta、Ru、W、Mo、Pt、Ni、Co、TiN、TaN、WN、NbN、TiAl、TiAlN、TiSi、TiSiN、TaSi、TaSiN、RuTiN、NiSi、CoSi、IrOx、RuOx或其組合製成。多個第一導電線420可包含單層或多層的前述材料。在實例實施例中,多個第一導電線420可包含石墨烯、碳奈米管或其組合。
通道層430可以矩陣形式配置,所述矩陣形式在多個第一導電線420上在第一方向D1及第二方向D2上間隔開。通道層430可具有沿著第一方向D1的第一寬度及沿著第四方向D4的第一高度,且第一高度可大於第一寬度。此處,第四方向D4與第一方向D1及第二方向D2相交,且可為例如垂直於基底100的上部表面的方向。舉例而言,第一高度可為但不限於第一寬度的約2倍至10倍。通道層430的底部部分充當/對應於第三源極/汲極區(未
繪示),通道層430的上部部分充當/對應於第四源極/汲極區(未繪示),且通道層430的在第三源極/汲極區與第四源極/汲極區之間的部分可充當通道區(未繪示)。
在實例實施例中,通道層430可包含氧化物半導體,且氧化物半導體可包含例如InxGayZnzO、InxGaySizO、InxSnyZnzO、InxZnyO、ZnxO、ZnxSnyO、ZnxOyN、ZrxZnySnzO、SnxO、HfxInyZnzO、GaxZnySnzO、AlxZnySnzO、YbxGayZnzO、InxGayO或其組合。通道層430可包含單層或多層的氧化物半導體。在一些實例實施例中,通道層430可具有大於矽的帶隙能量的帶隙能量。舉例而言,通道層430可具有約1.5電子伏特至5.6電子伏特的帶隙能量。舉例而言,當通道層430具有約2.0電子伏特至4.0電子伏特的帶隙能量時,通道層430可具有最佳通道效能。舉例而言,通道層430可為但不限於多晶或非晶形的。在實例實施例中,通道層430可包含石墨烯、奈米碳管或其組合。
閘極電極440可在通道層430的兩個側壁上在第一方向D1上延伸。閘極電極440具有面向通道層430的第一側壁的第一子閘極電極440P1及面向與通道層430的第一側壁相對的第二側壁的第二子閘極電極440P2。由於單通道層430置放於第一子閘極電極440P1與第二子閘極電極440P2之間,因此半導體裝置可具有雙閘極電晶體結構。然而,一些實例實施例的技術想法不限於此。省略第二子閘極電極440P2,且僅可形成面向通道層430的第一側壁的第一子閘極電極440P1以實施單一閘極電晶體結構。包含於閘極電極440中的材料可與單元閘極電極112的解釋相同。
閘極絕緣膜450包圍通道層430的側壁,且可插入於通
道層430與閘極電極440之間。舉例而言,如圖19中所繪示,通道層430的整個側壁可由閘極絕緣膜450包圍,且閘極電極440的側壁的一部分可與閘極絕緣膜450接觸。在一些實例實施例中,閘極絕緣膜450在閘極電極440的延伸方向(即,第一方向D1)延伸,且在通道層430的側壁中,僅面向閘極電極440的兩個側壁可與閘極絕緣膜450接觸。在實例實施例中,閘極絕緣膜450可由氧化矽膜、氮氧化矽膜、具有比氧化矽膜更高的介電常數的高介電常數材料或其組合製成。
多個第二絕緣圖案432可沿著第二方向D2在多個第一絕緣圖案422上延伸。通道層430可置放於多個第二絕緣圖案432中的兩個鄰近第二絕緣圖案432之間。此外,在兩個鄰近第二絕緣圖案432之間,第一內埋層434及第二內埋層436可置放於兩個鄰近通道層430之間的空間中。第一內埋層434可置放於兩個鄰近通道層430之間的空間的底部部分處。第二內埋層436可形成為填充第一內埋層434上的兩個鄰近通道層430之間的空間的剩餘部分。第二內埋層436的上部表面與通道層430的上部表面位於相同層級處,且第二內埋層436可覆蓋閘極電極440的上部表面。相比之下,多個第二絕緣圖案432由與多個第一絕緣圖案422連續的材料層形成,或第二內埋層436亦可由與第一內埋層434連續的材料層形成。
電容器觸點460可置放於通道層430上。電容器觸點460置放為與通道層430豎直地重疊,且可呈在第一方向D1及第二方向D2上間隔開的矩陣形式。電容器觸點460可由但不限於摻雜多晶矽、Al、Cu、Ti、Ta、Ru、W、Mo、Pt、Ni、Co、TiN、TaN、
WN、NbN、TiAl、TiAlN、TiSi、TiSiN、TaSi、TaSiN、RuTiN、NiSi、CoSi、IrOx、RuOx或其組合製成。上部絕緣層462可包圍多個第二絕緣圖案432及第二內埋層436上的電容器觸點460的側壁。
單元蝕刻終止膜470可置放於上部絕緣層462上。電容器480可置放於單元蝕刻終止膜470上。單元蝕刻終止膜470可對應於圖6的第一上部層間絕緣膜297。
電容器480可包含第二下部電極482、第二電容器介電膜484以及第二上部電極486。第二下部電極482可穿透單元蝕刻終止膜470且電連接至電容器觸點460的上部表面。第二下部電極482可形成為(但不限於)在第四方向D4上延伸的柱型。在實例實施例中,第二下部電極482置放成與電容器觸點460豎直地重疊,且可以在第一方向D1及第二方向D2上間隔開的矩陣形式配置。不同於此,著陸墊(未繪示)可進一步置放於電容器觸點460與第二下部電極482之間,且第二下部電極482可以六邊形形狀配置。
圖22為根據一些實例實施例的用於解釋半導體記憶體裝置的佈局圖。圖23為根據一些實例實施例的用於解釋半導體記憶體裝置的透視圖。
參考圖22及圖23,根據一些實例實施例的半導體記憶體裝置可包含基底100、多個第一導電線420A、通道結構430A、接觸閘極電極440A及多個第二導電線442A以及電容器480。根據一些實例實施例的半導體記憶體裝置可為包含豎直通道電晶體VCT的記憶體裝置。
多個主動區AC可由第一元件分離圖案412A及第二元件
分離圖案414A限定於基底100上。通道結構430A可置放於每一主動區AC內部。通道結構430A可包含各自豎直延伸的第一主動柱430A1及第二主動柱430A2,以及分別連接至第一主動柱430A1的底部部分及第二主動柱430A2的底部部分的連接件430L。第一源極/汲極區SD1可置放於連接件430L內部。第二源極/汲極區SD2可置放於第一主動柱430A1及第二主動柱430A2的上部側處。第一主動柱430A1及第二主動柱430A2可各自形成獨立的單元記憶體單元。
多個第一導電線420A可在與多個主動區AC中的每一者相交的方向上延伸,且可例如在第二方向D2上延伸。多個第一導電線420A中的一個第一導電線420A可置放於第一主動柱430A1與第二主動柱430A2之間的連接件430L上。一個第一導電線420A可置放於第一源極/汲極區SD1上。鄰近於一個第一導電線420A的另一第一導電線420A可置放於兩個通道結構430A之間。多個第一導電線420A中的一個第一導電線420A可充當包含於兩個單元記憶體單元中的共同位元線,所述兩個單元記憶體單元由置放於一個第一導電線420A的兩側上的第一主動柱430A1及第二主動柱430A2形成。
一個接觸閘極電極440A可置放於在第二方向D2上彼此鄰近的兩個通道結構430A之間。舉例而言,接觸閘極電極440A可置放於一個通道結構430A中包含的第一主動柱430A1與鄰近於其的通道結構430A的第二主動柱430A2之間。一個接觸閘極電極440A可由置放於其兩個側壁上的第一主動柱430A1及第二主動柱430A2共用。閘極絕緣膜450A可置放於接觸閘極電極440A
與第一主動柱430A1之間,及接觸閘極電極440A與第二主動柱430A2之間。多個第二導電線442A可在接觸閘極電極440A的上部表面上在第一方向D1上延伸。多個第二導電線442A可充當半導體裝置的字元線。
電容器觸點460A可置放於通道結構430A上。電容器觸點460A可置放於第二源極/汲極區SD2上,且電容器480可置放於電容器觸點460A上。
圖24A至圖27B為根據一些實例實施例的用於解釋用於生產/製造半導體記憶體裝置的方法的中間階段圖。在製造方法的描述中,簡要地解釋或省略使用圖1至圖18解釋的內容的重複內容。
參考圖1至圖3、圖24A以及圖24B,提供基底100,其包含單元區20、周圍區24以及單元區分離膜22。
單元閘極結構110可形成於單元區20的基底100內部。單元閘極結構110可在第一方向D1上長遠延伸。單元閘極結構110可包含單元閘極溝槽115、單元閘極絕緣膜111、單元閘極電極112、單元閘極封蓋圖案113以及單元閘極封蓋導電膜114。
隨後,單元絕緣膜130可形成於單元區20上。單元絕緣膜130可暴露周圍區24的基底100。單元絕緣膜130可藉由氧化製程及/或藉由諸如化學氣相沈積製程的沈積製程形成。
隨後,位元線結構140ST可形成於單元區20的基底100上。位元線結構140ST可包含單元導電線140及單元線封蓋膜144。單元導電線140可藉由CVD製程及/或藉由物理氣相沈積(physical vapor deposition;PVD)製程形成。單元線封蓋膜144可
藉由CVD製程形成。
周圍閘極結構240ST可形成於周圍區24的基底100上。周圍閘極結構240ST可包含周圍閘極絕緣膜230、周圍閘極導電膜240、周圍封蓋膜244以及周圍間隔物245。周圍閘極結構240ST可藉由一或多個氧化製程、一或多個CVD製程及/或一或多個PVD製程形成。
隨後,可形成置放於位元線結構140ST的側表面上的儲存墊160。儲存墊160可由墊分離凹口180R分離。此外,可形成置放於周圍閘極結構240ST的兩側上的周圍接觸插塞260。周圍線路265可形成於周圍閘極結構240ST上。周圍接觸插塞260及周圍線路265可由佈線分離凹口280R分離。可存在氧化製程中的一或多者、CVD製程中的一或多者及/或PVD製程中的一或多者。
舉例而言,可同時形成儲存墊160、周圍接觸插塞260以及周圍線路265。
參考圖25A及圖25B,預下部層間絕緣膜296p可形成於儲存墊160、周圍接觸插塞260以及周圍線路265上。
預下部層間絕緣膜296p覆蓋周圍接觸插塞的上部表面260US、周圍線路的上部表面265US以及儲存墊的上部表面160US。預下部層間絕緣膜296p可填充墊分離凹口180R及佈線分離凹口280R。
參考圖26A及圖26B,藉由移除預下部層間絕緣膜296p的部分,可形成暴露儲存墊的上部表面160US的第一下部層間絕緣膜296。
第一下部層間絕緣膜296可覆蓋周圍接觸插塞的上部表
面260US及周圍線路的上部表面265US。
當形成第一下部層間絕緣膜296時,墊分離絕緣膜180形成於墊分離凹口180R中。
隨後,覆蓋單元區20、周圍區24以及單元區分離膜22的第一上部層間絕緣膜297形成於第一下部層間絕緣膜296上。因此,形成第一層間絕緣膜295。
第一上部層間絕緣膜297可為上部蝕刻終止膜。第一上部層間絕緣膜297覆蓋由第一下部層間絕緣膜296暴露的儲存墊的上部表面160US。
參考圖27A及圖27B,可形成穿透第一上部層間絕緣膜297的第一下部電極191。第一下部電極191連接至儲存墊160。
隨後,第一電容器介電膜192形成於第一下部電極191上。第一電容器介電膜192可沿著第一下部電極191的輪廓形成。
隨後,預上部電極193p形成於第一電容器介電膜192上。預上部電極193p可覆蓋單元區20、周圍區24以及單元區分離膜22。
隨後,預上部電極193p可經圖案化以形成第一上部電極(圖5的193)。
綜上所述,本領域具有通常知識者將瞭解,在實質上不脫離一些實例實施例的原理的情況下,可對實例實施例作出許多變化及/或修改及/或添加及/或刪除。因此,本揭露的實例實施例僅用於一般及描述性意義,且並非出於限制性的目的。
22:單元區分離膜
100:基底
101:單元緩衝膜
105:單元元件分離膜
120:儲存觸點
130:單元絕緣膜
131:第一單元絕緣膜
132:第二單元絕緣膜
140:單元導電線
140ST:位元線結構
140ST_1:虛設位元線結構
141:第一單元導電膜
142:第二單元導電膜
143:第三單元導電膜
144:單元線封蓋膜
146:位元線觸點
150:單元線間隔物
151:第一單元線間隔物
152:第二單元線間隔物
153:第三單元線間隔物
154:第四單元線間隔物
160:儲存墊
160US、265US、295US:上部表面
180:墊分離絕緣膜
180R:墊分離凹口
190:資訊儲存單元
191:第一下部電極
192:第一電容器介電膜
193:第一上部電極
193SW:側壁
230_1:區塊閘極絕緣膜
240_1:區塊導電線
240ST_1:區塊導電結構
241_1:第一_1區塊導電膜
242_1:第一_2區塊導電膜
243_1:第一_3區塊導電膜
244_1:區塊封蓋膜
245_1:區塊間隔物
250:下部蝕刻終止膜
265:周圍線路
290:下部周圍層間絕緣膜
291:上部周圍層間絕緣膜
292:第二層間絕緣膜
295:第一層間絕緣膜
295US_ST:階狀結構
296:第一下部層間絕緣膜
296EP:端
297:第一上部層間絕緣膜
B-B:橫截面
D1:第一方向
D2:第二方向
D4:第四方向
t1:第一厚度
t2:第二厚度
Claims (20)
- 一種半導體記憶體裝置,包括:基底,包含單元區及圍繞所述單元區的周圍區,所述單元區包含由元件分離膜限定的主動區;儲存墊,連接至所述單元區的所述主動區;周圍閘極結構,位於所述基底的所述周圍區上;周圍接觸插塞,位於所述周圍閘極結構的兩側上且連接至所述基底;第一層間絕緣膜,位於所述儲存墊上及所述周圍接觸插塞上,且包含基於氮化物的絕緣材料;以及資訊儲存電路,連接至所述儲存墊,其中所述儲存墊的上部表面上的所述第一層間絕緣膜的厚度小於所述周圍接觸插塞的上部表面上的所述第一層間絕緣膜的厚度。
- 如請求項1所述的半導體記憶體裝置,其中所述第一層間絕緣膜包含下部層間絕緣膜及所述下部層間絕緣膜上的上部層間絕緣膜,以及所述下部層間絕緣膜位於所述周圍接觸插塞的所述上部表面上,且不位於所述儲存墊的所述上部表面上。
- 如請求項2所述的半導體記憶體裝置,其中所述第一層間絕緣膜更包含插入層間絕緣膜,所述下部層間絕緣膜位於所述插入層間絕緣膜上,且所述插入層間絕緣膜不位於所述儲存墊的所述上部表面上。
- 如請求項2所述的半導體記憶體裝置,其中所述上 部層間絕緣膜位於所述儲存墊的所述上部表面及所述周圍接觸插塞的所述上部表面上。
- 如請求項1所述的半導體記憶體裝置,其中所述資訊儲存電路包含連接至所述儲存墊的下部電極、所述下部電極上的電容器介電膜以及所述電容器介電膜上的平板上部電極。
- 如請求項5所述的半導體記憶體裝置,更包括:第二層間絕緣膜,置放於所述第一層間絕緣膜上,且覆蓋所述平板上部電極的側壁,其中所述第二層間絕緣膜直接接觸所述第一層間絕緣膜。
- 如請求項5所述的半導體記憶體裝置,更包括:第二層間絕緣膜,位於所述第一層間絕緣膜上,且覆蓋所述平板上部電極的側壁,其中所述電容器介電膜沿著所述第一層間絕緣膜與所述第二層間絕緣膜之間的邊界延伸。
- 如請求項5所述的半導體記憶體裝置,其中所述第一層間絕緣膜包含下部層間絕緣膜及所述下部層間絕緣膜上的上部層間絕緣膜,所述下部層間絕緣膜位於所述周圍接觸插塞的所述上部表面上,且不位於所述儲存墊的所述上部表面上,且所述下部層間絕緣膜包含與所述平板上部電極豎直重疊的第一部分及不與所述平板上部電極豎直重疊的第二部分。
- 如請求項8所述的半導體記憶體裝置,其中所述下部層間絕緣膜的第一部分的厚度大於所述下部層間絕緣膜的第二部分的厚度。
- 如請求項1所述的半導體記憶體裝置,其中所述周圍接觸插塞的所述上部表面與所述儲存墊的所述上部表面位於同一平面上。
- 一種半導體記憶體裝置,包括:基底,包含單元區及圍繞所述單元區的周圍區,所述單元區包含由元件分離膜限定的主動區;單元分離膜,在所述基底中限定所述單元區;儲存墊,連接至所述單元區的所述主動區;周圍閘極結構,位於所述基底的所述周圍區上;周圍接觸插塞,位於所述周圍閘極結構的兩側上且連接至所述基底,所述周圍接觸插塞的上部表面與所述儲存墊的上部表面位於同一平面上;第一層間絕緣膜,位於所述儲存墊上及所述周圍接觸插塞上,且包含基於氮化物的絕緣材料;以及電容器,包含連接至所述儲存墊的下部電極、所述下部電極上的電容器介電膜以及所述電容器介電膜上的平板上部電極,其中所述第一層間絕緣膜的上部表面包含所述單元分離膜上的階狀結構。
- 如請求項11所述的半導體記憶體裝置,其中所述周圍接觸插塞的所述上部表面上的所述第一層間絕緣膜的厚度大於所述儲存墊的所述上部表面上的所述第一層間絕緣膜的厚度。
- 如請求項11所述的半導體記憶體裝置,其中所述第一層間絕緣膜包含下部層間絕緣膜及所述下部層間絕緣膜上的上部層間絕緣膜, 所述下部層間絕緣膜包含所述單元分離膜上的末端,且所述階狀結構由所述下部層間絕緣膜的所述末端限定。
- 如請求項13所述的半導體記憶體裝置,其中所述下部層間絕緣膜包含依序堆疊於所述基底上的多個絕緣膜。
- 如請求項11所述的半導體記憶體裝置,其中所述階狀結構位於與所述平板上部電極豎直重疊的位置處。
- 如請求項11所述的半導體記憶體裝置,更包括:第二層間絕緣膜,位於所述第一層間絕緣膜上,且覆蓋所述平板上部電極的側壁,其中所述第二層間絕緣膜直接接觸所述第一層間絕緣膜。
- 一種半導體記憶體裝置,包括:基底,包含單元區及圍繞所述單元區的周圍區,所述單元區包含由元件分離膜限定的主動區;單元分離膜,限定所述基底的所述單元區;位元線結構,包含單元導電線及所述單元導電線上的單元線封蓋膜,所述位元線結構位於所述基底的所述單元區上;單元閘極電極,置放於所述基底的所述單元區內部且與所述單元導電線相交;儲存墊,位於所述位元線結構的側表面上,且連接至所述單元區的所述主動區;周圍閘極結構,位於所述基底的所述周圍區上;周圍接觸插塞,位於所述周圍閘極結構的兩側上且連接至所述基底;電容器,包含連接至所述儲存墊的下部電極、所述下部電極 上的電容器介電膜以及所述電容器介電膜上的平板上部電極;下部層間絕緣膜,位於所述周圍接觸插塞上且包含基於氮化物的絕緣材料,所述下部層間絕緣膜的末端由所述平板上部電極覆蓋;以及上部層間絕緣膜,位於所述下部層間絕緣膜上,且覆蓋所述平板上部電極的側壁,其中所述下部層間絕緣膜不位於所述儲存墊的上部表面上。
- 如請求項17所述的半導體記憶體裝置,更包括:蝕刻終止膜,位於所述儲存墊的所述上部表面上,其中所述蝕刻終止膜在所述下部層間絕緣膜與所述平板上部電極之間延伸。
- 如請求項18所述的半導體記憶體裝置,其中所述蝕刻終止膜在所述下部層間絕緣膜與所述上部層間絕緣膜之間延伸。
- 如請求項17所述的半導體記憶體裝置,其中所述電容器介電膜不位於所述下部層間絕緣膜與所述上部層間絕緣膜之間。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR10-2020-0173585 | 2020-12-11 | ||
| KR1020200173585A KR102851587B1 (ko) | 2020-12-11 | 2020-12-11 | 반도체 메모리 장치 및 이의 제조 방법 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202224147A TW202224147A (zh) | 2022-06-16 |
| TWI783765B true TWI783765B (zh) | 2022-11-11 |
Family
ID=81897375
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110140583A TWI783765B (zh) | 2020-12-11 | 2021-11-01 | 半導體記憶體裝置 |
Country Status (4)
| Country | Link |
|---|---|
| US (2) | US12016176B2 (zh) |
| KR (1) | KR102851587B1 (zh) |
| CN (1) | CN114627921A (zh) |
| TW (1) | TWI783765B (zh) |
Families Citing this family (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US12432901B2 (en) * | 2022-02-10 | 2025-09-30 | Tokyo Electron Limited | Technologies for fabricating a vertical DRAM structure |
| KR20240000724A (ko) * | 2022-06-24 | 2024-01-03 | 삼성전자주식회사 | 반도체 장치 및 이의 제조 방법 |
| TWI833382B (zh) * | 2022-10-06 | 2024-02-21 | 華邦電子股份有限公司 | 動態隨機存取記憶體及其形成方法 |
| US20240121945A1 (en) * | 2022-10-11 | 2024-04-11 | Samsung Electronics Co., Ltd. | Semiconductor memory device and method for fabricating the same |
| US20250273509A1 (en) * | 2022-11-08 | 2025-08-28 | Peiching Ling | Semiconductor structure with etch stop layer and method for making the same |
| KR20240085397A (ko) * | 2022-12-08 | 2024-06-17 | 삼성전자주식회사 | 반도체 장치 |
| KR20240116205A (ko) * | 2023-01-20 | 2024-07-29 | 삼성전자주식회사 | 반도체 메모리 장치 및 그 제조 방법 |
| KR20240141977A (ko) * | 2023-03-21 | 2024-09-30 | 삼성전자주식회사 | 반도체 소자 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI646688B (zh) * | 2012-01-05 | 2019-01-01 | 日商瑞薩電子股份有限公司 | Ie溝渠式閘極igbt |
| US20190348418A1 (en) * | 2013-11-07 | 2019-11-14 | SK Hynix Inc. | Semiconductor device including air gaps and method for fabricating the same |
| US10586798B2 (en) * | 2018-01-03 | 2020-03-10 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
Family Cites Families (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6140176A (en) | 1998-10-28 | 2000-10-31 | United Microelectronics Corp. | Method and fabricating a self-aligned node contact window |
| JP5646798B2 (ja) | 1999-11-11 | 2014-12-24 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体集積回路装置の製造方法 |
| DE10055290C1 (de) | 2000-11-08 | 2002-07-25 | Infineon Technologies Ag | Herstellungsverfahren für eine integrierte Schaltung |
| JP2011049250A (ja) * | 2009-08-25 | 2011-03-10 | Renesas Electronics Corp | 半導体装置およびその製造方法 |
| KR101824735B1 (ko) | 2010-12-15 | 2018-02-01 | 에스케이하이닉스 주식회사 | 반도체 소자의 제조 방법 |
| KR102321390B1 (ko) | 2014-12-18 | 2021-11-04 | 에스케이하이닉스 주식회사 | 에어갭을 구비한 반도체장치 및 그 제조 방법 |
| KR20160133031A (ko) | 2015-05-11 | 2016-11-22 | 에스케이하이닉스 주식회사 | 캐패시터를 포함하는 반도체장치 및 그 제조 방법 |
| KR20180069186A (ko) | 2016-12-14 | 2018-06-25 | 삼성전자주식회사 | 반도체 메모리 장치 및 이의 제조 방법 |
| KR102684539B1 (ko) | 2016-12-21 | 2024-07-16 | 에스케이하이닉스 주식회사 | 반도체장치 및 그 제조 방법 |
-
2020
- 2020-12-11 KR KR1020200173585A patent/KR102851587B1/ko active Active
-
2021
- 2021-07-06 US US17/368,130 patent/US12016176B2/en active Active
- 2021-10-19 CN CN202111215342.1A patent/CN114627921A/zh active Pending
- 2021-11-01 TW TW110140583A patent/TWI783765B/zh active
-
2024
- 2024-05-14 US US18/663,550 patent/US20240306380A1/en active Pending
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI646688B (zh) * | 2012-01-05 | 2019-01-01 | 日商瑞薩電子股份有限公司 | Ie溝渠式閘極igbt |
| US20190348418A1 (en) * | 2013-11-07 | 2019-11-14 | SK Hynix Inc. | Semiconductor device including air gaps and method for fabricating the same |
| US10586798B2 (en) * | 2018-01-03 | 2020-03-10 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
Also Published As
| Publication number | Publication date |
|---|---|
| US20240306380A1 (en) | 2024-09-12 |
| TW202224147A (zh) | 2022-06-16 |
| KR102851587B1 (ko) | 2025-08-27 |
| US20220189966A1 (en) | 2022-06-16 |
| US12016176B2 (en) | 2024-06-18 |
| KR20220083386A (ko) | 2022-06-20 |
| CN114627921A (zh) | 2022-06-14 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI783765B (zh) | 半導體記憶體裝置 | |
| US12328869B2 (en) | Semiconductor memory devices and methods for fabricating the same | |
| TWI788106B (zh) | 半導體裝置 | |
| KR102787663B1 (ko) | 반도체 장치 | |
| KR102863624B1 (ko) | 반도체 장치 | |
| TWI836976B (zh) | 半導體記憶體裝置 | |
| KR20220035887A (ko) | 반도체 메모리 장치 및 그 제조 방법 | |
| US20230328961A1 (en) | Semiconductor device | |
| US20260025969A1 (en) | Method of manufacturing semiconductor memory device | |
| US20260020230A1 (en) | Semiconductor memory device and method for manufacturing the same | |
| US20250311199A1 (en) | Semiconductor memory device | |
| US20250142813A1 (en) | Semiconductor memory device | |
| US20250081430A1 (en) | Semiconductor memory device and method of fabricating the same | |
| US20250133732A1 (en) | Semiconductor memory device | |
| US20240224501A1 (en) | Semiconductor memory device and method for manufacturing the same | |
| EP4629771A1 (en) | Semiconductor memory device | |
| KR20260010123A (ko) | 반도체 메모리 장치 및 이의 제조 방법 | |
| KR20250151866A (ko) | 반도체 메모리 소자 | |
| KR20250020546A (ko) | 반도체 메모리 장치 및 이의 제조 방법 | |
| KR20230056990A (ko) | 반도체 장치 | |
| CN119997502A (zh) | 半导体存储器装置 | |
| KR20240025974A (ko) | 반도체 메모리 장치 및 이의 제조 방법 | |
| CN120035135A (zh) | 半导体存储器装置 | |
| CN117881181A (zh) | 半导体存储器件 |