TWI783302B - 半導體裝置及其形成方法 - Google Patents
半導體裝置及其形成方法 Download PDFInfo
- Publication number
- TWI783302B TWI783302B TW109140716A TW109140716A TWI783302B TW I783302 B TWI783302 B TW I783302B TW 109140716 A TW109140716 A TW 109140716A TW 109140716 A TW109140716 A TW 109140716A TW I783302 B TWI783302 B TW I783302B
- Authority
- TW
- Taiwan
- Prior art keywords
- backside
- layer
- feature
- substrate
- source
- Prior art date
Links
Images
Classifications
-
- H10W20/021—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/159—Shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0149—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0186—Manufacturing their interconnections or electrodes, e.g. source or drain electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/859—Complementary IGFETs, e.g. CMOS comprising both N-type and P-type wells, e.g. twin-tub
-
- H10W20/069—
-
- H10W20/427—
-
- H10W20/481—
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- Crystals, And After-Treatments Of Crystals (AREA)
- Geometry (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
本發明實施例提供半導體結構的一實施例。半導體結構包括:基底,具有前側與背側;一閘極堆疊物,形成在基底的前側上,且置於基底的主動區上;第一源極/汲極部件,形成在主動區上,且置於閘極堆疊物的邊緣;背側電源軌,形成基底的背側上;以及背側接觸部件,介於背側電源軌與第一源極/汲極部件之間,並將背側電源軌電性連接於第一源極/汲極部件。背側接觸部件更包括第一矽化物層,第一矽化物層在基底的背側上。
Description
本發明實施例是關於半導體裝置及其形成方法,特別是關於具有背側電源軌的半導體裝置及其形成方法。
積體電路以發展至具有例如7nm、5nm及3nm等的更小的特徵尺寸的先進技術。在這些先進技術中,持續縮減閘極截距(間隔),因此導致接觸而成為閘極橋接的顧慮。另外,經常需要具有鰭狀主動區(fin-type active regions)的三次元電晶體,用以強化裝置效能。形成在鰭狀主動區上述三次元的場效電晶體(field effect transistors;FETs)亦被稱為鰭式場效電晶體(FinFETs)。對於鰭式場效電晶體,有為了短通道的控制而縮減鰭狀物寬度的要求,這樣會導致源極/汲極區小於平面場效電晶體的源極/汲極區。這種情況將會減少對準裕度(alignment margins)並會引發在進一步縮減裝置截距並增加排列密度(packing density)時的疑慮。隨著裝置尺寸的持續縮小,將電源線形成在基底的背側。然而,現有的背側電源軌(backside power rails)仍會面臨各種挑戰,包括繞線電阻、對準裕度、佈局靈活性(layout flexibility)及排列密度。因此,需要一種結構及方法,用以使鰭式電晶體及電源軌滿足上述在強化電路效能與可靠度方面的顧慮。
一實施例是關於一種半導體裝置,包括:一基底,具有一前側與一背側;一閘極堆疊物,形成在上述基底的上述前側上,且置於上述基底的一主動區上;一源極部件,形成在上述主動區上,且置於上述閘極堆疊物的一邊緣;一背側電源軌,形成在上述基底的上述背側上;以及一背側接觸部件,介於上述背側電源軌與上述源極部件之間,並將上述背側電源軌電性連接於上述源極部件,其中上述背側接觸部件更包括一第一矽化物層,上述第一矽化物層置於上述基底的上述背側上。
另一實施例是關於一種半導體裝置,包括:一基底,具有一前側與一背側;一鰭狀物主動區,從上述基底的上述前側突出;一閘極堆疊物,置於上述鰭狀物主動區上;一源極部件與一汲極部件,形成在上述鰭狀物主動區上,且由上述閘極堆疊物介於其間;一前接觸部件,從上述基底的上述前側落在上述汲極部件上;一背側電源軌,形成在上述基底的上述背側上;以及一背側接觸部件,介於上述背側電源軌與上述源極部件之間,其中上述背側接觸部件將上述背側電源軌電性連接於上述源極部件。上述背側接觸部件包括一第一矽化物層,上述第一矽化物層置於上述背側上且直接接觸上述源極部件。上述前接觸部件包括一第二矽化物層,上述第二矽化物層置於上述前側上且直接接觸上述汲極部件。
又另一實施例是關於一種半導體裝置的形成方法,包括:接收一基底,上述基底具有一前表面與一背表面;在上述基底的上述前表面形成一淺溝槽隔離(shallow trench isolation;STI)部件,藉此定義出被上述淺溝槽隔離部件
圍繞的一鰭狀物主動區;在上述鰭狀物主動區上形成一閘極堆疊物;在上述鰭狀物主動區上形成一源極部件與一汲極部件,其中上述閘極堆疊物從上述源極部件跨至上述汲極部件;從上述前表面,在上述閘極堆疊物上、上述源極部件上及上述汲極部件上形成一互連結構,其中上述互連結構包括一前接觸部件,上述前接觸部件接觸上述汲極部件;從上述背表面薄化上述基底,而使上述源極部件被暴露出來而具有一暴露表面;形成一背側接觸部件,上述背側接觸部件落於上述源極部件的上述暴露表面上;以及形成一背側電源軌,上述背側接觸部件落於上述背側接觸部件上。
100:半導體結構
101:標準單元
102:基底
102A:半導體層
102B:矽層
102BS:背側
102FS:前側
104:淺溝槽隔離部件
106:主動區
107,107a,107b,107c,107d:閘極堆疊物
108:源極部件
110:汲極部件
112,112a,112b,112c,112d:閘極堆疊物
113:閘極間隔物
114:互連結構
116:接觸部件
118:背側電源軌
120:背側接觸部件
122:介電層
124:背側層間介電層
126:金屬線
128,146:導孔部件
130,140:層間介電材料層
132:閘極介電層
134:閘極電極
134-1:蓋層
134-2:阻擋層
134-3:功函數金屬層
134-4:阻擋層
134-5:填充金屬層
136:硬遮罩
138A,138B:端
142,150:接觸孔
144,152:矽化物層
150:溝槽
200:方法
202,204,206,208,210,212,214,216:操作
218,220,222,224,226,228,230,232:操作
根據以下的詳細說明並配合所附圖式做完整揭露。應注意的是,根據本產業的一般作業,圖示並未必按照比例繪製。事實上,可能任意的放大或縮小元件的尺寸,以做清楚的說明。
第1A圖是根據一些實施例而得之一半導體結構的俯視圖。
第1B圖是根據一些實施例而得之一半導體結構的剖面圖。
第1C圖是根據一些實施例而得之一半導體結構的剖面圖。
第1D圖是根據一些實施例而得之一半導體結構的剖面圖。
第1E圖是根據一些實施例而得之一半導體結構的剖面圖。
第1F圖是根據一些實施例而得之一半導體結構的剖面圖。
第2圖為一流程圖,顯示根據在一些實施形態的本發明實施例的各種面向而得之第1A至1F圖的半導體結構的製作方法。
第3圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第4圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第5A圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第6A圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第6C圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第7圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第8圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第9圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第11圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第12圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第13圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第14圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第15圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第16圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第17圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第18圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第19圖是根據一些實施例而得之一半導體結構在各種製造階段的剖面圖。
第5B圖是根據一些實施例而得之一半導體結構在各種製造階段的俯視圖。
第6B圖是根據一些實施例而得之一半導體結構在各種製造階段的俯視圖。
第10A圖是根據一些實施例而得之半導體結構的一閘極堆疊物的俯視圖。
第10B圖是根據一些實施例而得之半導體結構的一閘極堆疊物的俯視圖。
要瞭解的是,以下的揭露內容提供許多不同的實施例或範例以實現本發明實施例的不同部件。以下的揭露內容敘述各個部件及其排列方式的特定實施例或範例,以簡化本發明實施例的說明。當然,這些特定的範例並非用以限定。例如,元件的尺寸並非受限於所揭露的範圍或值,但可能依存於製程條件及/或裝置所需求的性質。此外,若是本發明實施例敘述了一第一部件形成於一第二部件之上或上方,即表示其可能包括上述第一部件與上述第二部件是直接接觸的實施例,亦可能包括了有附加部件形成於上述第一部件與上述第二部件之間,而使上述第一部件與第二部件可能未直接接觸的實施例。為了簡潔,可能以任意的比例繪示各種部件。此外,本發明實施例可能會在各種實施例重複使用相同的元件符號。這樣的重複是為了敘述上的簡化與明確,而非意指所討論的不同實施例及/或結構之間的關係。
本發明實施例是提供具有背側電源軌的一種半導體結構及其製作方法。特別是,上述半導體結構包括一背側接觸部件,其是置於基底的背側上並介於主動區與上述背側電源軌之間。上述背側接觸部件將上述背側電源軌電性連接於上述主動區,例如將一背側電源軌連接至一電晶體的一源極部件。上述半導體結構亦包括一互連結構,上述互連結構形成在上述基底的前側。上述互連結構更包括一前接觸部件,上述前接觸部件電性連接於場效電晶體,例如落在並連接於一電晶體的一汲極部件。在本實施例中,上述前接觸部件與上述背側接觸部件都包括矽化物,以降低接觸電阻。如此形成的半導體結構包括在背側上的背側電源軌以及在前側上的互連結構,以一起拉出電源線,例如將上述汲極部件經由上述互連結構而連接至對應的電源線,並將上述源極部件經由上述背側電源軌而連接至對應的電源線。
第1A圖是根據一些實施例而得之一半導體結構100的俯視圖。第1B、1C、1D、1E與1F圖是根據一些實施例而得之分別沿著第1A圖之虛線AA’、BB’、CC’、DD’與EE’之一半導體結構100的剖面圖。半導體結構100可包括一或多個標準單元101,其各具有一或多個鰭式場效電晶體。
半導體結構100包括一基底102、複數個主動區106以及複數個淺溝槽隔離(shallow trench isolation;STI)部件104,淺溝槽隔離部件104將主動區106彼此隔離。在本實施例中,主動區106是突出於淺溝槽隔離部件104的上方的鰭式主動區。在一些實施例中,可將主動區106替換為平面主動區或具有多個垂直堆疊的通道的主動區(亦稱為全繞式閘極(gate-all-around;GAA)結構)。半導體結構100,在主動區106上,亦包括複數個源極(或稱為源極部件108)、複數個汲極(或稱為汲極部件110)以及複數個閘極堆疊物112。源極部件108與汲極部件110分別有閘極堆疊物112介於其間,而形成各種場效電晶體(field-effect transistors;FETs)。在本實施例中,主動區106具有伸長的形狀,指向沿著第一方向(X方向),而閘極堆疊物112具有伸長的形狀,指向沿著第二方向(Y方向),上述第二方向直交於上述第一方向。
半導體結構100亦包括一互連結構114,互連結構114形成在基底102的前側102FS上。互連結構114包括各種接觸部件116、導孔部件與金屬線,以將場效電晶體與其他裝置連接而成為功能性電路。互連結構114包括多個金屬層,每個金屬層具有複數個金屬線與複數個導孔部件,上述導孔部件將相鄰金屬層中的金屬線互連,例如複數個金屬線126在第一金屬層,而複數個導孔部件128將金屬線126連接至前接觸部件。在本實施例中,亦將接觸部件116稱為前接觸部件,因為其是被形成在基底102的前側102FS上。特別是,接觸部件116(前
接觸部件)的一子集是落在(landing on)汲極部件110上。
半導體結構100包括複數個背側電源軌118與複數個背側接觸部件120,背側電源軌118與背側接觸部件120形成在基底102的背側102BS上。背側接觸部件120是介於主動區106與背側電源軌118之間,並將背側電源軌118電性連接於主動區106,例如根據本實施例將背側電源軌118電性連接於源極部件108。因此,在背側102BS上的背側電源軌118與在前側102FS上的互連結構114都一起貢獻於電源線的繞線,例如將汲極部件110經由互連結構114而連接於對應的電源線,並將源極部件108經由背側電源軌118而連接至對應的電源線。
在本實施例中,接觸部件116(前接觸部件)與背側接觸部件120都包括矽化物與矽化物上的塊體(bulk)金屬,以降低接觸電阻。矽化物包括矽化鈦(TiSi)、矽化鎳(NiSi)、矽化鉭(TaSi)、矽化鈷(CoSi)或上述之組合。在本實施例中,如第1B圖所示,從前側102FS將矽化物層144形成在汲極部件110上,且將矽化物層144插設在汲極部件110與接觸部件116(前接觸部件)之間;以及從背側102BS將矽化物層152形成在源極部件108上,且將矽化物層152插設在源極部件108與背側接觸部件120之間。
半導體結構100更包括形成在基底102的背側102BS的一第一介電材料的一介電層122與一第二介電材料的一背側層間介電(backside interlayer dielectric;BILD)層124。上述第一介電材料與上述第二介電材料的組成不同,以提供蝕刻選擇性。例如,上述第一介電材料包括氮化矽、氮化矽碳(silicon carbon nitride)、SiOCN、氧化矽、SiOC或上述之組合。上述第二介電材料包括上列的介電材料之一,但選擇在組成上不同於上述第一介電材料以提供蝕刻選擇性。
第2圖為一流程圖,顯示根據在一些實施形態的半導體結構100
的製作的方法200。方法200包括各種作業202至232已形成第1A至1F圖中的半導體結構100。特別是,方法200包括在基底102的前側102FS上形成複數個場效電晶體(以及其他裝置)與互連結構114,且在基底102的背側102BS形成背側電源軌118與背側接觸部件120,其中經由在基底102的背側102BS上的背側電源軌118與在基底102的前側102FS上的互連結構114,一起將電源線繞線。
特別的是,方法200包括一作業220,從背側薄化基底102。作業220可將包括研磨(grinding)、化學機械拋光(chemical mechanical polishing;CMP)及例如溼蝕刻等的蝕刻組合在一起,以使薄化製程有效率。為了使上述薄化製程適當地停止,基底102包含例如一矽鍺(silicon germanium)層或一經摻雜的矽鍺層,以在上述薄化製程期間提供蝕刻選擇性,來使作業220的上述薄化製程適當地停止。在本實施例中,基底102是一矽基底。將一矽鍺層磊晶成長在矽表面上,然後將一矽層磊晶成長在經摻雜的矽鍺表面上。上述矽鍺的功能在上述蝕刻製程期間作為一蝕刻停止層。在其他實施例中,上述蝕刻停止層可以是異於矽的其他半導體材料,例如一化合物半導體材料、為了加強蝕刻選擇性而被摻雜有其他元素的一矽層或是經摻雜或未摻雜的其他半導體層,例如碳化矽。
第3、4、5A、5B、6A、6B、6C、7、8、9、10A、10B、11、12、13、14、15、16、17、18圖為在各種製造階段的一半導體結構(或是,工件)300的俯視圖或剖面圖。半導體結構300是半導體結構100的一例或是根據一些實施例而得之置換半導體結構100的結構。半導體結構300包括複數個場效電晶體(field-effect transistors;FETs)、複數個互連結構與複數個背側電源軌。以下,參考第1A至1F、2、3、4、5A、5B、6A、6B、6C、7、8、9、10A、10B、11、12、13、14、15、16、17、18圖,一起說明半導體結構300(半導體結構100亦同)與製
作半導體結構300(半導體結構100亦同)的方法200。
請參考第2與3圖,方法200始於作業202,接收一半導體結構(或是,工件)300,其具有一基底102。基底102包括矽。在一些實施例中,基底102包括鍺、矽鍺或其他適當的半導體材料。基底102可替代性地由其他適當的元素半導體、一適當的化合物半導體或一適當的合金半導體來製作,上述適當的元素半導體例如為鑽石或鍺,上述適當的化合物半導體例如為碳化矽、砷化銦或磷化銦,上述適當的合金半導體例如為碳化矽鍺(silicon germanium carbide)、磷化砷化鎵(gallium arsenic phosphide)或磷化鎵銦(gallium indium phosphide)。上述基底(半導體基底)102亦包括各種摻雜區,例如n型井(n-well)與p型井(p-well)。在一實施例中,上述基底(半導體基底)102包括一磊晶半導體層。在另一實施例中,上述基底(半導體基底)102包括用於隔離的一埋入式的介電材料,其藉由一適當的技術形成,例如被稱為氧佈植隔離(separation by implanted oxygen;SIMOX)的技術。在一些實施例中,基底102可以是絕緣體上覆半導體(semiconductor on insulator),例如絕緣體上覆矽(silicon on insulator;SOI)。特別是,基底102包括一半導體層102A,半導體層102A的功能是作為一蝕刻停止層(etch stop layer;ESL),用於與背側電源軌相關的後續製造。半導體層102A是嵌於基底(半導體基底)102中,但包括一不同的半導體成分,以提供蝕刻選擇性。例如,半導體層102A是矽鍺(SixGey)層,而塊體基底是矽基底。可經由半導體層102A(矽鍺層)中的鍺的濃度來調整上述蝕刻選擇性。在上述矽鍺層的鍺濃度(原子百分比)可以為30%與90%之間的範圍。半導體層102A可以是未摻雜或是經適當的摻雜物(例如硼、磷、碳或上述之組合)摻雜以進一步加強蝕刻選擇性。在一例子中,可使用NH4OH、H2O2與H2O的蝕刻溶液,使用其具有充分意義的蝕刻選擇性來相對於
矽而選擇蝕刻矽鍺。
可藉由磊晶成長來形成半導體層102A,例如在一矽基底上磊晶成長一半導體層102A(矽鍺層),之後在半導體層102A(矽鍺層)上磊晶成長一矽層102B。在一些實施例中,半導體層102A所具有的厚度是在10nm與20nm之間的範圍,而矽層102B所具有的厚度是在70nm與100nm之間的範圍。
請參考第2與4圖,方法200進行至作業204,在基底102上形成例如複數個淺溝槽隔離(shallow trench isolation;STI)部件104等的複數個隔離部件,藉此定義出藉由上述隔離部件而被彼此分離且隔離的複數個主動區106。在第4圖以及一些後續的圖式中,為了簡化而未繪示出嵌入的半導體層102A,但要瞭解的是半導體層102A是存在為基底(半導體基底)102的一部分。
在一些實施例中,藉由以下程序來形成淺溝槽隔離部件104,包括:進行蝕刻以形成複數個溝槽、以介電材料填充上述溝槽以及進行研磨以移除多於的介電材料並將頂表面平坦化。經由軟遮罩或硬遮罩的複數個開口,對基底(半導體基底)102進行一或多道的蝕刻製程。淺溝槽隔離部件104的形成會根據一些實施例而進一步在後文說明。
在本例中,將一硬遮罩沉積在基底102上,並藉由微影製程將其圖形化。上述硬遮罩層包括一介電質,例如半導體的氧化物、半導體的氮化物、半導體的氮氧化物及/或半導體的碳化物,而在一例示的實施例中,上述硬遮罩層包括氧化矽膜與氮化矽膜。可藉由加熱成長(thermal growth)、原子層沉積(atomic layer deposition;ALD)、化學氣相沉積(chemical vapor deposition;CVD)、高密度電漿化學氣相沉積(high density plasma chemical vapor deposition;HDP-CVD)、其他適當的沉積製程,來形成上述硬遮罩層。
在上述硬遮罩層上形成一光阻層(或是,阻劑)。一例示的阻劑層包括一光敏材料使膜層在曝於例如紫外(ultraviolet;UV)光、深紫外光(deep ultraviolet;DUV)或極紫外(extreme ultraviolet;EUV)光等的光線時會歷經一適當的變化。此適當的變化可用來在一顯影製程的期間選擇性地移除上述阻劑層的已曝光或未曝光的部分。用以形成一圖形化阻劑層的此一程序亦被稱為微影製程(或是,微影圖形化製程)。一例示的微影製程包括旋轉塗佈一阻劑層、上述阻劑層的軟烤(soft baking)、遮罩對準(mask aligning)、曝光、曝後烘烤、將上述阻劑層顯影、清洗及乾燥(舉例:硬烤(hard baking))。或者,可藉由例如無遮罩的光學微影(mask-less photolithography)、電子束寫入(electron-beam writing)與離子束寫入(ion-beam writing)等的其他方法來實行、支援或取代微影製程。
在圖形化上述阻劑之後,對半導體結構300施行一蝕刻製程,將上述硬遮罩層開口,藉此將圖形從上述阻劑層轉移至上述硬遮罩層。可以在圖形化上述硬遮罩層之後,將留下來的阻劑層移除。圖形化上述硬遮罩層的上述蝕刻製程可包括溼蝕刻、乾蝕刻或上述之組合。上述蝕刻製程可包括多個蝕刻步驟。例如,可藉由一稀釋的氫氟酸溶液來蝕刻上述硬遮罩層中的氧化矽膜,並可藉由磷酸溶液來蝕刻上述硬遮罩層中的氮化矽膜。
然後,可接著進行另一個蝕刻製程,來蝕刻基底102之未被上述圖形化的遮罩層覆蓋的部分,以在基底(半導體基底)102形成複數個溝槽。在上述蝕刻製程期間,上述圖形化的遮罩層是用來作為一蝕刻遮罩,來將基底102圖形化。上述蝕刻製程可包括任何適當的蝕刻技術,例如乾蝕刻、溼蝕刻及/或其他蝕刻方法(舉例:反應性離子蝕刻(reactive ion etching;RIE))。在一些實施例中,上述蝕刻製程包括使用不同蝕刻藥劑的多道蝕刻步驟,設計來蝕刻基底102以形
成用以改善裝置效能與圖形密度之具有特定溝槽輪廓的溝槽。在一些例子中,可藉由使用一氟系蝕刻劑(fluorine-based etchant)的乾蝕刻製程來基底102的基底材料。特別是,控制施加於基底102的上述蝕刻製程,而使基底102被局部蝕刻。
在上述溝槽填入一或多種介電材料,以形成淺溝槽隔離部件104。適當的介電填充材料包括半導體氧化物、半導體氮化物、半導體氮氧化物、摻氟的矽玻璃(fluorinated silicate glass;FSG)、低介電常數介電材料及/或上述之組合。在各種例示的實施例中,使用一高密度電漿化學氣相沉積製程、次大氣壓化學氣相沉積(sub-atmospheric chemical vapor deposition;SACVD)製程、一高縱深比填溝製程(high-aspect ratio process;HARP)、一流動式化學氣相沉積(flowable chemical vapor deposition;FCVD)製程及/或一旋轉塗佈製程,來沉積上述介電材料。
上述介電材料的沉積之後,接著進行一化學機械叨光/平坦化(chemical mechanical polishing/planarization;CMP)製程以移除多餘的介電材料並將半導體結構300的頂表面平坦化。上述化學機械研磨/拋光化製程可使用上述硬遮罩層作為一拋光停止層,以避免拋光至半導體表面。可藉由上述化學機械研磨/拋光化製程或藉由一蝕刻製程,來移除上述硬遮罩層。
請參考第5A與5B圖,方法可進行至作業206,形成鰭狀物結構,其具有多個主動區106(鰭狀物主動區或鰭狀物部件)。第5A與5B圖分別是半導體結構300的一剖面圖與一俯視圖。作業206包括將淺溝槽隔離部件104下凹而使主動區106從淺溝槽隔離部件104突出於其上方,因此將主動區106稱為鰭狀物主動區。上述下凹步驟利用一或多道蝕刻步驟(例如乾蝕刻、溼蝕刻或上述之組合),以選擇式地回蝕淺溝槽隔離部件104。例如,當淺溝槽隔離部件104是氧化矽部
件時,可將氫氟酸應用於一溼蝕刻製程,用來選擇性地蝕刻淺溝槽隔離部件104。例示的主動區106(鰭狀物主動區)是在上述第二方向(Y方向)被彼此隔開。主動區106(鰭狀物主動區)具有伸長的形狀,指向沿著上述第一方向(X方向)。
可對主動區106(鰭狀物主動區)施作複數個摻雜製程,以在基底(半導體基底)102形成各種摻雜井,例如在目前階段或在作業206之前的n型井與p型井。各種摻雜井可藉由各自的離子佈植或擴散來形成。
請參考第6A、6B與6C圖,方法200進行至作業208,在主動區106(鰭狀物主動區)上形成各種閘極堆疊物107。第6B圖是半導體結構300的一俯視圖,第6A圖是沿著第6B圖的虛線AA’的半導體結構300的剖面圖,第6C圖是沿著第6B圖的虛線BB’的半導體結構300的剖面圖。在本實施例中,如第6B圖所示,閘極堆疊物107包括例示的閘極堆疊物107a、107b、107c與107d。接下來的第7、8、9、10A、10B、11、12、13、14、15、16、17、18、19圖均是沿著第6B圖的虛線BB’的半導體結構300的剖面圖,但是是在較後面的階段。
閘極堆疊物107具有伸長的形狀,指向上述第二方向(Y方向)。每個閘極堆疊物107均延伸在多個主動區106(鰭狀物主動區)的上方。特別是,一個閘極堆疊物107(例如閘極堆疊物107a或107d)是置於主動區106(鰭狀物主動區)的端點(或是,邊緣)上,而使這個閘極堆疊物107是部分地落於主動區106(鰭狀物主動區)上且部分地落於淺溝槽隔離部件104上。上述邊緣架構是設計來減少邊界效應(boundary effect)、增加裝置均勻度以及改善整體的裝置效能。
在本實施例中,閘極堆疊物107是虛置(dummy)的閘極堆疊物,將會在後續的製造階段以金屬閘極取代。每個虛置的閘極堆疊物107可包括一閘極介電層與一閘極電極。上述閘極介電層包括一介電材料,例如氧化矽,而上
述閘極電極可包括多晶矽。閘極堆疊物107的形成可包括沉積上述閘極材料(在本例包括多晶矽)以及藉由微影製程與蝕刻將上述閘極材料圖形化。可以將一閘極硬遮罩層形成在上述閘極材料上,並在閘極堆疊物的形成期間使用上述閘極硬遮罩層作為一蝕刻遮罩。上述閘極硬遮罩層可包括任何適當的材料,例如氧化矽、氮化矽、碳化矽、氮氧化矽、其他適當的材料及/或上述之組合。在一實施例中,上述閘極硬遮罩包括多層膜,例如氧化矽與氮化矽。在一些實施例中,形成閘極堆疊物107的上述圖形化製程包括:藉由微影製程形成一圖形化的阻劑層、使用上述圖形化的阻劑層作為一蝕刻遮罩來蝕刻上述硬遮罩層、以及使用上述圖形化的影遮罩作為一蝕刻遮罩來蝕刻上述閘極材料以形成閘極堆疊物107。
在閘極堆疊物107上形成一或多個閘極間隔物113(或是,閘極側壁部件)。閘極間隔物113可用來補償後續形成的複數個源極/汲極部件,以設計或改良源極/汲極結構的輪廓及/或以提供上述閘極電極與上述源極/汲極部件之間的隔離。閘極間隔物113可包括任何適當的介電材料,例如半導體氧化物、半導體氮化物、半導體氮氧化物、其他適當的介電材料及/或上述之組合。閘極間隔物113可具有多層膜,例如雙層膜(舉例:氧化矽膜與氮化矽膜)或三層膜(氧化矽膜、氮化矽膜與氧化矽膜)。閘極間隔物113的形成包括沉積與例如單蝕刻等的非等向性蝕刻。
請參考第7圖,在一剖面圖,方法200進行至作業210,分別對複數個鰭式場效電晶體形成各種源極部件108與汲極部件110。源極部件108與汲極部件110可都包括輕摻雜汲極(light doped drain;LDD)部件與重摻雜源極與汲極(S/D)。例如,每個場效電晶體包括形成在對應的主動區106(鰭狀物部件)上的一
源極部件108與一汲極部件110,其源極部件108與汲極部件110之間隔著閘極堆疊物。在主動區106(鰭狀物部件)中且在閘極堆疊物下方並跨於源極部件108與汲極部件110之間的部分內,形成通道(channel)。
源極部件108與汲極部件110可具有一抬高的源極/汲極結構(raised source/drain structure),並可藉由選擇式的磊晶成長而形成,為了具有強化的載子移動率(carrier mobility)與裝置效能的應變效應(strain effect)。閘極堆疊物107與閘極間隔物113對源極部件108與汲極部件110設限而成為源極/汲極區。在一些實施例中,藉由一或多道磊晶製程來形成源極部件108與汲極部件110,其中在主動區106(鰭狀物部件)上以一結晶態(crystalline state)來成長複數個矽部件、矽鍺部件、碳化矽部件及/或其他適當的半導體部件。或者,在上述磊晶成長之前,應用一蝕刻製程來使上述源極/汲極區下凹。適當的磊晶製程包括化學氣相沉積的沉積技術(舉例:氣相磊晶法(vapor-phase epitaxy;VPE)及/或超高真空化學氣相沉積(ultra-high vacuum chemical vapor deposition;UHV-CVD))、分子束磊晶及/或其他適當的製程。上述磊晶製程可使用氣相及/或液相前驅物,其與主動區106(鰭狀物部件)的成分交互作用。
藉由引入摻質(包括:例如硼或BF2等的p型摻雜物、例如磷或砷等的n型摻雜物及/或包括上述之組合的其他適當的摻雜物),可以在上述磊晶成長期間對源極部件108與汲極部件110進行同步(in-situ)摻雜。若未對上述源極/汲極部件進行同步摻雜,可施行一佈植製程將對應的摻雜物引入源極部件108與汲極部件110。在一例示的實施例中,在一n型場效電晶體的源極部件108與汲極部件110包括以磷摻雜的矽或碳化矽,而在一p型場效電晶體的源極部件108與汲極部件110包括以硼摻雜的矽鍺或鍺。在一些其他的實施例中,源極部件108與汲
極部件110包括不只一個半導體材料層。例如,將一矽鍺層磊晶成長在上述源極/汲極區內的基底上,並將一矽層磊晶成長在上述矽鍺層上。在另一例子中,在上述源極/汲極區內的基底上,將一半導體(矽鍺或矽)層與具有不同摻雜物濃度的多層膜一起磊晶成長。其後可施行一或多道退火製程,以活化上述源極/汲極部件。適當的退火製程包括快速熱退火(rapid thermal annealing;RTA)、雷射退火製程、其他適當的退火技術或上述之組合。
請參考第8圖,方法200進行至作業212,其中在基底102上形成一層間介電材料(inter-layer dielectric material(ILD)層130(亦稱為前層間介電材料層或FILD層,以與背側層間介電層124區別),以從上述前側覆蓋源極部件108與汲極部件110。層間介電材料層130圍繞閘極堆疊物107與閘極間隔物113,而使閘極堆疊物107得以被移除且使替換閘極得以形成在所形成的空穴中(亦稱為閘極溝槽)。因此在這樣的實施例中,在形成層間介電材料層130之後,將閘極堆疊物107移除。層間介電材料層130亦可以是將半導體結構300的各種裝置電性互連的一互連結構114的一部分。在這樣的實施例中,層間介電材料層130作為支持導體跡線且將導體跡線隔離的絕緣體。層間介電材料層130可包括任何適當的介電材料,例如半導體氧化物、半導體氮化物、半導體氮氧化物、其他適當的介電材料或上述之組合。在一些實施例中,層間介電材料層130的形成包括沉積與化學機械拋光,以形成一平坦化的頂表面。
請參考第9圖,方法200進行至作業214,用以閘極替換。藉由具有高介電常數(高k值)介電材料與金屬的閘極堆疊物112來替換虛置的閘極堆疊物107,因此亦稱為高k值金屬閘極。
閘極堆疊物112是被配置在主動區106(鰭狀物主動區),以形成各
種場效電晶體(field effect transistors;FETs),因此亦稱為鰭式場效電晶體(FinFETs)。在一些例子中,上述場效電晶體包括n型電晶體與p型電晶體。在其他例子中,上述場效電晶體是被配置來形成一或多個靜態隨機存取記憶體(static random-access memory;SRAM)單元、邏輯閘單元或包括上述二者的結構。每個靜態隨機存取記憶體單元包括二個交互耦合反向器(cross-coupled inverter),配置來用於儲存資料。另外,閘極堆疊物112是被配置來增加圖形均勻度與強化製造品質。例如,如前所述,閘極堆疊物112包括邊緣的閘極堆疊物112a與112d,其各自沿著上述Y方向從主動區106(鰭狀物部件)延伸至淺溝槽隔離部件104,並落在淺溝槽隔離部件104與主動區106(鰭狀物部件)的二者上。
如第9圖所示,主動區106(鰭狀物主動區)沿著上述Y方向從一端138A跨至另一端138B。上述閘極替換製程可包括蝕刻、沉積與研磨。在用於繪示的這個例子中,移除虛置的閘極堆疊物107a、107b、107c與107d,結果形成複數個閘極溝槽。在一些實施例中,藉由例如溼蝕刻等的一蝕刻製程來移除虛置的閘極堆疊物107,以選擇性地移除閘極堆疊物107。如果存在多種材料,上述蝕刻製程可包括多個蝕刻步驟以移除虛置閘極。然後,將例如高介電常數介電材料與金屬等的閘極材料沉積在上述閘極溝槽,以形成閘極堆疊物112,例如例示的閘極堆疊物112a、112b、112c與112d。進一步施行一化學機械拋光製程,以進行拋光並將多餘的閘極材料從半導體結構300移除。後文會參考第10A與10B圖而進一步說明閘極堆疊物112的結構與形成。第10A與10B圖繪示根據各種實施例的一例示的閘極堆疊物112的剖面圖。
閘極堆疊物112(例如112b)是形成在主動區106(鰭狀物部件)的通道區上的基底102上。藉由一適當的程序,例如包括沉積與化學機械拋光的一程
序,在上述閘極溝槽形成閘極堆疊物112。但是,要瞭解的是,閘極堆疊物112可具有其他適當的閘極結構,並可藉由其他適當的程序形成。
閘極堆疊物112包括一閘極介電層(或是,閘極介電部件)132與一閘極電極134,閘極電極134置於閘極介電層132上。在本實施例中,閘極介電層132包括高介電常數材料,閘極電極134包括金屬或金屬合金。在一些例子中,閘極介電層132與閘極電極134各自可包括複數個子層。
上述高介電常數材料可包括金屬氧化物、金屬氮化物,例如LaO、AlO、ZrO、TiO、Ta2O5、Y2O3、SrTiO3(STO)、BaTiO3(BTO)、BaZrO、HfZrO、HfLaO、HfSiO、LaSiO、AlSiO、HfTaO、HfTiO、(Ba,Sr)TiO3(BST)、Al2O3、Si3N4、氮氧化物(SiON)或其他適當的介電材料。閘極電極134可包括Ti、Ag、Al、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、TiN、TaN、Ru、Mo、Al、WN、Cu、W或任何適當的材料。在一些實施例中,對n型場效電晶體裝置與p型場效電晶體裝置使用具有對應的功函數的不同金屬材料。
閘極介電層132可更包括一界面層,其夾置於上述高介電常數材料與鰭狀物主動區之間。上述界面層可包括氧化矽、氮化矽、氮氧化矽及/或其他適當的材料。藉由例如原子層沉積、化學氣相沉積、臭氧氧化(ozone oxidation)等的一適當的方法,來沉積上述界面層。藉由一適當的技術,例如原子層沉積、化學氣相沉積、有機金屬化學氣相沉積(metal organic chemical vapor deposition;MOCVD)、物理氣相沉積、加熱氧化、上述之組合及/或其他適當的技術來沉積上述高介電常數材料。在一些實施例中,閘極介電層132是在形成閘極堆疊物107的作業208形成在主動區106(鰭狀物主動區)上。在這個案例,閘極介電層132是如第10A圖所示成形。在一些其他的實施例中,是在一高介電常數後製製程型成
閘極介電層132,其中閘極介電層132是在作業214沉積在上述閘極溝槽。在這個案例,如第10B圖所示,閘極介電層132為U字形。
閘極電極134可包括多個導體材料。在一些實施例中,閘極電極134包括一蓋層134-1、一阻擋層134-2、一功函數金屬層134-3、另一個阻擋層134-4與一填充金屬層134-5。在另一實施例中,蓋層134-1包括氮化鈦、氮化鉭或其他適當的材料,藉由例如原子層沉積等的一適當的技術形成。阻擋層134-2包括氮化鈦、氮化鉭或其他適當的材料,藉由例如原子層沉積等的一適當的沉積技術形成。在一些例子中,上述阻擋層可不存在於閘極電極,或是僅有其中一個阻擋層存在於閘極電極。
功函數金屬層134-3包括具有適當的功函數的金屬或金屬合金的一導體層,而使對應的場效電晶體為了其裝置效能而被強化。用於n型場效電晶體與p型場效電晶體的功函數金屬層134-3為不同,各自稱為n型功函數金屬與p型功函數金屬。功函數金屬的選擇,取決於將形成在主動區上的場效電晶體。例如,半導體結構300包括用於一n型場效電晶體的一第一主動區與用於一p型場效電晶體的另一主動區,因此,上述n型功函數金屬與上述p型功函數金屬分別形成在對應的閘極堆疊物。特別是,一n型功函數金屬是具有一第一功函數的金屬,而減少相關的n型場效電晶體的臨界電壓。上述n型功函數金屬是接近矽的導帶能量(Ec)或較低的功函數,表現出易於讓電子逃逸。例如,上述n型功函數金屬具有小於或等於約4.2eV的功函數。上述p型功函數金屬是具有一第二功函數的金屬,而減少相關的p型場效電晶體的臨界電壓。上述p型功函數金屬是接近矽的價帶能量(Ev)或較高的功函數,表現出對於原子核的強電子結合能量。例如,上述p型功函數金屬具有大於或等於約5.2eV的功函數。在一些實施例中,上
述n型功函數金屬包括鉭(Ta)。在其他實施例中,上述n型功函數金屬包括鈦鋁(TiAl)、氮化鈦鋁(TiAlN)或上述之組合。在其他實施例中,上述n型功函數金屬包括Ta、TiAl、TiAlN、氮化鎢(WN)或上述之組合。上述n型功函數金屬可包括堆疊的各種金屬類的薄膜,用以最佳化裝置效能與製程相容性。在一些實施例中,上述p型功函數金屬包括氮化鈦(TiN)或氮化鉭(TaN)。在其他實施例中,上述p型功函數金屬包括TiN、TaN、氮化鎢(WN)、鈦鋁(TiAl)或上述之組合。上述p型功函數金屬可包括堆疊的各種金屬類的薄膜,用以最佳化裝置效能與製程相容性。上述功函數金屬是藉由例如物理氣相沉積或原子層沉積等的一適當的技術來沉積。
阻擋層134-4包括氮化鈦、氮化鉭或其他適當的材料,藉由例如原子層沉積等的一適當的沉積技術形成。在各種實施例中,填充金屬層134-5包括鋁、鎢或其他適當的金屬。填充金屬層134-5是藉由例如物理氣相沉積或鍍膜法(plating)的一適當的技術而沉積。
請回來參考第9圖方法200可亦包括在閘極堆疊物112的頂端上形成一硬遮罩136的作業,以保護閘極堆疊物112不在後續製程期間流失。根據這個例子,硬遮罩136的形成包括:藉由選擇性的蝕刻使閘極堆疊物112下凹、沉積(例如,化學氣相沉積)一硬遮罩以及化學機械拋光。硬遮罩136可包括一適當的材料,其不同於層間介電層的介電材料,以在蝕刻製程的期間達成蝕刻選擇性,以形成接觸開口。在一些實施例中,硬遮罩136包括氮化矽。例如,氮化矽的硬遮罩136是使用包括六氯二矽烷(hexachlorodisilane;HCD或Si2Cl6)、二氯矽烷(dichlorosilane;DCS或SiH2Cl2)、雙(三級丁胺基)矽烷(bis(tertiarybutylamino)silane;BTBAS或C8H22N2Si)與二矽烷(disilane;DS或Si2H6)的化學藥劑,藉由化
學氣相沉積而形成。
第11至13圖是根據一些實施例而得之半導體結構300在各種製造階段的剖面圖。方法200進行至操作216,如第11至13圖所示還有第1A至1F圖所示,形成一互連結構114以連接鰭式場效電晶體與各種其他裝置而形成一積體電路。互連結構114是形成在上述工件的上述前側上。半導體結構300更包括形成在上述工件的上述背側上的複數個電源軌與其他導體部件,並與互連結構114一起發揮連接各種裝置而成為一功能性的積體電路的功能。
互連結構114在多個金屬層包括複數個金屬線以提供水平電性繞線,並包括複數個接觸/導孔部件以提供垂直繞線。藉由例如鑲嵌製程等的適當技術,在互連結構114形成各種金屬線、接觸部件與導孔部件。特別是,互連結構114包括一或多個接觸部件116,接觸部件116落在電晶體及/或其他裝置例如一場效電晶體的一汲極部件110上。操作216如前文的說明,可包括多個步驟以形成一或多個接觸部件116。
如第11圖所示,在上述工件上形成另一個層間介電層140,其從成分與形成的觀點來看是類似於層間介電層130。在一些實施例中,層間介電層140的形成可包含沉積與化學機械拋光。藉由微影製程與蝕刻,進一步將層間介電層140圖形化,以形成一或多個接觸孔(或是,開口)142。可形成一硬遮罩來將層間介電層140圖形化。如第12圖所示,上述蝕刻製程蝕穿層間介電層140與130,直到暴露出一或多個汲極部件110。在方法200的前述的各種圖形化製程中,每個圖形化製程可經由雙重圖形化(double patterning)或多重圖形化(multiple patterning)來施行。在一些實施例中,如第12圖所示,在汲極部件110上形成矽化物層144以降低接觸電阻。矽化物層144包括矽與金屬,例如矽化鈦、矽化鉭、
矽化鎳或矽化鈷。可藉由被稱作是自對準矽化物(self-aligned silicide;salicide)製程的製程來形成矽化物層144,上述自對準矽化物製程包括金屬沉積、退火以使金屬與矽反應以及蝕刻以移除未反應的金屬。
如第13圖所示,在接觸孔142形成一或多個4接觸部件116。以例如Ti、TiN、TaN、Co、W、Al、Cu或上述之組合等的一或多種導體材料填入接觸孔142。接觸部件116的形成包括根據一些例子沉積一或多種導體材料。上述沉積可經由適當的沉積製程來實行,例如物理氣相沉積(physical vapor deposition;PVD)、原子層沉積(atomic layer deposition;ALD)、鍍膜法、化學氣相沉積或其他適當的方法。
如前所述,操作216亦包括形成互連結構114的其他導體部件,例如落在接觸部件116的複數個導孔部件128、落在閘極電極134上的複數個導孔部件146以及在上述第一金屬層的複數個金屬線126,如第13圖或第1C圖所示。另外,例如半導體層102A與矽層102B等的其他細部的結構,是繪示於第13圖。
方法200亦包括其他作業,例如作業218以在產線後段施行各種製程,其包括:形成一鈍化層、形成重佈線層(redistribution layer;RDL)、在上述鈍化層形成複數個電容器以及形成複數個連接墊(未繪示在第13圖)。然後,如第14至19圖所示,對上述工件的上述背側在後續的作業的過程中進行半導體結構(工件)300的處理。第14至19圖是沿著主動區106(鰭狀物主動區),例如沿著第6B圖的虛線BB’的半導體結構300的剖面圖,但是是在各種不同的製造階段。
請參考第14圖,方法200進行至作業220,使用適當的方法,例如藉由拋光、蝕刻或上述之組合,從上述背側將半導體結構(工件)300的基底(半導體基底)102薄化,而暴露出主動區106。在一些實施例中,上述拋光製程可包括
化學機械拋光。在用以強化產出的一些實施例中,上述拋光製程包括具有一較高的拋光速率的一研磨製程以及後接的具有較高的拋光品質的一化學機械拋光製程。在本實施例中,基底(半導體基底)102包括一嵌入的半導體層102A作為一停止層的功能,例如為一拋光停止層或代替為一蝕刻停止層。當嵌入的半導體層102A作為一拋光停止層的功能時,上述化學機械拋光會在嵌入的半導體層102A上停止。當嵌入的半導體層102A作為一蝕刻停止層的功能時,在上述化學機械拋光製程之後,將會再施加一蝕刻製程以將基底(半導體基底)102下凹,直到上述蝕刻製程在嵌入的半導體層102A上停止。在基底(半導體基底)102是一矽基底而嵌入的半導體層102A是一矽鍺層的本實施例中,上述蝕刻製程包括應用一蝕刻劑以相對於矽鍺而選擇性地移除矽。在另一個實施例中上述蝕刻製程包括使用SF6與O2的低溫的深度反應離子蝕刻(deep reactive ion etching;DRIE)以相對於矽鍺而選擇性地蝕刻矽。其後,應用另一個蝕刻製程,以移除嵌入的半導體層102A。例如,可應用一乾蝕刻製程以使用包括HBr、O2與N2的的蝕刻劑來選擇性地移除SiGe的嵌入的半導體層102A。在另一例子中,應用一高蝕刻製程以使用NH4OH、H2O2與H2O的一溶液來選擇性地移除SiGe的嵌入的半導體層102A。
請參考第15圖,方法進行至作業222,在半導體結構(工件)300的上述背側上,形成一介電層(隔離層)122。介電層(隔離層)122是一介電材料層且可包括氧化矽、氮化矽、氮氧化矽、低介電常數介電材料、其他適當的介電材料或上述之組合。可藉由一適當的沉積技術例如化學氣相沉積、原子層沉積、流動式化學氣相沉積來形成介電層(隔離層)122,並可後接一化學機械拋光製程。在一些實施例中,介電層(隔離層)122包括的厚度為10nm與30nm之間的範
圍。
請參考第16圖,方法進行至作業224,藉由包括微影製程與蝕刻的一程序,在介電層(隔離層)122形成一或多個接觸孔(或是,背側接觸孔)150。形成接觸孔(背側接觸孔)150的方法類似於形成接觸孔(前側接觸孔)142的方法。在本實施例中,接觸孔(背側接觸孔)150是與源極部件108對準,其中源極部件108暴露於對應的接觸孔(背側接觸孔)150內。特別是,上述微影製程形成一圖形化的阻劑,此圖形化的阻劑具有對準於源極部件108的一開口。上述蝕刻製程將上述開口轉移至介電層(隔離層)122,以暴露出源極部件108。在一些實施例中,上述蝕刻製程更包括進一步蝕刻至基底(半導體基底)102,例如蝕刻主動區106(鰭狀物主動區)的底部,以暴露出源極部件108。
請參考第17圖,方法200進行至作業226,在接觸孔150形成一或多個接觸部件(亦稱為背側接觸部件120)。在本實施例中,在源極部件108上形成矽化物層152以降低接觸電阻。矽化物層152包括矽與金屬,例如矽化鈦、矽化鉭、矽化鎳或矽化鈷。矽化物層152其從成分與形成的觀點來看是類似於矽化物層144。然而,矽化物層152是形成在上述工件的上述背側。特別是,矽化物層152是形成在源極部件108的底表面上,而矽化物層144是形成在汲極部件110的頂表面上。
以例如Ti、TiN、TaN、Co、W、Al、Cu或上述之組合等的一或多個導體材料來填充接觸孔150。根據一些例子,背側接觸部件120的形成包括沉積一或多個導體材料與化學機械拋光。上述沉積可經由適當的沉積製程來實行,例如物理氣相沉積、原子層沉積、鍍膜法、化學氣相沉積或其他適當的方法。所形成的背側接觸部件120具有的厚度類似於介電層(隔離層)122的厚度,例
如在10nm與30nm之間的範圍。
請參考第18圖,方法200進行至作業228,形成另一個介電層或一背側層間介電層124,其從成分與形成的觀點來看是類似於層間介電層130。在一些實施例中,背側層間介電層124的形成可包括沉積與化學機械拋光。
仍請參考第18圖,方法200進行至作業230,藉由微影製程與蝕刻,將背側層間介電層124圖形化以形成一或多個溝槽154。可使用一硬遮罩來將背側層間介電層124圖形化。應用一蝕刻製程以蝕穿背側層間介電層124,直到暴露出背側接觸部件120。
請參考第19圖,方法進行至作業232,在背側層間介電層124的溝槽154形成一或多個背側電源軌(backside power rail(BPR)118。背側電源軌118包括一或多種導體材料,例如Ti、TiN、TaN、Co、W、Al、Cu或上述之組合。背側電源軌118的形成,根據一些實施例,包括沉積一或多種導體材料以及化學機械拋光。上述沉積可經由適當的沉積製程來實行,例如物理氣相沉積、原子層沉積、鍍膜法、其他適當的方法或上述之組合。特別是,將背側電源軌118設計並設置來經由背側接觸部件120而電性連接於鰭式場效電晶體,例如在本實施例是連接至上述鰭式場效電晶體的源極部件108。可以在實施本方法之前、過程中與之後,實行其他的製造步驟。
本發明實施例是根據各種實施形態,提供在基底的背側上具有複數個背側電源軌的一種半導體結構及其製作方法。如此形成的半導體結構包括在背側上的複數個背側電源軌以及在前側上的互連結構,以一起拉出電源線,例如將上述汲極部件經由上述互連結構而連接至對應的電源線,並將上述源極部件經由上述背側電源軌而連接至對應的電源線。特別是,上述半導體結構包
括複數個背側接觸部件以及複數個前接觸部件,上述背側接觸部件從上述背側落在上述源極部件上並將上述背側電源軌電性連接於上述源極部件,上述前接觸部件落在上述汲極部件上並電性連接至上述互連結構的上層導體部件(舉例:複數個金屬線)。另外,上述前接觸部件與上述背側接觸部件分別包括矽化物層,以進一步降低接觸電阻。本揭露的結構降低繞線電阻、增加對準裕度、增加佈局靈活性以及加強排列密度。本揭露的結構提供對電路設計佈局更多的靈活性以及積體電路製造的更大的製程窗口(process window),而使本揭露的結構適用於先進的技術節點。
本揭露的結構可用於引入鰭式場效電晶體來用以強化效能的各種應用。例如,具有多重鰭狀物裝置的鰭式場效電晶體可用來形成靜態隨機存取記憶體(static random-access memory;SRAM)單元。在其他例子中,可將上述揭露的結構引入各種積體電路,例如邏輯電路、動態隨機存取記憶體(dynamic random-access memory;DRAM)、快閃記憶體或影像感測器。
在一例示的面向,本發明實施例提供了根據一些實施形態的一種半導體結構。上述半導體結構包括:一基底,具有一前側與一背側;一閘極堆疊物,形成在上述基底的上述前側上,且置於上述基底的一主動區上;一源極部件,形成在上述主動區上,且置於上述閘極堆疊物的一邊緣;一背側電源軌,形成在上述基底的上述背側上;以及一背側接觸部件,介於上述背側電源軌與上述源極部件之間,並將上述背側電源軌電性連接於上述源極部件,其中上述背側接觸部件更包括一第一矽化物層,上述第一矽化物層置於上述基底的上述背側上。
在上述裝置的一些實施例中,上述背側接觸部件的上述第一矽化
物層直接接觸上述源極部件的底表面。在上述裝置的一些實施例中,上述背側接觸部件更以一新增的接觸區域延伸進入上述源極部件。在一些實施例中,上述裝置更包括:一汲極部件,形成在上述主動區上;以及一互連結構,形成在上述閘極堆疊物上以及上述源極部件與上述汲極部件上,其中上述互連結構更包括一前接觸部件,上述前接觸部件直接接觸上述汲極部件。在上述裝置的一些實施例中,上述前接觸部件包括一第二矽化物層,上述第二矽化物層直接接觸上述第二源極/汲極部件的頂表面。在上述裝置的一些實施例中,上述前接觸部件的上述第二矽化物層是置於上述基底的上述前側上且直接接觸上述第二源極/汲極部件的頂表面。在一些實施例中,上述裝置更包括一淺溝槽隔離(shallow trench isolation;STI)部件,上述淺溝槽隔離部件相鄰於上述主動區,其中上述主動區是一鰭狀物主動區,突出於上述淺溝槽隔離部件的頂表面的上方。在一些實施例中,上述裝置更包括:一第一介電材料層,從上述背側置於上述鰭狀物主動區上;以及一第二介電材料層,置於上述第一介電材料層上;其中上述背側接觸部件是嵌於上述第一介電材料層中;以及上述背側電源軌是嵌於上述第二介電材料層中。在上述裝置的一些實施例中,上述第一介電材料層與上述第二介電材料層的組成不同。在上述裝置的一些實施例中,上述第一介電材料層直接接觸上述淺溝槽隔離部件。
本發明實施例的另外一個面向是關於一種半導體結構。上述半導體結構包括:一基底,具有一前側與一背側;一鰭狀物主動區,從上述基底的上述前側突出;一閘極堆疊物,置於上述鰭狀物主動區上;一源極部件與一汲極部件,形成在上述鰭狀物主動區上,且由上述閘極堆疊物介於其間;一前接觸部件,從上述基底的上述前側落在上述汲極部件上;一背側電源軌,形成在
上述基底的上述背側上;以及一背側接觸部件,介於上述背側電源軌與上述源極部件之間,其中上述背側接觸部件將上述背側電源軌電性連接於上述源極部件。上述背側接觸部件包括一第一矽化物層,上述第一矽化物層置於上述背側上且直接接觸上述源極部件。上述前接觸部件包括一第二矽化物層,上述第二矽化物層置於上述前側上且直接接觸上述汲極部件。
在上述裝置的一些實施例中,上述第一矽化物層直接接觸上述源極部件的底表面,上述第二矽化物層直接接觸上述汲極部件的頂表面。在上述裝置的一些實施例中,上述背側接觸部件更延伸而進入上述源極部件,上述前接觸部件更延伸而進入上述源極部件。在一些實施例中,上述裝置更包括:一第一介電材料層,從上述基底的上述背側置於上述鰭狀物主動區上;以及一第二介電材料層,置於上述第二介電材料層上;其中上述背側接觸部件是嵌於上述第一介電材料層中;上述背側電源軌是嵌於上述第二介電材料層中;以及上述第一介電材料層與上述第二介電材料層的組成不同。在一些實施例中,上述裝置更包括:一淺溝槽隔離(shallow trench isolation;STI)部件,上述淺溝槽隔離部件相鄰於上述鰭狀物主動區,其中上述鰭狀物主動區突出於上述淺溝槽隔離部件的頂表面的上方。
本發明實施例的又另外一個面向是關於一種積體電路結構的形成方法。上述方法包括:接收一基底,上述基底具有一前表面與一背表面;在上述基底的上述前表面形成一淺溝槽隔離(shallow trench isolation;STI)部件,藉此定義出被上述淺溝槽隔離部件圍繞的一鰭狀物主動區;在上述鰭狀物主動區上形成一閘極堆疊物;在上述鰭狀物主動區上形成一源極部件與一汲極部件,其中上述閘極堆疊物從上述源極部件跨至上述汲極部件;從上述前表面,在上
述閘極堆疊物上、上述源極部件上及上述汲極部件上形成一互連結構,其中上述互連結構包括一前接觸部件,上述前接觸部件接觸上述汲極部件;從上述背表面薄化上述基底,而使上述源極部件被暴露出來而具有一暴露表面;形成一背側接觸部件,上述背側接觸部件落於上述源極部件的上述暴露表面上;以及形成一背側電源軌,上述背側接觸部件落於上述背側接觸部件上。
在上述方法的一些實施例中,上述背側接觸部件的形成,包括形成一第一矽化物層,上述第一矽化物層直接接觸上述源極部件。在上述方法的一些實施例中,上述互連結構的形成,包括形成一第二矽化物層,上述第二矽化物層直接接觸上述汲極部件。在上述方法的一些實施例中,上述背側接觸部件的形成,包括:在上述基底上,包括在上述源極部件的上述暴露表面上,沉積一第一介電材料的一介電層;將上述介電層圖形化以形成一接觸開口;在暴露於上述接觸開口內的上述源極部件上,形成上述第一矽化物層;以及在上述接觸開口形成一第一導體材料,以形成上述背側接觸部件。在上述方法的一些實施例中,上述背側接觸部件的形成,包括:在上述介電層上沉積一第二介電材料的一背側層間介電(backside inter-layer dielectric;BILD)層,其中上述第二介電材料與上述第一介電材料的組成不同;將上述背側層間介電層圖形化,以形成一溝槽來暴露上述背側接觸部件;以及在上述溝槽沉積一第二導體材料,以形成上述背側電源軌。在上述方法的一些實施例中,上述基底的接收包括在一半導體表面上形成矽鍺層;在上述矽鍺層上,磊晶成長矽層。在上述方法的一些實施例中,上述基底的薄化包括:拋光上述矽層;選擇性地蝕刻上述矽層;以及選擇性地蝕刻上述矽鍺層。
前述內文概述了許多實施例的特徵,使所屬技術領域中具有通常
知識者可以從各個方面更佳地了解本發明實施例。所屬技術領域中具有通常知識者應可理解,且可輕易地以本發明實施例為基礎來設計或修飾其他製程及結構,並以此達到相同的目的及/或達到與在此介紹的實施例等相同之優點。所屬技術領域中具有通常知識者也應了解這些均等的結構並未背離本發明實施例的發明精神與範圍。在不背離本發明實施例的發明精神與範圍之前提下,可對本發明實施例進行各種改變、置換或修改。
100:半導體結構
101:標準單元
106:主動區
112:閘極堆疊物
116:接觸部件
118:背側電源軌
120:背側接觸部件
126:金屬線
Claims (14)
- 一種半導體裝置,包括:一基底,具有一前側與一背側;一閘極堆疊物,形成在該基底的該前側上,且置於該基底的一主動區上;一源極部件,形成在該主動區上,且置於該閘極堆疊物的一邊緣;一背側電源軌,形成在該基底的該背側上;以及一背側接觸部件,介於該背側電源軌與該源極部件之間,並將該背側電源軌電性連接於該源極部件,其中該背側接觸部件更包括一第一矽化物層,該第一矽化物層置於該基底的該背側上。
- 如請求項1之半導體裝置,其中該背側接觸部件更以一新增的接觸區域延伸進入該源極部件。
- 如請求項1之半導體裝置,更包括:一汲極部件,形成在該主動區上;以及一互連結構,形成在該閘極堆疊物上以及該源極部件與該汲極部件上,其中該互連結構更包括一前接觸部件,該前接觸部件直接接觸該汲極部件。
- 如請求項1至3任一項之半導體裝置,更包括一淺溝槽隔離(shallow trench isolation;STI)部件,該淺溝槽隔離部件相鄰於該主動區,其中該主動區是一鰭狀物主動區,突出於該淺溝槽隔離部件的頂表面的上方。
- 如請求項4之半導體裝置,更包括:一第一介電材料層,從該背側置於該鰭狀物主動區上;以及一第二介電材料層,置於該第一介電材料層上;其中該背側接觸部件是嵌於該第一介電材料層中;以及 該背側電源軌是嵌於該第二介電材料層中。
- 如請求項5之半導體裝置,其中該第一介電材料層與該第二介電材料層的組成不同。
- 如請求項6之半導體裝置,其中該第一介電材料層直接接觸該淺溝槽隔離部件。
- 一種半導體裝置,包括:一基底,具有一前側與一背側;一鰭狀物主動區,從該基底的該前側突出;一閘極堆疊物,置於該鰭狀物主動區上;一源極部件與一汲極部件,形成在該鰭狀物主動區上,且由該閘極堆疊物介於其間;一前接觸部件,從該基底的該前側落在該汲極部件上;一背側電源軌,形成在該基底的該背側上;以及一背側接觸部件,介於該背側電源軌與該源極部件之間,其中該背側接觸部件將該背側電源軌電性連接於該源極部件,其中該背側接觸部件包括一第一矽化物層,該第一矽化物層置於該背側上且直接接觸該源極部件;以及該前接觸部件包括一第二矽化物層,該第二矽化物層置於該前側上且直接接觸該汲極部件。
- 如請求項8之半導體裝置,其中該第一矽化物層直接接觸該源極部件的底表面;以及該第二矽化物層直接接觸該汲極部件的頂表面。
- 如請求項9之半導體裝置,其中該背側接觸部件更延伸而進入該源極部件;以及該前接觸部件更延伸而進入該源極部件。
- 如請求項9之半導體裝置,更包括:一第一介電材料層,從該基底的該背側置於該鰭狀物主動區上;以及一第二介電材料層,置於該第二介電材料層上;其中該背側接觸部件是嵌於該第一介電材料層中;該背側電源軌是嵌於該第二介電材料層中;以及該第一介電材料層與該第二介電材料層的組成不同。
- 一種半導體裝置的形成方法,包括:接收一基底,該基底具有一前表面與一背表面;在該基底的該前表面形成一淺溝槽隔離(shallow trench isolation;STI)部件,藉此定義出被該淺溝槽隔離部件圍繞的一鰭狀物主動區;在該鰭狀物主動區上形成一閘極堆疊物;在該鰭狀物主動區上形成一源極部件與一汲極部件,其中該閘極堆疊物從該源極部件跨至該汲極部件;從該前表面,在該閘極堆疊物上、該源極部件上及該汲極部件上形成一互連結構,其中該互連結構包括一前接觸部件,該前接觸部件接觸該汲極部件;從該背表面薄化該基底,而使該源極部件被暴露出來而具有一暴露表面;形成一背側接觸部件,該背側接觸部件落於該源極部件的該暴露表面上,其中該背側接觸部件的形成,包括:在該基底上,包括在該源極部件的該暴露表面上,沉積一第一介電材料的一 介電層;將該介電層圖形化以形成一接觸開口;在暴露於該接觸開口內的該源極部件上,形成該第一矽化物層;及在該接觸開口形成一第一導體材料,以形成該背側接觸部件;以及形成一背側電源軌,該背側接觸部件落於該背側接觸部件上。
- 如請求項12之半導體裝置的形成方法,其中該背側接觸部件的形成,包括:在該介電層上沉積一第二介電材料的一背側層間介電(backside inter-layer dielectric;BILD)層,其中該第二介電材料與該第一介電材料的組成不同;將該背側層間介電層圖形化,以形成一溝槽來暴露該背側接觸部件;以及在該溝槽沉積一第二導體材料,以形成該背側電源軌。
- 如請求項12或13之半導體裝置的形成方法,其中該基底的接收包括在一半導體表面上形成矽鍺層;在該矽鍺層上,磊晶成長矽層;以及該基底的薄化包括:拋光該矽層;選擇性地蝕刻該矽層;以及選擇性地蝕刻該矽鍺層。
Applications Claiming Priority (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201962954532P | 2019-12-29 | 2019-12-29 | |
| US62/954,532 | 2019-12-29 | ||
| US16/947,390 US11532556B2 (en) | 2019-12-29 | 2020-07-30 | Structure and method for transistors having backside power rails |
| US16/947,390 | 2020-07-30 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202143392A TW202143392A (zh) | 2021-11-16 |
| TWI783302B true TWI783302B (zh) | 2022-11-11 |
Family
ID=76310421
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109140716A TWI783302B (zh) | 2019-12-29 | 2020-11-20 | 半導體裝置及其形成方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US20220375860A1 (zh) |
| CN (1) | CN113053887B (zh) |
| DE (1) | DE102020123277A1 (zh) |
| TW (1) | TWI783302B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN116344536A (zh) * | 2021-12-23 | 2023-06-27 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US12272648B2 (en) | 2022-06-15 | 2025-04-08 | International Business Machines Corporation | Semiconductor device having a backside power rail |
| US20240030311A1 (en) * | 2022-07-21 | 2024-01-25 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device including a self-aligned contact layer with enhanced etch resistance |
| US20240079239A1 (en) * | 2022-09-07 | 2024-03-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Etch Stop Region for Semiconductor Device Substrate Thinning |
| US20240395667A1 (en) * | 2023-05-24 | 2024-11-28 | Taiwan Semiconductor Manufacturing Company, Ltd. | Complementary field effect transistor |
| US20250031448A1 (en) * | 2023-07-21 | 2025-01-23 | International Business Machines Corporation | Backside Contact With Self-Aligned Gate Isolation |
Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6838332B1 (en) * | 2003-08-15 | 2005-01-04 | Freescale Semiconductor, Inc. | Method for forming a semiconductor device having electrical contact from opposite sides |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN102437088B (zh) * | 2010-09-29 | 2014-01-01 | 中国科学院微电子研究所 | 一种半导体结构及其制造方法 |
| US9165838B2 (en) * | 2014-02-26 | 2015-10-20 | Taiwan Semiconductor Manufacturing Company Limited | Methods of forming low resistance contacts |
| US9437495B2 (en) * | 2014-11-14 | 2016-09-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Mask-less dual silicide process |
| US10529860B2 (en) * | 2018-05-31 | 2020-01-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Structure and method for FinFET device with contact over dielectric gate |
-
2020
- 2020-09-07 DE DE102020123277.2A patent/DE102020123277A1/de active Pending
- 2020-11-12 CN CN202011261991.0A patent/CN113053887B/zh active Active
- 2020-11-20 TW TW109140716A patent/TWI783302B/zh active
-
2022
- 2022-07-26 US US17/815,119 patent/US20220375860A1/en active Pending
Patent Citations (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6838332B1 (en) * | 2003-08-15 | 2005-01-04 | Freescale Semiconductor, Inc. | Method for forming a semiconductor device having electrical contact from opposite sides |
Also Published As
| Publication number | Publication date |
|---|---|
| CN113053887B (zh) | 2025-01-07 |
| CN113053887A (zh) | 2021-06-29 |
| US20220375860A1 (en) | 2022-11-24 |
| TW202143392A (zh) | 2021-11-16 |
| DE102020123277A1 (de) | 2021-07-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11532556B2 (en) | Structure and method for transistors having backside power rails | |
| US12432962B2 (en) | FinFET device with source/drain contact extending over dielectric gate | |
| US12165912B2 (en) | Semiconductor structure with air gap and method sealing the air gap | |
| US10734519B2 (en) | Structure and method for FinFET device with asymmetric contact | |
| US10325816B2 (en) | Structure and method for FinFET device | |
| TWI783302B (zh) | 半導體裝置及其形成方法 | |
| US20190067131A1 (en) | Interconnect Structure For Fin-Like Field Effect Transistor | |
| US12009426B2 (en) | Structure and method for FinFET device with asymmetric contact | |
| US11855207B2 (en) | FinFET structure and method with reduced fin buckling | |
| KR102524729B1 (ko) | 후면 전력 레일을 갖는 트랜지스터를 위한 구조물 및 방법 | |
| CN110416303B (zh) | 半导体结构及形成集成电路结构的方法 |