[go: up one dir, main page]

TWI774501B - 基於電荷引導式放大器之放大電路 - Google Patents

基於電荷引導式放大器之放大電路 Download PDF

Info

Publication number
TWI774501B
TWI774501B TW110128640A TW110128640A TWI774501B TW I774501 B TWI774501 B TW I774501B TW 110128640 A TW110128640 A TW 110128640A TW 110128640 A TW110128640 A TW 110128640A TW I774501 B TWI774501 B TW I774501B
Authority
TW
Taiwan
Prior art keywords
terminal
switch
capacitor
charge
coupled
Prior art date
Application number
TW110128640A
Other languages
English (en)
Other versions
TW202308293A (zh
Inventor
黃詩雄
Original Assignee
瑞昱半導體股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 瑞昱半導體股份有限公司 filed Critical 瑞昱半導體股份有限公司
Priority to TW110128640A priority Critical patent/TWI774501B/zh
Priority to US17/717,178 priority patent/US11901866B2/en
Application granted granted Critical
Publication of TWI774501B publication Critical patent/TWI774501B/zh
Publication of TW202308293A publication Critical patent/TW202308293A/zh

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/04Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only
    • H03F3/16Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements with semiconductor devices only with field-effect devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45183Long tailed pairs
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • H03F3/45071Differential amplifiers with semiconductor devices only
    • H03F3/45076Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
    • H03F3/45179Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using MOSFET transistors as the active amplifying circuit
    • H03F3/45237Complementary long tailed pairs having parallel inputs and being supplied in series
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45461Indexing scheme relating to differential amplifiers the CSC comprising one or more switched capacitors
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F2203/00Indexing scheme relating to amplifiers with only discharge tubes or only semiconductor devices as amplifying elements covered by H03F3/00
    • H03F2203/45Indexing scheme relating to differential amplifiers
    • H03F2203/45634Indexing scheme relating to differential amplifiers the LC comprising one or more switched capacitors

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Amplifiers (AREA)

Abstract

一種放大電路,具有一第一輸出端及一第二輸出端,且包含:一第一電荷引導式放大器、一第二電荷引導式放大器、一第一開關以及一第二開關。第一電荷引導式放大器包含一第一輸入端、一第二輸入端、一第一電容及一第二電容,用來於一第一操作時段放大一第一輸入訊號。第二電荷引導式放大器包含一第三輸入端、一第四輸入端、該第一電容及該第二電容,用來於一第二操作時段放大一第二輸入訊號。該第一電容及該第二電容於該第一操作時段充電,且該第一電容及該第二電容於該第二操作時段放電。

Description

基於電荷引導式放大器之放大電路
本案是關於電荷引導式(charge-steering)放大器,尤其是關於以電荷引導式放大器實作之放大電路。
圖1係習知電荷引導式放大器的電路圖。電荷引導式放大器100亦稱為動態放大器(dynamic amplifier),主要由電晶體110及電晶體120構成,另包含開關130、開關140、開關150、開關160、電容170、電容180及電容190。各元件的連接方式如圖所示。電荷引導式放大器100交替操作於重置階段(開關130、開關140及開關160導通且開關150不導通,使得電容170及電容180充電且電容190放電)及放大階段(開關130、開關140及開關160不導通且開關150導通,使得電容170及電容180放電且電容190充電)。電荷引導式放大器100在放大階段放大差動輸入訊號Vi(從節點N1及節點N2輸入),並產生輸出訊號Vo(從節點N3及節點N4輸出)。電荷引導式放大器100的操作細節為本技術領域具有通常知識者所熟知,不再贅述。
然而,電容170及電容180充放電一次只產生一個輸出訊號Vo(即,能源使用效率不佳),且電荷引導式放大器100只對差動輸入訊號Vi放大一次便產生輸出訊號Vo(即,增益較差,導致節點N3的電壓及節點N4的電壓不容易區分),因此需要一種放大電路來解決上述問題的至少其中之一。
鑑於先前技術之不足,本發明之一目的在於提供一種放大電路,以改善先前技術的不足。
本發明之一實施例提供一種放大電路,該放大電路具有一第一輸出端及一第二輸出端,且包含:一第一電荷引導式放大器、一第二電荷引導式放大器、一第一開關以及一第二開關。第一電荷引導式放大器包含一第一輸入端、一第二輸入端、一第一電容及一第二電容,用來於一第一操作時段放大一第一輸入訊號。第二電荷引導式放大器包含一第三輸入端、一第四輸入端、該第一電容及該第二電容,用來於一第二操作時段放大一第二輸入訊號。第一開關耦接於該第一輸出端與一第一目標電壓或一第二目標電壓之間。第二開關耦接於該第二輸出端與該第一目標電壓或該第二目標電壓之間。該第一電容耦接於該第一輸出端與一參考電壓之間,而該第二電容耦接於該第二輸出端與該參考電壓之間。該第一電容及該第二電容於該第一操作時段充電,且該第一電容及該第二電容於該第二操作時段放電。
本發明之另一實施例提供一種電荷引導式放大電路,該電荷引導式放大電路具有一第一輸入端、一第二輸入端、一第三輸入端、一第四輸入端、一第一輸出端及一第二輸出端,且包含:一第一電晶體、一第二電晶體、一第三電晶體、一第四電晶體、一第一電容、一第二電容、一第三電容、一第四電容、一第一開關、一第二開關、一第三開關、一第四開關、一第五開關、一第六開關。第一電晶體具有一第一端、一第二端及一第一控制端,其中,該第一控制端電連接該第一輸入端,且該第二端電連接該第一輸出端。第二電晶體具有一第三端、一第四端及一第二控制端,其中,該第二控制端電連接該第二輸入端,該第四端電連接該第二輸出端,且該第三端電連接該第一端。第三電晶體具有一第五端、一第六端及一第三控制端,其中,該第三控制端電連接該第三輸入端,且該第六端電連接該第一輸出端。第四電晶體具有一第七端、一第八端及一第四控制端,其中,該第四控制端電連接該第四輸入端,該第八端電連接該第二輸出端,且該第七端電連接該第五端。第一電容耦接於該第一端與一參考電壓之間。第二電容耦接於該第五端與該參考電壓之間。第三電容耦接於該第一輸出端與該參考電壓之間。第四電容耦接於該第二輸出端與該參考電壓之間。第一開關耦接於該第一電容與該第一端之間。第二開關耦接於該第一電容,當該第二開關導通時該第一電容放電。第三開關耦接於該第二電容與該第五端之間。第四開關耦接於該第二電容,當該第四開關導通時該第二電容充電。第五開關用來將該第一輸出端耦接至一第一目標電壓或一第二目標電壓。第六開關用來將該第二輸出端耦接至該第一目標電壓或該第二目標電壓。
相較於傳統技術,本發明之放大電路具有更大的增益,或是更省電。
有關本發明的特徵、實作與功效,茲配合圖式作實施例詳細說明如下。
以下說明內容之技術用語係參照本技術領域之習慣用語,如本說明書對部分用語有加以說明或定義,該部分用語之解釋係以本說明書之說明或定義為準。
本發明之揭露內容包含放大電路。由於本發明之放大電路所包含之部分元件單獨而言可能為已知元件,因此在不影響該裝置發明之充分揭露及可實施性的前提下,以下說明對於已知元件的細節將予以節略。
圖2係本發明放大電路之一實施例的電路圖。電荷引導式放大電路200(或簡稱為放大電路200)包含電荷引導式放大器201及電荷引導式放大器202。電荷引導式放大器201從輸入端(即節點N1)及輸入端(即節點N2)接收差動輸入訊號Vi(包含訊號Vip及訊號Vin),並且從輸出端(即節點N5)及輸出端(即節點N6)輸出輸出訊號Vo。電荷引導式放大器202從輸入端(即節點N3)及輸入端(即節點N4)接收差動輸入訊號Vi(包含訊號Vip及訊號Vin),並且從輸出端(即節點N5)及輸出端(即節點N6)輸出輸出訊號Vo。
電荷引導式放大器201包含電晶體210(例如N型金氧半場效電晶體(Metal-Oxide-Semiconductor Field-Effect Transistor,簡稱NMOS電晶體))、電晶體220(例如NMOS電晶體)、開關SW1、開關SW2、電容C1、電容C3及電容C4。電晶體210的第一端(例如汲極)耦接或電連接節點N5;電晶體210的第二端(例如源極)耦接或電連接開關SW1;電晶體210的控制端(例如閘極)耦接或電連接節點N1。電晶體220的第一端(例如汲極)耦接或電連接節點N6;電晶體220的第二端(例如源極)耦接或電連接開關SW1及電晶體210的第二端;電晶體220的控制端(例如閘極)耦接或電連接節點N2。開關SW1耦接於電容C1與電晶體210的第二端之間,且開關SW1亦耦接於電容C1與電晶體220的第二端之間。電容C1的第一端耦接或電連接開關SW1,電容C1的第二端耦接或電連接第一參考電壓(例如接地)。開關SW2的一端耦接或電連接電容C1的第一端,開關SW2的另一端耦接或電連接第一參考電壓。電容C3耦接或電連接於節點N5與第一參考電壓之間。電容C4耦接或電連接於節點N6與第一參考電壓之間。
電荷引導式放大器202包含電晶體230(例如P型金氧半場效電晶體(Metal-Oxide-Semiconductor Field-Effect Transistor,簡稱PMOS電晶體))、電晶體240(例如PMOS電晶體)、開關SW3、開關SW4、電容C2、電容C3及電容C4(其中,電容C3及電容C4與電荷引導式放大器201共用)。電晶體230的第一端(例如汲極)耦接或電連接節點N5;電晶體230的第二端(例如源極)耦接或電連接開關SW3;電晶體230的控制端(例如閘極)耦接或電連接節點N3。電晶體240的第一端(例如汲極)耦接或電連接節點N6;電晶體240的第二端(例如源極)耦接或電連接開關SW3及電晶體230的第二端;電晶體240的控制端(例如閘極)耦接或電連接節點N4。開關SW3耦接於電容C2與電晶體230的第二端之間,且開關SW3亦耦接於電容C2與電晶體240的第二端之間。電容C2的第一端耦接或電連接開關SW3,電容C2的第二端耦接或電連接第一參考電壓。開關SW4的一端耦接或電連接電容C2的第一端,開關SW4的另一端耦接或電連接第二參考電壓(例如電源電壓VDD)。第二參考電壓大於第一參考電壓。
放大電路200更包含開關SW5及開關SW6。開關SW5及開關SW6可以導通(即,切換到第一目標電壓Vr1或第二目標電壓Vr2)或是不導通(即,切換到中間位置Nr)。當開關SW5及開關SW6導通時,開關SW5及開關SW6分別將節點N5及節點N6耦接或電連接第一目標電壓Vr1或第二目標電壓Vr2。
在一些實施例中,第一目標電壓Vr1為第二參考電壓(例如電源電壓VDD)或第二參考電壓的一半(例如電源電壓VDD的1/2),且第二目標電壓Vr2為第一參考電壓(例如接地)或第二參考電壓的一半(例如電源電壓VDD的1/2)。換句話說,當節點N5及節點N6耦接或電連接第一目標電壓Vr1時,電容C3及電容C4的跨壓實質上為第二參考電壓或第二參考電壓的一半;當節點N5及節點N6耦接或電連接第二目標電壓Vr2時,電容C3及電容C4的跨壓實質上為零或第二參考電壓的一半。
在一些實施例中,開關SW1、開關SW2、開關SW3、開關SW4、開關SW5及開關SW6可以用電晶體實作。
圖3為本發明放大電路之一操作實施例的時序圖,可一併參考圖2。在以下的討論中,開關SW3根據時脈CK1切換(即,導通或不導通):當時脈CK1為第一準位(例如高準位)時,開關SW3不導通;當時脈CK1為第二準位(不等於第一準位,例如低準位)時,開關SW3導通。開關SW1根據時脈CK2切換:當時脈CK2為第一準位時,開關SW1導通;當時脈CK2為第二準位時,開關SW1不導通。電壓VN5代表節點N5上的電壓,而電壓VN6代表節點N6上的電壓。
當時脈CK3為第一準位時(例如時間點t1與時間點t3之間),放大電路200操作於放大階段;當時脈CK3為第二準位時(例如時間點t3與時間點t4之間),放大電路200操作於重置階段。
在圖3的實施例中,開關SW5及開關SW6導通時將節點N5及節點N6耦接或電連接至第二目標電壓Vr2,並且開關SW2、開關SW4、開關SW5及開關SW6根據時脈CK3切換:當時脈CK3為第一準位時,開關SW2、開關SW4、開關SW5及開關SW6不導通;當時脈CK3為第二準位時,開關SW2、開關SW4、開關SW5及開關SW6導通。
如圖3所示,在時間點t1時,時脈CK3從第二準位轉換到第一準位(代表重置階段結束且放大階段開始),電壓VN5及電壓VN6為第二目標電壓Vr2。時脈CK2於時間點t2從第二準位轉換到第一準位。放大階段包含第一操作時段(當時脈CK1為第二準位時)及第二操作時段(當時脈CK2為第一準位時)。第一操作時段實質上等於或略小於從時間點t1到時間點t2的時間,換言之,時脈CK1從第一準位轉換到第二準位的時間點可以實質上等於或略晚於時間點t1,而時脈CK1從第二準位轉換到第一準位的時間點可以實質上等於或略早於時間點t2。第二操作時段實質上等於或略小於從時間點t2到時間點t3的時間,換言之,時脈CK2從第二準位轉換到第一準位的時間點實質上等於時間點t2,而時脈CK2從第一準位轉換到第二準位的時間點可以實質上等於或略晚於時間點t3。在時間點t3,時脈CK3從第一準位轉換到第二準位(代表放大階段結束且重置階段開始)。
請一併參考圖2及圖3。在第一操作時段期間,開關SW3導通且開關SW1不導通,所以電晶體230及電晶體240作用(active)且電晶體210及電晶體220不作用(inactive),使得電容C3與電容C4充電。在第一操作時段期間,電晶體230及電晶體240放大差動輸入訊號Vi,因此電壓VN5(例如虛線)及電壓VN6(例如實線)之間的差漸漸變大。在第二操作時段期間,開關SW1導通且開關SW3不導通,所以電晶體210及電晶體220作用且電晶體230及電晶體240不作用,使得電容C3與電容C4放電。在第二操作時段期間,電晶體210及電晶體220以時間點t2之電壓VN5及電壓VN6為基礎繼續放大差動輸入訊號Vi(與第一操作時段之差動輸入訊號Vi相同),因此可以看到電壓VN5及電壓VN6之間的差繼續變大。換言之,電壓VN5及電壓VN6之間在時間點t3的差大於電壓VN5及電壓VN6之間在時間點t2的差。由此可見,經過第二次放大,電壓VN5及電壓VN6之間的差變得更大,有利於後級電路(例如比較器)的操作。作為比較,因為習知的電荷引導式放大器100只對差動輸入訊號做一次放大,所以電荷引導式放大器100針對相同的差動輸入訊號Vi所產生的輸出訊號Vo態樣至多對應於時間點t2的輸出訊號Vo。也就是說,本案之放大電路200的增益大於電荷引導式放大器100的增益。
請注意,由於差動輸入訊號Vi在時間點t1及時間點t3之間保持不變,即,維持在前一個重置階段的取樣結果(由取樣及保持電路(圖未示)產生),所以電晶體210、電晶體220、電晶體230及電晶體240在同一個放大階段(例如時間點t1與時間點t3之間)實質上根據同一個差動輸入訊號Vi進行放大操作。時間點t4與時間點t5之間的差動輸入訊號Vi是時間點t3與時間點t4之間的取樣操作的結果。
圖4為本發明放大電路之另一操作實施例的時序圖。圖4與圖3相似,差別在於在每次的放大階段中,第二操作時段早於第一操作時段,而且在每次的重置階段中,開關SW5及開關SW6將節點N5及節點N6耦接或電連接至第一目標電壓Vr1,而非第二目標電壓Vr2。因此,電壓VN5及電壓VN6於放大階段中先變小(即,電容C3與電容C4放電,例如時間點t1與時間點t2之間)再變大(即,電容C3與電容C4充電,例如時間點t2與時間點t3之間)。與圖3之實施例相似,在每個放大階段差動輸入訊號Vi經過二次放大,使得電壓VN5及電壓VN6之間的差變得更大,有利於後級電路(例如比較器)的操作。
圖5為本發明放大電路之另一操作實施例的時序圖。在圖5的實施例中,開關SW2及開關SW4根據時脈CK3切換:當時脈CK3為第一準位時,開關SW2及開關SW4不導通;當時脈CK3為第二準位時,開關SW2及開關SW4導通。開關SW5及開關SW6根據時脈CK4切換。當時脈CK4為第二準位時(例如時間點t1與時間點t2之間或時間點t3與時間點t4之間),放大電路200操作於放大階段;當時脈CK4為第一準位時(例如時間點t2與時間點t3之間或時間點t4與時間點t5之間),放大電路200操作於重置階段。類似地,圖5的實施例也包含第一操作時段(當時脈CK1為第一準位時)及第二操作時段(當時脈CK2為第二準位時)。如圖5所示,在本實施例中,第一操作時段(對應於第一放大操作)及第二操作時段(對應於第二放大操作)之間間隔重置階段;換言之,在第一操作時段開始前及在第二操作時段開始前,放大電路200的輸出端(即,節點N5與節點N6)上的電壓(即電壓VN5及電壓VN6)會重置,也就是電容C3及電容C4的端電壓會重置。
如圖5所示,時脈CK4在時間點t1及時間點t3從第一準位轉換到第二準位,且時脈CK4在時間點t2及時間點t4從第二準位轉換到第一準位。
第一操作時段實質上等於或略小於從時間點t1到時間點t2的時間,換言之,時脈CK1從第二準位轉換到第一準位的時間點可以實質上等於或略晚於時間點t1,而時脈CK1從第一準位轉換到第二準位的時間點可以實質上等於或略早於時間點t2。第二操作時段實質上等於或略小於從時間點t3到時間t4的時間,換言之,時脈CK2從第一準位轉換到第二準位的時間點實質上等於或略晚於時間點t3,而時脈CK2從第二準位轉換到第一準位的時間點可以實質上等於或略早於時間點t4。
請參考圖2及圖5。在第一操作時段(例如時間點t1與時間點t2之間的第一操作時段)期間,開關SW1導通且開關SW3不導通(即,電晶體210及電晶體220作用且電晶體230及電晶體240不作用,電容C3及電容C4放電),電晶體210及電晶體220放大差動輸入訊號Vi,因此電壓VN5及電壓VN6的差值變大。在第一操作時段後的重置階段(例如時間點t2與時間點t3之間),開關SW5及開關SW6將節點N5及節點N6耦接或電連接至第二目標電壓Vr2。在緊接著的第二操作時段(例如時間點t3與時間點t4之間的第二操作時段)期間,開關SW1不導通且開關SW3導通(即,電晶體210及電晶體220不作用且電晶體230及電晶體240作用,電容C3及電容C4充電),電晶體230及電晶體240放大差動輸入訊號Vi,因此電壓VN5及電壓VN6的差值變大。在第二操作時段後的重置階段(例如時間點t4與時間點t5之間),開關SW5及開關SW6將節點N5及節點N6耦接或電連接至第一目標電壓Vr1。
需注意的是,因為取樣及保持電路在重置階段取樣,所以在圖5的實施例中,放大電路200在第一操作時段及第二操作時段放大不同的差動輸入訊號Vi(即,放大不同次取樣的結果,而非同一次取樣的結果)。
如圖5所示,從時間點t1到時間點t5,電容C3及電容C4只被充電一次(約介於時間點t3到時間點t5之間),放大電路200卻產生二個放大結果(長時間來看,放大電路200於第一操作時段產生第奇數個放大結果,於第二操作時段產生第偶數個放大結果)。因此,放大電路200相較於習知的電荷引導式放大器100更省電。
上述的電晶體也可以用雙極性接面型電晶體(bipolar junction transistor, BJT)實作。BJT的射極(emitter)、集極(collector)及基極(base)可以分別對應於MOSFET的源極、汲極及閘極,此為本技術領域具有通常知識者所熟知,故不再贅述。
請注意,前揭圖示中,元件之形狀、尺寸及比例僅為示意,係供本技術領域具有通常知識者瞭解本發明之用,非用以限制本發明。
雖然本發明之實施例如上所述,然而該些實施例並非用來限定本發明,本技術領域具有通常知識者可依據本發明之明示或隱含之內容對本發明之技術特徵施以變化,凡此種種變化均可能屬於本發明所尋求之專利保護範疇,換言之,本發明之專利保護範圍須視本說明書之申請專利範圍所界定者為準。
100,201,202:電荷引導式放大器 110,120,210,220,230,240:電晶體 130,140,150,160,SW1,SW2,SW3,SW4,SW5,SW6:開關 170,180,190,C1,C2,C3,C4:電容 Vi:差動輸入訊號 N1,N2,N3,N4,N5,N6:節點 Vo:輸出訊號 200:放大電路(電荷引導式放大電路) Vip,Vin:訊號 VDD:電源電壓 Nr:中間位置 Vr1:第一目標電壓 Vr2:第二目標電壓 CK1,CK2,CK3,CK4:時脈 VN5,VN6:電壓 t1,t2,t3,t4,t5:時間點
圖1為習知電荷引導式放大器的電路圖; 圖2為本發明放大電路之一實施例的電路圖; 圖3為本發明放大電路之一操作實施例的時序圖; 圖4為本發明放大電路之另一操作實施例的時序圖;以及 圖5為本發明放大電路之另一操作實施例的時序圖。
200:放大電路(電荷引導式放大電路)
201,202:電荷引導式放大器
210,220,230,240:電晶體
SW1,SW2,SW3,SW4,SW5,SW6:開關
C1,C2,C3,C4:電容
N1,N2,N3,N4,N5,N6:節點
Vip,Vin:訊號
Vo:輸出訊號
VDD:電源電壓
Nr:中間位置
Vr1:第一目標電壓
Vr2:第二目標電壓

Claims (10)

  1. 一種放大電路,具有一第一輸出端及一第二輸出端,該放大電路包含: 一第一電荷引導式放大器,包含一第一輸入端、一第二輸入端、一第一電容及一第二電容,用來於一第一操作時段放大一第一輸入訊號; 一第二電荷引導式放大器,包含一第三輸入端、一第四輸入端、該第一電容及該第二電容,用來於一第二操作時段放大一第二輸入訊號; 一第一開關,耦接於該第一輸出端與一第一目標電壓或一第二目標電壓之間;以及 一第二開關,耦接於該第二輸出端與該第一目標電壓或該第二目標電壓之間; 其中,該第一電容耦接於該第一輸出端與一參考電壓之間,該第二電容耦接於該第二輸出端與該參考電壓之間,該第一電容及該第二電容係於該第一操作時段充電,且該第一電容及該第二電容係於該第二操作時段放電。
  2. 如請求項1之放大電路,其中,該第一電荷引導式放大器包含一第一P型金氧半場效電晶體及一第二P型金氧半場效電晶體,該第二電荷引導式放大器包含一第一N型金氧半場效電晶體及一第二N型金氧半場效電晶體,該第一P型金氧半場效電晶體之一第一閘極係該第一輸入端,該第二P型金氧半場效電晶體之一第二閘極係該第二輸入端,該第一N型金氧半場效電晶體之一第三閘極係該第三輸入端,該第二N型金氧半場效電晶體之一第四閘極係該第四輸入端。
  3. 如請求項2之放大電路,其中,該第一輸入訊號等於該第二輸入訊號,並且該第一操作時段早於該第二操作時段。
  4. 如請求項2之放大電路,其中,該第一輸入訊號等於該第二輸入訊號,並且該第二操作時段早於該第一操作時段。
  5. 如請求項2之放大電路,其中,該第一輸入訊號不等於該第二輸入訊號,並且該第一電容及該第二電容於該第一操作時段與該第二操作時段之間重置。
  6. 一種電荷引導式放大電路,具有一第一輸入端、一第二輸入端、一第三輸入端、一第四輸入端、一第一輸出端及一第二輸出端,該電荷引導式放大電路包含: 一第一電晶體,具有一第一端、一第二端及一第一控制端,其中,該第一控制端電連接該第一輸入端,且該第二端電連接該第一輸出端; 一第二電晶體,具有一第三端、一第四端及一第二控制端,其中,該第二控制端電連接該第二輸入端,該第四端電連接該第二輸出端,且該第三端電連接該第一端; 一第三電晶體,具有一第五端、一第六端及一第三控制端,其中,該第三控制端電連接該第三輸入端,且該第六端電連接該第一輸出端; 一第四電晶體,具有一第七端、一第八端及一第四控制端,其中,該第四控制端電連接該第四輸入端,該第八端電連接該第二輸出端,且該第七端電連接該第五端; 一第一電容,耦接於該第一端與一參考電壓之間; 一第二電容,耦接於該第五端與該參考電壓之間; 一第三電容,耦接於該第一輸出端與該參考電壓之間; 一第四電容,耦接於該第二輸出端與該參考電壓之間; 一第一開關,耦接於該第一電容與該第一端之間; 一第二開關,耦接於該第一電容,其中,當該第二開關導通時該第一電容放電; 一第三開關,耦接於該第二電容與該第五端之間; 一第四開關,耦接於該第二電容,其中,當該第四開關導通時該第二電容充電; 一第五開關,用來將該第一輸出端耦接至一第一目標電壓或一第二目標電壓;以及 一第六開關,用來將該第二輸出端耦接至該第一目標電壓或該第二目標電壓。
  7. 如請求項6之電荷引導式放大電路,其中,該第一電晶體及該第二電晶體係N型金氧半場效電晶體,該第三電晶體及該第四電晶體係P型金氧半場效電晶體,該第一端、該第三端、該第五端及該第七端係源極,該第二端、該第四端、該第六端及該第八端係汲極,且該第一控制端、該第二控制端、該第三控制端及該第四控制端係閘極。
  8. 如請求項7之電荷引導式放大電路,其中,該電荷引導式放大電路進行一放大操作;於該放大操作期間,該第三開關先導通,該第一開關再導通;以及該第一開關及該第三開關不同時導通。
  9. 如請求項7之電荷引導式放大電路,其中,該電荷引導式放大電路進行一放大操作;於該放大操作期間,該第一開關先導通,該第三開關再導通;以及該第一開關及該第三開關不同時導通。
  10. 如請求項7之電荷引導式放大電路,其中,該第一目標電壓不等於該第二目標電壓;該電荷引導式放大電路進行一第一放大操作及一第二放大操作;該第五開關及該第六開關於該第一放大操作前將該第一輸出端及該第二輸出端耦接至該第一目標電壓;以及該第五開關及該第六開關於該第一放大操作與該第二放大操作之間將該第一輸出端及該第二輸出端耦接至該第二目標電壓。
TW110128640A 2021-08-04 2021-08-04 基於電荷引導式放大器之放大電路 TWI774501B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW110128640A TWI774501B (zh) 2021-08-04 2021-08-04 基於電荷引導式放大器之放大電路
US17/717,178 US11901866B2 (en) 2021-08-04 2022-04-11 Charge-steering amplifier-based amplifier circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW110128640A TWI774501B (zh) 2021-08-04 2021-08-04 基於電荷引導式放大器之放大電路

Publications (2)

Publication Number Publication Date
TWI774501B true TWI774501B (zh) 2022-08-11
TW202308293A TW202308293A (zh) 2023-02-16

Family

ID=83807328

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110128640A TWI774501B (zh) 2021-08-04 2021-08-04 基於電荷引導式放大器之放大電路

Country Status (2)

Country Link
US (1) US11901866B2 (zh)
TW (1) TWI774501B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI854609B (zh) * 2023-04-21 2024-09-01 瑞昱半導體股份有限公司 放大器及其控制方法

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI835651B (zh) * 2023-05-15 2024-03-11 瑞昱半導體股份有限公司 放大器電路

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160276991A1 (en) * 2015-03-17 2016-09-22 Realtek Semiconductor Corporation Summing amplifier and method thereof
TWI661671B (zh) * 2016-12-27 2019-06-01 聯發科技股份有限公司 動態放大器及晶片
CN110661499A (zh) * 2018-06-28 2020-01-07 联咏科技股份有限公司 动态放大器及其增益增强方法

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI612769B (zh) 2017-01-04 2018-01-21 瑞昱半導體股份有限公司 電荷引導式放大電路及其控制方法
US10554453B1 (en) * 2019-04-09 2020-02-04 Ciena Corporation Quarter-rate charge-steering decision feedback equalizer (DFE)
US10951184B2 (en) * 2019-05-09 2021-03-16 Omni Design Technologies Inc. Push-pull dynamic amplifier circuits

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20160276991A1 (en) * 2015-03-17 2016-09-22 Realtek Semiconductor Corporation Summing amplifier and method thereof
TWI661671B (zh) * 2016-12-27 2019-06-01 聯發科技股份有限公司 動態放大器及晶片
CN110661499A (zh) * 2018-06-28 2020-01-07 联咏科技股份有限公司 动态放大器及其增益增强方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI854609B (zh) * 2023-04-21 2024-09-01 瑞昱半導體股份有限公司 放大器及其控制方法

Also Published As

Publication number Publication date
US20230040066A1 (en) 2023-02-09
US11901866B2 (en) 2024-02-13
TW202308293A (zh) 2023-02-16

Similar Documents

Publication Publication Date Title
CN103973273B (zh) 一种高速、高精度、低失调全差分动态比较器
CN111200402B (zh) 一种能够提升增益的高线性度动态残差放大器电路
EP2251977A2 (en) Low-noise, low-power, low drift offset correction in operational and instrumentation amplifiers
US8049653B2 (en) Amplifier and analog/digital converter
TWI774501B (zh) 基於電荷引導式放大器之放大電路
JPH08316746A (ja) スイッチドキャパシタを導入した低電圧差動増幅器のための装置
CN108880495A (zh) 一种高增益高线性度的动态残差放大器电路
CN113612449A (zh) 一种运算放大器电路
CN116009636A (zh) 一种压控恒流源驱动电路
CN113206648B (zh) 放大器电路、对应的比较器装置和方法
CN117728778A (zh) 一种低压鲁棒性增强型电容偏置浮动反相放大器
AU2007203544B2 (en) High gain, high speed comparator operable at low current
CN112003594A (zh) 一种低功耗的动态比较器电路
US7683677B2 (en) Sample-and-hold amplification circuits
CN115118237B (zh) 全差分运算放大器和全差分运算放大器电路
CN111313871B (zh) 动态预放大电路和动态比较器
CN115706569B (zh) 基于电荷引导式放大器的放大电路
US20030042975A1 (en) Low power wide bandwidth programmable gain CDS amplifier/instrumentation amplifier
US6292030B1 (en) Pre-charged high-speed comparator
CN114629456B (zh) 输出级电路和ab类放大器
TWI761274B (zh) 電荷引導式放大電路及其控制方法
CN118539880B (zh) 一种浮动反相放大器
CN115706568B (zh) 电荷引导式放大电路及其控制方法
US11936354B2 (en) Amplifier circuit
CN117060899B (zh) 动态比较器电路及逐次逼近式模数转换器