TWI771021B - 形成半導體結構的方法 - Google Patents
形成半導體結構的方法 Download PDFInfo
- Publication number
- TWI771021B TWI771021B TW110119144A TW110119144A TWI771021B TW I771021 B TWI771021 B TW I771021B TW 110119144 A TW110119144 A TW 110119144A TW 110119144 A TW110119144 A TW 110119144A TW I771021 B TWI771021 B TW I771021B
- Authority
- TW
- Taiwan
- Prior art keywords
- hard mask
- layer
- mask layer
- barrier layer
- forming
- Prior art date
Links
Images
Classifications
-
- H10W10/014—
-
- H10P14/61—
-
- H10W10/17—
Landscapes
- Non-Volatile Memory (AREA)
- Drying Of Semiconductors (AREA)
Abstract
本揭示內容中的一些實施方式提供形成半導體結構的方法,包含:提供基板;形成第一硬罩層於基板上;形成第二硬罩層於第一硬罩層上;形成複數遮罩圖案於第二硬罩層上,其中遮罩圖案由複數溝槽分隔,溝槽暴露出第二硬罩層,並具有第一深度;去除未被遮罩圖案覆蓋的第一硬罩層以及未被遮罩圖案覆蓋的第二硬罩層,並且溝槽由第一深度加深為第二深度;形成阻擋層於溝槽中,並且阻擋層連接相鄰的第二硬罩層的側壁;使用蝕刻劑移除遮罩圖案;以及執行清洗製程,移除阻擋層。
Description
本揭示內容的一些實施方式中涉及形成半導體結構的方法。具體來說,本揭示內容的一些實施方式中是具硬罩之半導體結構的形成方法。
習知要在半導體基板內形成溝槽,通常都是先在基板上的硬罩形成遮罩圖案,以定義溝槽的位置。然後,根據遮罩圖案,在硬罩上蝕刻出溝槽;接著,再以硬罩作為保護層,進一步蝕刻不被硬罩所覆蓋的基板材料,在基板上形成溝槽。
然而,在硬罩上蝕刻出溝槽後,需要移除遮罩圖案。一般而言移除遮罩圖案,容易侵蝕到底部含氧化物的硬罩層,造成硬罩層呈現內凹現象,因而加大了硬罩層柱狀結構間距的關鍵尺寸,甚至硬罩層無法承重而斷裂,降低成品良率。
因此需要提供一種形成半導體結構的方法,可避免移除遮罩圖案時,底部含氧化物的硬罩層被侵蝕的方法。
本揭示內容中的一些實施方式提供形成半導體結構的方法,包含:提供基板;形成第一硬罩層於基板上,其中第一硬罩層包含氧化物;形成第二硬罩層於第一硬罩層上;形成複數遮罩圖案於第二硬罩層上,其中遮罩圖案由複數溝槽分隔,溝槽暴露出第二硬罩層,並沿特定方向具有第一深度,其中此方向垂直於基板中與第一硬罩層接觸的上表面;去除未被遮罩圖案覆蓋的第一硬罩層以及未被遮罩圖案覆蓋的第二硬罩層,使得溝槽暴露出第二硬罩層的複數側壁、第一硬罩層的複數側壁以及基板的上表面,並且溝槽由第一深度加深為第二深度;形成阻擋層於溝槽中,並且阻擋層連接相鄰的第二硬罩層的側壁;使用蝕刻劑移除遮罩圖案,其中阻擋層阻隔蝕刻劑接觸第一硬罩層;以及執行清洗製程,移除阻擋層。
在一些實施方式中,形成阻擋層於溝槽中的步驟中,包含阻擋層僅連接相鄰的第二硬罩層的側壁,而並未朝此特定方向延伸填滿溝槽。
在一些實施方式中,形成阻擋層於溝槽中的步驟中,包含形成阻擋層朝此特定方向延伸填滿溝槽,使得阻擋層連接相鄰的第一硬罩層的側壁並與基板的上表面接觸。
在一些實施方式中,阻擋層的頂表面與第二硬罩層的頂表面在水平方向上齊平。
在一些實施方式中,阻擋層的頂表面在水平方向上低於第二硬罩層的頂表面。
在一些實施方式中,第一硬罩層以及第二硬罩層包含不同材料。
在一些實施方式中,若蝕刻劑接觸第二硬罩層,蝕刻劑不會蝕刻第二硬罩層。
一些實施方式中,第一硬罩層包含矽氧化物,以及第二硬罩層包含氮化矽。
在一些實施方式中,使用蝕刻劑移除遮罩圖案為乾式蝕刻製程,並且蝕刻劑包含四氟化碳、二氟化碳、 氧氣或其組合。
在一些實施方式中,阻擋層為碳或是含碳物質,以及清洗製程為灰化處理。
應當理解,前述的一般性描述和下文的詳細描述都是示例,並且旨在提供對所要求保護的本揭示內容的進一步解釋。
可以理解的是,下述內容提供的不同實施方式或實施例可實施本揭露之標的不同特徵。特定構件與排列的實施例係用以簡化本揭露而非侷限本揭露。當然,這些僅是實施例,並且不旨在限制。舉例來說,以下所述之第一特徵形成於第二特徵上的敘述包含兩者直接接觸,或兩者之間隔有其他額外特徵而非直接接觸。此外,本揭露在複數個實施例中可重複參考數字及/或符號。這樣的重複是為了簡化和清楚,而並不代表所討論的各實施例及/或配置之間的關係。
本說明書中所用之術語一般在本領域以及所使用之上下文中具有通常性的意義。本說明書中所使用的實施例,包括本文中所討論的任何術語的例子僅是說明性的,而不限制本揭示內容或任何示例性術語的範圍和意義。同樣地,本揭示內容不限於本說明書中所提供的一些實施方式。
將理解的是,儘管本文可以使用術語第一、第二等來描述各種元件,但是這些元件不應受到這些術語的限制。這些術語用於區分一個元件和另一個元件。舉例來說,在不脫離本實施方式的範圍的情況下,第一元件可以被稱為第二元件,並且類似地,第二元件可以被稱為第一元件。
於本文中,術語“和/或”包含一個或複數個相關聯的所列項目的任何和所有組合。
於本文中,術語「包含」、「包括」、「具有」等應理解為開放式,即,意指包括但不限於。
第1圖示例性地描述根據本揭示內容的一些實施方式中的形成半導體結構的方法100。請見第1圖,包含步驟S110至步驟S180,分別為:步驟S110,提供基板;步驟S120,形成第一硬罩層於基板上;步驟S130,形成第二硬罩層於第一硬罩層上;步驟S140,形成複數遮罩圖案於第二硬罩層上;步驟S150,去除未被遮罩圖案覆蓋的第一硬罩層以及未被遮罩圖案覆蓋的第二硬罩層;步驟S160,形成阻擋層於溝槽中,並且阻擋層連接相鄰的第二硬罩層的側壁;步驟S170,使用蝕刻劑移除遮罩圖案;以及步驟S180,執行清洗製程,移除阻擋層。
為利於說明第1圖中的步驟S110至步驟S180,請同時參考第2圖至第10圖,示例性地描述本揭示內容的一些實施方式中形成半導體結構的方法100,在各階段步驟的剖面示意圖 (第2圖至第9圖)以及所獲得的半導體結構300的上視圖(第10圖)。
首先,請見第1圖的步驟S110以及第2圖,提供基板210。在一些實施方式中,基板210可以包含單晶矽,或泛指半導體基板或其一部份。在第2圖,基板210雖繪示為均勻同質性,但僅為示意圖,事實上基板210亦可以包含不同材料,例如包含積體電路製造中有關的不同材料,包括但不限於,金屬、阻障材料、擴散材料或絕緣材料等。舉例而言,基板210可為矽基板、矽鍺基板、絕緣層上矽基板、絕緣層上矽鍺基板或於其他不同半導體製程階段的半成品基板,但不以此為限。
接著,請見第1圖的步驟S120以及第3圖,形成第一硬罩層220於基板210上。在一些實施方式中,第一硬罩層220包含氧化物,例如二氧化矽、氮氧化矽或其組合,但不限於此。
請見第1圖的步驟S130以及第4圖,形成第二硬罩層230於第一硬罩層220上。在一些實施方式中,第二硬罩層230包含與第一硬罩層220不同的材料,並且,若將第二硬罩層230暴露於對於氧化物具有高選擇性的蝕刻劑中,第二硬罩層230不會被蝕刻。在一些實施方式中,第二硬罩層230包含氮化矽、碳氮化矽或其組合,但不限於此。
接著,請見第1圖的步驟S140以及第5圖,形成複數遮罩圖案240於第二硬罩層230上。在一些實施方式中,形成複數遮罩圖案240於第二硬罩層230上的步驟S140包含:形成光阻層於第二硬罩層230上;以及使用帶有圖案的光罩,對光阻層執行曝光顯影處理,使得光罩上的圖案轉移至光阻層,形成遮罩圖案240。在一實施方式中,可以依需求沿Z軸方向,形成多重光阻層在第二硬罩層230上,接著圖案化多重光阻層,形成多重遮罩圖案240,其中Z軸垂直於基板210中與第一硬罩層220接觸的上表面212,X軸則是基板210的上表面212中,朝任一方向的座標軸,此外,並將同時與Z軸以及X軸垂直的座標軸定義為Y軸(圖未示)。
在一些實施方式中,遮罩圖案240由複數溝槽T分隔,溝槽T暴露出第二硬罩層230,並沿Z軸方向具有第一深度D1。本領域中技術人員可依需求,形成適當的遮罩圖案240的厚度(即遮罩圖案240延Z軸方向的厚度)與遮罩圖案240之間的溝槽寬度(即溝槽T延X軸方向的寬度)。在一實施方式中,遮罩圖案240為均勻分布在第二硬罩層230上的柱狀體,例如圓柱體或是矩形柱狀體。
接著,請見第1圖的步驟S150以及第6圖,使用遮罩圖案240作為保護層,執行蝕刻處理,去除未被遮罩圖案240覆蓋的第一硬罩層220以及未被遮罩圖案240覆蓋的第二硬罩層230,使得溝槽T暴露出第二硬罩層230的側壁232、第一硬罩層220的側壁222以及基板210的上表面212,並且溝槽T由第一深度D1,沿著Z軸方向,進一步加深為第二深度D2。在一些實施方式中,可選擇對第一硬罩層220以及第二硬罩層230具有高選擇性,對遮罩圖案240則具有低或甚至不具選擇性的一或多種蝕刻劑,蝕刻第一硬罩層220以及第二硬罩層230,加深溝槽T。
在另一些實施方式中,也可以使用不同材料的光阻層所組成的多重遮罩圖案240,彈性搭配具有不同蝕刻選擇性的多種蝕刻劑,最佳化去除第一硬罩層220以及第二硬罩層230的效果。舉例而言,可以先使用第一蝕刻劑去除未被遮罩圖案240覆蓋的第二硬罩層230時,其中第一蝕刻劑可以移除上層遮罩圖案240。然而,此種第一蝕刻劑對於下層遮罩圖案240以及第一硬罩層220的蝕刻選擇性較差或是不具蝕刻選擇性,因此,下層遮罩圖案240以及第一硬罩層220可被保留,藉此,可定義出未被下層遮罩圖案240覆蓋的第一硬罩層220位置,接著,再使用其他的第二蝕刻劑,移除未被遮罩圖案240覆蓋的第一硬罩層220,使溝槽T深入第一硬罩層220之中。
接著,請見第1圖的步驟S160以及第7A圖至第7C圖,形成阻擋層250於溝槽T中,並且阻擋層250連接相鄰的第二硬罩層230的側壁232。
在一些實施方式中,阻擋層250為碳或是墊層(underlayer)材料,墊層材料包括但不限於含碳物質,例如有機高分子材料。
須說明的是,此處的阻擋層250是作為第一硬罩層220的保護層,目的在於阻隔第一硬罩層220與後續用於去除遮罩圖案240的蝕刻劑(例如後續所述之第三蝕刻劑以及第四蝕刻劑)接觸,以避免第一硬罩層220被蝕刻劑蝕刻。
因此,在一些實施方式中,請見第7A圖,阻擋層250可以為高黏性材料,或是同時包含高黏性添加物,僅連接相鄰的第二硬罩層230的側壁232,而並未朝Z軸方向延伸填滿溝槽T。在一些其他實施方式中,阻擋層250雖未延伸填滿溝槽T,但除了連接相鄰的第二硬罩層230的側壁232外,還可以部分接觸第一硬罩層230的側壁232。
在另一些實施方式中,請見第7B圖以及第7C圖,阻擋層250也可以朝Z軸方向延伸,填滿溝槽T,使得阻擋層250連接相鄰的第一硬罩層220的側壁222並與基板210的上表面212接觸。例如在第7B圖中,阻擋層250填滿溝槽T,並且阻擋層250在X軸與Y軸方向上,與第二硬罩層230共平面,即阻擋層250的頂表面252與第二硬罩層230的頂表面234齊平,或是例如在第7C圖中,阻擋層250雖填滿溝槽T,但阻擋層250的頂表面252在X軸方向上低於第二硬罩層230的頂表面234,因此部分的第二硬罩層230的側壁232仍維持暴露,並未接觸阻擋層250。
接著,請見第1圖的步驟S170以及第8A圖至第8C圖,使用第三蝕刻劑移除遮罩圖案,其中阻擋層250阻隔第三蝕刻劑接觸第一硬罩層220。第8A圖至第8C圖分別對應使用第三蝕刻劑,移除第7A圖至第7C圖中的遮罩圖案240的剖面示意圖。
在一些實施方式中,第三蝕刻劑不會蝕刻阻擋層250,因此,即使遮罩圖案被完全移除,阻擋層250也可物理性阻隔第三蝕刻劑以及第一硬罩層220。在一些實施方式中,若第三蝕刻劑接觸第一硬罩層220,第三蝕刻劑會蝕刻第一硬罩層220,並且若第三蝕刻劑接觸第二硬罩層230,第三蝕刻劑不會蝕刻第二硬罩層230。
在一些實施方式中,使用第三蝕刻劑移除遮罩圖案為乾式蝕刻製程,例如第三蝕刻劑使用四氟化碳、二氟化碳、 氧氣或其組合,但不以此為限。
舉例而言,第一硬罩層220為矽氧化物(例如包含二氧化矽),第二硬罩層230為氮化矽,若在不具有阻擋層250時,使用四氟化碳氣體作為第三蝕刻劑,移除遮罩圖案240,則由於四氟化碳對於矽氧化物具有高選擇性,對氮化矽則具極低選擇性,因此位於下方的第一硬罩層220會被侵蝕而造成側壁222內凹,加大第一硬罩層220柱狀結構間距的關鍵尺寸,可能造成底部支持力不足,甚至第一硬罩層220斷裂的不良現象。
在一些實施方式中,可依需求,彈性選用多種蝕刻劑以及其他化學性處理,針對遮罩圖案執行多步驟移除,最適化遮罩圖案的移除效果。考量到部分種類的蝕刻劑會與殘留在遮罩圖案240的負氧化物作用,形成氧化物(圖未顯示)沉澱於遮罩圖案的頂表面或是第二硬罩層230的頂表面234,為提升蝕刻效果,在一實施方式中,可先使用一種第三蝕刻劑先去除負氧化物與初步去除遮罩圖案240(例如使用四氟化碳的乾式氣體蝕刻),再使用其他第四蝕刻劑,進一步去除遮罩圖案240以及移除在第二硬罩層230的頂表面234的殘留物。藉由第三蝕刻劑先去除負氧化物,可避免後續用於移除遮罩圖案240的其他第四蝕刻劑,與負氧化物反應生成氧化物,沉澱於遮罩圖案或是第二硬罩層230的頂表面234。
接著,請見第1圖的步驟S180、第9圖、以及第10圖,執行清洗製程,移除阻擋層,獲得第一硬罩層220不會被蝕刻劑(例如第三蝕刻劑以及第四蝕刻劑)侵蝕的半導體結構300,其中第9圖為剖面示意圖,第10圖為上視圖。
在一些實施方式中,若阻擋層為碳或是含碳物質(例如有機物),清洗製程可使用灰化處理,移除阻擋層。
須說明的是,在習知的去除遮罩圖案的步驟之後,一般會接續灰化處理,以去除殘留於表面的有機物。因此,若阻擋層使用碳或是含碳物質,則可直接接續既有的蝕刻後的灰化處理,去除阻擋層,而無須額外添加其他清洗劑去除阻擋層。
在另一些實施方式中,阻擋層也可依製程需求,選擇使用其他無法於灰化處理去除的非可灰化材料,然而,須注意的是,若是阻擋層選擇非可灰化材料,則須額外使用其他清洗劑執行清洗製程,移除阻擋層後,再執行灰化處理。並且,清洗劑須避免侵蝕基板210、第一硬罩層220、第二硬罩層230,以及避免殘留於第二硬罩層230的頂表面234或是溝槽T中。
本揭示內容的一些實施方式提供形成半導體結構的方法,藉由在使用第三蝕刻劑移除遮罩圖案之前,設置阻擋層阻隔第三蝕刻劑以及第一硬罩層,可避免在移除遮罩圖案的步驟中,第一硬罩層一併被移除,第一硬罩層內凹、第一硬罩層的柱狀結構間距的關鍵尺寸提升,進而衍伸支持力不足甚至斷裂,成品良率下降等不良現象。
儘管本揭示內容已根據某些實施方式具體描述細節,其他實施方式也是可行的。因此,所附請求項的精神和範圍不應限於本文所記載的實施方式。
100:方法
210:基板
212:上表面
220:第一硬罩層
222:側壁
230:第二硬罩層
232:側壁
234:頂表面
240:遮罩圖案
250:阻擋層
252:頂表面
300:半導體結構
S110、S120、S130、S140、S150、S160、S170、S180:步驟
D1:第一深度
D2:第二深度
T:溝槽
X:X軸
Y:Y軸
Z:Z軸
通過閱讀以下參考附圖對實施方式的詳細描述,可以更完整地理解本揭示內容。
第1圖示例性地描述本揭示內容的一些實施方式中形成半導體結構的方法;
第2圖至第9圖示例性地描述本揭示內容的一些實施方式中形成半導體結構的方法,在各步驟的剖面示意圖,其中第8A圖至第8C圖分別對應移除第7A圖至第7C圖中的遮罩圖案的剖面示意圖;以及
第10圖示例性地描述本揭示內容的一些實施方式中所獲得的半導體結構的上視圖。
100:方法
S110、S120、S130、S140、S150、S160、S170、S180:步驟
Claims (10)
- 一種形成半導體結構的方法,包含以下步驟:提供一基板;形成一第一硬罩層於該基板上,其中該第一硬罩層包含一氧化物;形成一第二硬罩層於該第一硬罩層上;形成複數遮罩圖案於該第二硬罩層上,其中該些遮罩圖案由複數溝槽分隔,該些溝槽暴露出該第二硬罩層,並沿一方向具有一第一深度,其中該方向垂直於該基板中與該第一硬罩層接觸的一上表面;去除未被該些遮罩圖案覆蓋的該第一硬罩層以及未被該些遮罩圖案覆蓋的該第二硬罩層,使得該些溝槽暴露出該第二硬罩層的複數側壁、該第一硬罩層的複數側壁以及該基板的該上表面,並且該些溝槽由該第一深度加深為一第二深度;形成一阻擋層於該些溝槽中,並且該阻擋層連接相鄰的該第二硬罩層的該些側壁;使用一蝕刻劑移除該些遮罩圖案,其中該阻擋層阻隔該蝕刻劑接觸該第一硬罩層;以及執行一清洗製程,移除該阻擋層。
- 如請求項1所述的方法,其中形成該阻擋層於該些溝槽中的步驟中,包含該阻擋層僅連接相鄰的該第 二硬罩層的該些側壁,而並未朝該方向延伸填滿該些溝槽。
- 如請求項1所述的方法,其中形成該阻擋層於該些溝槽中的步驟中,包含形成該阻擋層朝該方向延伸填滿該些溝槽,使得該阻擋層連接相鄰的該第一硬罩層的該些側壁並與該基板的該上表面接觸。
- 如請求項3所述的方法,其中該阻擋層的一頂表面與該第二硬罩層的一頂表面在一水平方向上齊平。
- 如請求項3所述的方法,其中該阻擋層的一頂表面在一水平方向上低於該第二硬罩層的一頂表面。
- 如請求項1所述的方法,其中該第一硬罩層以及該第二硬罩層包含不同材料。
- 如請求項6所述的方法,其中若該蝕刻劑接觸該第二硬罩層,該蝕刻劑不會蝕刻該第二硬罩層。
- 如請求項6所述的方法,其中該第一硬罩層包含矽氧化物,以及該第二硬罩層包含氮化矽。
- 如請求項1所述的方法,其中該使用該蝕刻 劑移除該些遮罩圖案為乾式蝕刻製程,並且該蝕刻劑包含四氟化碳、二氟化碳、氧氣或其組合。
- 如請求項1所述的方法,其中該阻擋層為碳或是一含碳物質,以及該清洗製程為一灰化處理。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW110119144A TWI771021B (zh) | 2021-05-26 | 2021-05-26 | 形成半導體結構的方法 |
| CN202110742362.8A CN115410986A (zh) | 2021-05-26 | 2021-07-01 | 形成半导体结构的方法 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW110119144A TWI771021B (zh) | 2021-05-26 | 2021-05-26 | 形成半導體結構的方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI771021B true TWI771021B (zh) | 2022-07-11 |
| TW202247349A TW202247349A (zh) | 2022-12-01 |
Family
ID=83439365
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW110119144A TWI771021B (zh) | 2021-05-26 | 2021-05-26 | 形成半導體結構的方法 |
Country Status (2)
| Country | Link |
|---|---|
| CN (1) | CN115410986A (zh) |
| TW (1) | TWI771021B (zh) |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20010018252A1 (en) * | 1999-12-30 | 2001-08-30 | Park Won Soung | Method for fabricating semiconductor device by using etching polymer |
| US20130295769A1 (en) * | 2012-05-07 | 2013-11-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of patterning small via pitch dimensions |
| TW201631628A (zh) * | 2015-02-17 | 2016-09-01 | 聯華電子股份有限公司 | 形成半導體元件的方法 |
| TW202008425A (zh) * | 2018-08-06 | 2020-02-16 | 聯華電子股份有限公司 | 圖案化方法 |
| TW202109618A (zh) * | 2019-03-29 | 2021-03-01 | 台灣積體電路製造股份有限公司 | 圖案化半導體裝置的方法 |
Family Cites Families (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100790999B1 (ko) * | 2006-10-17 | 2008-01-03 | 삼성전자주식회사 | 더블 패터닝 공정을 이용하는 반도체 소자의 미세 패턴형성 방법 |
| TWI405246B (zh) * | 2009-12-29 | 2013-08-11 | Taiwan Memory Corp | 半導體溝槽製程 |
| CN104241189B (zh) * | 2013-06-13 | 2017-09-26 | 华邦电子股份有限公司 | 沟槽的制造方法 |
| US9490136B1 (en) * | 2015-08-31 | 2016-11-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming trench cut |
| US9728501B2 (en) * | 2015-12-21 | 2017-08-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method of forming trenches |
| TWI724815B (zh) * | 2020-03-10 | 2021-04-11 | 華邦電子股份有限公司 | 半導體結構之形成方法 |
-
2021
- 2021-05-26 TW TW110119144A patent/TWI771021B/zh active
- 2021-07-01 CN CN202110742362.8A patent/CN115410986A/zh active Pending
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20010018252A1 (en) * | 1999-12-30 | 2001-08-30 | Park Won Soung | Method for fabricating semiconductor device by using etching polymer |
| US20130295769A1 (en) * | 2012-05-07 | 2013-11-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of patterning small via pitch dimensions |
| TW201631628A (zh) * | 2015-02-17 | 2016-09-01 | 聯華電子股份有限公司 | 形成半導體元件的方法 |
| TW202008425A (zh) * | 2018-08-06 | 2020-02-16 | 聯華電子股份有限公司 | 圖案化方法 |
| TW202109618A (zh) * | 2019-03-29 | 2021-03-01 | 台灣積體電路製造股份有限公司 | 圖案化半導體裝置的方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202247349A (zh) | 2022-12-01 |
| CN115410986A (zh) | 2022-11-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20030032278A1 (en) | All dual damascene oxide etch process steps in one confined plasma chamber | |
| KR20020061480A (ko) | 미세 패턴의 형성 방법, 반도체 장치의 제조 방법 및반도체 장치 | |
| US20080303141A1 (en) | Method for etching a substrate and a device formed using the method | |
| KR100834396B1 (ko) | 반도체 소자의 패턴 형성 방법 | |
| TWI771021B (zh) | 形成半導體結構的方法 | |
| TWI290373B (en) | Method of forming floating gate electrode in flash memory device | |
| KR100427153B1 (ko) | 반도체 장치의 제조 방법 | |
| KR100278277B1 (ko) | 실리사이드의콘택저항개선을위한반도체소자제조방법 | |
| JP4791768B2 (ja) | 半導体素子のストレージノードコンタクトの形成方法 | |
| KR100796509B1 (ko) | 반도체 소자의 제조방법 | |
| KR100602099B1 (ko) | 반도체 소자의 액티브 영역의 트랜치 형성 방법 | |
| US6960411B2 (en) | Mask with extended mask clear-out window and method of dummy exposure using the same | |
| US7537990B2 (en) | Method of manufacturing semiconductor devices | |
| JP2006253471A (ja) | 重ね合わせマーク | |
| JP2000260871A (ja) | 半導体装置の製造方法 | |
| KR100248142B1 (ko) | 반도체소자 제조방법 | |
| CN100517648C (zh) | 用于蚀刻的系统和方法 | |
| TWI239590B (en) | Methods of simultaneously fabricating shallow trench isolation structures having varying dimensions and structure thereof | |
| KR101051949B1 (ko) | 반도체 장치의 패턴 형성 방법 | |
| CN118448353A (zh) | 一种硅通孔的制造方法 | |
| KR100447261B1 (ko) | 반도체 소자의 제조방법 | |
| KR100526574B1 (ko) | 반도체 소자의 콘택 홀 형성 방법 | |
| KR20010060984A (ko) | 반도체 장치의 콘택홀 형성방법 | |
| KR20080084280A (ko) | 반도체 소자의 게이트 형성 방법 | |
| KR20070000719A (ko) | 반도체 소자의 비트라인콘택 형성방법 |