[go: up one dir, main page]

TWI768710B - 半導體元件及其製造方法 - Google Patents

半導體元件及其製造方法 Download PDF

Info

Publication number
TWI768710B
TWI768710B TW110105168A TW110105168A TWI768710B TW I768710 B TWI768710 B TW I768710B TW 110105168 A TW110105168 A TW 110105168A TW 110105168 A TW110105168 A TW 110105168A TW I768710 B TWI768710 B TW I768710B
Authority
TW
Taiwan
Prior art keywords
gate structure
gate
epitaxial
structures
semiconductor
Prior art date
Application number
TW110105168A
Other languages
English (en)
Other versions
TW202139355A (zh
Inventor
王新泳
周陽
韓劉
Original Assignee
台灣積體電路製造股份有限公司
大陸商台積電(南京)有限公司
大陸商台積電(中國)有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 台灣積體電路製造股份有限公司, 大陸商台積電(南京)有限公司, 大陸商台積電(中國)有限公司 filed Critical 台灣積體電路製造股份有限公司
Publication of TW202139355A publication Critical patent/TW202139355A/zh
Application granted granted Critical
Publication of TWI768710B publication Critical patent/TWI768710B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D89/00Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
    • H10D89/10Integrated device layouts
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/392Floor-planning or layout, e.g. partitioning or placement
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • H10D62/116Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/13Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
    • H10D62/149Source or drain regions of field-effect devices
    • H10D62/151Source or drain regions of field-effect devices of IGFETs 
    • H10D64/013
    • H10D64/01326
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/20Electrodes characterised by their shapes, relative sizes or dispositions 
    • H10D64/27Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
    • H10D64/311Gate electrodes for field-effect devices
    • H10D64/411Gate electrodes for field-effect devices for FETs
    • H10D64/511Gate electrodes for field-effect devices for FETs for IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0158Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/017Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0172Manufacturing their gate conductors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/0165Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
    • H10D84/0193Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/02Manufacture or treatment characterised by using material-based technologies
    • H10D84/03Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
    • H10D84/038Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/834Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/853Complementary IGFETs, e.g. CMOS comprising FinFETs
    • GPHYSICS
    • G06COMPUTING OR CALCULATING; COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2119/00Details relating to the type or aim of the analysis or the optimisation
    • G06F2119/18Manufacturability analysis or optimisation for manufacturability
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/01Manufacture or treatment
    • H10D84/0123Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
    • H10D84/0126Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
    • H10D84/013Manufacturing their source or drain regions, e.g. silicided source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Evolutionary Computation (AREA)
  • Geometry (AREA)
  • Architecture (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)

Abstract

本揭露有關於一種半導體元件及其製造方法。一種半導體元件包含基材、第一閘極結構、第二閘極結構、第三閘極結構以及第一源極/汲極區域。第一閘極結構、第二閘極結構和第三閘極結構位於基材上方並沿著第一方向佈置。第一閘極結構、第二閘極結構和第三閘極結構在不同於第一方向的第二方向上延伸,並且第二閘極結構位於第一閘極結構和第三閘極結構之間。第一源極/汲極區域位於第一閘極結構和第三閘極結構之間,並且位於第二閘極結構的一個端部位。

Description

半導體元件及其製造方法
本揭露係有關於一種半導體元件及其製造方法。
積體電路(IC)通常被設計用於實現各種元件,包含例如電晶體、電阻器、電容器等。這些元件通常被設計為使用導電跡線的連接來形成電路。日益密集的IC在速度、功能和成本方面產生了益處,但也導致設計和製造問題越來越困難。
於本揭露的一個實施方式中,一種半導體元件包含基材、第一閘極結構、第二閘極結構和第三閘極結構以及第一源極/汲極區域。第一閘極結構、第二閘極結構和第三閘極結構位於基材上方並沿著第一方向佈置,其中第一閘極結構、第二閘極結構和第三閘極結構在不同於第一方向的第二方向上延伸,並且第二閘極結構位於第一閘極結構和第三閘極結構之間。第一源極/汲極區域位於第一閘極結 構和第三閘極結構之間,並且位於第二閘極結構的一個端部位。
於本揭露的另一實施方式中,一種半導體元件包含第一半導體鰭部和第二半導體鰭部、第一閘極結構、第二閘極結構、第一磊晶結構和第二磊晶結構。第一閘極結構跨越第一半導體鰭部和第二半導體鰭部。第二閘極結構跨越第二半導體鰭部並與第一半導體鰭部間隔開。第一磊晶結構和第二磊晶結構位於第一半導體鰭部上方並位於第一閘極結構的相反側,其中第一磊晶結構和第二磊晶結構具有不同長度。
於本揭露的又一實施方式中,一種用於製造半導體元件的方法包含:在基材上方形成主動區域;在基材上方並跨越主動區域形成閘極結構,其中閘極結構具有基本上恒定的間距;去除閘極結構中的至少一個閘極結構的一部分以暴露主動區域的一部分;以及至少在主動區域的暴露部分上形成第一磊晶結構。
102:凹槽
110:基材
112:第一半導體鰭部
114:第二半導體鰭部
120:隔離結構
130:介面層
140a,140b,140c,140d,140e:閘極堆疊
142a,142b,142c,142d,142e,180,242a,242b,242c,242d,242e,242f,242g,242h,242i,342a,342aa,342ab,342b,342c,342d,342e,342f,342g,442a,442b,442c,442d,442e,442f,442g,442h,442i,542a,542b,542c,542d,542e,542f,542g,542h,542i,642a,642b,642c,642d,642e,742a,742b,742c,742d, 742e,742f,742g:閘極結構
144:襯墊層
146:硬光罩層
150:間隔體結構
152,177:開口
160a,160b,160c,160d,160e,165a,165b,165c,165d,165e,260a,260b,260c,260d,360a,360b,360c,360d,360e,360f,360g,360h,360i,360j,360k,460a,460b,460c,460d,460e,460f,460g,560a,560b,560c,560d,560e,560f,560g,660a,660b,660c,660d,760a,760b,760c,760d,760e:磊晶結構
170:ILD
175:導電材料
182:閘極介電質層
184:閘極電極
185:功函數金屬層
186:填充層
190,195:接觸部
200:半導體元件
300,400,500,600,700:積體電路
343e:端部位
361a,361j:邊緣
402,502,602,702:標籤
1500,M:方法
1510,1520,1530,1540,1550:操作
1600:IC元件設計系統
1602:硬體處理器
1604:非暫態電腦可讀儲存介質
1606:指令
1608:匯流排
1610:I/O介面
1612:網路介面
1614:網路
1620:IC布局設計圖
1622:設計規範
1700:IC製造系統
1720:設計室
1722:IC設計布局圖
1730:光罩室
1732:光罩資料準備
1744:光罩製造
1745:光罩
1750:IC製造商/製造者
1752:晶圓製造
1753:半導體晶圓
1760:IC元件
B-B,C-C,D-D:線
G,MP,OD:部分
L1,L2,L21,L22,L23,L24,L31,L32,L33,L34,L35,L36,L37,L38,L39,L41,L42,L43,L51,L52,L53,L61,L62,L63,L71,L72,L73:長度
P1,P2,P3,P4,P5,P21,P22,P23,P24,P25,P26,P27,P31,P32,P33,P34,P41,P42,P43,P51,P52,P53,P61,P62,P63,P71,P72,P73:間距
S12,S14,S16,S18:方塊
T1,T2,T3,T4,T5,T6,T7,T8,T21,T22,T23,T31,T32,T33,T34,T35,T41,T42,T43,T51,T52,T53,T61,T62,T63,T71,T72,T73:電晶體
在結合附圖進行閱讀時,可以透過以下的具體實施方式最佳地理解本揭露的各個方面。要注意的是,根據行業的標準慣例,各種特徵不是按比例繪製的。事實上,為了討論的清楚起見,各種特徵的尺寸可能被任意地增大或減小。
第1A圖至第6D圖繪示了根據本揭露的一些實施方 式的在製造半導體元件的各個階段中的方法。
第7A圖是根據一些實施方式的各個階段中的半導體元件的俯視圖。
第7B圖是沿著第7A圖的線B-B截切的剖面圖。
第7C圖是沿著第7A圖的線C-C截切的剖面圖。
第7D圖是沿著第7A圖的線D-D截切的剖面圖。
第8圖是根據本揭露的一些實施方式的用於形成半導體元件的方法的流程圖。
第9圖是根據一些實施方式的各個階段中的半導體元件的俯視圖。
第10圖是根據本揭露的一些實施方式的積體電路的布局圖。
第11圖是根據本揭露的一些實施方式的積體電路的布局圖。
第12圖是根據本揭露的一些實施方式的積體電路的布局圖。
第13圖是根據本揭露的一些實施方式的積體電路的布局圖。
第14圖是根據本揭露的一些實施方式的積體電路的布局圖。
第15圖是根據本揭露的一些實施方式的產生IC布局圖的方法的流程圖。
第16圖是根據本揭露的一些實施方式的IC元件設計系統的功能方塊圖。
第17圖是根據本揭露的一些實施方式的IC製造系統1700和與其相關聯的IC製造流程的功能方塊圖。
以下揭露內容提供了許多不同的實施方式或實施例,以用於實現所提供的主題的不同特徵。以下描述了部件和佈置的具體實施例以簡化本揭露。當然,這些只是實施例,並不旨在要進行限制。例如,在以下的描述中,在第二特徵上方或在第二特徵上形成第一特徵可以包含第一特徵和第二特徵直接接觸形成的實施方式,並且還可以包含可以在第一特徵和第二特徵之間形成附加特徵的實施方式,使得第一特徵和第二特徵可以不直接接觸。此外,本揭露可以在各種實施例中重複附圖標記和/或字母。這種重複是為了簡單和清晰的目的,其本身並不指示所討論的各種實施方式和/或配置之間的關係。
此外,為了便於描述,可以在本文中使用空間相關術語,例如“下面”、“下方”、“下”、“上方”、“上”等,來描述如圖中所示的一個元素或特徵與另一個(或多個)元素或特徵的關係。除了圖中所描繪的定向之外,空間相關術語還旨在包含正在使用或操作的元件的不同定向。裝置可以以其他方式定向(旋轉90度或在其他定向上),並且本文使用的空間相對描述符號也可以被相應地解釋。
如本文所使用的,“大約”、“約”、“近似”或“基本上”通常表示在給定值或範圍的20%以內、10%以 內或5%以內。本文給出的數值是近似值,這表示在沒有明確說明的情況下可以推斷出術語“約”、“大約”、“近似”或“基本上”。
鰭部可以透過任何合適的方法進行圖案化。例如,可以使用一個或多個光刻製程(包含雙圖案化或多圖案化製程)來對鰭部進行圖案化。一般來說,雙圖案化或多圖案化製程將光刻和自動對準製程結合起來,允許創建具有例如比使用單個直接光刻製程以其他方式可獲得的間距更小的間距的圖案。例如,在一個實施方式中,在基材上方形成犧牲層,並使用光刻製程對該犧牲層進行圖案化。間隔體是使用自對準製程沿著圖案犧牲層形成的。然後去除犧牲層,並隨後使用剩餘的間隔體對鰭部進行圖案化。
本揭露的一些實施方式涉及具有切割閘極結構的半導體元件。切割閘極結構(包含去除虛設閘極)提高了佈線資源的利用率。去除虛設閘極也降低了半導體元件的功耗和寄生電容。以下,於在整體半導體基材上形成具有多個鰭部的FinFET電晶體的上下文中討論了這些實施方式。
第1A圖至第6D圖繪示了根據本揭露的一些實施方式的在製造半導體元件的各個階段中的方法。在各個視圖和說明性實施方式中,相同的附圖標記用於指定相同的元素。第1A圖是根據一些實施方式的用於在各個階段中製造半導體元件的方法的俯視圖,第1B圖是沿著第1A圖的線B-B截切的剖面圖,第1C圖是沿著第1A圖的線C-C 截切的剖面圖,第1D圖是沿著第1A圖的線D-D截切的剖面圖。提供有基材110。基材110包含從基材110的頂面突出的第一半導體鰭部112和第二半導體鰭部114。在一些實施方式中,第一半導體鰭部112和第二半導體鰭部114包含矽。要注意的是,第1A圖至第1D圖中的第一半導體鰭部112和第二半導體鰭部114的數量是說明性的,不應限制本揭露所要求保護的範圍。
在一些實施方式中,基材110可以是半導體材料,並且可以包含例如梯度層或埋藏氧化物。在一些實施方式中,基材110包含可以未摻雜或摻雜的塊材矽(例如p型、n型或其組合)。可以使用適合於半導體元件形成的其他材料。其他材料(例如鍺、石英、藍寶石和玻璃)可以替代地用於基材110。替代地,矽基材110可以是絕緣體上半導體(SOI)基材或多層結構(例如在塊材矽層上形成的矽鍺層)的主動層。
第一半導體鰭部112和第二半導體鰭部114可以例如透過使用光刻技術對基材110進行圖案化和蝕刻來形成。在一些實施方式中,在基材110上方沉積光阻劑材料層(未示出)。光阻劑材料層根據所需圖案(在這種情況下為第一半導體鰭部112和第二半導體鰭部114)被輻射(曝光),並被顯影以去除光阻劑材料的一部分。剩餘的光阻劑材料保護下層材料不受後續製程步驟(例如蝕刻)的影響。應注意的是,其他光罩(例如氧化物或氮化矽光罩)也可用於蝕刻製程。
在一些其他實施方式中,第一半導體鰭部112和第二半導體鰭部114可以磊晶地生長。例如,下層材料的暴露部分(例如基材110的暴露部分)可用於磊晶製程以形成第一半導體鰭部112和第二半導體鰭部114。光罩可用於在磊晶生長製程中控制第一半導體鰭部112和第二半導體鰭部114的形狀。
在基材110中形成多個隔離結構120,例如淺溝渠隔離(STI),以將各個元件分隔開。隔離結構120的形成可以包含在基材110中蝕刻溝渠並由諸如氧化矽、氮化矽或氧化矽之類的絕緣體材料填充溝渠。經填充的溝渠可以具有多層結構,例如用氮化矽填充溝渠的熱氧化物襯層。在一些實施方式中,隔離結構120可以使用以下製程順序來創建:生長襯墊氧化物、形成低壓化學氣相沉積(LPCVD)氮化物層、使用光阻劑和光罩來圖案化STI開口、在基材110中蝕刻溝渠(以形成第一半導體鰭部112和第二半導體鰭部114)、可選地生長熱氧化物溝渠襯層以改進通道介面、用氧化物填充溝渠、使用化學機械平坦化(CMP)去除多餘的氧化物、以及使熱氧化物溝渠襯層和氧化物凹陷以形成隔離結構120,使得第一半導體鰭部112和第二半導體鰭部114的頂部部分從隔離結構120的頂面突出。
第2A圖是根據一些實施方式的用於在各個階段中製造半導體元件的方法的俯視圖,第2B圖是沿著第2A圖的線B-B截切的剖面圖,第2C圖是沿著第2A圖的線 C-C截切的剖面圖,第2D圖是沿著第2A圖的線D-D截切的剖面圖。介面層130被共形地形成以覆蓋第一半導體鰭部112和第二半導體鰭部114。為了清楚起見,介面層130在第2B圖至第2D圖中被繪示,而在第2A圖中被省略。在一些實施方式中,介面層130可以包含二氧化矽、氮化矽、高κ介電質材料或其他合適的材料。在各種實施例中,介面層130可以透過熱氧化製程、ALD製程、CVD製程、負壓CVD(SACVD)製程、可流動CVD製程、PVD製程或其他合適的製程來沉積。舉例來說,介面層130可以用於防止後續製程(例如,隨後形成閘極結構)對第一半導體鰭部112和第二半導體鰭部114造成損害。
隨後,在介面層130上方形成閘極堆疊140a、140b、140c、140d和140e。閘極堆疊140a-140e中的每一個包含:閘極結構142a(或142b或142c或142d或142e)、形成在閘極結構142a(或142b或142c或142d或142e)上方的襯墊層144和形成在襯墊層144上方的硬光罩層146。在一些實施方式中,可以在介面層130上方形成閘極層(未示出),並且在閘極層上方形成襯墊層144和硬光罩層146。然後,使用襯墊層144和硬光罩層146作為光罩來對閘極層進行圖案化,以形成閘極結構142a-142e。如此,閘極結構142a、142b、142c、142d、142e、襯墊層144和硬光罩層146被稱為虛設閘極堆疊140a、140b、140c、140d和140e。在一些實施方式中,閘極結構142a-142e可以由多晶矽(poly-Si)、 多晶矽鍺(poly-SiGe)或其他合適的材料製成。襯墊層144可以由二氧化矽或其他合適的材料製成,硬光罩層146可以由氮化矽或其他合適的材料製成。如果採用先閘極(gate-first)技術,則閘極結構142a-142e和介面層130用作閘極電極和閘極介電質層。
在第2A圖中,閘極堆疊140a-140e具有基本上相同的間距。即,閘極堆疊140a和閘極堆疊140b之間的間距P1與閘極堆疊140b和閘極堆疊140c之間的間距P2基本上相同,閘極堆疊140b和閘極堆疊140c之間的間距P2與閘極堆疊140c和閘極堆疊140d之間的間距P3基本上相同,並且閘極堆疊140c和閘極堆疊140d之間的間距P3與閘極堆疊140d和閘極堆疊140e之間的間距P4基本上相同。在一些實施方式中,間距P1可以在約20nm到約100nm的範圍內。
第3A圖是根據一些實施方式的用於在各個階段中製造半導體元件的方法的俯視圖,第3B圖是沿著第3A圖的線B-B截切的剖面圖,第3C圖是沿著第3A圖的線C-C截切的剖面圖,第3D圖是沿著第3A圖的線D-D截切的剖面圖。去除了閘極堆疊140a-140e的至少一部分。例如,在第3A圖至第3D圖中,去除了閘極堆疊140c(參見第2A圖),使得第一半導體鰭部112和第二半導體鰭部114的最初由閘極堆疊140c覆蓋的部分被暴露。在一些實施方式中,在閘極堆疊140a-140e上方形成光罩層,並且對光罩層進行圖案化以暴露閘極堆疊140c。光罩層可 以由光阻劑或硬光罩(例如氮化矽層)形成。隨後,透過例如蝕刻製程去除暴露的閘極堆疊140c。
第4A圖是根據一些實施方式的用於在各個階段中製造半導體元件的方法的俯視圖,第4B圖是沿著第4A圖的線B-B截切的剖面圖,第4C圖是沿著第4A圖的線C-C截切的剖面圖,第4D圖是沿著第4A圖的線D-D截切的剖面圖。去除了介面層130未被閘極堆疊140a、140b、140d和140e覆蓋的部分,以暴露第一半導體鰭部112和第二半導體鰭部114的部分。然後,間隔體結構150至少形成在閘極堆疊140和介面層130的相反側。間隔體結構150可以包含密封間隔體和主間隔體(未示出)。間隔體結構150包含一種或多種介電質材料,例如氧化矽、氮化矽、氮氧化矽、SiCN、SiCxOyNz或其組合。密封間隔體形成在閘極疊層140的側壁上,並且主間隔體形成在密封間隔體上。間隔體結構150可以使用沉積方法來形成,例如等離子體增強化學氣相沉積(PECVD)、低壓化學氣相沉積(LPCVD)、負壓化學氣相沉積(SACVD)等。間隔體結構150的形成可以包含毯式(blanket)形成的間隔體層,然後執行蝕刻操作以去除間隔體層的水準部分。間隔體層的其餘豎直部分形成間隔體結構150。
第5A圖是根據一些實施方式的用於在各個階段中製造半導體元件的方法的俯視圖。第5B圖是沿著第5A圖的線B-B截切的剖面圖,第5C圖是沿著第5A圖的線C-C截切的剖面圖,第5D圖是沿著第5A圖的線D-D截 切的剖面圖。凹槽102分別形成在第一半導體鰭部112和第二半導體鰭部114的未被閘極堆疊140a、140b、140d和140e和間隔體結構150覆蓋的部分中。閘極堆疊140a、140b、140d和140e和間隔體結構150在形成凹槽中用作蝕刻光罩。蝕刻製程包含乾式蝕刻製程、濕式蝕刻製程或其組合。然後透過例如執行選擇性生長製程在凹槽中形成磊晶結構160a-160e和165a-165e。磊晶結構160a-160e形成於第一半導體鰭部112中,並且磊晶結構165a-165e形成於第二半導體鰭部114中。
磊晶結構160a-160e和165a-165e是透過磊晶生長半導體材料形成的。半導體材料包含:單元素半導體材料,例如鍺(Ge)或矽(Si);複合物半導體材料,例如砷化鎵(GaAs)或砷化鋁鎵(AlGaAs);或半導體合金,例如矽鍺(SiGe)或磷砷化鎵(GaAsP)等。磊晶結構160a-160e和165a-165e可以如第5D圖所示彼此分隔開或合併在一起。在一些實施方式中,磊晶結構160a-160e和165a-165e是源極/汲極磊晶結構。在一些實施方式中,在需要N型元件的情況下,磊晶結構160a-160e(或165a-165e)可以包含磊晶生長的矽磷(SiP)或矽碳(SiC)。在一些實施方式中,在需要P型元件的情況下,磊晶結構165a-165e(或160a-160e)可以包含磊晶生長的矽鍺(SiGe)。在第一半導體鰭部112和第二半導體鰭部114上方形成的磊晶結構160a-160e和165a-165e具有不同的導電類型,並且可 以在不同的製程中形成。磊晶製程包含CVD沉積技術(例如,氣相磊晶(VPE)和/或超高真空CVD(UHV-CVD))、分子束磊晶和/或其他合適的製程。在一些實施方式中,省略了磊晶結構160a-160e和165a-165e的形成。
在第6A圖中,磊晶結構160a和165a形成在閘極堆疊140a的一側,磊晶結構160b和165b形成在閘極堆疊140a的另一側並在閘極堆疊140a和140b之間,磊晶結構160c和165c形成在閘極堆疊140b和140d之間,磊晶結構160d和165d形成在閘極堆疊140e的一側並在閘極堆疊140d和140e之間,磊晶結構160e和165e形成在閘極堆疊140e的另一側。磊晶結構160b、160d、165b和165d中的每一個可以具有長度L1,並且磊晶結構160c和165c中的每一個的長度L2可以大於長度L1。
磊晶結構160a-160e和165a-165e可以稱為對應電晶體的源極/汲極區域。磊晶結構160a和160b以及閘極結構142a形成電晶體T1,磊晶結構160b和160c以及閘極結構142b形成電晶體T2,磊晶結構160c和160d以及閘極結構142d形成電晶體T3,磊晶結構160d和160e以及閘極結構142e形成電晶體T4,磊晶結構165a和165b以及閘極結構142a形成電晶體T5,磊晶結構165b和165c以及閘極結構142b形成電晶體T6,磊晶結構165c和165d以及閘極結構142d形成電晶體T7,以及磊晶結構165d和165e以及閘極結構142e形 成電晶體T8。
磊晶結構160b可以是電晶體T2的源極,磊晶結構160c可以是電晶體T2的汲極。磊晶結構160d可以是電晶體T3的源極,磊晶結構160c可以是電晶體T3的汲極。也就是說,電晶體T2和T3共用相同的汲極(即,磊晶結構160c)。此外,磊晶結構165b可以是電晶體T6的源極,磊晶結構165c可以是電晶體T6的汲極。磊晶結構165d可以是電晶體T7的源極,磊晶結構165c可以是電晶體T7的汲極。也就是說,電晶體T6和T7共用相同的汲極(即,磊晶結構165c)。
閘極結構142a和142b具有間距P1,閘極結構142d和142e具有與間距P1基本上相同的間距P4,閘極結構142b和142d具有大於間距P1的間距P5。例如,閘極結構142b和142d的間距P5基本上是閘極結構142a和142b的間距P1的兩倍。
隨後,層間介電質(ILD)170形成在磊晶結構160a-160e和165a-165e、閘極堆疊140a、140b、140d和140e、間隔體結構150和隔離結構120上方。ILD 170可以透過化學氣相沉積(CVD)、高密度等離子體CVD、旋塗、濺射或其他合適的方法形成。在一些實施方式中,ILD 170包含氧化矽。在一些其他實施方式中,ILD 170可以包含氮氧化矽、氮化矽或低κ材料。在一些實施方式中,預先在磊晶結構160a-160e和165a-165e、閘極堆疊140a、140b、140d和140e、間隔體結構150和隔 離結構120上方共形地形成接觸蝕刻停止層(CESL),並且在CESL上方形成ILD 170。然後,執行平坦化製程,例如化學機械平坦化(CMP)製程,以使ILD 170平坦化從而暴露閘極結構142a、142b、142d和142e。
第6A圖是根據一些實施方式的用於在各個階段中製造半導體元件的方法的俯視圖。第6B圖是沿著第6A圖的線B-B截切的剖面圖,第6C圖是沿著第6A圖的線C-C截切的剖面圖,第6D圖是沿著第6A圖的線D-D截切的剖面圖。多個源極/汲極開口177形成在ILD 170中,其中源極/汲極開口177暴露了一些磊晶結構(例如,在這種情況下為磊晶結構160b、160d、165b和165d)。隨後,在開口177中填充導電材料175,並且去除導電材料175的多餘部分以形成接觸部190和195。接觸部190和195可以由鎢、鋁、銅或其他合適的材料製成。
接觸部190形成在磊晶結構160b和165b上方,使得磊晶結構160b透過接觸部190電連接到磊晶結構165b。接觸部195形成在磊晶結構160d和165d上方,使得磊晶結構160d透過接觸部195電連接到磊晶結構165d。要注意的是,接觸部190和195的位置不限於第6A圖所示的位置。接觸部的位置基於不同的電路設計來確定。
在第2A圖中,閘極堆疊140c是虛設閘極堆疊,它不是半導體元件中的功能閘極。如果沒有去除閘極堆疊140c,則將在閘極堆疊140c上方形成附加的導電跡線, 以連接電晶體T2和T3的汲極(參見第5A圖)。此外,另一通孔可以連接到閘極結構142c以使閘極結構142c接地。然而,在第6A圖中,閘極堆疊140c被去除,電晶體T2和T3的汲極(即磊晶結構160c)被直接連接。透過這種配置,省略了附加的導電跡線和通孔,有效地節省了緊湊布局結構中的金屬佈線資源。此外,在沒有接地虛設閘極的情況下,降低了閘極結構142b和142d之間的寄生電容,並且降低了虛設閘極接地的功耗。例如,當去除一個或多個N型和P型虛設閘極時,在一些實施方式中半導體元件的速度增加約1.61%,並且在一些實施方式中節省約1.7%的功率。當去除一個或多個N型虛設閘極時,在一些實施方式中半導體元件的速度增加約0.32%,並且在一些實施方式中節省約6.55%的功率。
在一些實施方式中,採用替換閘極(RPG)製程方案。在RPG製程方案中,虛設多晶矽閘極(在這種情況下為例如閘極結構142a、142b、142d、142e(參見第6A圖至第6D圖))是預先形成的,並隨後被金屬閘極替換。第7A圖是根據一些實施方式的不同階段中的半導體元件的俯視圖,第7B圖是沿著第7A圖的線B-B截切的剖面圖,第7C圖是沿著第7A圖的線C-C截切的剖面圖,第7D圖是沿著第7A圖的線D-D截切的剖面圖。在一些實施方式中,去除了閘極結構142a、142b、142d和142e以形成開口152,其中間隔體結構150作為它們的側壁。在一些其他實施方式中,也去除了介面層130(參見第6B 圖和第6C圖)。替代地,在一些實施方式中,去除了閘極結構142a、142b、142d和142e,而保留介面層130。閘極結構142a、142b、142d和142e(以及介面層130)可以透過乾式蝕刻、濕式蝕刻或乾式蝕刻和濕式蝕刻的組合來去除。
然後多個閘極結構180形成在開口152中。閘極結構180跨越(cross over)第一半導體鰭部112和/或第二半導體鰭部114。閘極結構180可以被稱為功能閘極結構。在一些實施方式中,閘極結構180中的每一個包含閘極介電質層182和位於閘極介電質層182上方的閘極電極184。
閘極介電質層182共形地形成在開口152中。閘極介電質層182位於第一半導體鰭部112和/或第二半導體鰭部114上方。閘極介電質層182可以是介電常數(κ)高於SiO2的介電常數(即κ>3.9)的高κ介電質層。閘極介電質層182可以包含LaO、AlO、ZrO、TiO、Ta2O5、Y2O3、SrTiO3(STO)、BaTiO3(BTO)、BaZrO、HfZrO、HfLaO、HfSiO、LaSiO、AlSiO、HfTaO、HfTiO、(Ba,Sr)TiO3(BST)、Al2O3或其他合適的材料。閘極介電質層182透過合適的技術沉積,例如ALD、CVD、PVD、熱氧化、其組合或其他合適的技術。
閘極電極184可以包含(一個或多個)功函數金屬層185、(一個或多個)帽蓋層、(一個或多個)填充層186、和/或金屬閘極堆疊中所需的其他合適的層。功函 數金屬層185可以包含n型和/或p型功函數金屬。實施例性n型功函數金屬包含Ti、Ag、TaAl、TaAlC、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、其他合適的n型功函數材料或其組合。實施例性p型功函數金屬包含TiN、TaN、Ru、Mo、Al、WN、ZrSi2、MoSi2、TaSi2、NiSi2、WN、其他合適的p型功函數材料或其組合。功函數金屬層185可以具有多個層。(一個或多個)功函數金屬層185可以透過CVD、PVD、電鍍和/或其他合適的製程來沉積。在一些實施方式中,閘極電極184是包含p型功函數金屬層的p型金屬閘極。在一些實施方式中,閘極電極184中的帽蓋層可以包含難熔金屬及其氮化物(例如TiN、TaN、W2N、TiSiN、TaSiN)。帽蓋層可透過PVD、CVD、金屬有機化學氣相沉積(MOCVD)、ALD等沉積。在一些實施方式中,填充層186可以包含鎢(W)或其他合適的導電材料。填充層186可以透過ALD、PVD、CVD或其他合適的製程沉積。
第8圖是根據本揭露的一些實施方式的用於形成半導體元件的方法M的流程圖。儘管方法M被繪示和/或描述為一系列動作或事件,但是應當理解,該方法不限於所繪示的順序或動作。因此,在一些實施方式中,可以按照與圖示不同的循序執行動作,並且/或者可以同時執行動作。此外,在一些實施方式中,所繪示的動作或事件可以被細分為多個動作或事件,這些動作或事件可以在單獨的時間執行或與其他動作或子動作同時執行。在一些實施方 式中,可以省略一些所繪示的動作或事件,並且可以包含其他未繪示的動作或事件。
在方塊S12,在基材中形成半導體鰭部。第1A圖至第1D圖繪示了與方塊S12中的動作相對應的一些實施方式的俯視圖和剖面圖。在方塊S14,在基材上方並跨越半導體鰭部形成閘極電極,其中閘極電極具有恒定間距。第2A圖至第2D圖繪示了與方塊S14中的動作相對應的一些實施方式的俯視圖和剖面圖。在方塊S16,去除閘極電極之一的至少一部分以暴露半導體鰭部的一部分。第3A圖至第3D圖繪示了與方塊S16中的動作相對應的一些實施方式的俯視圖和剖面圖。在方塊S18,在半導體鰭部上方並在閘極結構之間形成磊晶結構。第4A圖至第4D圖繪示了與方塊S18中的動作相對應的一些實施方式的俯視圖和剖面圖。
第9圖是根據一些實施方式的不同階段中的半導體元件200的俯視圖。第9圖和第6A圖中半導體元件之間的區別涉及閘極結構的配置。在第9圖中,半導體元件200包含多個閘極結構和多個磊晶結構。OD部分對應於磊晶結構,G部分對應於閘極結構。閘極結構沿著x方向佈置,相鄰閘極結構的間距不同。例如,相鄰閘極結構242a和242b具有間距P21,相鄰閘極結構242b和242c具有間距P22,相鄰閘極結構242c和242d具有間距P23,相鄰閘極結構242d和242e具有間距P24,相鄰閘極結構242f和242g具有間距P25,相鄰閘極結構242g和 242h具有間距P26,並且相鄰閘極結構242h和242i具有間距P27。間距P21(或P25或P26或P27)基本上是間距P22(或P23)的兩倍,間距P24基本上是間距P22(或P23)的三倍。即,相鄰閘極結構的每個間距是間距P22(或P23)的n倍,其中n是正整數。此外,閘極結構具有基本上相同的寬度。
磊晶結構沿著x方向延伸,並且磊晶結構的長度可能不同。例如,磊晶結構260a和260b位於閘極結構242b的相反側,並且磊晶結構260a和260b和閘極結構242b形成電晶體T21。磊晶結構260a的長度L21與磊晶結構260b的長度L22不同。例如,長度L21基本上是長度L22的兩倍。此外,磊晶結構260b和260c位於閘極結構242c的相反側,並且磊晶結構260b和260c和閘極結構242c形成電晶體T22。磊晶結構260b的長度L22與磊晶結構260c的長度L23基本上相同。此外,磊晶結構260c和260d位於閘極結構242d的相反側,並且磊晶結構260c和260d和閘極結構242d形成電晶體T23。磊晶結構260c的長度L23與磊晶結構260d的長度L24不同。例如,長度L24基本上是長度L23的三倍。也就是說,磊晶結構的每個長度是長度L22(或L23)的m倍,其中m是正整數。第9圖中的半導體元件200的其他相關結構細節與第6A圖至第6D圖(或第7A圖至第7D圖)中的半導體元件相同或相似。因此,下文中將不再重複對這方面的描述。
第6A圖(或第7A圖或第9圖)中的結構可應用於各種積體電路/電路單元以增加佈線靈活性。第10圖是根據本揭露的一些實施方式的積體電路300的布局圖。積體電路300是SDFQ(或SDFSNQ)電路。積體電路300的布局圖包含多個主動區域、多個閘極結構和多個導電特徵。OD部分對應於主動區域(例如,磊晶結構),G部分對應於閘極結構,MP部分對應於導電特徵,並且標籤302對應於積體電路300的單元邊界。導電特徵形成在閘極結構上方。主動區域沿著x方向延伸,閘極結構沿著y方向延伸。
閘極結構的部分被去除。例如,去除閘極結構342a的一部分以形成沿著y方向延伸和佈置的閘極結構342aa和342ab。磊晶結構360a和360b和閘極結構342b形成電晶體T31。磊晶結構360a插入在閘極結構342aa和342ab之間。也就是說,磊晶結構360a位於閘極結構342aa和342ab的端部之間,並且閘極結構342aa、磊晶結構360a和閘極結構342ab沿著y方向依次佈置。此外,磊晶結構360a的長度L31基本上是磊晶結構360b的長度L32的兩倍。
磊晶結構360j和360k位於閘極結構342ab的相反側。磊晶結構360j和360k具有基本上相同的長度,其與磊晶結構360b的長度L32基本上相同。磊晶結構360j(或360k)和磊晶結構360a沿著y方向佈置。磊晶結構360a的邊緣361a基本上與磊晶結構360j的邊緣 361j對準。
此外,在第10圖中,閘極結構342e的一部分被去除。第10圖中的閘極結構具有恒定/統一的間距。例如,閘極結構342c和342d具有間距P31,閘極結構342d和342f具有基本上是間距P31兩倍的間距P32,閘極結構342f和342g具有基本上與間距P31相同的間距P33。磊晶結構360c和360d和閘極結構342d形成電晶體T32,磊晶結構360d和360e和閘極結構342f形成電晶體T33。也就是說,電晶體T32和T33共用公用源極/汲極(即,在這種情況下為磊晶結構360d)。磊晶結構360d位於閘極結構342e的一個端部位343e處並且位於閘極結構342d和342f之間。磊晶結構360d的長度L34基本上是磊晶結構360c的長度L33的兩倍,磊晶結構360d的長度L34基本上是磊晶結構360e的長度L35的兩倍。此外,長度L34大於閘極結構342d和342e的間距(或閘極結構342e和342f的間距),該間距與閘極結構342c和342d的間距P31基本上相同。此外,閘極結構342e的端部位343e位於隔離結構正上方。
此外,在第10圖中,閘極結構342f的一部分被去除。閘極結構342e和342f具有基本上是間距P31兩倍的間距P34。磊晶結構360f和360g和閘極結構342e形成電晶體T34,磊晶結構360g和360h和閘極結構342g形成電晶體T35。也就是說,電晶體T34和T35共用公用源極/汲極(即,在這種情況下為磊晶結構360g)。 磊晶結構360g位於閘極結構342f的一個端部位並且位於閘極結構342e和342g之間。磊晶結構360g的長度L37基本上是磊晶結構360f的長度L36的兩倍,磊晶結構360g的長度L37基本上是磊晶結構360h的長度L38的兩倍。此外,磊晶結構360i位於閘極結構342f和342g之間,並且磊晶結構360g和360i沿著y方向佈置。磊晶結構360i的長度L39小於磊晶結構360g的長度L37,例如,基本上是磊晶結構360g的長度L37的一半。第10圖中的積體電路300的其他相關結構細節與第6A圖至第6D圖(或第7A圖至第7D圖)中的半導體元件相同或相似,因此下文中將不再重複對這方面的描述。
第11圖是根據本揭露的一些實施方式的積體電路400的布局圖。積體電路400是MB2SDFQ電路。積體電路400的布局圖包含多個主動區域、多個閘極結構和多個導電特徵。OD部分對應於主動區域(例如,磊晶結構),G部分對應於閘極結構,MP部分對應於導電特徵,標籤402對應於積體電路400的單元邊界。主動區域沿著x方向延伸,閘極結構沿著y方向延伸。
閘極結構的部分被去除。例如,閘極結構442c的一部分被去除。第11圖中的閘極結構具有恒定/統一的間距。例如,閘極結構442a和442b具有間距P41,閘極結構342b和342d具有基本上是間距P41兩倍的間距P42,閘極結構442d和442e具有基本上與間距P41相同的間距P43。磊晶結構460a和460b和閘極結構442b 形成電晶體T41,磊晶結構460b和460c和閘極結構442d形成電晶體T42。也就是說,電晶體T41和T42共用公用源極/汲極(即,在這種情況下為磊晶結構460b)。磊晶結構460b位於閘極結構442c的一個端部位並且位於閘極結構442b和442d之間。磊晶結構460b的長度L42基本上是磊晶結構460a的長度L41的兩倍,磊晶結構460b的長度L42基本上是磊晶結構460c的長度L43的兩倍。
此外,在第11圖中,去除閘極結構442b的一部分,並且在閘極結構442b的一個端部位形成磊晶結構460d。磊晶結構460d和460e和閘極結構442c形成電晶體T43,並且磊晶結構460d的長度基本上是磊晶結構460e的長度的兩倍。此外,去除閘極結構442g的一部分,並且在閘極結構442g的一個端部位並且在閘極結構442f和442h之間形成磊晶結構460f。去除閘極結構442h的一部分,並且在閘極結構442h的一端處並且在閘極結構442g和442i之間形成磊晶結構460g。第11圖中的積體電路400的其他相關結構細節與第6A圖至第6D圖(或第7A圖至第7D圖)中的半導體元件相同或相似,因此下文中將不再重複對這方面的描述。
第12圖是根據本揭露的一些實施方式的積體電路500的布局圖。積體電路500是MB2SRLSDFQD1電路。積體電路500的布局圖包含多個主動區域、多個閘極結構和多個導電特徵。OD部分對應於主動區域(例如,磊晶結 構),G部分對應於閘極結構,MP部分對應於導電特徵,標籤502對應於積體電路500的單元邊界。主動區域沿著x方向延伸,閘極結構沿著y方向延伸。
閘極結構的部分被去除。例如,閘極結構542c的一部分被去除。第12圖中的閘極結構具有恒定/統一的間距。例如,閘極結構542a和542b具有間距P51,閘極結構542b和542d具有基本上是間距P51兩倍的間距P52,閘極結構542d和542e具有基本上與間距P51相同的間距P53。磊晶結構560a和560b和閘極結構542b形成電晶體T51,磊晶結構560b和560c和閘極結構542d形成電晶體T52。也就是說,電晶體T51和T52共用公用源極/汲極(即,在這種情況下為磊晶結構560b)。磊晶結構560b位於閘極結構542c的一個端部位並且位於閘極結構542b和542d之間。磊晶結構560b的長度L52基本上是磊晶結構560a的長度L51的兩倍,磊晶結構560b的長度L52基本上是磊晶結構560c的長度L53的兩倍。
此外,在第12圖中,去除閘極結構542b的一部分,並且在閘極結構542b的一個端部位形成磊晶結構560d。磊晶結構560d和560e和閘極結構542c形成電晶體T53,並且磊晶結構560d的長度基本上是磊晶結構560e的兩倍。此外,去除閘極結構542g的一部分,並且在閘極結構542g的一個端部位並且在閘極結構542f和542h之間形成磊晶結構560f。去除閘極結構542h的一 部分,並且在閘極結構542h的一個端部位並且在閘極結構542g和542i之間形成磊晶結構560g。第12圖中的積體電路500的其他相關結構細節與第6A圖至第6D圖(或第7A圖至第7D圖)中的半導體元件相同或相似,因此下文中將不再重複對這方面的描述。
第13圖是根據本揭露的一些實施方式的積體電路600的布局圖。積體電路600是SDFQD1電路。積體電路600的布局圖包含多個主動區域、多個閘極結構和多個導電特徵。OD部分對應於主動區域(例如,磊晶結構),G部分對應於閘極結構,MP部分對應於導電特徵,標籤602對應於積體電路600的單元邊界。主動區域沿著x方向延伸,閘極結構沿著y方向延伸。
閘極結構的部分被去除。例如,閘極結構642c的一部分被去除。第13圖中的閘極結構具有恒定/統一的間距。例如,閘極結構642a和642b具有間距P61,閘極結構642b和642d具有基本上是間距P61兩倍的間距P62,閘極結構642d和642e具有基本上與間距P61相同的間距P63。磊晶結構660a和660b和閘極結構642b形成電晶體T61,磊晶結構660b和660c和閘極結構642d形成電晶體T62。也就是說,電晶體T61和T62共用公用源極/汲極(即,在這種情況下為磊晶結構660b)。磊晶結構660b位於閘極結構642c的一個端部位並且位於閘極結構642b和642d之間。磊晶結構660b的長度L62基本上是磊晶結構660a的長度L61的兩倍,磊晶結 構660b的長度L62基本上是磊晶結構660c的長度L63的兩倍。
此外,在第13圖中,去除閘極結構642d的一部分,並且在閘極結構642d的一個端部位形成磊晶結構660d。磊晶結構660d和660e和閘極結構642c形成電晶體T63,並且磊晶結構660d的長度基本上是磊晶結構660e的兩倍。第13圖中的積體電路600的其他相關結構細節與第6A圖至第6D圖(或第7A圖至第7D圖)中的半導體元件相同或相似,因此下文中將不再重複對這方面的描述。
第14圖是根據本揭露的一些實施方式的積體電路700的布局圖。積體電路700是SDFSNQD1電路。積體電路700的布局圖包含多個主動區域、多個閘極結構和多個導電特徵。OD部分對應於主動區域(例如,磊晶結構),G部分對應於閘極結構,MP部分對應於導電特徵,標籤702對應於積體電路700的單元邊界。主動區域沿著x方向延伸,閘極結構沿著y方向延伸。
閘極結構的部分被去除。例如,閘極結構742c的一部分被去除。第14圖中的閘極結構具有恒定/統一的間距。例如,閘極結構742a和742b具有間距P71,閘極結構742b和742d具有基本上是間距P71的兩倍的間距P72,閘極結構742d和742e具有基本上與間距P71相同的間距P73。磊晶結構760a和760b和閘極結構742b形成電晶體T71,磊晶結構760b和760c和閘極結構 742d形成電晶體T72。也就是說,電晶體T71和T72共用公用源極/汲極(即,在這種情況下為磊晶結構760b)。磊晶結構760b位於閘極結構742c的一個端部位並且位於閘極結構742b和742d之間。磊晶結構760b的長度L72基本上是磊晶結構760a的長度L71的兩倍,磊晶結構760b的長度L72基本上是磊晶結構760c的長度L73的兩倍。此外,閘極結構742e的一部分也被去除。
此外,在第14圖中,去除閘極結構742g的一部分,並且在閘極結構742g的一個端部位形成磊晶結構760d。磊晶結構760d和760e和閘極結構742f形成電晶體T73,並且磊晶結構760d的長度基本上是磊晶結構760e的兩倍。第14圖中的積體電路700的其他相關結構細節與第6A圖至第6D圖(或第7A圖至第7D圖)中的半導體元件相同或相似,因此下文中將不再重複對這方面的描述。
第15圖是根據本揭露的一些實施方式的產生IC布局圖的方法1500的流程圖。在一些實施方式中,產生IC布局圖包含產生基於產生的IC布局圖製造以上針對第9圖至第14圖討論的半導體元件200、積體電路300、400、500、600或700的布局圖中的一個。在一些實施方式中,產生IC布局圖是操作IC製造系統作為製造IC元件(例如,記憶體電路、邏輯元件、處理元件、信號處理電路等)的一部分。
在一些實施方式中,方法1500的部分或全部由電 腦的處理器執行。在一些實施方式中,方法1500的部分或全部由以下針對第16圖討論的IC元件設計系統1600的硬體處理器1602執行。方法1500的部分或全部操作能夠作為在設計室(例如以下針對第17圖討論的設計室1720)中執行的設計程式的一部分來執行。
在一些實施方式中,方法1500的操作按照第15圖所示的循序執行。在一些實施方式中,方法1500的操作同時地和/或以第15圖所示順序以外的循序執行。在一些實施方式中,在執行方法1500的一個或多個操作之前、之間、期間和/或之後執行一個或多個操作。
在操作1510,在基材上佈置第一主動區域和第二主動區域,其中第一主動區域和第二主動區域具有不同的長度。佈置第一主動區域和第二主動區域包含佈置與以上針對第5A圖至第7D圖討論的磊晶結構160c和160b相對應的主動區域。在各種實施方式中,佈置主動區域包含:佈置以上針對第5A圖至第7D圖討論的磊晶結構165c和165b;佈置以上針對第9圖討論的磊晶結構260a和260b;佈置以上針對第10圖討論的磊晶結構360a和360b;佈置以上針對第11圖討論的磊晶結構460b和460c;佈置以上針對第12圖討論的磊晶結構560b和560c;佈置以上針對第13圖討論的磊晶結構660b和660c;以及佈置以上針對第14圖討論的磊晶結構760b和760c。
在操作1520,在第一主動區域和第二主動區域上方佈置第一閘極結構、第二閘極結構和第三閘極結構,其 中第一主動區域位於第一閘極結構和第二閘極結構之間,第二主動區域位於第二閘極結構和第三閘極結構之間。佈置第一閘極結構、第二閘極結構和第三閘極結構包含佈置與以上針對第5A圖至第7D圖討論的閘極結構142b、142d和142e相對應的第一閘極結構、第二閘極結構和第三閘極結構。在各種實施方式中,佈置第一閘極結構、第二閘極結構和第三閘極結構包含:佈置以上針對第9圖討論的閘極結構242a、242b和242c;佈置以上針對第9圖討論的閘極結構242e、242d和242c;佈置以上針對第10圖討論的閘極結構342d、342f和342g;佈置以上針對第11圖討論的閘極結構442b、442d和442e;佈置以上針對第12圖討論的閘極結構542b、542d和542e;佈置以上針對第13圖討論的閘極結構642b、642d和642e;以及佈置以上針對第14圖討論的閘極結構742b、742d和742e。
在操作1530,在一些實施方式中,產生IC布局圖。IC布局圖包含如以上針對操作1510-1520的討論佈置的第一閘極結構、第二閘極結構、源極/汲極區域和體區域。在一些實施方式中,產生IC布局圖包含將IC布局圖儲存在儲存裝置中。在各種實施方式中,將IC布局圖儲存在儲存裝置中包含將IC布局圖儲存在非易失性、電腦可讀記憶體或單元庫(例如資料庫)中和/或包含透過網路儲存IC布局圖。在一些實施方式中,將IC布局圖儲存在儲存裝置中包含透過以下針對第16圖討論的IC元件設計系統 1600的網路1614儲存IC布局圖。
在操作1540,在一些實施方式中,基於IC布局圖製造一個或多個半導體光罩中的至少一個或半導體元件層中的至少一個部件。以下參照第17圖討論的製造一個或多個半導體光罩或半導體元件的層中的至少一個部件。
在操作1550,在一些實施方式中,基於IC布局圖執行一個或多個製造操作。在一些實施方式中,執行一個或多個製造操作包含基於IC布局圖執行一個或多個光刻曝光。以下針對第17圖討論基於IC布局圖執行一個或多個製造操作,例如一個或多個光刻曝光。
透過執行方法1500的部分或全部操作,產生了例如以上針對第1A圖至第7D圖和第9圖至第14圖討論的IC布局圖和對應的半導體元件(其中各種實施方式包含切割閘極結構),從而改進半導體元件的金屬佈線資源。
第16圖是根據本揭露的一些實施方式的IC元件設計系統1600的功能方塊圖。根據一些實施方式,如以上針對第15圖所討論的方法1500的一個或多個操作可以使用IC元件設計系統1600來實現。
在一些實施方式中,IC元件設計系統1600是包含硬體處理器1602和非暫態電腦可讀儲存介質1604的計算設備。除其他以外,非暫態電腦可讀儲存介質1604是用電腦程式代碼(即一組可執行指令1606)進行編碼的或儲存電腦程式代碼。由硬體處理器1602執行指令1606表示(至少部分地)IC元件設計系統,該IC元件設計系 統實現了以上針對第15圖的方法1500(下文中所述的過程和/或方法)的一部分或全部。
硬體處理器1602經由匯流排1608電耦合到非暫態電腦可讀儲存介質1604。硬體處理器1602還透過匯流排1608電耦合到I/O介面1610。網路介面1612還經由匯流排1608電連接到硬體處理器1602。網路介面1612連接到網路1614,使得硬體處理器1602和非暫態電腦可讀儲存介質1604能夠經由網路1614連接到外部元件。硬體處理器1602被配置為執行編碼在非暫態電腦可讀儲存介質1604中的指令1606,以使得IC元件設計系統1600可用於執行部分或全部所述處理和/或方法。在一個或多個實施方式中,硬體處理器1602是中央處理單元(CPU)、多處理器、分散式處理系統、專用IC(ASIC)和/或合適的處理單元。
在一個或多個實施方式中,非暫態電腦可讀儲存介質1604是電子、磁性、光學、電磁、紅外和/或半導體系統(或裝置或設備)。例如,非暫態電腦可讀儲存介質1604包含半導體或固態記憶體、磁帶、可移動電腦磁片、隨機存取記憶體(RAM)、唯讀記憶體(ROM)、剛性磁片和/或光碟。在使用光碟的一個或多個實施方式中,非暫態電腦可讀儲存介質1604包含光碟唯讀記憶體(CD-ROM)、光碟讀/寫(CD-R/W)和/或數位視訊光碟(DVD)。
在一個或多個實施方式中,非暫態電腦可讀儲存介質1604儲存被配置為使IC元件設計系統1600可用於執 行部分或全部所述過程和/或方法的指令1606。在一個或多個實施方式中,非暫態電腦可讀儲存介質1604還儲存有利於執行部分或全部所述過程和/或方法的資訊。在各種實施方式中,非暫態電腦可讀儲存介質1604儲存至少一個IC布局設計圖1620或至少一個設計規範1622之一或其組合,每一個都在以上針對第1A圖至第7D圖和第9圖至第14圖討論。
IC元件設計系統1600包含I/O介面1610。I/O介面1610耦合到外部電路。在各種實施方式中,I/O介面1610包含鍵盤、按鍵、滑鼠、軌跡球、軌跡板、顯示器、觸控式螢幕和/或游標方向鍵之一或其組合,以用於向硬體處理器1602傳送資訊和命令和/或從硬體處理器1602傳送資訊和命令。
IC元件設計系統1600還包含耦合到硬體處理器1602的網路介面1612。網路介面1612允許IC元件設計系統1600與一個或多個其他電腦系統所連接的網路1614通信。網路介面1612包含:無線網路介面,例如藍牙、WIFI、WIMAX、GPRS或WCDMA;或有線網路介面,例如乙太網路、USB或IEEE-1364。在一個或多個實施方式中,在兩個或更多個IC元件設計系統1600中實現所述過程和/或方法的部分或全部。
IC元件設計系統1600被配置為透過I/O介面1610接收資訊。透過1/O介面1610接收的資訊包含以下項之一或其組合:至少一個設計規則指令、至少一組準 則、至少一個設計規則、至少一個DRM和/或由於由硬體處理器1602處理的其他參數。資訊經由匯流排1608傳輸到硬體處理器1602。IC元件設計系統1600被配置為透過I/O介面1610發送和/或接收與使用者介面相關的資訊。
在一些實施方式中,所述過程和/或方法的部分或全部被實現為用於由處理器執行的獨立軟體應用。在一些實施方式中,所述過程和/或方法的部分或全部被實現為作為附加軟體應用的一部分的軟體應用。在一些實施方式中,所述過程和/或方法的部分或全部被實現為軟體應用程式的外掛程式。在一些實施方式中,所述過程和/或方法中的至少一種被實現為作為EDA工具的一部分的軟體應用。在一些實施方式中,IC布局圖是使用諸如可從CADENCE DESIGN SYSTEMS公司得到的VIRTUOSO®之類的工具或另一種合適的布局產生工具而產生的。
在一些實施方式中,這些過程被實現為儲存在非暫態電腦可讀記錄介質中的程式的功能。非暫態電腦可讀記錄介質的實施例包含但不限於外部/可移動和/或內部/內置儲存或記憶體單元,例如光碟(例如DVD)、磁片(例如硬碟)、半導體記憶體(例如ROM、RAM、記憶卡)等中的一項或多項。
透過可用於實現第15圖的方法1500的一個或多個操作,IC元件設計系統1600和非暫態電腦可讀儲存介質(例如,非暫態電腦可讀儲存介質1604)使以上針對方 法1500和第15圖討論的益處得以實現。
第17圖是根據本揭露的一些實施方式的IC製造系統1700的功能方塊圖和與其相關聯的IC製造流程。在一些實施方式中,基於布局設計,使用IC製造系統1700製造以下項中的至少一者:(A)一個或多個半導體光罩或(B)半導體IC層中的至少一個部件。
在第17圖中,IC製造系統1700包含實體,例如設計室1720、光罩室1730和IC製造商/製造者(“fab”)1750等,它們在與製造IC元件1760相關的設計、開發和製造週期和/或服務中交互。IC製造系統1700中的實體透過通信網路連接。在一些實施方式中,通信網路是單個網路。在一些實施方式中,通信網路是各種不同的網路,例如內聯網和互聯網。通信網路包含有線和/或無線通訊通道。每個實體與一個或多個其他實體交互,並且向一個或多個其他實體提供服務和/或從一個或多個其他實體接收服務。在一些實施方式中,設計室1720、光罩室1730和IC製造商/製造者1750中的兩者或更多者由單個較大公司擁有。在一些實施方式中,設計室1720、光罩室1730和IC製造商/製造者1750中的兩者或更多者在公共設施中共存並使用公共資源。
設計室(或設計團隊)1720基於第15圖的方法1500以及以上針對第1A圖至第7D圖和第9圖至第14圖的討論產生IC設計布局圖(或設計)1722。IC設計布局圖1722包含各種幾何圖案,它們對應於構成要製造的 IC元件1760的各個部件的金屬、氧化物或半導體層的圖案。各個層組合形成各種特性。例如,IC設計布局圖1722的一部分包含各種IC特徵,例如主動區域、閘極電極、源極和汲極、層間互連的金屬線或通孔以及用於接合焊盤的開口,以形成於半導體基材(例如矽晶圓)及設置在半導體基材上的各個材料層中。設計室1720實現了包含第15圖的方法1500以及以上針對第1A圖至第7D圖和第9圖至第14圖的討論的適當設計程式,以形成IC設計布局圖1722。設計程式包含一個或多個邏輯設計、物理設計或地點和佈線。IC設計布局圖1722呈現在具有幾何圖案的資訊的一個或多個資料檔案中。例如,IC設計布局圖1722可以用GDSII檔案格式或DFII檔案格式表示。
光罩室1730包含光罩資料準備1732和光罩製造1744。光罩室1730使用IC設計布局圖1722來製造一個或多個光罩1745,以用於根據IC設計布局圖1722製造IC元件1760的各個層。光罩室1730執行光罩資料準備1732,其中IC設計布局圖1722被轉換為代表性資料檔案(“RDF”)。光罩資料準備1732向光罩製造1744提供RDF。光罩製造1744包含光罩寫入器。光罩寫入器將RDF轉換為基材上的圖像,例如光罩(刻線(reticle))1745或半導體晶圓1753。IC設計布局圖1722由光罩資料準備1732操縱,以符合光罩寫入器的特定特性和/或IC製造商/製造者1750的要求。在第17圖中,將光罩資料準備1732和光罩製造1744示為單獨的元素。在一些 實施方式中,光罩資料準備1732和光罩製造1744統稱為光罩資料準備。
在一些實施方式中,光罩資料準備1732包含光學鄰近校正(OPC),其使用光刻增強技術來補償圖像誤差,例如可能由衍射、干涉、其他製程效果等引起的那些誤差。OPC調整IC設計布局圖1722。在一些實施方式中,光罩資料準備1732還包含解析度增強技術(RET),例如離軸照明、亞解析度輔助特性、相移光罩、其他合適的技術等或其組合。在一些實施方式中,還使用了將OPC視為逆成像問題的逆光刻技術(ILT)。
在一些實施方式中,光罩資料準備1732包含光罩規則檢查器(MRC),光罩規則檢查器檢查在OPC中經過處理的IC設計布局圖1722,其包含某些幾何和/或連接限制以確保足夠裕度的一組光罩創建標準規則,以說明半導體製造製程等的可變性。在一些實施方式中,MRC修改IC設計布局圖1722以補償在光罩製造1744期間的限制,其可以撤銷由OPC執行的部分修改以滿足光罩創建標準規則。
在一些實施方式中,光罩資料準備1732包含類比將由IC製造商/製造者1750實現以製造IC元件1760的處理的光刻製程檢查(LPC)。LPC基於IC設計布局圖1722模擬此處理,以創建類比製造的設備,例如IC元件1760。LPC類比中的處理參數可以包含與IC製造週期的各種製程相關聯的參數、與用於製造IC的工具相關聯的 參數和/或製造製程的其他方面。LPC考慮了各種因素,例如航空圖像對比度、聚焦深度(“DOF”)、光罩誤差增強因數(“MEEF”)、其他合適的因素等或其組合。在一些實施方式中,在由LPC創建類比製造的設備之後,如果類比設備的形狀不足以滿足設計規則,則重複OPC和/或MRC以進一步改善IC設計布局圖1722。
應當理解,出於清楚的目的,對光罩資料準備1732的上述描述進行了簡化。在一些實施方式中,光罩資料準備1732包含諸如邏輯操作(LOP)之類的附加特徵,以根據製造規則修改IC設計布局圖1722。另外,在光罩資料準備1732期間應用於IC設計布局圖1722的製程可以以各種不同的循序執行。
在光罩資料準備1732之後和光罩製造1744期間,基於修改的IC設計布局圖1722製造光罩1745或一組光罩1745。在一些實施方式中,光罩製造1744包含基於IC設計布局圖1722執行一個或多個光刻曝光。在一些實施方式中,基於修改的IC設計布局圖1722,電子束(e-beam)或多個電子束的機構用於在光罩(光罩或刻線)1745上形成圖案。光罩1745可以以各種技術形成。在一些實施方式中,使用二進位技術形成光罩1745。在一些實施方式中,光罩圖案包含不透明區域和透明區域。用於曝光已塗覆在晶圓上的圖像敏感材料層(例如光阻劑)的輻射光束(例如紫外線(UV)光束)被不透明區域阻擋並透過透明區域傳輸。在一個實施例中,光罩1745的二元光 罩版本包含透明基材(例如熔融石英)和塗覆在二元光罩的不透明區域中的不透明材料(例如鉻)。在另一實施例中,使用相移技術形成光罩1745。在光罩1745的相移光罩(PSM)版本中,在相移光罩上形成的圖案中的各種特徵被配置為具有適當的相位差以增強解析度和成像品質。在各種實施例中,相移光罩可以是衰減的PSM或交替的PSM。由光罩製造1744產生的(一個或多個)光罩用於各種製程。例如,這樣的(一個或多個)光罩用於:在離子注入製程中,在半導體晶圓1753中形成各種摻雜區域;在蝕刻製程中在半導體晶圓1753中形成各種蝕刻區域;和/或其他合適的製程。
IC製造商/製造者1750包含晶圓製造1752。IC製造商/製造者1750是一家積體電路製造企業,包含用於製造各種不同IC產品的一個或多個製造設施。在一些實施方式中,IC製造商/製造者1750是半導體鑄造廠。例如,可以有用於多個IC產品的前端製造的製造設施(前段製程(FEOL)製造),而第二製造設施可以提供用於IC產品的互連和封裝的後端製造(後段製程(BEOL)製造),第三製造設施可以為鑄造企業提供其他服務。
IC製造商/製造者1750使用由光罩室1730製造的(一個或多個)光罩1745來製造IC元件1760。因此,IC製造商/製造者1750至少間接地使用IC設計布局圖1722來製造IC元件1760。在一些實施方式中,半導體晶圓1753由IC製造商/製造者1750使用(一個或多個) 光罩1745製造以形成IC元件1760。在一些實施方式中,IC製造包含至少間接地基於IC設計布局圖1722執行一個或多個光刻曝光。半導體晶圓1753包含矽基材或具有在其上形成的材料層的其他適當基材。半導體晶圓1753還包含各種摻雜區域、介電質特徵、多級互連等(在隨後的製造步驟中形成)中的一者或多者。
基於上述討論,可以看出本揭露提供了優點。然而,要理解的是,其他實施方式可以提供額外的優點,並且並非所有的優點都必須在本文中揭露,並且對於所有實施方式不需要特定的優點。一個優點是,由於去除了虛設閘極,因此可以省略虛設閘極上方的附加導電跡線和/或通孔,並且可以有效地節省緊湊布局結構中的金屬佈線資源。另一個優點是,由於去除了虛設閘極,因此降低了虛設閘極接地的功耗。此外,去除虛設閘極也降低了閘極結構之間的寄生電容。
根據本揭露的一些實施方式,半導體元件包含基材、第一閘極結構、第二閘極結構、第三閘極結構和第一源極/汲極區域。第一閘極結構、第二閘極結構和第三閘極結構位於基材上方並沿著第一方向佈置。第一閘極結構、第二閘極結構和第三閘極結構沿著不同於第一方向的第二方向延伸,並且第二閘極結構位於第一閘極結構和第三閘極結構之間。第一源極/汲極區域位於第一閘極結構和第三閘極結構之間,並且第一源極/汲極區域位於第二閘極結構的一個端部位。
在本揭露的一些實施方式中,第一閘極結構和第二閘極結構具有第一間距,並且第二閘極結構和第三閘極結構具有與第一間距基本上相同的第二間距。在本揭露的一些實施方式中,第一源極/汲極區域具有第一方向上的長度,並且第一源極/汲極區域的長度大於第一閘極結構和第二閘極結構的間距。在本揭露的一些實施方式中,半導體元件還包含隔離結構,隔離結構位於基材上方並且與第一源極/汲極區域相鄰,其中,第二閘極結構的端部位於隔離結構正上方。在本揭露的一些實施方式中,半導體元件還包含第二源極/汲極區域,位於第一閘極結構和第二閘極結構之間。在本揭露的一些實施方式中,第二源極/汲極區域的長度小於第一源極/汲極區域的長度。在本揭露的一些實施方式中,第二源極/汲極區域的長度基本上為第一源極/汲極區域的長度的一半。在本揭露的一些實施方式中,第一源極/汲極區域和第二源極/汲極區域沿著第二方向佈置。
根據本揭露的一些實施方式,半導體元件包含第一半導體鰭部、第二半導體鰭部、第一閘極結構、第二閘極結構、第一磊晶結構和第二磊晶結構。第一閘極結構跨越第一半導體鰭部和第二半導體鰭部。第二閘極結構跨越第二半導體鰭部並與第一半導體鰭部間隔開。第一磊晶結構和第二磊晶結構位於第一半導體鰭部上方並且位於第一閘極結構的相反側。第一磊晶結構和第二磊晶結構具有不同的長度。
在本揭露的一些實施方式中,第一磊晶結構位於第 二閘極結構的一個端部位,並且第一磊晶結構的長度大於第二磊晶結構的長度。在本揭露的一些實施方式中,第一磊晶結構的長度基本上是第二磊晶結構的長度的兩倍。在本揭露的一些實施方式中,半導體元件還包含第三磊晶結構和第四磊晶結構,第三磊晶結構和第四磊晶結構位於第二半導體鰭部上方並位於第二閘極結構的相反側。在本揭露的一些實施方式中,第三磊晶結構和第四磊晶結構具有基本上相同的長度。在本揭露的一些實施方式中,第二磊晶結構和第三磊晶結構具有基本上相同的長度。在本揭露的一些實施方式中,第一磊晶結構的邊緣基本上與第四磊晶結構的邊緣對準。在本揭露的一些實施方式中,第三磊晶結構位於第一閘極結構和第二閘極結構之間。
根據本揭露的一些實施方式,用於製造半導體元件的方法包含在基材上方形成主動區域。閘極結構形成在基材上方並跨越主動區域。閘極結構具有基本上恒定的間距。去除閘極結構中的至少一個的一部分以暴露主動區域的一部分。第一磊晶結構至少形成在主動區域的暴露部分上。
在本揭露的一些實施方式中,第一磊晶結構形成在閘極結構中的兩個閘極結構之間。在本揭露的一些實施方式中,用於製造半導體元件的方法還包含:在主動區域上方並在閘極結構中的相鄰的兩個閘極結構之間形成第二磊晶結構,其中,形成第一磊晶結構使得第一磊晶結構的第一長度大於第二磊晶結構的第二長度。在本揭露的實施方式中,第一長度為第二長度的n倍,並且n為正整數。
以上概述了若干實施方式的特徵,以便本領域技術人員可以更好地理解本揭露的各個方面。本領域技術人員應當理解,他們可以容易地使用本揭露作為設計或修改其他過程和結構的基礎,以實現相同的目的和/或實現本文介紹的實施方式的相同優點。本領域技術人員還應當認識到,這樣的等效結構不背離本揭露的精神和範圍,並且它們可以在不背離本揭露的精神和範圍的情況下在本揭露中進行各種改變、替換和更改。
M:方法
S12,S14,S16,S18:方塊

Claims (10)

  1. 一種半導體元件,包含:一基材;一第一閘極結構、一第二閘極結構和一第三閘極結構,該第一閘極結構、該第二閘極結構和該第三閘極結構位於該基材上方並沿著一第一方向佈置,其中該第一閘極結構、該第二閘極結構和該第三閘極結構在不同於該第一方向之一第二方向上延伸,並且該第二閘極結構位於該第一閘極結構和該第三閘極結構之間;以及一第一源極/汲極區域,自該第一閘極結構延伸至該第三閘極結構,其中該第一源極/汲極區域位於該第二閘極結構之一第一端部位,並且於一俯視圖中該第一源極/汲極區域與該第二閘極結構隔開。
  2. 如請求項1所述之半導體元件,其中該第一閘極結構和該第二閘極結構具有一第一間距,並且該第二閘極結構和該第三閘極結構具有與該第一間距基本上相同之一第二間距。
  3. 如請求項1所述之半導體元件,其中該第一源極/汲極區域具有該第一方向上之一長度,並且該第一源極/汲極區域之該長度大於該第一閘極結構和該第二閘極結構之一間距。
  4. 如請求項1所述之半導體元件,進一步包含一隔離結構,該隔離結構位於該基材上方並且與該第一源極/汲極區域相鄰,其中該第二閘極結構具有該第一端部位以及一第二端部位,該第二閘極結構在該第二方向上自該第一端部位延伸自該第二端部位,且該第二閘極結構之該第一端部位於該隔離結構正上方。
  5. 如請求項1所述之半導體元件,進一步包含一第二源極/汲極區域位於該第一閘極結構和該第二閘極結構之間。
  6. 如請求項5所述之半導體元件,其中該第二源極/汲極區域之一長度小於該第一源極/汲極區域之一長度。
  7. 如請求項5所述之半導體元件,其中該第二源極/汲極區域之一長度為該第一源極/汲極區域之一長度之一半。
  8. 如請求項5所述之半導體元件,其中該第一源極/汲極區域和該第二源極/汲極區域沿著一第二方向佈置。
  9. 一種半導體元件,包含: 一第一半導體鰭部和一第二半導體鰭部;一第一閘極結構,跨越該第一半導體鰭部和該第二半導體鰭部;一第二閘極結構,跨越該第二半導體鰭部並與該第一半導體鰭部間隔開;以及一第一磊晶結構和一第二磊晶結構,位於該第一半導體鰭部上方並位於該第一閘極結構之相反側,其中該第一磊晶結構和該第二磊晶結構具有不同長度。
  10. 一種半導體元件的製造方法,包含:形成一主動區域於基材上方;形成一第一閘極結構、一第二閘極結構以及一第三閘極結構於基材上方並跨越主動區域,其中該第一閘極結構、該第二閘極結構以及該第三閘極結構分開且具有一基本上恆定之間距;在形成該第一閘極結構、第二閘極結構以及該第三閘極結構後,去除直接位於該第一閘極結構與該第三閘極結構之間之該第二閘極結構之一部位以暴露該主動區域之一部位;以及形成一第一磊晶結構至少於該主動區域因去除該第二閘極結構而暴露之該部位上。
TW110105168A 2020-04-09 2021-02-09 半導體元件及其製造方法 TWI768710B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
CN202010272941.6 2020-04-09
CN202010272941.6A CN113053878B (zh) 2020-04-09 2020-04-09 半导体器件及其制造方法

Publications (2)

Publication Number Publication Date
TW202139355A TW202139355A (zh) 2021-10-16
TWI768710B true TWI768710B (zh) 2022-06-21

Family

ID=76507579

Family Applications (1)

Application Number Title Priority Date Filing Date
TW110105168A TWI768710B (zh) 2020-04-09 2021-02-09 半導體元件及其製造方法

Country Status (3)

Country Link
US (1) US11456292B2 (zh)
CN (1) CN113053878B (zh)
TW (1) TWI768710B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US12382725B2 (en) * 2021-08-05 2025-08-05 Taiwan Semiconductor Manufacturing Company, Ltd Variable-sized active regions for a semiconductor device and methods of making same

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201909420A (zh) * 2017-07-17 2019-03-01 台灣積體電路製造股份有限公司 半導體元件結構及其製造方法
TW201926433A (zh) * 2017-11-30 2019-07-01 台灣積體電路製造股份有限公司 半導體元件的製造方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9245805B2 (en) 2009-09-24 2016-01-26 Taiwan Semiconductor Manufacturing Company, Ltd. Germanium FinFETs with metal gates and stressors
US8962400B2 (en) 2011-07-07 2015-02-24 Taiwan Semiconductor Manufacturing Company, Ltd. In-situ doping of arsenic for source and drain epitaxy
US9236267B2 (en) 2012-02-09 2016-01-12 Taiwan Semiconductor Manufacturing Company, Ltd. Cut-mask patterning process for fin-like field effect transistor (FinFET) device
US9159824B2 (en) 2013-02-27 2015-10-13 Taiwan Semiconductor Manufacturing Company, Ltd. FinFETs with strained well regions
US9093514B2 (en) 2013-03-06 2015-07-28 Taiwan Semiconductor Manufacturing Co., Ltd. Strained and uniform doping technique for FINFETs
US9136106B2 (en) 2013-12-19 2015-09-15 Taiwan Semiconductor Manufacturing Company, Ltd. Method for integrated circuit patterning
US9608116B2 (en) 2014-06-27 2017-03-28 Taiwan Semiconductor Manufacturing Company, Ltd. FINFETs with wrap-around silicide and method forming the same
US9418897B1 (en) 2015-06-15 2016-08-16 Taiwan Semiconductor Manufacturing Company, Ltd. Wrap around silicide for FinFETs
US9520482B1 (en) 2015-11-13 2016-12-13 Taiwan Semiconductor Manufacturing Company, Ltd. Method of cutting metal gate
KR102457130B1 (ko) * 2016-05-17 2022-10-24 삼성전자주식회사 반도체 소자 및 그 제조 방법
KR102436634B1 (ko) * 2016-06-27 2022-08-25 삼성전자주식회사 반도체 장치 및 그 제조 방법
US9812363B1 (en) 2016-11-29 2017-11-07 Taiwan Semiconductor Manufacturing Company, Ltd. FinFET device and method of forming same
US10115825B1 (en) * 2017-04-28 2018-10-30 Taiwan Semiconductor Manufacturing Co., Ltd. Structure and method for FinFET device with asymmetric contact
US10050045B1 (en) * 2017-06-16 2018-08-14 Taiwan Semiconductor Manufacturing Co., Ltd. SRAM cell with balanced write port
US11756996B2 (en) * 2018-04-20 2023-09-12 International Business Machines Corporation Formation of wrap-around-contact for gate-all-around nanosheet FET
US10679994B1 (en) * 2018-11-28 2020-06-09 Qualcomm Incorporated Circuits employing asymmetric diffusion breaks in different type semiconductor diffusion regions, and related fabrication methods
US11282961B2 (en) * 2020-03-24 2022-03-22 International Business Machines Corporation Enhanced bottom dielectric isolation in gate-all-around devices

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW201909420A (zh) * 2017-07-17 2019-03-01 台灣積體電路製造股份有限公司 半導體元件結構及其製造方法
TW201926433A (zh) * 2017-11-30 2019-07-01 台灣積體電路製造股份有限公司 半導體元件的製造方法

Also Published As

Publication number Publication date
CN113053878A (zh) 2021-06-29
US11456292B2 (en) 2022-09-27
TW202139355A (zh) 2021-10-16
US20210320098A1 (en) 2021-10-14
CN113053878B (zh) 2025-05-06

Similar Documents

Publication Publication Date Title
US20250322133A1 (en) Method and structure for mandrel and spacer patterning
US11374003B2 (en) Integrated circuit
US20210343744A1 (en) Integrated circuit, system and method of forming the same
US12237332B2 (en) Integrated circuit
US12307183B2 (en) Variable width nano-sheet field-effect transistor cell structure
US20250366196A1 (en) Method of manufacturing semiconductor device
TWI768710B (zh) 半導體元件及其製造方法
JP6465418B2 (ja) 下層格子に対する非反射放射線リソグラフィを使用するマルチパスパターン形成
US12094777B2 (en) Method for manufacturing semiconductor device
US11239255B1 (en) Integrated circuit with active region jogs
CN114843264A (zh) 集成电路结构及其形成方法
US20240387366A1 (en) Semiconductor device structures and methods of manufacture
US11404553B2 (en) Semiconductor device and manufacturing method thereof
US11081479B1 (en) Integrated circuit layout with asymmetric metal lines
US8527915B2 (en) Method and system for modifying doped region design layout during mask preparation to tune device performance
US12423496B2 (en) Methods for forming pattern layout, mask, and semiconductor structure
US12073166B2 (en) Method and structure for mandrel patterning
US11989496B2 (en) Method and structure for mandrel patterning
US11854960B2 (en) Semiconductor devices including decoupling capacitors and methods of manufacturing thereof
KR102426257B1 (ko) 파워 게이팅 셀 구조체
US11049930B2 (en) Semiconductor structure and method of manufacturing the same