TWI756548B - 源極驅動器 - Google Patents
源極驅動器 Download PDFInfo
- Publication number
- TWI756548B TWI756548B TW108125080A TW108125080A TWI756548B TW I756548 B TWI756548 B TW I756548B TW 108125080 A TW108125080 A TW 108125080A TW 108125080 A TW108125080 A TW 108125080A TW I756548 B TWI756548 B TW I756548B
- Authority
- TW
- Taiwan
- Prior art keywords
- circuit
- pair
- switch
- gain
- coupled
- Prior art date
Links
- 238000005070 sampling Methods 0.000 claims description 78
- 239000003990 capacitor Substances 0.000 claims description 50
- 230000003321 amplification Effects 0.000 claims description 9
- 238000003199 nucleic acid amplification method Methods 0.000 claims description 9
- 230000008878 coupling Effects 0.000 claims description 8
- 238000010168 coupling process Methods 0.000 claims description 8
- 238000005859 coupling reaction Methods 0.000 claims description 8
- 238000010586 diagram Methods 0.000 description 14
- 230000003071 parasitic effect Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0291—Details of output amplifiers or buffers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0294—Details of sampling or holding circuits arranged for use in a driver for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/029—Improving the quality of display appearance by monitoring one or more pixels in the display panel, e.g. by monitoring a fixed reference pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/08—Fault-tolerant or redundant circuits, or circuits in which repair of defects is prepared
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Amplifiers (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
一種源極驅動器,用以驅動有機發光二極體(OLED)顯示面板。所述源極驅動器包括感測電路以及運算放大器。感測電路經配置為經由OLED顯示面板的感測線去感測OLED像素電路的像素資訊。運算放大器包括放大器電路以及至少一個開關電路。放大器電路包括至少一個增益電路。放大器電路的輸入端耦接至感測電路的輸出端。所述至少一個開關電路的每一個耦接於所述至少一個增益電路中的一相應者的輸出端對之間。
Description
本發明是有關於一種顯示裝置,且特別是有關於用以驅動有機發光二極體(organic light-emitting diode,OLED)顯示面板的一種源極驅動器。
在OLED顯示裝置中,因為像素電路中的薄膜電晶體(Thin Film Transistor,TFT)或是有機發光二極體(OLED)會隨時間衰退,因此源極驅動器需要對像素電路進行偵測與補償。一般而言,在源極驅動器中的運算放大器經由OLED顯示面板的感測線去感測OLED像素電路的像素資訊,然後運算放大器將此像素資訊傳輸給類比數位轉換器(analog-to-digital converter,ADC)。類比數位轉換器將此像素資訊轉換為數位資料。此數位資料被回傳至系統晶片(system on chip,SoC)。系統晶片依照此數位資料計算出經補償的驅動電壓值並回傳給源極驅動器,從而實現補償。
在源極驅動器中,所述運算放大器一般具有偏移誤差(offset error),而此偏移誤差對整個系統的效能(performance)
影響很大。因此,如何對所述運算放大器進行偏移消除(offset cancellation),是本領域的技術課題之一。尤其是,某一個(或某一些)像素(pixel)電路的缺陷往往影響偏移消除(offset cancellation)的操作,而導致下一個像素電路所感測到的數值(像素資訊)有誤差。
須注意的是,「先前技術」段落的內容是用來幫助了解本發明。在「先前技術」段落所揭露的部份內容(或全部內容)可能不是所屬技術領域中具有通常知識者所知道的習知技術。在「先前技術」段落所揭露的內容,不代表該內容在本發明申請前已被所屬技術領域中具有通常知識者所知悉。
本發明提供一種源極驅動器,其可以減小前一個像素電路的像素資訊對目前像素電路的像素資訊的影響。
本發明的一實施例提供一種源極驅動器,用以驅動有機發光二極體(organic light-emitting diode,OLED)顯示面板。所述源極驅動器包括感測電路以及運算放大器。感測電路經配置為經由OLED顯示面板的感測線去感測OLED像素電路的像素資訊。運算放大器包括放大器電路以及至少一個開關電路。放大器電路包括至少一個增益電路。放大器電路的輸入端耦接至感測電路的輸出端。所述至少一個開關電路的每一個耦接於所述至少一個增益電路中的一相應者的輸出端對之間。
基於上述,本發明諸實施例所述源極驅動器,其具有開關電路。開關電路耦接至放大電路的一個增益電路的輸出端對。在重置階段(reset phase),開關電路可以影響(例如重置)所述輸出端對的輸出電壓。因此,所述源極驅動器可以減小前一個像素電路的像素資訊對目前像素電路的像素資訊的影響。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
10:有機發光二極體(OLED)顯示面板
11:感測線
100:源極驅動器
110:感測電路
120:運算放大器
121:放大器電路
122:開關電路
123:偏移電壓儲存與減少電路
130:類比數位轉換器(ADC)
410、430:互導電路
420:負載電路
AMP:放大器
C1、C2、C5、C6:取樣電容
C3、C4:電容
CPAR:寄生電容
G1、G2:增益電路
R1、R2:電阻電路
SW1、SW2、SW11、SW12:取樣開關
SW3、SW4:切換電路
SW5、SW6、SW7、SW8、SW9、SW10、SW31、SW61、SW71、SW72:開關
VA、VB、Vref:參考電壓
Vout:輸出
Vref2:參考電壓
圖1是依照本發明的一實施例所繪示的一種源極驅動器的電路方塊(circuit block)示意圖。
圖2是依照本發明的一實施例說明圖1所示感測電路與放大器電路的電路方塊示意圖。
圖3是依照本發明的一實施例說明圖1所示開關電路與圖2所示放大器的電路方塊示意圖。
圖4是依照本發明的另一實施例說明圖2所示放大器的電路方塊示意圖。
圖5是依照本發明的另一實施例說明偏移電壓儲存與減少電路的電路方塊示意圖。
圖6是依照本發明的另一實施例說明開關電路的電路方塊示意圖。
圖7是依照本發明的又一實施例說明開關電路的電路方塊示意圖。
在本案說明書全文(包括申請專利範圍)中所使用的「耦接(或連接)」一詞可指任何直接或間接的連接手段。舉例而言,若文中描述第一裝置耦接(或連接)於第二裝置,則應該被解釋成該第一裝置可以直接連接於該第二裝置,或者該第一裝置可以透過其他裝置或某種連接手段而間接地連接至該第二裝置。本案說明書全文(包括申請專利範圍)中提及的「第一」、「第二」等用語是用以命名元件(element)的名稱,或區別不同實施例或範圍,而並非用來限制元件數量的上限或下限,亦非用來限制元件的次序。另外,凡可能之處,在圖式及實施方式中使用相同標號的元件/構件/步驟代表相同或類似部分。不同實施例中使用相同標號或使用相同用語的元件/構件/步驟可以相互參照相關說明。
圖1是依照本發明的一實施例所繪示的一種源極驅動器100的電路方塊(circuit block)示意圖。源極驅動器100可以被用來驅動有機發光二極體(organic light-emitting diode,OLED)顯示面板10。本實施例並不限制源極驅動器100對OLED顯示面板10的驅動細節。依照設計需求,舉例來說,源極驅動器100可以配置有習知的源極驅動電路或是其他驅動電路,以便驅動OLED顯示面板10的多條源極線(資料線)。
於圖1所示實施例中,源極驅動器100包括感測電路110、運算放大器120以及類比數位轉換器(analog-to-digital converter,ADC)130。感測電路110可以經由OLED顯示面板10的感測線11去感測在OLED顯示面板10中的OLED像素電路(未繪示)的像素資訊。本實施例並不限制OLED像素電路的實施細節。依照設計需求,舉例來說,所述OLED像素電路可以是習知的像素電路或是其他像素電路。
運算放大器120耦接至感測電路110,以接收所述像素資訊。亦即,運算放大器120可以經由OLED顯示面板10的感測線11去感測OLED像素電路(未繪示)的像素資訊,然後運算放大器120將此像素資訊傳輸給類比數位轉換器130。類比數位轉換器130將此像素資訊轉換為數位資料。此數位資料可以被處理,以依照此數位資料產生經補償的驅動電壓值,並且此經補償的驅動電壓值可以被回傳給源極驅動器100,從而實現補償。
於圖1所示實施例中,運算放大器120包括放大器電路121以及開關電路122。放大器電路121的輸入端耦接至感測電路110的輸出端,以接收所述像素資訊。放大器電路121包括至少一個增益電路。舉例來說,在一些實施例中,放大器電路121包括多個增益電路(包括彼此串聯的第一增益電路與第二增益電路)。優選但非限制性地,所述第一增益電路可以做為放大器電路121的輸入級,而所述第二增益電路可以做為放大器電路121的輸出級。在另一些實施例中,放大器電路121包括彼此串聯的一個第
一增益電路、至少一個第二增益電路與一個第三增益電路,其中所述第一增益電路可以做為放大器電路121的輸入級,所述至少一個第二增益電路的每一個可以做為放大器電路121的中間級(或增益級),而且所述第三增益電路做為放大器電路121的輸出級。
開關電路122耦接於放大器電路121的所述增益電路中的一相應者的輸出端對之間。在其他實施例中,可以設置多個開關電路,每個開關電路可以耦接到所述增益電路中的一相應者的一對輸出端子。在重置階段(reset phase),開關電路122可以影響(例如重置)所述輸出端對的輸出電壓。舉例來說(但不限於此),在重置階段,所述開關電路122可以將所述相應增益電路的輸出端對所輸出的輸出電壓對拉到特定電壓(certain voltage)。所述特定電壓的準位可以依照設計需求來決定。所述特定電壓可以是在所述相應增益電路的一對輸出端的原始準位之間的準位。
在一些實施例中,所述開關電路122可以在重置階段的第一期間中被導通以影響所述相應增益電路的輸出端對所輸出的輸出電壓對,並且在重置階段的第二期間中被截止以停止影響所述輸出電壓對。在一些或其他實施例中,所述開關電路122可以在重置階段(對於重置階段的至少一些時間)被導通以影響所述相應增益電路的輸出端對所輸出的輸出電壓對,並且在放大階段(amplification phase)中被截止以停止影響所述輸出電壓對。因此,所述源極驅動器可以減小前一個像素電路的像素資訊對目前像素電路的像素資訊的影響。
舉例來說,在一些實施例中,所述開關電路122包括一個開關。所述開關耦接在放大器電路121的所述相應增益電路的所述輸出端對之間。作為一個範例,一個開關電路設置為耦接在放大器電路的輸出級的一對輸出端之間。作為另一範例,佈置多個開關電路,每個開關電路耦接在放大器電路的至少一個增益電路的一個增益電路的一對輸出端之間。
圖2是依照本發明的一實施例說明圖1所示感測電路110與放大器電路121的電路方塊示意圖。於圖2所示實施例中,感測電路110包括取樣開關SW1、取樣開關SW2、取樣電容C1、取樣電容C2、切換電路SW3與切換電路SW4。取樣開關SW1的第一端耦接至OLED顯示面板10的感測線11,而取樣開關SW2的第一端耦接至參考電壓Vref。參考電壓Vref的準位可以依照設計需求來決定。舉例來說,參考電壓Vref可以是共模電壓(Common mode voltage)、接地電壓或是其他參考電壓。在取樣期間(感測期間),取樣開關SW1與取樣開關SW2為導通(turn on)。當非取樣期間,取樣開關SW1與取樣開關SW2為截止(turn off)。
取樣電容C1的第一端耦接至取樣開關SW1的第二端。取樣電容C1的第二端耦接至參考電壓Vref。取樣電容C2的第一端耦接至取樣開關SW2的第二端。取樣電容C2的第二端耦接至參考電壓Vref。切換電路SW3的第一端耦接至取樣電容C1的第一端。切換電路SW4的第一端耦接至取樣電容C2的第一端。切換電路SW3與切換電路SW4的第二端做為感測電路110的輸出端。
當感測線11被選為目前感測線時,在重置階段,切換電路SW3與切換電路SW4為截止。當感測線11被選為目前感測線時,在放大階段,切換電路SW3與切換電路SW4為導通。當感測線11不是目前感測線時,切換電路SW3與切換電路SW4為截止。
於圖2所示實施例中,放大器電路121包括開關SW5、開關SW6、開關SW7、開關SW8、開關SW9、開關SW10、電容C3、電容C4以及放大器AMP。圖2所示電容CPAR表示寄生電容(parasitic capacitance)。
電容C3的第一端耦接至運算放大器120的放大器AMP的第一輸入端。電容C4的第一端耦接至運算放大器120的放大器AMP的第二輸入端。開關SW5的第一端耦接至電容C3的第一端。開關SW6的第一端耦接至電容C4的第一端。開關SW5與開關SW6的第二端耦接至參考電壓Vref。參考電壓Vref的準位可以依照設計需求來決定。舉例來說,參考電壓Vref可以是共模電壓、接地電壓或是其他參考電壓。
開關SW9的第一端耦接至電容C3的第二端。開關SW10的第一端耦接至電容C4的第二端。開關SW9與開關SW10的第二端分別耦接至運算放大器120的放大器AMP的第一輸出端與第二輸出端。放大器AMP的第一輸出端與第二輸出端耦接至類比數位轉換器130。開關SW7的第一端耦接至電容C3的第二端。開關SW7的第二端耦接至參考電壓VA。開關SW8的第一端耦接至電容C4的第二端。開關SW8的第二端耦接至參考電壓VB。
參考電壓VA和參考電壓VB的準位可以依照設計需求來決定。舉例來說,參考電壓VA和VB可以是相同的電壓準位。或者,放大器電路121可以使用不同的參考電壓VA和VB,以便在放大器AMP的輸出端產生偏移電壓準位(offset voltage level)。
在取樣期間(感測期間),感測線11的像素資訊和參考電壓Vref分別存儲在取樣電容C1和C2中。在重置階段,開關SW9與開關SW10為截止,以及開關SW5、開關SW6、開關SW7與開關SW8為導通,使得電容C3與電容C4分別存儲參考電壓VA和參考電壓VB。
在放大階段,開關SW9與開關SW10為導通,以及開關SW5、開關SW6、開關SW7與開關SW8為截止。當感測線11被選為目前感測線時,在放大階段,存儲在取樣電容C1和C2的像素資訊被傳輸至放大器AMP的輸入端。在理想情況下(沒有任何寄生電容和偏移電壓),放大器AMP以係數C3/C1(或C4/C2)放大像素資訊而產生輸出訊號給類比數位轉換器130。
圖3是依照本發明的一實施例說明圖1所示開關電路122與圖2所示放大器AMP的電路方塊示意圖。於圖3所示實施例中,放大器AMP包括增益電路G1與增益電路G2。所述增益電路G1可以包括放大器電路121的輸入級,而所述增益電路G2可以包括放大器電路121的輸出級。增益電路G1的輸入端做為放大器AMP的輸入端,以耦接至感測電路110。增益電路G2的輸出端做為放大器AMP的輸出端,以耦接至類比數位轉換器130。本實施例並
不限制增益電路G1與增益電路G2的實現方式。舉例來說,依照設計需求,增益電路G1與/或增益電路G2可以是在習知運算放大器的習知增益電路,或是增益電路G1與/或增益電路G2可以是其他增益電路。
於圖3所示實施例中,所述開關電路122包括開關SW31。開關SW31的第一端耦接至增益電路G1的輸出端對的第一端。開關SW31的第二端耦接至增益電路G1的輸出端對的第二端。在重置階段的至少一些時間,開關SW31為導通,因此所述開關電路122可以短路增益電路G1的輸出端對,因此將增益電路G1的輸出端對所輸出的輸出電壓對拉到所述特定電壓。在放大階段,開關SW31為截止,因此所述開關電路122可以停止影響增益電路G1的輸出端對所輸出的輸出電壓對。
圖4是依照本發明的另一實施例說明圖2所示放大器AMP的電路方塊示意圖。於圖4所示實施例中,放大器AMP包括增益電路G1與增益電路G2。圖4所示增益電路G1、增益電路G2與開關電路122可以參照圖3的相關說明,故不再贅述。
在圖4所示實施例中,源極驅動器更包括偏移電壓儲存和減小電路123。偏移電壓儲存與減少電路123的輸出端耦接至放大器電路121的增益電路G1的耦合端。偏移電壓儲存與減少電路123的輸入端耦接至放大器電路121的增益電路G1的輸出端。偏移電壓儲存與減少電路123可以被配置為儲存和減小放大器電路121的所述增益電路G1的偏移電壓。舉例來說,在重置階段,偏
移電壓儲存與減少電路123可以儲存從增益電路G1的輸出端接收的第一電壓,其中該第一電壓攜帶關於放大器電路121的增益電路G1的偏移電壓的資訊。在放大階段,偏移電壓儲存與減少電路123可以將第二電壓輸出到放大器電路121的增益電路G1的耦合端,其中所述第二電壓攜帶的資訊用以減小放大器電路121的增益電路G1的偏移電壓。
在圖4所示實施例中,增益電路G1包括互導電路(transconductance circuit)410與負載電路420。互導電路410的輸入端耦接至感測電路110。負載電路420耦接到增益電路G1中的互導電路410的輸出端。互導電路410的輸出端可以做為增益電路G1的耦合端。負載電路420的輸出端耦接至開關電路122和增益電路G2。本實施例並不限制互導電路410與負載電路420的實現方式。依照設計需求,互導電路410可以是習知互導電路或其他互導電路。依照設計需求,負載電路420可以是在習知增益電路中的習知負載電路,或者負載電路420可以是其他負載電路。舉例來說,輸入對可以作為放大器電路121的增益電路G1的互導電路410,而增益級可以作為放大器電路121的增益電路G1的負載電路420。偏移電壓儲存與減少電路123的輸出端耦接至互導電路410的輸出端(增益電路G1的耦合端)。偏移電壓儲存與減少電路123的輸入端耦接至增益電路G1的輸出端。偏移電壓儲存與減少電路123可以儲存和減小增益電路G1的偏移電壓。
在圖4所示實施例中,偏移電壓儲存與減少電路123可
以包括耦接到增益電路G1和G2的附加增益電路(additional gain circuit)。更具體地,偏移電壓儲存與減少電路123可以包括取樣開關對(SW11與SW12)、取樣電容對(C5與C6)以及互導電路430。取樣開關SW11與取樣開關SW12的第一端(偏移電壓儲存與減少電路123的輸入端)分別耦接至增益電路G1的兩個輸出端。在圖4所示實施例中,開關SW31還耦接到取樣開關對SW11與SW12的第一端。取樣電容C5的第一端直接耦接至取樣開關SW11的第二端。取樣電容C6的第一端直接耦接至取樣開關SW12的第二端。取樣電容C5與取樣電容C6的第二端耦接至參考電壓Vref。參考電壓Vref的準位可以依照設計需求來決定。舉例來說,參考電壓Vref可以是共模電壓、接地電壓或是其他參考電壓。互導電路430的輸入端耦接至取樣開關SW11與取樣開關SW12的第二端。互導電路430的輸出端(偏移電壓儲存與減少電路123的輸出端)耦接至互導電路410的輸出端(增益電路G1的耦合端)。本實施例並不限制互導電路430的實現方式。舉例來說,依照設計需求,互導電路430可以是習知互導電路或其他互導電路。
在此假設互導電路410的偏移電壓(增益電路G1的偏移電壓)為Vos1,而互導電路430的偏移電壓為Vos2。請參照圖2與圖4。在重置階段,開關SW5、開關SW6、取樣開關SW11與取樣開關SW12為導通,而切換電路SW3與切換電路SW4為截止。此時,放大器AMP的輸出Vout為-Vos1*Gm1/Gm2-Vos2,其中Gm1表示互導電路410的互導值,Gm2表示互導電路430的互導值。
這個輸出Vout會在重置階段被儲存在取樣電容C5與取樣電容C6。
在放大階段,開關SW5、開關SW6、取樣開關SW11與取樣開關SW12為截止,而切換電路SW3與切換電路SW4為導通。此時,偏移電壓為Vos'=Vos1/(Gm2*R)+Vos2/(Gm1*R),其中R表示負載電路420的阻值。互導電路410的輸入偏移電壓Vos1被除以開環增益(open-loop gain)Gm2*R,而互導電路430的輸入偏移電壓Vos2被除以開環增益Gm1*R,因此放大器電路121的偏移電壓可以被有效減小。在實際設計中,開環增益通常足夠大,因此可以忽略偏移電壓Vos1和Vos2,從而可以消除輸入參考偏移(input referred offset)。
須注意的是,因為在放大階段,取樣開關SW11與取樣開關SW12為截止,因此偏移電壓儲存與減少電路123不會對放大器電路121造成負載效應。再者,由於取樣電容C5與取樣電容C6不在信號路徑中,所以取樣電容C5與取樣電容C6不會影響放大器電路121的電容設計,亦即取樣電容C5與取樣電容C6的電容值(面積)可以盡可能地小。
圖5是依照本發明的另一實施例說明偏移電壓儲存與減少電路123的電路方塊示意圖。於圖5所示實施例中,偏移電壓儲存與減少電路123包括取樣開關SW11、取樣開關SW12、電阻電路R1、電阻電路R2、取樣電容C5、取樣電容C6以及互導電路330。圖5所示偏移電壓儲存與減少電路123、取樣開關SW11、
取樣開關SW12、取樣電容C5、取樣電容C6以及互導電路430可以參照圖4的相關說明,故不再贅述。
於圖5所示實施例中,電阻電路R1的第一端耦接至取樣開關SW11的第二端。電阻電路R1的第二端耦接至取樣電容C5的第一端。電阻電路R2的第一端耦接至取樣開關SW12的第二端。電阻電路R2的第二端耦接至取樣電容C6的第一端。使用額外的電阻電路R1與R2可以改善輔助迴路的相位裕度(phase margin)。電阻電路R1與R2可以是多晶矽/擴散電阻(poly/diffusion resistor)、晶體管或任何具有有限電阻的器件。額外的電阻R1與R2產生零點(create a zero),它可以補償第二極點(2nd pole)以增加相位裕度,從而主信號環路和輔助環路之間折衷的設計可以放鬆。
圖6是依照本發明的另一實施例說明開關電路122的電路方塊示意圖。圖6所示感測電路110、類比數位轉換器(ADC)130、放大器AMP與/或偏移電壓儲存與減少電路123可以參照圖4或圖5的相關說明,故不再贅述。
在圖6所示實施例中,開關電路122包括開關SW61。開關SW61的第一端耦接至取樣電容C5的第一端與取樣開關SW11的第二端。開關SW61的第二端耦接至取樣電容C6的第一端與取樣開關SW12的第二端。在重置階段的第一期間,開關SW61為導通,因此所述開關電路122可以使增益電路G1的輸出端對短路,因此將取樣電容C5與取樣電容C6的電壓對拉到所述特定電壓(所述特定電壓的準位在從增益電路G1的輸出端對所輸出的兩個原
始準位之間)。在重置階段的第二期間,開關SW61為截止,因此所述開關電路122可以停止影響增益電路G1的輸出端對所輸出的輸出電壓對。
圖7是依照本發明的又一實施例說明開關電路122的電路方塊示意圖。圖7所示感測電路110、類比數位轉換器(ADC)130、放大器AMP與/或偏移電壓儲存與減少電路123可以參照圖4或圖5的相關說明,故不再贅述。
在圖7所示實施例中,開關電路122包括開關對(SW71與SW72)。開關SW71的第一端耦接至偏移電壓儲存與減少電路123的互導電路430的第一輸入端,而開關SW71的第二端耦接至參考電壓Vref2(所述特定電壓)。參考電壓Vref2的準位可以依照設計需求來決定。舉例來說,參考電壓Vref2可以是共模電壓或是其他參考電壓。開關SW72的第一端耦接至偏移電壓儲存與減少電路123的互導電路430的第二輸入端,而開關SW72的第二端耦接至參考電壓Vref2。在重置階段的第一期間,開關SW71與開關SW72為導通,因此所述開關電路122可以將取樣電容C5與取樣電容C6的電壓對拉到參考電壓Vref2。在重置階段的第二期間,開關SW71與開關SW72為截止,因此所述開關電路122可以停止影響增益電路G1的輸出端對所輸出的輸出電壓對。
綜上所述,本發明諸實施例所述源極驅動器,其具有開關電路122。開關電路122耦接至放大器電路121的一個增益電路的輸出端對。在重置階段,開關電路122可以重置所述輸出端對
的輸出電壓。因此,所述源極驅動器可以減小前一個像素電路的像素資訊對目前像素電路的像素資訊的影響。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
110‧‧‧感測電路
122‧‧‧開關電路
130‧‧‧類比數位轉換器(ADC)
AMP‧‧‧放大器
G1、G2‧‧‧增益電路
SW31‧‧‧開關
Claims (14)
- 一種源極驅動器,用以驅動一有機發光二極體顯示面板,所述源極驅動器包括:一感測電路,經配置為經由該有機發光二極體顯示面板的一感測線去感測一有機發光二極體像素電路的一像素資訊;以及一運算放大器,其中該運算放大器包括:一放大器電路,包括至少一個增益電路,其中該放大器電路的一輸入端耦接至該感測電路的一輸出端;以及至少一個開關電路,所述至少一個開關電路的每一個耦接於所述至少一個增益電路中的一相應者的一輸出端對之間,其中所述至少一個開關電路中的每一個被配置為在一重置階段短路所述相應增益電路的所述輸出端對,以將所述相應增益電路的所述輸出端對所輸出的一輸出電壓對拉到一特定電壓。
- 如申請專利範圍第1項所述的源極驅動器,其中,所述特定電壓處於所述相應增益電路的所述輸出端對的原始準位之間的準位。
- 如申請專利範圍第1項所述的源極驅動器,其中所述至少一個開關電路中的一個耦接在所述放大器電路的一輸出級的一輸出端對之間。
- 如申請專利範圍第1項所述的源極驅動器,其中所述運算放大器還包括具有一輸出端對的一附加增益電路,其中所述附 加增益電路的所述輸出端對耦接到所述放大器電路的一輸入級的一耦合端對。
- 如申請專利範圍第1項所述的源極驅動器,其中所述至少一個開關電路被配置為在該重置階段的一第一期間中影響所述至少一個增益電路中的所述相應者的所述輸出端對所輸出的該輸出電壓對,並且在該重置階段的一第二期間中停止影響該輸出電壓對。
- 如申請專利範圍第1項所述的源極驅動器,其中所述至少一個開關電路被配置為在該重置階段影響所述至少一個增益電路中的所述相應者的所述輸出端對所輸出的該輸出電壓對,並且在一放大階段中停止影響該輸出電壓對。
- 如申請專利範圍第1項所述的源極驅動器,其中所述至少一個開關電路的每一個包括耦接在所述至少一個增益電路的所述相應者的所述輸出端對之間的一開關。
- 如申請專利範圍第1項所述的源極驅動器,更包括:一偏移電壓儲存和減小電路,耦接到所述至少一個增益電路中的至少兩個。
- 如申請專利範圍第8項所述的源極驅動器,其中該偏移電壓儲存與減少電路的一輸出端耦接至該放大器電路的該至少一增益電路的一第一增益電路的一耦合端,以及該偏移電壓儲存與減少電路的一輸入端耦接至該放大器電路的該至少一增益電路的該第一增益電路的一輸出端。
- 如申請專利範圍第8項所述的源極驅動器,其中該偏移電壓儲存與減少電路被配置為儲存和減小該放大器電路的該至少兩個增益電路的一第一增益電路的一偏移電壓。
- 如申請專利範圍第8項所述的源極驅動器,其中該偏移電壓儲存與減少電路包括:一取樣開關對,該取樣開關對的每一個具有一第一端耦接到該放大器電路的該至少一個增益電路的一第一增益電路的一輸出端;一取樣電容對,該取樣電容對的每一個耦接到該取樣開關對的一相應開關的一第二端;以及一互導電路,具有一輸入端對耦接到所述取樣開關對的該些第二端,其中該偏移電壓儲存與減少電路的該互導電路的一輸出端對中的每一個耦接到該放大器電路的該至少一個增益電路的該第一增益電路的一耦合端。
- 如申請專利範圍第11項所述的源極驅動器,其中所述至少一個開關電路中的一個包括一開關,該開關耦接在該第一增益電路的該輸出端對之間並耦接到該取樣開關對。
- 如申請專利範圍第11項所述的源極驅動器,其中所述至少一個開關電路中的一個包括一開關,該開關耦接在該取樣電容對和該偏移電壓儲存與減少電路的該互導電路的該輸入端對之間。
- 如申請專利範圍第11項所述的源極驅動器,其中所述至少一個開關電路中的一個包括一開關對,所述開關對中的一個耦接在該偏移電壓儲存與減少電路的該互導電路的該輸入端對中的一個和一參考電壓之間。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US201862698302P | 2018-07-16 | 2018-07-16 | |
| US62/698,302 | 2018-07-16 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202006693A TW202006693A (zh) | 2020-02-01 |
| TWI756548B true TWI756548B (zh) | 2022-03-01 |
Family
ID=69138462
Family Applications (2)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108125080A TWI756548B (zh) | 2018-07-16 | 2019-07-16 | 源極驅動器 |
| TW108125110A TWI728406B (zh) | 2018-07-16 | 2019-07-16 | 源極驅動器 |
Family Applications After (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108125110A TWI728406B (zh) | 2018-07-16 | 2019-07-16 | 源極驅動器 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US10777146B2 (zh) |
| CN (2) | CN110728958B (zh) |
| TW (2) | TWI756548B (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN112102771B (zh) * | 2019-06-17 | 2022-02-25 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
| US11176888B2 (en) * | 2019-08-22 | 2021-11-16 | Apple Inc. | Auto-zero applied buffer for display circuitry |
| US11244621B2 (en) * | 2020-03-17 | 2022-02-08 | Novatek Microelectronics Corp. | Differential input circuit and driving circuit |
| US11295671B2 (en) * | 2020-03-24 | 2022-04-05 | Novatek Microelectronics Corp. | Display driver and display driving method |
| US12261578B2 (en) * | 2020-04-01 | 2025-03-25 | Stmicroelectronics International N.V. | Devices and methods for offset cancellation |
| CN116229868B (zh) * | 2023-03-01 | 2026-02-06 | 北京奕斯伟计算技术股份有限公司 | 放大电路、源极驱动电路的控制方法、装置及设备 |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7642846B2 (en) * | 2007-10-30 | 2010-01-05 | Aptina Imaging Corporation | Apparatuses and methods for providing offset compensation for operational amplifier |
| US20100109774A1 (en) * | 2008-07-14 | 2010-05-06 | Nec Electronics Corporation | Operational amplifier |
| TWI433455B (zh) * | 2007-11-16 | 2014-04-01 | Omnivision Tech Inc | 具有改良重設階段之切換式電容器放大器,包含該切換式電容器放大器之系統,及操作該切換式電容器放大器之方法 |
| TW201506873A (zh) * | 2013-08-02 | 2015-02-16 | Integrated Solutions Technology Inc | 有機發光顯示器的驅動電路以及偏移電壓調整單元 |
| CN104517566A (zh) * | 2013-09-30 | 2015-04-15 | 硅工厂股份有限公司 | 显示装置的源极驱动器 |
| US20180190698A1 (en) * | 2015-11-06 | 2018-07-05 | Artilux Corporation | High-speed light sensing apparatus ii |
Family Cites Families (18)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6833756B2 (en) | 2002-01-24 | 2004-12-21 | Broadcom Corporation | Input buffer amplifier with centroidal layout |
| CN101059940A (zh) * | 2006-04-18 | 2007-10-24 | 凌阳科技股份有限公司 | 消除运算放大器偏移电压的运算放大器驱动电路 |
| US20070290979A1 (en) * | 2006-06-15 | 2007-12-20 | Solomon Systech Limited | Source drive amplifier for flat panel display |
| CN100583647C (zh) | 2006-09-13 | 2010-01-20 | 联詠科技股份有限公司 | 过驱动数字模拟转换器、源极驱动器与其方法 |
| US20090040212A1 (en) * | 2007-08-07 | 2009-02-12 | Himax Technologies Limited | Driver and driver circuit for pixel circuit |
| JP5072489B2 (ja) * | 2007-08-30 | 2012-11-14 | 株式会社ジャパンディスプレイウェスト | 表示装置およびその駆動方法、電子機器 |
| US7777573B2 (en) | 2008-05-29 | 2010-08-17 | Himax Technologies Limited | Operational amplifier having adjustable bias current and related source driver of display thereof |
| CA2688870A1 (en) * | 2009-11-30 | 2011-05-30 | Ignis Innovation Inc. | Methode and techniques for improving display uniformity |
| CN102148005B (zh) * | 2010-02-10 | 2014-02-05 | 联咏科技股份有限公司 | 显示器的源极驱动装置 |
| CN102201207B (zh) * | 2010-03-25 | 2013-01-02 | 联咏科技股份有限公司 | 消除液晶显示器的源极驱动装置的偏置电压的方法及装置 |
| KR101878738B1 (ko) * | 2011-09-16 | 2018-07-17 | 삼성전자주식회사 | 반도체 장치 및 반도체 장치의 동작 방법 |
| CN103546156B (zh) * | 2012-07-10 | 2016-06-22 | 联咏科技股份有限公司 | 数字模拟转换器及其源极驱动芯片 |
| WO2014141958A1 (ja) * | 2013-03-14 | 2014-09-18 | シャープ株式会社 | 表示装置およびその駆動方法 |
| CN103247261B (zh) * | 2013-04-25 | 2015-08-12 | 京东方科技集团股份有限公司 | 外部补偿感应电路及其感应方法、显示装置 |
| TWI544382B (zh) * | 2014-04-28 | 2016-08-01 | 聯詠科技股份有限公司 | 觸控面板模組 |
| KR101597037B1 (ko) * | 2014-06-26 | 2016-02-24 | 엘지디스플레이 주식회사 | 구동소자의 전기적 특성 편차를 보상할 수 있는 유기발광 표시장치 |
| US9754534B2 (en) * | 2015-04-21 | 2017-09-05 | Himax Technologies Limited | Calibrating circuit and calibrating method for display panel |
| CN105139799B (zh) * | 2015-06-26 | 2018-02-06 | 中山大学 | 一种amoled显示像素点驱动电路及其驱动方法 |
-
2019
- 2019-07-16 TW TW108125080A patent/TWI756548B/zh active
- 2019-07-16 CN CN201910641239.XA patent/CN110728958B/zh active Active
- 2019-07-16 US US16/512,414 patent/US10777146B2/en active Active
- 2019-07-16 TW TW108125110A patent/TWI728406B/zh active
- 2019-07-16 US US16/512,413 patent/US11211016B2/en active Active
- 2019-07-16 CN CN201910641880.3A patent/CN110728950B/zh active Active
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7642846B2 (en) * | 2007-10-30 | 2010-01-05 | Aptina Imaging Corporation | Apparatuses and methods for providing offset compensation for operational amplifier |
| TWI433455B (zh) * | 2007-11-16 | 2014-04-01 | Omnivision Tech Inc | 具有改良重設階段之切換式電容器放大器,包含該切換式電容器放大器之系統,及操作該切換式電容器放大器之方法 |
| US20100109774A1 (en) * | 2008-07-14 | 2010-05-06 | Nec Electronics Corporation | Operational amplifier |
| TW201506873A (zh) * | 2013-08-02 | 2015-02-16 | Integrated Solutions Technology Inc | 有機發光顯示器的驅動電路以及偏移電壓調整單元 |
| CN104517566A (zh) * | 2013-09-30 | 2015-04-15 | 硅工厂股份有限公司 | 显示装置的源极驱动器 |
| US20180190698A1 (en) * | 2015-11-06 | 2018-07-05 | Artilux Corporation | High-speed light sensing apparatus ii |
Also Published As
| Publication number | Publication date |
|---|---|
| CN110728950A (zh) | 2020-01-24 |
| US20200020283A1 (en) | 2020-01-16 |
| TW202006690A (zh) | 2020-02-01 |
| US10777146B2 (en) | 2020-09-15 |
| CN110728958B (zh) | 2022-07-19 |
| US11211016B2 (en) | 2021-12-28 |
| US20200020282A1 (en) | 2020-01-16 |
| CN110728958A (zh) | 2020-01-24 |
| CN110728950B (zh) | 2021-10-08 |
| TW202006693A (zh) | 2020-02-01 |
| TWI728406B (zh) | 2021-05-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI756548B (zh) | 源極驅動器 | |
| KR102071296B1 (ko) | 디스플레이 패널의 소스 드라이버 | |
| US11081051B2 (en) | Pixel compensation circuit | |
| CN108109588B (zh) | 电压采集电路及方法、外部补偿电路及显示装置 | |
| CN108962146B (zh) | 外部补偿电路及补偿方法、显示装置 | |
| KR100966502B1 (ko) | 발광 표시장치의 구동회로 및 구동방법 | |
| US11323127B2 (en) | Digital-to-analog conversion circuit and method, and display device | |
| WO2019218963A1 (zh) | 老化检测电路、老化补偿电路、显示面板和老化补偿方法 | |
| CN113096597B (zh) | 用于感测像素的特性的像素感测装置和面板驱动装置 | |
| CN109935182A (zh) | 像素电流检测电路、方法、显示装置 | |
| CN113012610A (zh) | 用于调节集成电路间差异的像素感测装置和面板驱动装置 | |
| CN111462664B (zh) | 有机发光二极管驱动装置的感测电路及采样保持电路 | |
| TWI530931B (zh) | 顯示面板的感測裝置 | |
| US11081064B1 (en) | Reference signal generation by reusing the driver circuit | |
| TWI441566B (zh) | 主動式x光感測電路及其感測方法 | |
| CN113129816B (zh) | 电流积分器及其信号处理系统 | |
| JP5467562B2 (ja) | 制御回路 | |
| JP4247913B2 (ja) | 補償回路、基準電圧駆動回路及び基準電圧駆動回路の補償方法 | |
| US7292167B2 (en) | Apparatus for error compensation of self calibrating current source | |
| CN113257184B (zh) | 采样电路及驱动方法、像素采样电路、显示装置 | |
| JP2014171114A (ja) | レベル変換回路、多値出力型差動増幅器及び表示装置 | |
| CN112542136B (zh) | 显示装置的感测电路及源极驱动器 | |
| CN110534046B (zh) | 阵列基板、显示设备、数据补偿方法 | |
| TW201642238A (zh) | 顯示面板的校正電路與校正方法 | |
| JPH06164827A (ja) | イメ−ジセンサ用集積回路 |