TWI740557B - 用於評估參考裝置及記憶體單元之再使用相同元件的感測放大器 - Google Patents
用於評估參考裝置及記憶體單元之再使用相同元件的感測放大器 Download PDFInfo
- Publication number
- TWI740557B TWI740557B TW109122051A TW109122051A TWI740557B TW I740557 B TWI740557 B TW I740557B TW 109122051 A TW109122051 A TW 109122051A TW 109122051 A TW109122051 A TW 109122051A TW I740557 B TWI740557 B TW I740557B
- Authority
- TW
- Taiwan
- Prior art keywords
- capacitor
- voltage
- comparator
- transistor pair
- complementary transistor
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
- G11C16/24—Bit-line control circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1673—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C11/00—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
- G11C11/02—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
- G11C11/16—Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
- G11C11/165—Auxiliary circuits
- G11C11/1653—Address circuits or decoders
- G11C11/1655—Bit-line or column circuits
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C13/00—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00
- G11C13/0002—Digital stores characterised by the use of storage elements not covered by groups G11C11/00, G11C23/00, or G11C25/00 using resistive RAM [RRAM] elements
- G11C13/0021—Auxiliary circuits
- G11C13/004—Reading or sensing circuits or methods
- G11C2013/0054—Read is performed on a reference element, e.g. cell, and the reference sensed value is used to compare the sensed value of the selected cell
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Read Only Memory (AREA)
Abstract
一種感測放大器,包括但不限於:第一電容器,適於被充電至預充電電壓;互補電晶體對(適於連接至第一電容器、參考電阻裝置和記憶體單元);比較器,適於連接至互補電晶體對,以及第二電容器,其適於連接至比較器。互補電晶體對適於基於預充電電壓和參考電阻裝置的參考電阻而產生第一位元電壓。比較器適於基於第一位元電壓將第二電容器充電至比較電壓。互補電晶體對適於基於預充電電壓和記憶體單元的電阻而產生單元位元電壓。比較器適於將單元位元電壓與比較電壓進行比較以產生放大的記憶體單元值。
Description
本揭露係關於使用感測放大器的記憶體裝置,且尤係關於基於電阻的不同度量而判定並放大記憶體單元值的感測放大器。
電子記憶體陣列可以使用例如電容式儲存元件以儲存表示資料位元的電荷,或者在另一個示例中,記憶體陣列可以改變記憶體單元的電阻。這樣的電阻式非揮發性記憶體(nonvolatile memory;NVM)結構提供諸如高速、低功耗、非揮發性和低面積消耗的優點。
磁性隨機存取記憶體(magnetic random access memory;MRAM)陣列是示例性電阻式NVM陣列。MRAM陣列包括以行和列佈置的MRAM單元。簡單的MRAM單元包括單個場效電晶體(FET)(例如,n型場效電晶體(NFET))和單個可變電阻器,尤其是單個磁性穿隧接面(magnetic tunnel junction;MTJ)。FET和MTJ串聯連接在源極線和位元線之間,並且FET的閘極由字元線的狀態控制。MTJ是多層結構,包括
固定的鐵磁層(也稱為扎釘層(pinned layer))和可切換的鐵磁層(也稱為自由層),它們之間由薄的介電層(例如,薄的氧化物層)隔開。
取決於在寫入操作期間採用的偏壓條件,MTJ型可變電阻器將呈現低電阻(R1)或高電阻(Rh)。更具體地說,在寫入操作期間,可以將高電壓(VDD)施加到字元線和位元線。源極線可以接地。在這種情況下,電流從位元線流向源極線,使得自由層切換到(或維持)平行狀態(也稱為低電阻狀態),從而將邏輯值「0」儲存在STT-MRAM單元中。或者,可以將VDD施加到字元線,並且可以將源極線和位元線接地。在這種情況下,電流從源極線流向位元線,使得自由層切換到(或維持)反平行狀態(也稱為高電阻狀態),從而將邏輯值「1」儲存在STT-MRAM單元中。
在讀取操作期間,將VDD施加到字元線,將低正電壓(VREAD)施加到位元線,並且源極線接地。在這種情況下,平行/低電阻狀態(例如,邏輯「0」)將由位元線上的低電壓指示,而反平行/高電阻狀態(例如,邏輯「1」)將由位元線上的高壓指示。為了檢測記憶體單元中是低值還是高值,採用感測放大器(SA)將位元線上的電壓(Vbit)與參考單元供應的比較電壓(Vref)進行比較。參考單元被設計為產生一個介於低電壓和高電壓之間的Vref;但是,產生Vref和Vbit的元件的電晶體之間的失配(mismatch)會產生不准確的結果。藉由為多路徑電路使用更大的組件,可以消除這些不准確的結果。然而,使用較大和較慢的組件以引入較小的失配電阻值會增加尺寸、成本、功耗等,並降低操作速度。
其他電阻式NVM陣列類似地包括具有可變電阻器的記憶體單元,該記憶體單元可以在寫入操作期間被編程以表現出低電阻或高電
阻;然而,這些裝置同樣遭受感測上的挑戰。這些其他電阻式NVM陣列包括例如相變隨機存取記憶體(phase change random access memory;PCRAM)陣列和電阻式隨機存取記憶體(resistive random access memory;RRAM)陣列。
為了解決這樣的問題,本揭露提出一種記憶體裝置,其包括(但不限於)全局偏壓電路、適於連接至全局偏壓電路的感測放大器、以及適於連接至感測放大器的記憶體陣列。
更詳細地,感測放大器包括(但不限於)第一電容器、互補電晶體對(其適於連接至第一電容器、記憶體陣列內或感測放大器中的的參考電阻裝置、以及記憶體陣列內的記憶體單元)、適於連接至互補電晶體對的放大比較器、以及適於連接至比較器的第二電容器。
這樣的感測放大器還包括許多開關,其中一些包括全局開關,該全局開關適於將第一電容器連接至全局偏壓電路,以使全局偏壓電路將第一電容器充電至預充電電壓,第一設置開關,其適於在第一電容器被充電至預充電電壓之後將第一電容器連接至互補電晶體對,以及多工器,其適於在第一電容器被充電至預充電電壓之後將參考電阻裝置連接至互補電晶體對。感測放大器還具有額外開關,這些額外開關適於在全局偏壓電路將第一電容器充電至預充電電壓時,對互補電晶體對的至少一個電晶體和比較器的至少一個電晶體同時進行預充電。
當互補電晶體對連接至第一電容器和參考電阻裝置時,互補電晶體對適於產生第一位元電壓(基於預充電電壓和參考電阻裝置的參考電阻)。此外,第二設置開關被包括在感測放大器中。第二設置開關適於將比較器連接至第二電容器,以使比較器基於第一位元電壓將第二電容器充電至比較電壓。更具體地,比較器還具有(第二)互補電晶體對,並且當將第二電容器充電至比較電壓時,第二設置開關將第二互補電晶體對中的一個電晶體連接至第二電容器。
這些開關是可設置的,使得互補電晶體對適於在比較器將第二電容器充電至比較電壓時同時產生第一位元電壓。第二設置開關還適於在第二電容器被充電至比較電壓之後,將互補電晶體對與比較器斷開。
多工器適於在第二電容器被充電至比較電壓之後,選擇性地將參考電阻裝置與互補電晶體對斷開連接,並且將記憶體單元之一選擇性地連接至互補電晶體對。當互補電晶體對連接至第一電容器和此記憶體單元時,互補電晶體對適於基於預充電電壓和記憶體單元的電阻而產生單元位元電壓。比較器適於將單元位元電壓與比較電壓進行比較並放大結果以產生放大的記憶體單元值。
一旦讀取了先前提到的(例如,第一)記憶體單元,則多工器隨後適於將互補電晶體對選擇性地連接至在記憶體陣列內的其他記憶體單元(例如,第二記憶體單元、第三記憶體單元等)。互補電晶體對然後適於基於預充電電壓和第二記憶體單元的電阻而產生「第二」單元位元電壓,並且這發生在從第一電容器放電預充電電壓之前。比較器類似地適於將第二單元位元電壓與比較電壓進行比較,並且在從第二電容器放電預充電電壓
之前,放大其結果,以產生放大的第二記憶體單元值。換句話說,互補電晶體對適於在產生第一單元位元電壓的相同讀取週期中(並且在對第一電容器再充電的任何額外週期發生之前)產生第二單元位元電壓,並且類似地,比較器適於在產生第一記憶體單元值的相同讀取週期中(以及,也在對第二電容器充電的額外週期之前)產生放大的第二記憶體單元值。
100:記憶體裝置
106:電阻式NVM陣列、記憶體陣列
108:參考電阻裝置、電阻裝置
110:記憶體單元、記憶體元件
110a:第一記憶體單元、記憶體單元
110b:第二記憶體單元、記憶體單元
111:n型場效電晶體(NFET)
112:鐵磁層
113:薄的介電層
114:鐵磁層
115:磁性穿隧接面(MTJ)
121:位元線
122:源極線
123:字元線
131:感測放大器、感測放大器裝置
150:全局偏壓裝置、全局偏壓電路
152:多工器
154:差分鎖存器、鎖存器
C0:第一電容器、電容器
C1:第二電容器、電容器
P1,P2,N1,N2,PG,NG,NS:電晶體
RG:全局電阻器裝置
S1-S8:開關
Vbit:位元線上的電壓、第一位元電壓
Vc01:單元位元電壓、第一單元位元電壓
Vc02:第二單元位元電壓
Vda:比較電壓
Vdb01:放大的記憶體單元值、放大後的單元值、電壓放大輸出、放大單元值
Vdb02:第二記憶體單元值
Vpnr:編程線
Vref:參考單元供應的比較電壓、預充電電壓
Vrefg:全局參考電壓
通過參考圖式的以下詳細描述,將更佳地理解本文的實施例,這些圖式不一定按比例繪製,並且其中:
圖1是示出根據本文的實施例的具有記憶體陣列的記憶體裝置的示意圖;
圖2A-2B是示出根據本文的實施例的記憶體單元的示意圖;以及
圖3-4D是示出根據本文的實施例的全局偏壓電路和感測放大器的示意圖。
如上所述,電阻式非揮發性記憶體(non-volatile memory,NVM)結構由於諸如高速、低功耗、非揮發性和潛在的低面積消耗的優點而適合用來替代其他片上(on-chip)記憶體陣列。但是,在與這種裝置一起使用的感測放大器中,產生參考值和記憶體狀態的元件的電晶體之間的失配會產生不准確的結果。藉由為多路徑電路使用更大的組件,可以消除這些
不准確的結果。但是,使用較大和較慢的組件以引入較小的失配電阻值會增加尺寸、成本、功耗等,並降低操作速度。
圖1是示出具有電阻式NVM陣列106的示例性記憶體裝置100的示意圖,該電阻式NVM陣列106具有以行和列配置的記憶體單元110。每個記憶體單元110可以串聯連接在源極線122和位元線121之間。每個記憶體單元110的可變電阻器可以被組構成選擇性地呈現低電阻(Rl)或高電阻(Rh),這取決於在寫入操作期間採用的偏壓條件。例如,電阻式NVM陣列106可以是自旋轉移矩磁性隨機存取記憶體(spin transfer torque-magnetic random access memory;STT-MRAM)陣列,並且每個STT-MRAM單元可以包括單個場效電晶體(例如,n型場效電晶體(n-type field effect transistor,NFET))111和串聯連接在源極線122和位元線121之間的單個磁性穿隧接面(magnetic tunnel junction,MTJ)115(用作可變電阻器)。如圖所示,同一行中的所有記憶體單元110連接至相同的源極線122和相同的位元線121。此外,同一列中的所有記憶體單元110具有由相同的字元線123控制的電晶體閘極。
圖2A及2B進一步示出了示例性的STT-MRAM單元110,其中MTJ 115分別處於平行/低電阻狀態和反平行/高電阻狀態。更具體地,結合圖2A及2B並參考圖1,MTJ 115是多層結構,其包括固定的鐵磁層112(也稱為扎釘層)和可切換的鐵磁層114(也稱為自由層),它們之間由薄的介電層113(例如,薄的氧化物層)隔開。在待機(standby)模式下,字元線、位元線和源極線均接地。在寫入操作期間,根據所採用的偏壓條件,MJT可以呈現低電阻或高電阻。具體而言,在寫入操作期間,可以將高正
電壓(VDD)施加到字元線,並且位元線和源極線可以接地。在這種情況下,電流從位元線流向源極線,使得自由層切換到(或保持)平行狀態(也稱為低電阻狀態),從而將邏輯值「0」儲存到STT-MRAM單元中(如圖2A所示)。
或者,可以將VDD施加到字元線和源極線,並且可以將位元線接地。在這種情況下,電流從源極線流向位元線,使得自由層切換到(或維持)反平行狀態(也稱為高電阻狀態),從而將邏輯值「1」儲存在STT-MRAM單元中(如圖2B所示)。在讀取操作期間,將VDD施加到字元線,將相對較低的讀取電壓(VREAD)施加到位元線,並且源極線接地。在這種情況下,平行/低電阻狀態(例如,邏輯「0」)將由位元線上的低電壓指示,並且反平行/高電阻狀態(例如,邏輯「1」)將由位元線上的高電壓指示。
為了檢測位元線上是否有低電壓或高電壓,針對每一行採用感測放大器(sense amplifier,SA)131將位元線上的電壓(Vbit)與儲存的比較電壓(Vref)進行比較)。注意,如下所述,每個感測放大器131被多工連接至許多位元線121,從而允許每個感測放大器裝置131判定記憶體單元的許多行的狀態。物件150是每個感測放大器131用來設置局部偏壓的全局偏壓裝置。一個全局偏壓裝置150可以為所有感測放大器131服務,或者可以在記憶體裝置中包括許多全局偏壓裝置150。
如上所述,在感測放大器內,執行記憶體狀態評估操作的電晶體可能經常遭受製造上的變化,這可能導致這種電晶體之間的失配以及相應的不一致的比較操作。因此,某些感測放大器不是執行精細的校準操作,就是使用相當大的裝置以減輕此類裝置的失配。但是,校準操作會降低操作速度,並可能需要額外的電路元件。較大的裝置可能不利地具有更
久的偏壓設置和資料感測操作,而減慢了感測放大器的速度,增加了功耗,增加了裝置尺寸等。
鑑於這樣的問題,所揭露的裝置內的感測放大器131重複使用相同的元件以評估參考裝置和記憶體單元。因此,本文的感測放大器使用單個感測路徑(使用相同的電路裝置以判定參考電阻和資料電阻)。這樣可以避免在使用感測放大器中的一條路徑(一組組件)設置由參考電阻產生的偏壓,且使用另一不同路徑(一組不同組件)計算由記憶體單元電阻產生的位元電壓時可能發生的失配。換言之,由於使用相同的路徑(電路元件完全相同)以執行偏壓設置和資料讀取操作,因此在不同路徑中的裝置之間不會出現失配的情況。這允許使用更少的組件,並且這些組件是較小的、以較高速度操作的較低功耗的裝置。
另外,本文的裝置同時設置所有比較器元件的偏壓(再次是因為這些感測放大器131中僅包括單個路徑),與在個別操作中設置不同路徑的偏壓的裝置相比,這增加了操作速度。此外,本文的裝置設定電容器的尺寸以允許針對每個偏壓設置操作有多個記憶體元件被讀取,這藉由減少每個讀取的資料位元的偏壓操作的次數而提高速度並減小功耗。
更具體地,圖3示出了在此使用的感測放大器131、全局偏壓電路150和記憶體陣列106的一些相關組件。如本領域普通技術人員將理解的,這些組件的配置僅是示例性的,並且下面呈現的申請專利範圍旨在包括以相同方式執行這些相同功能的其他配置、其他組件組構等。
這樣的感測放大器裝置131包括(但不限於)第一電容器C0、互補電晶體對P1,N1(適於連接至第一電容器C0、以及經由多工器152連
接至記憶體陣列106內的參考電阻裝置108和連接至記憶體陣列106內的記憶體單元110)、適於連接至互補電晶體對P1,N1的比較器P2,N2(並通過電晶體NS從地(ground)緩衝)、適於連接至比較器P2,N2的第二電容器C1。
這樣的感測放大器131還包括許多開關(在圖3中,其中一些顯示為開關S1-S8,而且所有開關顯示為斷開(不導電))。例如,開關S2-S4和S5-S8在閉合時(導電時)將各種電晶體P1、N2、NS等的閘極/基極連接至電源、地、其他裝置等。此外,全局偏壓電路150可以包括連接至感測放大器131的開關S1。根據設計選擇,這些開關可以是簡單的開/關電晶體、互補電晶體對、二極體等。
圖3還示出全局偏壓電路150包括連接至全局電阻器裝置RG的全局互補電晶體對PG,NG。全局電阻器裝置RG(結合用於讀取箝位電壓的編程線Vpnr)控制全局互補電晶體對PG,NG以提供全局參考電壓Vrefg,當全局開關S1閉合時,該全局參考電壓Vrefg被供應給感測放大器131。如圖4A所示(在本文中稱為「空閒(idle)」或「全局偏壓設置」階段),當全局開關S1閉合時,這將第一電容器C0連接至全局偏壓電路150以導致全局偏壓電路150將第一電容器C0充電至預充電電壓Vref。
而且,在圖4A所示的空閒階段,各種開關S2、S5、S8等閉合以將裝置連接至電壓源、地(象徵性地示出)、其他裝置等,以在全局偏壓電路150將第一電容器C0充電至預充電電壓Vref時,同時對互補電晶體對P1,N1的至少一個電晶體和比較器P2,N2的至少一個電晶體中的至少一些元件進行預充電。所花費的時間足以產生足夠的電荷以允許以下操作。
如圖4B所示(在此稱為局部偏壓設置階段),在第一電容器C0被充電至預充電電壓Vref之後,斷開各種預充電開關,例如S1、S2、S5、S8等,第一設置開關S3、S4則閉合以將第一電容器C0連接至互補電晶體對P1,N1和多工器152。這將互補電晶體對P1,N1連接至參考電阻裝置108。雖然參考電阻裝置108被顯示為記憶體陣列106的組件,但它也可以是感測放大器裝置131的組件。注意,在圖式中,連到多工器152的虛線表示可能存在的連接,但這些連接不是由多工器152實現的。
以這種方式連接的互補電晶體對P1,N1適於基於預充電電壓Vref和參考電阻裝置108的參考電阻R0產生第一位元電壓Vbit。即使電晶體P1,N1和連接線的特性未知,因為參考電阻R0、電壓、地線和編程線Vpnr是已知的量,所以第一位元電壓Vbit是已知的量。因此,感測放大器裝置131內的其他組件對第一位元電壓Vbit的反應也可以用作為已知量。
第二設置開關S5、S6也被包括在感測放大器裝置131中。第二設置開關S5、S6適於將比較器P2,N2的至少一部分連接至第二電容器C1,以使比較器P2,N2基於第一位元電壓Vbit將第二電容器C1充電至比較電壓Vda。更具體地,比較器P2,N2還具有(第二)互補電晶體對P2,N2,並且當將第二電容器C1充電至比較電壓Vda時,第二設置開關S6將第二互補電晶體對P2,N2的一個電晶體(預充電的電晶體P2)的汲極連接至第二電容器C1。
這裡,因為在圖4A所示的空閒階段期間電晶體P2的閘極已經被充分地預充電,所以當第一位元電壓Vbit被施加到電晶體P2的閘
極時,電晶體P2的汲極輸出比較電壓Vda。如上所述,第一位元電壓Vbit是已知量,因為它基於已知值(例如,參考電阻R0、高電壓、地、編程線Vpnr等),並且這使得比較電壓Vda也是已知量,比較器P2,N2可以使用比較電壓Vda(如下文更詳細描述)以判定(經由與Vda比較)記憶體單元110的未知電阻的狀態。
此外,這些開關S1-S8是可設置的,使得互補電晶體對P1,N1適於在比較器P2,N2將第二電容器C1充電至比較電壓Vda時同時產生第一位元電壓Vbit。因此,如圖4B所示,所有開關可以被設置且維持足夠的時間,以允許第二電容器C1達到比較電壓Vda。第二設置開關S6還適於在第二電容器C1被充電至比較電壓Vda之後使電晶體P2與電容器C1斷開連接。
圖4C示出在本文中所述的局部感測階段。在局部感測階段,多工器152將參考電阻裝置108與互補電晶體對P1,N1選擇性地斷開,並且將其中一個記憶體單元110與互補電晶體對P1,N1選擇性地連接(同樣,這在第二電容器C1被充電至比較電壓Vda之後發生)。
當互補電晶體對P1,N1連接至第一電容器C0和記憶體單元110時,互補電晶體對P1,N1適於基於第一電容器C0中的預充電電壓Vref和記憶體單元110的電阻產生單元位元電壓Vc01。因此,這些連接與產生第一位元電壓Vbit的連接相同,除了記憶體單元110的電阻是未知的,而先前在產生第一位元電壓Vbit時電阻裝置108的參考電阻R0是已知的。因此,單元位元電壓Vc01可以與第一位元電壓Vbit相同或不同;並且任
何差異都可以表示記憶體單元110的電阻與已知參考電阻R0不同(例如,高於或低於已知參考電阻R0),從而可以判定記憶體單元110的狀態。
此外,在圖4C所示的局部感測階段中,使用當第一位元電壓Vbit施加到電晶體P2的閘極以產生比較電壓Vda時所使用的確切連接,將單元位元電壓Vc01施加到比較器P2,N2的一個電晶體(P2)的閘極。這允許將電晶體P2的汲極的輸出與儲存在第二電容器C1中的比較電壓Vda進行比較,比較電壓Vda在此局部感測階段中被連接並施加到比較器P2,N2內的互補電晶體N2的閘極。
因此,比較器P2,N2適於將單元位元電壓Vc01(施加到電晶體P2)與比較電壓Vda(施加到電晶體N2)進行比較,並放大其結果以產生放大的記憶體單元值Vdb01。取決於單元位元電壓Vc01是高於還是低於比較電壓Vda,放大後的單元值Vdb01將是代表0或1的電壓。此外,施加到比較器P2,N2的電晶體的源極/汲極的電壓允許該比較器相對於單元位元電壓Vc01的電壓放大該輸出Vdb01。
此感測放大器裝置131的有用特徵在於,使用確切相同的電路組件/元件以評估參考裝置R0的電阻和記憶體單元110的電阻。因此,即使這些組件/元件(電晶體、連接線等)的特性不是完全已知或未知,因為是使用相同的組件/元件以生成比較電壓Vda和單元位元電壓Vc01,所以不會出現可能會偏斜(skew)比較的裝置組件/元件失配。這樣可以避免在使用感測放大器中的一個路徑(一組組件)設置由參考電阻產生的偏壓,並使用另一個路徑(一組不同組件)計算由記憶體單元電阻產生的位元電壓時可能發生的失配。換言之,因為使用相同的路徑(確切相同的電路元件)以執行
偏壓設置和資料讀取操作,所以在不同路徑中的裝置之間不會出現失配的情況。這使得所測量的電阻差異非常小,從而允許在記憶體陣列106和感測放大器裝置131中使用更小、更快、功耗更低的組件。
比較的結果可以輸出到諸如差分鎖存器(differential latch)154之類的儲存裝置。在圖4C中,基於單元位元電壓Vc01的放大的單元值Vdb01顯示為值Out01。類似地,以一次一個的方式依序地感測記憶體陣列106中額外的記憶體單元110,例如圖4D所示。
因此,如圖4D所示,一旦已經讀取先前提到的(例如,第一)記憶體單元110a,則多工器152之後適於選擇性地將互補電晶體對P1,N1連接至記憶體陣列106內的另一個記憶體單元(例如,第二記憶體單元110b)(從位元0到位元N)。然後,互補電晶體對P1,N1適於基於預充電電壓Vref和第二記憶體單元110b的電阻而產生第二單元位元電壓Vc02,並且這發生在預充電電壓Vref從第一電容器C0放電之前或比較電壓Vda從第二電容器C1放電之前。比較器P2,N2類似地適於將第二單元位元電壓Vc02與比較電壓Vda進行比較以產生放大的第二記憶體單元值Vdb02,該第二記憶體單元值Vdb02也保存在鎖存器154中作為Out02。
因為在電容器C0、C1放電之前評估了多個記憶體單元110a、110b,所以互補電晶體對P1,N1適於在產生第一單元位元電壓Vc01的相同讀取週期中(以及在對第一電容器C0再充電的任何額外的週期之前)產生第二單元位元電壓Vc02。類似地,比較器P2,N2適於在產生第一記憶體單元值01的相同讀取週期中(以及也在對第二電容器C1再充電的任何額外的週期之前)產生放大的第二記憶體單元值02。因此,本文的裝置
設定電容器C0、C1的尺寸以允許針對每個偏壓設置操作有多個記憶體元件110被讀取,這藉由減少每個被讀取的資料位元的偏壓操作的次數以提高速度並減小功耗。
儘管在圖式中僅示出一個或有限數量的電晶體,但是本領域普通技術人員將理解,本文的實施例可同時形成許多不同類型的電晶體,並且圖式旨在示出同時形成多個不同類型的電晶體;然而,為了清楚起見,圖式已被簡化以僅示出有限數量的電晶體,並允許讀者更容易地識別所示出的不同特徵。這並不旨在限制本揭露,因為如本領域的普通技術人員將理解者,本揭露適用於包括圖式中所示的每種類型的電晶體中的許多電晶體的結構。
圖式中的方塊圖示出根據各種實施例的裝置和方法的可能實現的架構、功能和操作。就這一點而言,方塊圖中的每個方塊可以代表指令的模塊、片段或部分,其包括用於實現指定的邏輯功能的一個或多個可執行指令。在一些替代實施方式中,方塊中指出的功能可以不按圖中指出的順序發生。例如,取決於所涉及的功能,實際上可以基本上同時執行連續示出的兩個方塊,或者有時可以以相反的順序執行這些方塊。還應注意,方塊圖圖示的每個方塊以及方塊圖圖示中的方塊的組合可以由執行指定功能或動作或實行專用硬體和電腦指令的組合的基於專用硬體的系統來實現。
在此使用的術語僅出於描述特定實施例的目的,並且不旨在限制前述內容。如本文所使用的,單數形式「一」、「一個」和「該」也意圖包括複數形式,除非上下文另外明確指出。此外,如本文中所使用的,
諸如「右」、「左」、「垂直」、「水平」、「頂部」、「底部」、「上部」、「下部」、「下方」、「之下」、「下方的」、「上方」、「上方的」、「平行」、「垂直」等術語旨在描述相對位置,如它們在圖式中所定向和圖示者(除非另有說明),而術語如「觸摸」、「直接接觸」、「靠抵」、「直接鄰近」、「緊鄰」等意在表示至少一個元件實際接觸另一元件(沒有其他元件將所述元件分開)。
除了在各個階段示出了本實施例的方法和功能之外,每個相應的圖還示出由一個或多個裝置和結構全部或部分實現的方法的邏輯。這樣的裝置和結構被組構成(即,包括一個或多個組件,諸如被連接以使得能夠執行過程的電阻器、電容器、電晶體等)實現上述方法。換句話說,可以創建一個或多個電腦硬體裝置,該電腦硬體裝置被組構成實現如圖式及其相應說明所描述的方法和過程。
本文的實施例可用於各種電子應用中,包括但不限於高級感測器、記憶體/資料儲存、半導體、微處理器和其他應用。製造商可以以原始晶圓形式(即,具有多個未封裝晶片的單個晶圓)、裸晶粒或以封裝形式分發所得的裝置和結構,例如積體電路(IC)晶片。在後一種情況下,晶片安裝在單晶片封裝中(例如塑料載體,引線固定在母板或其他更高層的載體上),或者安裝在多晶片封裝中(例如具有表面互連或掩埋互連之任一或兩者的陶瓷載體)。在任何情況下,該晶片之後都與其他晶片、分立電路元件和/或其他信號處理裝置集成在一起,作為(a)中間產品(例如母板)或(b)最終產品的一部分。最終產品可以是任何包含積體電路晶片的產品,範圍從玩具和
其他低端應用到具有顯示器、鍵盤或其他輸入裝置以及中央處理器的先進電腦產品。
所附申請專利範圍中的所有手段或步驟功能用語之元件的對應結構、材料、動作和等同物旨在包括用於與具體要求保護的其他要求保護的元件組合地執行功能的任何結構、材料或動作。已經出於說明和描述的目的給出了本實施例的描述,但是這些描述並不旨在是窮舉的或限於所公開形式的實施例。在不脫離本文實施例的範圍和精神的情況下,許多修改和變化對於本領域普通技術人員將是顯而易見的。選擇和描述實施例是為了最佳地解釋其原理和實際應用,並使本領域的其他普通技術人員能夠理解具有各種修改的各種實施例,這些修改適合於預期的特定用途。
另外,儘管已經描述各種實施例,但是應當理解,本文中的態樣可以僅被所描述的實施例中的某些實施例所包括。因此,以下申請專利範圍不應被視為被前述描述限制。除非特別指出,否則以單數形式提及的元件並非旨在表示「一個且僅一個」,而是「一個或多個」。本領域普通技術人員已知或以後將會知道的本公開內容全文描述的各個實施例的元件的所有結構和功能等同物均明確地透過引用併入本文,並且意在被本公開內容涵蓋。因此,應當理解,可以在所公開的特定實施例中進行改變,這些改變在所附申請專利範圍概述的前述範圍內。
106:電阻式NVM陣列、記憶體陣列
108:參考電阻裝置、電阻裝置
110:記憶體單元、記憶體元件
131:感測放大器、感測放大器裝置
150:全局偏壓裝置、全局偏壓電路
152:多工器
154:差分鎖存器、鎖存器
C0:第一電容器、電容器
C1:第二電容器、電容器
P1,P2,N1,N2,PG,NG,NS:電晶體
RG:全局電阻器裝置
S1-S8:開關
Vc01:單元位元電壓、第一單元位元電壓
Vda:比較電壓
Vdb01:放大的記憶體單元值、放大後的單元值、電壓放大輸出、放大單元值
Vpnr:編程線
Vref:參考單元供應的比較電壓、預充電電壓
Vrefg:全局參考電壓
Claims (20)
- 一種感測放大器,包括:第一電容器,適於被充電至預充電電壓;互補電晶體對,適於連接至該第一電容器、參考電阻裝置和記憶體單元;比較器,適於連接至該互補電晶體對;以及第二電容器,適於連接至該比較器,其中,該互補電晶體對適於基於該預充電電壓和該參考電阻裝置的參考電阻產生第一位元電壓,其中,該比較器適於基於該第一位元電壓將該第二電容器充電至比較電壓,其中,該互補電晶體對適於基於該預充電電壓和該記憶體單元的電阻產生單元位元電壓,以及其中,該比較器適於將該單元位元電壓與該比較電壓進行比較以產生放大的記憶體單元值。
- 如請求項1所述之感測放大器,進一步包括多工器,適於將該參考電阻裝置連接至該互補電晶體對,其中,該多工器適於將該互補電晶體對選擇性地連接至第二記憶體單元,其中,該互補電晶體對適於在該預充電電壓從該第一電容器放電之前,基於該預充電電壓和該第二記憶體單元的電阻而產生第二單元位元電壓,以及其中,該比較器適於在該預充電電壓從該第二電容器放電之前,將該第二單元位元電壓與該比較電壓進行比較以產生放大的第二記憶體單元值。
- 如請求項2所述之感測放大器,其中,該互補電晶體對適於在產生該單元位元電壓的相同讀取週期中並且在對該第一電容器再充電的額外週期之前,產生該第二單元位元電壓,以及其中,該比較器適於在產生該記憶體單元值的該相同讀取週期中並且在對該第二電容器再充電的額外週期之前,產生該放大的第二記憶體單元值。
- 如請求項1所述之感測放大器,其中,該互補電晶體對適於在該比較器將該第二電容器充電至該比較電壓時,同時產生第一位元電壓。
- 如請求項1所述之感測放大器,進一步包括開關,適於在全局偏壓電路將該第一電容器充電至該預充電電壓時,對該互補電晶體對的至少一個電晶體和該比較器的至少一個電晶體同時進行預充電。
- 如請求項1所述之感測放大器,其中,第二設置開關適於在該第二電容器被充電至該比較電壓之後,將該比較器與該第二電容器斷開。
- 如請求項1所述之感測放大器,其中,該比較器包括第二互補電晶體對,以及其中,當該第二電容器被充電至該比較電壓時,第二設置開關將該第二互補電晶體對中的一個電晶體連接至該第二電容器。
- 一種感測放大器,包括:第一電容器;互補電晶體對,適於連接至該第一電容器、參考電阻裝置和記憶體單元;比較器,適於連接至該互補電晶體對;第二電容器,適於連接至該比較器;全局開關,適於將該第一電容器連接至全局偏壓電路,以使該全局偏壓電路將該第一電容器充電至預充電電壓;第一設置開關,適於在該第一電容器被充電至該預充電電壓之後,將該第一電容器連接至該互補電晶體對;多工器,適於在該第一電容器被充電至該預充電電壓之後,將該參考電阻裝置連接至該互補電晶體對,其中,當該互補電晶體對連接至該第一電容器和該參考電阻裝置時,該互補電晶體對適於基於該預充電電壓和該參考電阻裝置的參考電阻產生第一位元電壓;以及第二設置開關,適於將該比較器連接至該第二電容器,以使該比較器基於該第一位元電壓將該第二電容器充電至比較電壓,其中,該多工器適於在該第二電容器被充電至該比較電壓之後,選擇性地將該參考電阻裝置與該互補電晶體對斷開連接並且選擇性地將該記憶體單元連接至該互補電晶體對,其中,當該互補電晶體對連接至該第一電容器和該記憶體單元時,該互補電晶體對適於基於該預充電電壓和該記憶體單元的電阻產生單元位元電壓,以及其中,該比較器適於將該單元位元電壓與該比較電壓進行比較以產生放大的記憶體單元值。
- 如請求項8所述之感測放大器,其中,該多工器適於將該互補電晶體對選擇性地連接至第二記憶體單元,其中,該互補電晶體對適於在該預充電電壓從該第一電容器放電之前,基於該預充電電壓和該第二記憶體單元的電阻而產生第二單元位元電壓,以及其中,該比較器適於在該預充電電壓從該第二電容器放電之前,將該第二單元位元電壓與該比較電壓進行比較以產生放大的第二記憶體單元值。
- 如請求項9所述之感測放大器,其中,該互補電晶體對適於在產生該單元位元電壓的相同讀取週期中並且在對該第一電容器再充電的額外週期之前,產生該第二單元位元電壓,以及其中,該比較器適於在產生該記憶體單元值的該相同讀取週期中並且在對該第二電容器再充電的額外週期之前,產生該放大的第二記憶體單元值。
- 如請求項8所述之感測放大器,其中,該互補電晶體對適於在該比較器將該第二電容器充電至該比較電壓時,同時產生第一位元電壓。
- 如請求項8所述之感測放大器,進一步包括額外開關,適於在該全局偏壓電路將該第一電容器充電至該預充電電壓時,對該互補電晶體對的至少一個電晶體和該比較器的至少一個電晶體同時進行預充電。
- 如請求項8所述之感測放大器,其中,該第二設置開關適於在該第二電容器被充電至該比較電壓之後,將該比較器與該第二電容器斷開。
- 如請求項8所述之感測放大器,其中,該比較器包括第二互補電晶體對,以及其中,當該第二電容器充電至該比較電壓時,該第二設置開關將該第二互補電晶體對中的一個電晶體連接至該第二電容器。
- 一種記憶體裝置,包括:全局偏壓電路;感測放大器,適於連接至該全局偏壓電路;以及記憶體陣列,適於連接至該感測放大器,其中,該感測放大器包括:第一電容器;互補電晶體對,適於連接至該第一電容器、該記憶體陣列內的參考電阻裝置以及該記憶體陣列內的記憶體單元;比較器,適於連接至該互補電晶體對;第二電容器,適於連接至該比較器;全局開關,適於將該第一電容器連接至該全局偏壓電路,以使該全局偏壓電路將該第一電容器充電至預充電電壓;第一設置開關,適於在該第一電容器被充電至該預充電電壓之後,將該第一電容器連接至該互補電晶體對;多工器,適於在該第一電容器被充電至該預充電電壓之後,將該參考電阻裝置連接至該互補電晶體對,其中,當該互補電晶體對連接至該第一電容器和該參考電阻裝置時,該互補電晶體對適於基於該預充電電壓和該參考電阻裝置的參考電阻產生第一位元電壓;以及第二設置開關,適於將該比較器連接至該第二電容器,以使該比較器基於該第一位元電壓將該第二電容器充電至比較電壓,其中,該多工器適於在該第二電容器被充電至該比較電壓之後,選擇性地將該參考電阻裝置與該互補電晶體對斷開連接並且選擇性地將該記憶體單元連接至該互補電晶體對,其中,當該互補電晶體對連接至該第一電容器和該記憶體單元時,該互補電晶體對適於基於該預充電電壓和該記憶體單元的電阻產生單元位元電壓,以及其中,該比較器適於將該單元位元電壓與該比較電壓進行比較以產生放大的記憶體單元值。
- 如請求項15所述之記憶體裝置,其中,該多工器適於將該互補電晶體對選擇性地連接至該記憶體陣列內之第二記憶體單元,其中,該互補電晶體對適於在該預充電電壓從該第一電容器放電之前,基於該預充電電壓和該第二記憶體單元的電阻而產生第二單元位元電壓,以及其中,該比較器適於在該預充電電壓從該第二電容器放電之前,將該第二單元位元電壓與該比較電壓進行比較以產生放大的第二記憶體單元值。
- 如請求項16所述之記憶體裝置,其中,該互補電晶體對適於在產生該單元位元電壓的相同讀取週期中並且在對該第一電容器再充電的額外週期之前,產生該第二單元位元電壓,以及其中,該比較器適於在產生該記憶體單元值的該相同讀取週期中並且在對該第二電容器再充電的額外週期之前,產生該放大的第二記憶體單元值。
- 如請求項15所述之記憶體裝置,其中,該互補電晶體對適於在該比較器將該第二電容器充電至該比較電壓時,同時產生第一位元電壓。
- 如請求項15所述之記憶體裝置,其中,該感測放大器進一步包括額外開關,適於在該全局偏壓電路將該第一電容器充電至該預充電電壓時,對該互補電晶體對的至少一個電晶體和該比較器的至少一個電晶體同時進行預充電。
- 如請求項15所述之記憶體裝置,其中,該第二設置開關適於在該第二電容器被充電至該比較電壓之後,將該比較器與該第二電容器斷開。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US16/526,196 US10741255B1 (en) | 2019-07-30 | 2019-07-30 | Sense amplifier reusing same elements for evaluating reference device and memory cells |
| US16/526,196 | 2019-07-30 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW202121418A TW202121418A (zh) | 2021-06-01 |
| TWI740557B true TWI740557B (zh) | 2021-09-21 |
Family
ID=71993952
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW109122051A TWI740557B (zh) | 2019-07-30 | 2020-06-30 | 用於評估參考裝置及記憶體單元之再使用相同元件的感測放大器 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10741255B1 (zh) |
| DE (1) | DE102020207992B4 (zh) |
| TW (1) | TWI740557B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11621027B2 (en) * | 2020-01-09 | 2023-04-04 | Integrated Silicon Solution, (Cayman) Inc. | MRAM architecture with multiplexed sense amplifiers and direct write through buffers |
Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI330849B (en) * | 2002-09-24 | 2010-09-21 | Sandisk Corp | Memory device and method of reducing bit-line-to-bit-line coupling during read |
| US9384792B2 (en) * | 2014-04-09 | 2016-07-05 | Globalfoundries Inc. | Offset-cancelling self-reference STT-MRAM sense amplifier |
| US9697880B2 (en) * | 2012-04-11 | 2017-07-04 | Everspin Technologies, Inc. | Self-referenced read with offset current in a memory |
| US9779795B1 (en) * | 2016-11-21 | 2017-10-03 | Nxp Usa, Inc. | Magnetic random access memory (MRAM) and method of operation |
| US10290340B1 (en) * | 2018-03-29 | 2019-05-14 | Qualcomm Technologies, Incorporated | Offset-canceling (OC) write operation sensing circuits for sensing switching in a magneto-resistive random access memory (MRAM) bit cell in an MRAM for a write operation |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7038959B2 (en) | 2004-09-17 | 2006-05-02 | Freescale Semiconductor, Inc. | MRAM sense amplifier having a precharge circuit and method for sensing |
| US8587994B2 (en) | 2010-09-08 | 2013-11-19 | Qualcomm Incorporated | System and method for shared sensing MRAM |
| CN104134452B (zh) | 2014-07-17 | 2017-06-16 | 北京航空航天大学 | 一种工艺偏差容忍与读取干扰消除的读取放大电路 |
-
2019
- 2019-07-30 US US16/526,196 patent/US10741255B1/en active Active
-
2020
- 2020-06-29 DE DE102020207992.7A patent/DE102020207992B4/de active Active
- 2020-06-30 TW TW109122051A patent/TWI740557B/zh active
Patent Citations (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI330849B (en) * | 2002-09-24 | 2010-09-21 | Sandisk Corp | Memory device and method of reducing bit-line-to-bit-line coupling during read |
| US9697880B2 (en) * | 2012-04-11 | 2017-07-04 | Everspin Technologies, Inc. | Self-referenced read with offset current in a memory |
| US9384792B2 (en) * | 2014-04-09 | 2016-07-05 | Globalfoundries Inc. | Offset-cancelling self-reference STT-MRAM sense amplifier |
| US9779795B1 (en) * | 2016-11-21 | 2017-10-03 | Nxp Usa, Inc. | Magnetic random access memory (MRAM) and method of operation |
| US10290340B1 (en) * | 2018-03-29 | 2019-05-14 | Qualcomm Technologies, Incorporated | Offset-canceling (OC) write operation sensing circuits for sensing switching in a magneto-resistive random access memory (MRAM) bit cell in an MRAM for a write operation |
Also Published As
| Publication number | Publication date |
|---|---|
| DE102020207992A1 (de) | 2021-02-04 |
| DE102020207992B4 (de) | 2024-06-13 |
| TW202121418A (zh) | 2021-06-01 |
| US10741255B1 (en) | 2020-08-11 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US8780617B2 (en) | Semiconductor memory device and method of performing burn-in test on the same | |
| US6128239A (en) | MRAM device including analog sense amplifiers | |
| TWI674584B (zh) | 記憶體裝置 | |
| JP2010519672A (ja) | タイミング制御用のダミービット線を有するメモリ | |
| JP2015513166A (ja) | 並行検知および差分検知による多自由層mtjおよび多端子読取り回路 | |
| US9966126B2 (en) | Delay circuit of a semiconductor memory device, a semiconductor memory device and a method of operating the same | |
| US20230070785A1 (en) | Semiconductor device including through-silicon via (tsv) test device and operating method thereof | |
| US10192603B2 (en) | Method for controlling a semiconductor memory device | |
| CN111462794B (zh) | 一种mram存储器件及写状态检测方法 | |
| US12217810B2 (en) | Memory readout circuit and method | |
| Wu et al. | Characterization, modeling and test of synthetic anti-ferromagnet flip defect in STT-MRAMs | |
| TWI740557B (zh) | 用於評估參考裝置及記憶體單元之再使用相同元件的感測放大器 | |
| Morsali et al. | Design and evaluation of a near-sensor magneto-electric fet-based event detector | |
| US11881241B2 (en) | Resistive memory array with localized reference cells | |
| CN114078537B (zh) | 存储器器件的参考生成的按行跟踪 | |
| CN108182957B (zh) | 一种使用参考电压的mram读出电路 | |
| KR101136038B1 (ko) | 데이터 저장 디바이스, 메모리 셀 판독 동작 수행 방법 및시스템 | |
| US10706905B1 (en) | Single path memory sense amplifier circuit | |
| US6901005B2 (en) | Method and system reading magnetic memory | |
| CN110197681B (zh) | 一种mram读出电路 | |
| CN110197683B (zh) | 一种具有自校准功能的mram读出电路 | |
| CN108288481B (zh) | 一种可调电压的mram读出电路 | |
| CN108133725B (zh) | 一种使用低压脉冲的mram读出电路 | |
| CN110556137B (zh) | 一种抵消偏差的mram读出放大器 | |
| CN110890116B (zh) | 一种磁存储器及其写状态检测方法 |