TWI696350B - 數位類比轉換裝置以及補償電路 - Google Patents
數位類比轉換裝置以及補償電路 Download PDFInfo
- Publication number
- TWI696350B TWI696350B TW108123601A TW108123601A TWI696350B TW I696350 B TWI696350 B TW I696350B TW 108123601 A TW108123601 A TW 108123601A TW 108123601 A TW108123601 A TW 108123601A TW I696350 B TWI696350 B TW I696350B
- Authority
- TW
- Taiwan
- Prior art keywords
- compensation
- code
- current
- digital
- switches
- Prior art date
Links
- 238000006243 chemical reaction Methods 0.000 title claims abstract description 38
- 238000010586 diagram Methods 0.000 description 12
- 125000000086 dCMP group Chemical group 0.000 description 7
- 238000000034 method Methods 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 2
- 238000004088 simulation Methods 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/06—Continuously compensating for, or preventing, undesired influence of physical parameters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/74—Simultaneous conversion
- H03M1/78—Simultaneous conversion using ladder network
- H03M1/785—Simultaneous conversion using ladder network using resistors, i.e. R-2R ladders
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本發明提供一種的數位類比轉換裝置以及補償電路。在一實施例中,數位類比轉換裝置包括階梯型數位類比轉換器以及補償電路。階梯型數位類比轉換器經配置以接收具有多個位元的數位碼以及接收參考電壓,並依據參考電壓將數位碼轉換為類比輸出訊號。補償電路經配置以接收數位碼,對數位碼進行解碼以產生具有多個位元的補償碼,並且依據補償碼對參考電流的電流值進行補償以產生經補償參考電流。經補償參考電流對應於不同的數位碼具有恆定的電流值,從而使參考電壓恆定。
Description
本發明是有關於一種數位類比轉換裝置以及補償電路,且特別是有關於一種具有恆定的參考電壓值的數位類比轉換裝置以及補償電路。
請參考圖1,圖1是習知的一種階梯型數位類比轉換器的電路示意圖。一般來說,現行的階梯型數位類比轉換器(R2R digital-to-analog converter,R2R DAC)410是藉由參考電壓Vref以及數位碼Din來產生對應於數位碼Din的類比輸出訊號Aout。對於具有高解析度需求的階梯型數位類比轉換器410而言,參考電壓Vref是影響階梯型數位類比轉換器410性能的重要參數。參考電壓Vref是由參考電流Iref、系統電源VDD以及佈線電阻Rp所決定。然而,參考電流Iref會依據數位碼Din而產生電流值的起伏。這樣的參考電流Iref起伏會造成參考電壓Vref不穩定,進而降低階梯型數位類比轉換器410的解析度以及性能,例如是訊號雜訊和失真比(signal plus noise and distortion,SINAD)、無雜散動態範圍(spurious free dynamic range,SFDR)等。
本發明提供一種具有恆定的參考電壓的數位類比轉換裝置以及補償電路。
本發明的數位類比轉換裝置包括階梯型數位類比轉換器以及補償電路。階梯型數位類比轉換器經配置以接收具有多個位元的數位碼以及接收參考電壓,並依據參考電壓將數位碼轉換為類比輸出訊號。參考電壓是依據參考電流而被產生。參考電流具有對應於數位碼的電流值起伏。補償電路耦接於階梯型數位類比轉換器。補償電路經配置以接收數位碼,依據電流值起伏對數位碼進行解碼以產生具有多個位元的補償碼,並且依據補償碼對參考電流的電流值進行補償以產生經補償參考電流。經補償參考電流對應於不同的數位碼具有恆定的電流值。
本發明的補償電路適用於階梯型數位類比轉換器。階梯型數位類比轉換器經配置以接收具有多個位元的數位碼以及接收參考電壓並依據參考電壓將數位碼轉換為類比輸出訊號。參考電壓是依參考電流而被產生。參考電流具有對應於數位碼的電流值起伏。補償電路經配置以接收數位碼並依據電流值起伏對數位碼進行解碼以產生具有多個位元的補償碼。補償電路還經配置以依據補償碼對參考電流的電流值進行補償以產生經補償參考電流。經補償參考電流對應於不同的數位碼具有恆定的電流值。
基於上述,本發明的數位類比轉換裝置以及補償電路依據參考電流對應於數位碼的電流值起伏對數位碼進行解碼以產生補償碼,並且依據補償碼對參考電流的電流值進行補償以產生經補償參考電流。參考電流可具有對應於不同的數位碼的恆定電流值。如此一來,參考電壓可具有恆定的電壓值。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
請參考圖2,圖2是依據本發明的第一實施例的數位類比轉換裝置的示意圖。在本實施例中,數位類比轉換裝置100包括階梯型數位類比轉換器110以及補償電路120。階梯型數位類比轉換器110經配置以接收具有多個位元的數位碼Din以及接收參考電壓Vref,並依據參考電壓Vref將數位碼Din轉換為類比輸出訊號Aout。階梯型數位類比轉換器110經由參考電壓輸入端接收參考電壓Vref。參考電壓Vref是依據參考電流Iref而被產生。舉例來說,參考電流Iref流經佈線電阻Rp會產生一電壓降。參考電壓Vref是系統電源VDD與上述電壓降的差值。參考電流Iref具有對應於數位碼Din的電流值起伏。上述的電流值起伏可例如是階梯型數位類比轉換器110在製作過程中被獲得、在測試過程中被獲得、或者是由模擬獲得。補償電路120耦接於階梯型數位類比轉換器110。補償電路120經配置以接收數位碼Din,依據電流值起伏對數位碼Din進行解碼以產生具有多個位元的補償碼Dcmp,並且依據補償碼Dcmp對參考電流Iref的電流值進行補償以產生經補償參考電流Iref_cmp。舉例來說,補償電路120耦接於參考電壓輸入端。補償電路120會依據補償碼Dcmp產生補償電流Icmp。數位類比轉換裝置100則加總補償電流Icmp以及參考電流Iref以產生經補償參考電流Iref_cmp。
在本實施例中,經補償參考電流Iref_cmp對應於不同的數位碼Din具有恆定的電流值。也就是說,經補償參考電流Iref_cmp的電流值不會隨著數位碼Din的改變而改變。
在本實施例中,由於經補償參考電流Iref_cmp的電流值對應於不同的數位碼Din是恆定的,因此經補償參考電流Iref_cmp流經佈線電阻Rp所造成的電壓降也是恆定的。如此一來,階梯型數位類比轉換器110可接收到恆定的參考電壓Vref。階梯型數位類比轉換器可接收到恆定的參考電壓,藉以提高階梯型數位類比轉換器的解析度以及訊號雜訊和失真比(signal plus noise and distortion,SINAD)、無雜散動態範圍(spurious free dynamic range,SFDR)等性能。
在本實施例中,階梯型數位類比轉換器110以及補償電路120是連接到參考接地端,並將參考接地端的電位作為參考低電壓準位。在一些實施例中,數位類比轉換裝置100還可以包括佈線參考電阻(未示出)。佈線參考電阻的第一端耦接至階梯型數位類比轉換器110以及補償電路120。佈線參考電阻的第二端耦接至參考接地端。佈線參考電阻用以依據佈線參考電阻的電阻值在佈線參考電阻的第一端提供參考低電壓準位。階梯型數位類比轉換器110以及補償電路120接收到較為穩定的參考低電壓準位。
進一步來說明,請同時參考圖3以及圖4,圖3是依據本發明的第二實施例的數位類比轉換裝置的電路示意圖。圖4是依據本發明一實施例所繪示的參考電流、第一補償電流以及經補償參考電流對應於數位碼值的電流值示意圖。在本實施例中,數位類比轉換裝置200包括階梯型數位類比轉換器110以及補償電路220。補償電路220包括第一解碼器222以及第一補償電流產生器224。第一解碼器222經配置以接收數位碼Din,並且對數位碼Din進行解碼以產生補償碼(如第一實施例的補償碼Dcmp)的第一補償碼Ain。第一補償碼Ain具有多個位元。第一補償碼Ain的位元數與數位碼Din的位元數可以是相同的或者是不相同的。在本實施例中,第一解碼器222的設計中,所需要的邏輯閘的階數(gate stage)低於6階。如此一來,數位類比轉換裝置200能夠在高頻(7.2GHz以上)條件下工作。第一補償電流產生器224耦接於第一解碼器222以及參考電壓輸入端。第一補償電流產生器224經配置以接收第一補償碼Ain,並依據第一補償碼Ain產生對應於數位碼Din的第一補償電流Icmp1。
在本實施例中,參考電流Iref在數位碼Din的數位碼值中的第一數位碼值D1與第二數位碼值D2之間的數位碼值區段具有電流值起伏的第一階電流值起伏。在此舉例來說,在上述的數位碼值區段中,參考電流Iref的電流值會隨著數位碼值的增加而增加,例如是由5.5毫安培增加到7.5毫安培。接下來,則隨著數位碼值的增加而降低,例如是由7.5毫安培降低到5.5毫安培。在上述的第一階電流值起伏被獲知後,第一解碼器222以及第一補償電流產生器224會依據上述的第一階電流值起伏被設計為提供如圖4所示的第一補償電流Icmp1的電流值的結果。第一補償電流Icmp1可用以補償參考電流Iref,藉以消除第一階電流值起伏。不同的階梯型數位類比轉換器110的設計可能會有不同的第一補償碼Ain。第一解碼器222以及第一補償電流產生器224的設計可能也不同。
在本實施例中,第一補償電流Icmp1的電流值起伏被設計為與第一階電流值起伏呈現負相關。如此一來,數位類比轉換裝置200可加總第一補償電流Icmp1以及參考電流Iref以產生經補償參考電流Iref_cmp。經補償參考電流Iref_cmp在不同的數位碼值具有相同的電流值,例如是7.5或8毫安培。
詳細來說明第一補償電流Icmp1的產生方式,在本實施例中,第一補償電流產生器224包括m+1個第一開關SW1_0~SW1_m以及m+1個第一補償電阻R1_0~R1_m。第一開關SW1_0~SW1_m的第一端分別耦接於參考電壓輸入端。第一開關SW1_0~SW1_m的控制端分別耦接於第一解碼器222以接收第一補償碼Ain的不同位元碼。舉例來說,第一開關SW1_0~SW1_m的數量等於第一補償碼Ain的位元數。第一開關SW1_0的控制端用以接收第一補償碼Ain的第0位元碼。第一開關SW1_1的控制端用以接收第一補償碼Ain的第1位元碼。第一開關SW1_2的控制端用以接收第一補償碼Ain的第2位元碼。第一開關SW1_m的控制端用以接收第一補償碼Ain的第m位元碼。本發明並不受限於此例。
第一補償電阻R1_0~R1_m的第一端與第一開關SW1_0~SW1_m的第二端進行一對一的耦接。第一補償電阻R1_0~R1_m的第二端分別耦接到參考接地端。舉例來說,第一補償電阻R1_0的第一端耦接到第一開關SW1_0的第二端。第一補償電阻R1_1的第一端耦接到第一開關SW1_1的第二端。第一補償電阻R1_2的第一端耦接到第一開關SW1_2的第二端。第一補償電阻R1_m的第一端耦接到第一開關SW1_m的第二端。
在本實施例中,第一開關SW1_0~SW1_m可以是由至少一個電晶體開關來實現。第一開關SW1_0~SW1_m分別會依據第一補償碼Ain被導通或被斷開。第一補償電流產生器224會依據第一補償碼Ain導通或斷開第一開關SW1_0~SW1_m,並且藉由被導通的第一開關決定出第一補償電阻的並聯數量以提供第一補償電阻值。第一補償電流產生器224可依據第一補償電阻值提供第一補償電流Icmp1。第一補償電流Icmp1會從參考電壓輸入端流經第一補償電流產生器224,並且流向參考接地端。舉例來說,在第一數位碼值D1與第二數位碼值D2之間的數位碼值區段中,當參考電流Iref對應於第三數位碼值具有較低的電流值時,第一解碼器222會對第三數位碼值進行解碼以產生用以指示提高第一補償電流Icmp1的電流值的第一補償碼Ain。第一補償電流產生器224會依據第一補償碼Ain提高第一補償電阻的並聯數量以提供較低的第一補償電阻值,藉以提高第一補償電流Icmp1的電流值。另一方面,當參考電流Iref對應於第四數位碼值具有較低的電流值時,第一解碼器222會對第四數位碼值進行解碼以產生用以指示降低第一補償電流Icmp1的電流值的第一補償碼Ain。第一補償電流產生器224會依據第一補償碼Ain降低第一補償電阻的並聯數量以提供較高的第一補償電阻值,藉以降低第一補償電流Icmp1的電流值。
請同時參考圖5以及圖6,圖5是依據本發明的第三實施例的數位類比轉換裝置的電路示意圖。圖6是依據本發明一實施例所繪示的參考電流、第一補償電流、第二補償電流以及經補償參考電流對應於數位碼值的電流值示意圖。在本實施例中,數位類比轉換裝置300包括階梯型數位類比轉換器110以及補償電路320。補償電路320包括第一解碼器322、第一補償電流產生器324、第二解碼器326以及第二補償電流產生器328。第一解碼器322以及第一補償電流產生器324的實施細節以及第一補償電流Icmp1的產生方式可以在第二實施例的實施內容中獲致足夠的教示,因此恕不在此重述。在本實施例中,參考電流Iref的第一階電流值起伏中具有多個第二階電流值起伏包(pack)。多個第二階電流值起伏包的產生是因為階梯型數位類比轉換器110的設計被改變,例如是階梯型數位類比轉換器110增加了熱碼編碼(thermometer-coded)電路。因此,相對於第二實施例,本實施例為了消除第二階電流值起伏包則增加了第二解碼器326以及第二補償電流產生器328。
上述的第一階電流值起伏以及第二階電流值起伏包可例如是階梯型數位類比轉換器110在製作過程中被獲得、在測試過程中被獲得、或者是由模擬獲得。上述的第一階電流值起伏以及第二階電流值起伏包被獲知後,第一解碼器322、第一補償電流產生器324、第二解碼器326以及第二補償電流產生器328會依據上述的第一階電流值起伏以及第二階電流值起伏包被設計為提供如圖6所示的第一補償電流Icmp1的電流值的結果以及第二補償電流Icmp2的電流值的結果。
在本實施例中,第二解碼器326經配置以接收數位碼Din,並且對數位碼Din進行解碼以產生補償碼(如第一實施例的補償碼Dcmp)的第二補償碼Bin。第二補償碼Bin具有多個位元。在本實施例中,第二解碼器326的設計中,所需要的邏輯閘的階數低於6階。如此一來,數位類比轉換裝置300能夠在高頻(7.2GHz以上)條件下工作。第二補償電流產生器328耦接於第二解碼器326以及參考電壓輸入端。第二補償電流產生器328經配置以接收第二補償碼Bin,並依據第二補償碼Bin產生對應於數位碼Din的第二補償電流Icmp2。第二補償電流Icmp2用以消除第二階電流值起伏包。
在本實施例中,第二補償電流Icmp2的電流值起伏被設計為與第二階電流值起伏包呈現負相關。因此,數位類比轉換裝置300可加總第二補償電流Icmp2以及如圖6所示的參考電流Iref以消除第二階電流值起伏包。參考電流Iref的第二階電流值起伏包被消除後,參考電流Iref對應於數位碼值的電流值的結果會相等或相似於如圖4所示的參考電流Iref對應於數位碼值的電流值的結果。也就是說,數位類比轉換裝置300可加總如圖6所示的第一補償電流Icmp1、第二補償電流Icmp2以及參考電流Iref以產生經補償參考電流Iref_cmp。在本實施例中,不同的階梯型數位類比轉換器110的設計可能會有不同的第一補償碼Ain以及不同的第二補償碼Bin。第一解碼器322、第一補償電流產生器324、第二解碼器326以及第二補償電流產生器328的設計可能也不同。
詳細來說明第二補償電流Icmp2的產生方式,在本實施例中,第二補償電流產生器328包括n+1個第二開關SW2_0~SW2_n以及n+1個第二補償電阻R2_0~R2_n。第二開關SW2_0~SW2_n的第一端分別耦接於參考電壓輸入端。第二開關SW2_0~SW2_n的控制端分別耦接於第二解碼器326以接收第二補償碼Bin的不同位元碼。舉例來說,第二開關SW2_0~SW2_n的數量等於第二補償碼Bin的位元數。第二開關SW2_0的控制端用以接收第二補償碼Bin的第0位元碼。第二開關SW2_1的控制端用以接收第二補償碼Bin的第1位元碼。第二開關SW2_2的控制端用以接收第二補償碼Bin的第2位元碼。第二開關SW2_n的控制端用以接收第二補償碼Bin的第n位元碼。本發明並不受限於此例。
第二補償電阻R2_0~R2_n的第一端與第二開關SW2_0~SW2_n的第二端進行一對一的耦接。第二補償電阻R2_0~R2_n的第二端分別耦接到參考接地端。舉例來說,第二補償電阻R2_0的第一端耦接到第二開關SW2_0的第二端。第二補償電阻R2_1的第一端耦接到第二開關SW2_1的第二端。第二補償電阻R2_2的第一端耦接到第二開關SW2_2的第二端。第二補償電阻R2_n的第一端耦接到第二開關SW2_n的第二端。
在本實施例中,第二開關SW2_0~SW2_n可以是由至少一個電晶體開關來實現。第二開關SW2_0~SW2_n分別會依據第二補償碼Bin被導通或被斷開。第二補償電流產生器328會依據第二補償碼Bin導通或斷開第二開關SW2_0~SW2_n,並且藉由被導通的第二開關決定出第二補償電阻的並聯數量以提供第二補償電阻值。第二補償電流產生器328可依據第二補償電阻值提供第二補償電流Icmp2。第二補償電流Icmp2會從參考電壓輸入端流經第二補償電流產生器328,並且流向參考接地端。
在一些實施例中,第一解碼器322以及第二解碼器326可以被整合為單一個解碼電路。也就是說,上述的解碼電路能依據對數位碼Din進行解碼以產生第一補償碼Ain以及第二補償碼Bin。
綜上所述,本發明的數位類比轉換裝置以及補償電路依據參考電流對應於數位碼的電流值起伏對數位碼進行解碼以產生補償碼,並且依據補償碼對參考電流的電流值進行補償以產生經補償參考電流。因此,參考電流可具有對應於不同的數位碼的恆定電流值。如此一來,階梯型數位類比轉換器可接收到恆定的參考電壓,藉以提高階梯型數位類比轉換器的解析度,以及SINAD、SFDR等性能。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
100、200、300:數位類比轉換裝置
110、410:階梯型數位類比轉換器
120、220、320:補償電路
Dcmp:補償碼
Iref_cmp:經補償參考電流
Icmp:補償電流
Vref:參考電壓
D1:第一數位碼值
D2:第二數位碼值
Din:數位碼
Aout:類比輸出訊號
Iref:參考電流
VDD:系統電源
Rp:佈線電阻
222、322:第一解碼器
224、324:第一補償電流產生器
Ain:第一補償碼
Icmp1:第一補償電流
SW1_0~SW1_m:第一開關
R1_0~R1_m:第一補償電阻
326:第二解碼器
328:第二補償電流產生器
Bin:第二補償碼
Icmp2:第二補償電流
SW2_0~SW2_n:第二開關
R2_0~R2_n:第二補償電阻
圖1是習知的一種階梯型數位類比轉換器的電路示意圖。
圖2是依據本發明的第一實施例的數位類比轉換裝置的電路示意圖。
圖3是依據本發明的第二實施例的數位類比轉換裝置的電路示意圖。
圖4是依據本發明一實施例所繪示的參考電流、第一補償電流以及經補償參考電流對應於數位碼值的電流值示意圖。
圖5是依據本發明的第三實施例的數位類比轉換裝置的電路示意圖。
圖6是依據本發明一實施例所繪示的參考電流、第一補償電流、第二補償電流以及經補償參考電流對應於數位碼值的電流值示意圖。
100:數位類比轉換裝置
110:階梯型數位類比轉換器
120:補償電路
Aout:類比輸出訊號
Dcmp:補償碼
Din:數位碼
Icmp:補償電流
Iref:參考電流
Iref_cmp:經補償參考電流
Rp:佈線電阻
VDD:系統電源
Vref:參考電壓
Claims (16)
- 一種數位類比轉換裝置,包括:一階梯型數位類比轉換器,經配置以接收具有多個位元的一數位碼以及接收一參考電壓,並依據該參考電壓將該數位碼轉換為一類比輸出訊號,其中該參考電壓是依據一參考電流而被產生,其中該參考電流具有對應於該數位碼的一電流值起伏;以及一補償電路,耦接於該階梯型數位類比轉換器,經配置以接收該數位碼,依據該電流值起伏對該數位碼進行解碼以產生具有多個位元的一補償碼,並依據該補償碼對該參考電流的電流值進行補償以產生一經補償參考電流,其中該經補償參考電流對應於不同的數位碼具有恆定的電流值,其中該參考電流在該數位碼的數位碼值中的一第一數位碼值與一第二數位碼值之間的數位碼值區段具有該電流值起伏的一第一階電流值起伏,其中該參考電流的第一階電流值起伏中具有多個第二階電流值起伏包,其中該階梯型數位類比轉換器經由一參考電壓輸入端接收該參考電壓,其中該補償電路包括:一第一解碼器,經配置以接收該數位碼,並且對該數位碼進行解碼以產生該補償碼的一第一補償碼,其中該第一補償碼具有多個位元;一第一補償電流產生器,耦接於該第一解碼器以及該參考電壓輸入端,經配置以接收該第一補償碼,並依據該第一補償碼產生對應於該數位碼的一第一補償電流; 一第二解碼器,經配置以接收該數位碼,並且對該數位碼進行解碼以產生該補償碼的一第二補償碼,其中該第二補償碼具有多個位元;以及一第二補償電流產生器,耦接於該第二解碼器以及該參考電壓輸入端,經配置以接收該第二補償碼,並依據該第二補償碼產生對應於該數位碼的一第二補償電流,其中該第一補償電流用以補償該參考電流,藉以消除該第一階電流值起伏,其中該第二補償電流用以消除該些第二階電流值起伏包。
- 如申請專利範圍第1項所述的數位類比轉換裝置,其中該第一補償電流產生器包括:多個第一開關,該些第一開關的第一端分別耦接於該參考電壓輸入端,該些第一開關的控制端分別耦接於該第一解碼器以接收該第一補償碼的不同位元碼;以及多個第一補償電阻,該些第一補償電阻的第一端與該些第一開關的第二端進行一對一的耦接,該些第一補償電阻的第二端分別耦接到一參考接地端。
- 如申請專利範圍第2項所述的數位類比轉換裝置,其中該第一補償電流產生器依據該第一補償碼導通或斷開該些第一開關,並藉由被導通的該些第一開關決定出該些第一補償電阻的並聯數量以提供一第一補償電阻值,並依據該第一補償電阻值提供該第一補償電流。
- 如申請專利範圍第1項所述的數位類比轉換裝置,其中該第一補償電流的電流值起伏被設計與該第一階電流值起伏呈現負相關。
- 如申請專利範圍第1項所述的數位類比轉換裝置,其中該數位類比轉換裝置加總該第一補償電流以及該參考電流以產生該經補償參考電流。
- 如申請專利範圍第1項所述的數位類比轉換裝置,其中該第二補償電流產生器包括:多個第二開關,該些第二開關的第一端分別耦接於該參考電壓輸入端,該些第二開關的控制端分別耦接於該第二解碼器以接收該第二補償碼的不同位元碼;以及多個第二補償電阻,該些第二補償電阻的第一端與該些第二開關的第二端進行一對一的耦接,該些第二補償電阻的第二端分別耦接到該參考接地端。
- 如申請專利範圍第6項所述的數位類比轉換裝置,其中該第二補償電流產生器依據該第二補償碼導通或斷開該些第二開關,並藉由被導通的該些第二開關決定出該些第二補償電阻的並聯數量以提供一第二補償電阻值,並依據該第二補償電阻值提供該第二補償電流。
- 如申請專利範圍第1項所述的數位類比轉換裝置,其中該數位類比轉換裝置加總該第一補償電流、該第二補償電流以及該參考電流以產生該經補償參考電流。
- 如申請專利範圍第1項所述的數位類比轉換裝置,還包括:一佈線參考電阻,該佈線參考電阻的第一端耦接至該階梯型數位類比轉換器以及該補償電路,該佈線參考電阻的第二端耦接至一參考接地端,用以依據該佈線參考電阻的電阻值在佈線參考電阻的第一端提供參考低電壓準位。
- 一種補償電路,適用於一階梯型數位類比轉換器,其中該階梯型數位類比轉換器經配置以接收具有多個位元的一數位碼以及接收一參考電壓,並依據該參考電壓將該數位碼轉換為一類比輸出訊號,其中該參考電壓是依據一參考電流被產生,其中該參考電流具有對應於該數位碼的一電流值起伏,其中該補償電路經配置以:接收該數位碼,依據該電流值起伏對該數位碼進行解碼以產生具有多個位元的一補償碼,並且依據該補償碼對該參考電流的電流值進行補償以產生一經補償參考電流,其中該經補償參考電流對應於不同的數位碼具有恆定的電流值,其中該參考電流在該數位碼的數位碼值中的一第一數位碼值與一第二數位碼值之間的數位碼值區段具有該電流值起伏的一第一階電流值起伏,其中該參考電流的第一階電流值起伏中具有多個第二階電流值起伏包,其中該階梯型數位類比轉換器經由一參 考電壓輸入端接收該參考電壓,其中該補償電路包括:一第一解碼器,經配置以接收該數位碼,並且對該數位碼進行解碼以產生該補償碼的一第一補償碼,其中該第一補償碼具有多個位元;一第一補償電流產生器,耦接於該第一解碼器以及該參考電壓輸入端,經配置以接收該第一補償碼,並依據該第一補償碼產生對應於該數位碼的一第一補償電流;一第二解碼器,經配置以接收該數位碼,並且對該數位碼進行解碼以產生該補償碼的一第二補償碼,其中該第二補償碼具有多個位元;以及一第二補償電流產生器,耦接於該第二解碼器以及該參考電壓輸入端,經配置以接收該第二補償碼,並依據該第二補償碼產生對應於該數位碼的一第二補償電流,其中該第一補償電流用以補償該參考電流,藉以消除該第一階電流值起伏,其中該第二補償電流用以消除該些第二階電流值起伏包。
- 如申請專利範圍第10項所述的補償電路,其中該第一補償電流產生器包括:多個第一開關,該些第一開關的第一端分別耦接於該參考電壓輸入端,該些第一開關的控制端分別耦接於該第一解碼器以接收該第一補償碼的不同位元碼;以及多個第一補償電阻,該些第一補償電阻的第一端與該些第一 開關的第二端進行一對一的耦接,該些第一補償電阻的第二端分別耦接到一參考接地端。
- 如申請專利範圍第11項所述的補償電路,其中該第一補償電流產生器依據該第一補償碼導通或斷開該些第一開關,並藉由被導通的該些第一開關決定出該些第一補償電阻的並聯數量以提供一第一補償電阻值,並依據該第一補償電阻值提供該第一補償電流。
- 如申請專利範圍第10項所述的補償電路,其中該第一補償電流的電流值起伏被設計與該第一階電流值起伏呈現負相關。
- 如申請專利範圍第10項所述的補償電路,其中該第二補償電流產生器包括:多個第二開關,該些第二開關的第一端分別耦接於該參考電壓輸入端,該些第二開關的控制端分別耦接於該第二解碼器以接收該第二補償碼的不同位元碼;以及多個第二補償電阻,該些第二補償電阻的第一端與該些第二開關的第二端進行一對一的耦接,該些第二補償電阻的第二端分別耦接到該參考接地端。
- 如申請專利範圍第14項所述的補償電路,其中該第二補償電流產生器依據該第二補償碼導通或斷開該些第二開關,並藉由被導通的該些第二開關決定出該些第二補償電阻的並聯數量 以提供一第二補償電阻值,並依據該第二補償電阻值提供該第二補償電流。
- 如申請專利範圍第10項所述的補償電路,還包括:一佈線參考電阻,該佈線參考電阻的第一端耦接至該階梯型數位類比轉換器以及該補償電路,該佈線參考電阻的第二端耦接至一參考接地端,用以依據該佈線參考電阻的電阻值在佈線參考電阻的第一端提供參考低電壓準位。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108123601A TWI696350B (zh) | 2019-07-04 | 2019-07-04 | 數位類比轉換裝置以及補償電路 |
| US16/548,810 US10630303B1 (en) | 2019-07-04 | 2019-08-22 | Digital-to-analog conversion device and compensation circuit |
| JP2019199944A JP6976301B2 (ja) | 2019-07-04 | 2019-11-01 | デジタル・アナログ変換装置と補償回路 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW108123601A TWI696350B (zh) | 2019-07-04 | 2019-07-04 | 數位類比轉換裝置以及補償電路 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI696350B true TWI696350B (zh) | 2020-06-11 |
| TW202103453A TW202103453A (zh) | 2021-01-16 |
Family
ID=70285188
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW108123601A TWI696350B (zh) | 2019-07-04 | 2019-07-04 | 數位類比轉換裝置以及補償電路 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US10630303B1 (zh) |
| JP (1) | JP6976301B2 (zh) |
| TW (1) | TWI696350B (zh) |
Families Citing this family (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI898182B (zh) * | 2023-02-07 | 2025-09-21 | 瑞昱半導體股份有限公司 | 訊號接收電路及其校正方法 |
| US12388455B2 (en) * | 2023-06-21 | 2025-08-12 | Apple Inc. | Piecewise linear digital-to-analog converter circuit |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200937868A (en) * | 2007-12-18 | 2009-09-01 | Atmel Corp | Current compensation for digital-to-analog converter |
| US8576101B1 (en) * | 2012-11-05 | 2013-11-05 | Google Inc. | Calibration of an R2R ladder based current digital-to-analog converter (DAC) |
| JP6088269B2 (ja) * | 2013-01-31 | 2017-03-01 | 新日本無線株式会社 | D/a変換器 |
Family Cites Families (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5668553A (en) * | 1995-11-27 | 1997-09-16 | Analog Devices, Inc. | R2R digital to analog converter with common shutdown mode |
| US8350739B2 (en) * | 2011-03-28 | 2013-01-08 | National Semiconductor Corporation | Reference current compensation circuit for D/A converter |
| JP6168064B2 (ja) * | 2012-12-06 | 2017-07-26 | パナソニックIpマネジメント株式会社 | Ad変換器、イメージセンサ、およびデジタルカメラ |
-
2019
- 2019-07-04 TW TW108123601A patent/TWI696350B/zh active
- 2019-08-22 US US16/548,810 patent/US10630303B1/en active Active
- 2019-11-01 JP JP2019199944A patent/JP6976301B2/ja active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW200937868A (en) * | 2007-12-18 | 2009-09-01 | Atmel Corp | Current compensation for digital-to-analog converter |
| US8576101B1 (en) * | 2012-11-05 | 2013-11-05 | Google Inc. | Calibration of an R2R ladder based current digital-to-analog converter (DAC) |
| JP6088269B2 (ja) * | 2013-01-31 | 2017-03-01 | 新日本無線株式会社 | D/a変換器 |
Also Published As
| Publication number | Publication date |
|---|---|
| TW202103453A (zh) | 2021-01-16 |
| US10630303B1 (en) | 2020-04-21 |
| JP6976301B2 (ja) | 2021-12-08 |
| JP2021013151A (ja) | 2021-02-04 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CN105210298B (zh) | 多串数模转换器 | |
| US11133818B2 (en) | Interpolation digital-to-analog converter (DAC) | |
| TWI696350B (zh) | 數位類比轉換裝置以及補償電路 | |
| US8390264B2 (en) | Differential reference voltage generator | |
| CN103095303A (zh) | 一种电流型与电压型组合数模转换器 | |
| CN112187261B (zh) | 数字模拟转换装置以及补偿电路 | |
| CN114650061A (zh) | 集成电路、数模转换器及其驱动方法 | |
| US8912939B2 (en) | String DAC leakage current cancellation | |
| US20250373259A1 (en) | High-linearity tailless current steering digital-to-analog converter | |
| CN108540135B (zh) | 一种数模转换器及转换电路 | |
| JP4671766B2 (ja) | デジタル−アナログ変換器とデジタル−アナログ変換方法 | |
| US10084465B2 (en) | Analog-to-digital converters with a plurality of comparators | |
| US6642867B1 (en) | Replica compensated heterogeneous DACs and methods | |
| CN117375613B (zh) | 一种多通道电流舵dac中电流源阵列的校准电路和方法 | |
| CN105867498A (zh) | 电流输出电路 | |
| US8493253B2 (en) | N-bit digital-to-analog converting device | |
| US6337646B1 (en) | Digital to analog converter with nonlinear error compensation | |
| US8223054B2 (en) | Digital-analog converter | |
| CN116800272A (zh) | 一种高速分段式数模转换电路、电子电路、电子设备 | |
| US8676873B2 (en) | Digital waveform synthesis | |
| JP2025502454A (ja) | カスケード接続される最下位ビット(lsb)補間器回路を備えるデジタルアナログコンバータ | |
| CN118199647B (zh) | 一种分段式电流舵dac | |
| US11463100B1 (en) | Digital-to-analog converter and digital-to-analog conversion method thereof | |
| Kumar | A 1-V, 10-bit, 250 MS/s, Current-Steering Segmented DAC for Video Applications | |
| TW202013898A (zh) | 數位類比轉換器裝置與電流控制方法 |