TWI688072B - 半導體積體電路裝置 - Google Patents
半導體積體電路裝置 Download PDFInfo
- Publication number
- TWI688072B TWI688072B TW105111375A TW105111375A TWI688072B TW I688072 B TWI688072 B TW I688072B TW 105111375 A TW105111375 A TW 105111375A TW 105111375 A TW105111375 A TW 105111375A TW I688072 B TWI688072 B TW I688072B
- Authority
- TW
- Taiwan
- Prior art keywords
- insulating film
- fuse
- interlayer insulating
- fuse element
- film
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
-
- H10W20/493—
-
- H10W20/47—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/40—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00 with at least one component covered by groups H10D10/00 or H10D18/00, e.g. integration of IGFETs with BJTs
-
- H10P34/42—
-
- H10P54/00—
-
- H10W10/00—
-
- H10W10/01—
-
- H10W20/40—
-
- H10W20/494—
-
- H10W20/4451—
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Manufacturing & Machinery (AREA)
- High Energy & Nuclear Physics (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electromagnetism (AREA)
- Optics & Photonics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
Abstract
以為了緩和封裝的應力而塗佈的聚醯亞胺作為遮罩來選擇性地除去所被配置的保險絲(fuse)元件(103)上的BPSG膜及用以層疊金屬配線的金屬間層間絕緣膜,以及設於其上的矽氮化膜,以保險絲切斷容易實施的方式,在保險絲元件的上方設置開口領域(108)。在該開口領域的保險絲元件的中央部的兩側附近取一定的間隔在保險絲元件間設置狹縫(201),藉此在雷射切斷時容易吹掉絕緣膜,可減低對於保險絲元件之下的元件分離絕緣膜的物理性的損傷,防止與矽基板的導通。
Description
本發明是有關具有保險絲元件的半導體積體電路裝置。
在半導體裝置的製造工程中,有晶圓製造工程終了後,例如利用雷射來切斷例如使用多晶矽或金屬的保險絲元件,藉此進行電路構成要素的設定之方法。若利用此方法,則在測定半導體裝置的電氣特性之後,藉由修正電阻的值,可取得所望的特性。因此,在重視類比特性的半導體裝置中成為特別有效的手段。
在圖5、圖6顯示以往的半導體積體電路裝置的一例。圖5是保險絲元件103的平面圖,圖6是沿著圖5的A-A’的剖面圖。如圖5所示般,保險絲元件103是設在元件分離絕緣膜102上,以和MOS電晶體的閘極電極(未圖示)同一的導電材之被摻雜雜質的多結晶Si膜所形成。
並且,在保險絲元件103的上部是設有用以藉由雷射
來切斷保險絲元件103的中心之開口領域108。該開口領域108以往是藉由分別利用遮罩來依序選擇性地蝕刻層間絕緣膜105及矽氮化膜106而設,該層間絕緣膜105是為了金屬層疊化而設,該矽氮化膜106是以保護內部元件從外侵入水分為目的而設。此時,保險絲元件103上的絕緣膜是必須一面考慮在絕緣膜的堆積或蝕刻等製程產生的偏差、切斷時的雷射強度偏差,一面調整成某程度的膜厚的範圍。因為若保險絲元件103露出,則該保險絲元件103會受到水分的影響膨脹,在露出的保險絲元件103與被絕緣膜覆蓋的保險絲元件103的境界產生龜裂,有可能對內部元件帶來不良影響。另一方面,在雷射之保險絲元件103切斷時,需要與保險絲元件103同時吹掉絕緣膜。此時若保險絲元件103上的絕緣膜太過厚,則保險絲元件103上的絕緣膜不易吹掉,吹掉用的熱能量也會傳至保險絲元件103下的元件分離絕緣膜102,在元件分離絕緣膜102產生物理性損傷,導致龜裂的產生。一旦飛散的保險絲元件103的殘留物進入該產生的龜裂,則有可能與矽基板導通,引起電氣特性異常。
作為上述課題的對策,測定開口部的膜厚,嚴格管理,或將保險絲元件103下的絕緣膜形成比其他的元件分離膜厚更厚,或在底層鋪上損傷阻止材等,為了緩和對底層的損傷,而下各種的工夫(例如參照專利文獻1)。
[專利文獻1]日本特開2010-056557號公報
然而,若將保險絲元件103下的絕緣膜102形成比其他的元件分離膜的厚度更厚,或在底層鋪上用以阻止損傷的材料,則會擔憂矽基板101與元件分離絕緣膜102的階差更嚴峻。因此被形成於矽基板101上的元件的接觸的寬高比(aspect ratio)會變成非常高,有可能未形成接觸、或雖導通但顯示異常高的接觸電阻值。相反的,即使被形成於基板101上的元件的接觸導通,也有可能對保險絲元件103的接觸貫通保險絲元件103的膜產生品質異常。
本發明是以提供一種不會有使上述那樣的擔憂發生的情形,且在保險絲切斷時不使品質異常發生可安定地切斷保險絲的半導體積體電路裝置為目的。
本發明為了解決上述課題,而使用以下那樣的手段。
首先,設為一種半導體積體電路裝置,其特徵係由下列所成:半導體基板;元件分離絕緣膜,其係設於前述半導體基板的表面;複數的保險絲元件,其係於前述元件分離絕緣膜上取
間隔來配置,由多結晶矽所構成;絕緣膜,其係配置於前述保險絲元件上;層間絕緣膜,其係設於前述絕緣膜上;矽氮化膜,其係設於前述層間絕緣膜上;開口領域,其係除去前述矽氮化膜及前述層間絕緣膜的一部分,設在前述保險絲元件的上方;及凹部,其係除去前述開口領域下的前述層間絕緣膜的剩餘部分,在前述保險絲元件的保險絲中央部的兩側附近取一定的間隔來配置。
又,在前述保險絲元件的保險絲中央部的兩側附近取一定的間隔來配置的凹部為狹縫狀。
又,在前述保險絲元件的保險絲中央部的兩側附近取一定的間隔來配置的凹部為點狀。
又,在前述保險絲元件的保險絲中央部的兩側附近取一定的間隔來配置的凹部在鄰接的保險絲元件間為一個。
若根據本發明,則即使加厚設定保險絲元件上的絕緣膜,還是可藉由在保險絲元件中央部的兩側附近取一定的間隔來配置狹縫狀的凹部,在雷射切斷時容易將絕緣膜吹掉,減低對於保險絲元件下的元件分離絕緣膜的物理性的損傷,防止與半導體基板的導通。
101‧‧‧矽半導體基板
102‧‧‧元件分離絕緣膜
103‧‧‧保險絲元件
104‧‧‧絕緣膜(BPSG膜)
105‧‧‧金屬配線間的層間絕緣膜
106‧‧‧矽氮化膜
107‧‧‧聚醯亞胺
108‧‧‧開口領域
201‧‧‧凹部
圖1是本發明的第一實施例的半導體積體電路裝置的模式平面圖。
圖2是沿著圖1的半導體積體電路裝置的A-A’的模式剖面圖。
圖3是本發明的第二實施例的半導體積體電路裝置的模式平面圖。
圖4是本發明的第三實施例的半導體積體電路裝置的模式平面圖。
圖5是以往的半導體積體電路裝置的模式平面圖。
圖6是沿著圖5的以往的半導體積體電路裝置的A-A’的模式剖面圖。
以下,根據圖面說明此發明的實施形態。
圖1是成為本發明的第一實施例的半導體積體電路裝置的模式平面圖,圖2是沿著本發明的第一實施例的半導體積體電路裝置的圖1的A-A’的模式剖面圖。首先,利用圖1來說明有關保險絲領域的平面構造。在矽半導體基板上所設的元件分離絕緣膜的表面配置有複數個保險絲元件103。保險絲元件103的保險絲中央部是比兩端部細,而使能夠容易藉由雷射來切斷。然後,在保險絲元件103的保險絲中央部的兩側附近取一定的間隔來配置狹縫狀的凹部201。而且,在複數的保險絲元件103的中央部的上方,為了進行雷射的切斷,而配置有藉由蝕刻來去除聚醯
亞胺107、作為保護膜的矽氮化膜106、然後層間絕緣膜105至途中的開口領域108(參照圖2)。因此,凹部201是形成露出於開口領域108的底。在此,本發明的特徵是與保險絲元件103鄰接,在保險絲元件103上的層間絕緣膜105配置狹縫狀的凹部201的點。在本實施例中,狹縫狀的凹部201是平面視成為矩形。
圖2是沿著圖1的A-A’的半導體裝置的模式剖面圖。在矽半導體基板101上,元件分離絕緣膜102例如設為4000~7000Å程度,在元件分離絕緣膜102上,保險絲元件103是以和MOS電晶體的閘極電極(未圖示)同一層同一導電材之被摻雜雜質的多結晶Si膜所形成。其厚度是2000~4000Å程度。在保險絲元件103上,設有用以將被形成於矽基板上的元件與金屬配線絕緣的絕緣膜,例如BPSG膜104,且在其上設有為了金屬配線與金屬配線的層疊化的層間絕緣膜105。並且,以保護內部元件從外侵入水分為目的,層疊有矽氮化膜106。然後,最後層疊封裝的應力緩和用的聚醯亞胺107之後,在聚醯亞胺107設置開口領域108,其次以剩下的聚醯亞胺107本身作為遮罩,繼續蝕刻矽氮化膜106及層間絕緣膜105的一部分,藉此設置開口領域108。其次,利用別的遮罩來圖案化,將層間絕緣膜105的剩餘部分蝕刻,藉此設置狹縫狀的凹部201。此時,層間絕緣膜105與下層的絕緣膜104因為蝕刻的選擇比小,所以在兩者的界面停止蝕刻困難,亦可將絕緣膜104蝕刻少許。
藉由設為如此的構造,即使加厚保險絲元件上的層間絕緣膜,還是會因為在保險絲元件的兩側有狹縫狀的凹部201,所以層間絕緣膜105會沿著保險絲元件來分離,在雷射照射時容易將層間絕緣膜105吹掉。因此,即使保險絲元件上的層間絕緣膜變厚,也不必擴大雷射的輸出,可減低對於保險絲元件103下的元件分離絕緣膜102的物理性的損傷。在本實施例中,凹部是平面視為矩形的狹縫,但當然凹部是亦可為多角形或橢圓形狀。
圖3是本發明的第二實施例的半導體積體電路裝置的模式平面圖。在第一實施例中,凹部201為長方形的狹縫,相對的,在此是設為複數的正方形的點(dot)形狀的凹部201。由於在保險絲元件的兩側有複數的正方形的凹部201,因此層間絕緣膜105是沿著保險絲元件來部分地被分離,雷射照射時容易將層間絕緣膜105吹掉。另外,點形狀是可為矩形,或圓形也無妨。
圖4是本發明的第三實施例的半導體積體電路裝置的模式平面圖。在圖1及圖3中,在相鄰的保險絲元件之間配置有2列的凹部201,但如圖4所示般,即使是在相鄰的保險絲元件之間配列1列的凹部201的構成也無妨。此情況,可擴大凹部的寬度(相鄰的保險絲元件的間隔方向的寬度),保險絲切斷變更容易,且當層間絕緣膜105藉由雷射照射而被吹掉時,具有對於被吹掉時相鄰的保險絲元件的下方的元件分離絕緣膜102造成損傷的可能性更低的優點。
在上述說明中,是顯示以第1遮罩來持續蝕刻聚醯亞胺、矽氮化膜及層間絕緣膜的一部分而形成開口領域,其次,以第2遮罩來蝕刻層間絕緣膜的剩餘部分,藉此設置凹部的工程,但亦可為以第1遮罩來持續蝕刻聚醯亞胺、矽氮化膜而形成開口領域,其次,以第2遮罩來蝕刻層間絕緣膜,藉此設置凹部的工程。如本發明般藉由設置凹部,容易吹掉層間絕緣膜,因此可為如此的工程設定。並且,聚醯亞胺是亦有不使用的情形,但該情況當然完全同樣本發明可適用。
如以上般,在保險絲元件的保險絲中央部的兩側附近取一定的間隔在層間絕緣膜配置凹部,藉此即使加厚設定保險絲元件上的絕緣膜,還是可在雷射切斷時容易將絕緣膜吹掉,減低對於保險絲元件下的元件分離絕緣膜的物理性的損傷,防止與矽基板的導通。
103‧‧‧保險絲元件
108‧‧‧開口領域
201‧‧‧凹部
Claims (3)
- 一種半導體積體電路裝置,其特徵係由下列所成:半導體基板;元件分離絕緣膜,其係設於前述半導體基板的表面;複數的保險絲元件,其係於前述元件分離絕緣膜上取間隔來配置,由多結晶矽所構成;絕緣膜,其係配置於前述保險絲元件上;層間絕緣膜,其係設於前述絕緣膜上;矽氮化膜,其係設於前述層間絕緣膜上;開口領域,其係設於前述保險絲元件的上方,前述矽氮化膜及前述層間絕緣膜的一部分被除去;及狹縫狀的凹部,其係設於前述開口領域下的前述層間絕緣膜的剩餘部分,在前述保險絲元件的保險絲中央部的兩側取一定的間隔來配置。
- 一種半導體積體電路裝置,其特徵係由下列所成:半導體基板;元件分離絕緣膜,其係設於前述半導體基板的表面;複數的保險絲元件,其係於前述元件分離絕緣膜上取間隔來配置,由多結晶矽所構成;絕緣膜,其係配置於前述保險絲元件上;層間絕緣膜,其係設於前述絕緣膜上;矽氮化膜,其係設於前述層間絕緣膜上;開口領域,其係設於前述保險絲元件的上方,前述矽氮化膜及前述層間絕緣膜的一部分被除去;及 複數的點形狀的凹部,其係設於前述開口領域下的前述層間絕緣膜的剩餘部分,在前述保險絲元件的保險絲中央部的兩側,分別取一定的間隔,配置於與鄰接的保險絲元件之間。
- 一種半導體積體電路裝置,其特徵係由下列所成:半導體基板;元件分離絕緣膜,其係設於前述半導體基板的表面;複數的保險絲元件,其係於前述元件分離絕緣膜上取間隔來配置,由多結晶矽所構成;絕緣膜,其係配置於前述保險絲元件上;層間絕緣膜,其係設於前述絕緣膜上;矽氮化膜,其係設於前述層間絕緣膜上;開口領域,其係設於前述保險絲元件的上方,前述矽氮化膜及前述層間絕緣膜的一部分被除去;及凹部,其係設於前述開口領域下的前述層間絕緣膜的剩餘部分,在前述保險絲元件的保險絲中央部的兩側取一定的間隔來配置,前述凹部在鄰接的保險絲元件間為一個。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| JP2015-094311 | 2015-05-01 | ||
| JP2015094311A JP2016213293A (ja) | 2015-05-01 | 2015-05-01 | 半導体集積回路装置 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201709467A TW201709467A (zh) | 2017-03-01 |
| TWI688072B true TWI688072B (zh) | 2020-03-11 |
Family
ID=57204741
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW105111375A TWI688072B (zh) | 2015-05-01 | 2016-04-12 | 半導體積體電路裝置 |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US9793215B2 (zh) |
| JP (1) | JP2016213293A (zh) |
| KR (1) | KR20160130157A (zh) |
| CN (1) | CN106098685B (zh) |
| TW (1) | TWI688072B (zh) |
Families Citing this family (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CA2967555A1 (en) * | 2014-11-13 | 2016-05-19 | Soc Corporation | Chip fuse manufacturing method and chip fuse |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20010023975A1 (en) * | 2000-03-23 | 2001-09-27 | Tomoki Hirota | Method of and apparatus for cutting off fuse electrode, integrated circuit device, and method of manufacturing same |
| US20070023860A1 (en) * | 2005-07-12 | 2007-02-01 | Samsung Electronics Co., Ltd. | Semiconductor device having a fuse barrier pattern and fabrication method thereof |
| US20070181968A1 (en) * | 2006-02-07 | 2007-08-09 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
Family Cites Families (19)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS60180140A (ja) * | 1984-02-28 | 1985-09-13 | Toshiba Corp | 半導体装置 |
| JPH07211779A (ja) * | 1994-01-21 | 1995-08-11 | Fujitsu Ltd | 半導体集積回路 |
| JP3256626B2 (ja) * | 1994-05-15 | 2002-02-12 | 株式会社東芝 | 半導体装置 |
| US5747868A (en) * | 1995-06-26 | 1998-05-05 | Alliance Semiconductor Corporation | Laser fusible link structure for semiconductor devices |
| EP0762498A3 (en) * | 1995-08-28 | 1998-06-24 | International Business Machines Corporation | Fuse window with controlled fuse oxide thickness |
| US5970346A (en) * | 1997-09-19 | 1999-10-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fuse window guard ring structure for nitride capped self aligned contact processes |
| JPH11121712A (ja) * | 1997-10-14 | 1999-04-30 | Hitachi Ltd | 半導体集積回路装置およびその製造方法 |
| US6486526B1 (en) * | 1999-01-04 | 2002-11-26 | International Business Machines Corporation | Crack stop between neighboring fuses for protection from fuse blow damage |
| JP2000268699A (ja) * | 1999-03-18 | 2000-09-29 | Toshiba Corp | フューズ回路 |
| KR100317533B1 (ko) * | 1999-11-10 | 2001-12-24 | 윤종용 | 반도체 집적회로 장치에서의 레이저 퓨즈박스의 구조 및그에 따른 제조 방법 |
| JP2004303991A (ja) * | 2003-03-31 | 2004-10-28 | Seiko Epson Corp | 半導体装置及びその製造方法 |
| JP2005019619A (ja) * | 2003-06-25 | 2005-01-20 | Seiko Epson Corp | 溶断ヒューズを備えた半導体装置及びその製造方法 |
| KR100519799B1 (ko) * | 2004-03-25 | 2005-10-10 | 삼성전자주식회사 | 반도체 소자의 퓨즈영역 및 그 제조방법 |
| KR100805695B1 (ko) * | 2005-08-17 | 2008-02-21 | 주식회사 하이닉스반도체 | 메탈퓨즈를 구비한 반도체소자의 제조 방법 |
| KR100722934B1 (ko) * | 2005-11-18 | 2007-05-30 | 삼성전자주식회사 | 반도체소자의 퓨즈박스 및 퓨즈 커팅 방법 |
| JP4970518B2 (ja) | 2009-10-02 | 2012-07-11 | 富士通セミコンダクター株式会社 | 半導体装置の製造方法 |
| KR20140010268A (ko) * | 2012-07-16 | 2014-01-24 | 에스케이하이닉스 주식회사 | 반도체 소자 및 그 제조 방법 |
| JP6215020B2 (ja) * | 2013-01-25 | 2017-10-18 | エスアイアイ・セミコンダクタ株式会社 | 半導体装置 |
| JP6448424B2 (ja) * | 2015-03-17 | 2019-01-09 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
-
2015
- 2015-05-01 JP JP2015094311A patent/JP2016213293A/ja active Pending
-
2016
- 2016-04-12 TW TW105111375A patent/TWI688072B/zh not_active IP Right Cessation
- 2016-04-26 US US15/138,338 patent/US9793215B2/en not_active Expired - Fee Related
- 2016-04-28 KR KR1020160052225A patent/KR20160130157A/ko not_active Withdrawn
- 2016-04-29 CN CN201610276143.4A patent/CN106098685B/zh not_active Expired - Fee Related
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20010023975A1 (en) * | 2000-03-23 | 2001-09-27 | Tomoki Hirota | Method of and apparatus for cutting off fuse electrode, integrated circuit device, and method of manufacturing same |
| US20070023860A1 (en) * | 2005-07-12 | 2007-02-01 | Samsung Electronics Co., Ltd. | Semiconductor device having a fuse barrier pattern and fabrication method thereof |
| US20070181968A1 (en) * | 2006-02-07 | 2007-08-09 | Samsung Electronics Co., Ltd. | Semiconductor device and method of manufacturing the same |
Also Published As
| Publication number | Publication date |
|---|---|
| CN106098685A (zh) | 2016-11-09 |
| JP2016213293A (ja) | 2016-12-15 |
| US20160322301A1 (en) | 2016-11-03 |
| KR20160130157A (ko) | 2016-11-10 |
| US9793215B2 (en) | 2017-10-17 |
| CN106098685B (zh) | 2020-12-01 |
| TW201709467A (zh) | 2017-03-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR101470530B1 (ko) | 일체화된 가드 링 패턴과 공정 모니터링 패턴을 포함하는 반도체 웨이퍼 및 반도체 소자 | |
| KR102156820B1 (ko) | 반도체 장치 | |
| TWI545753B (zh) | 半導體裝置及其製造方法 | |
| US10297520B2 (en) | Semiconductor device and manufacturing method of a semiconductor device | |
| CN105830209A (zh) | 半导体器件及其制造方法 | |
| US10366921B2 (en) | Integrated circuit structure including fuse and method thereof | |
| JP5712875B2 (ja) | 半導体装置及びその製造方法 | |
| TWI688072B (zh) | 半導體積體電路裝置 | |
| US9559055B2 (en) | Semiconductor device | |
| TW202036689A (zh) | 切割晶圓的方法及晶粒 | |
| US20240112963A1 (en) | Semiconductor structure | |
| CN114725067A (zh) | 半导体器件 | |
| KR101129818B1 (ko) | 반도체 장치 | |
| TWI575697B (zh) | 半導體積體電路裝置 | |
| JP2008053559A (ja) | 半導体装置およびその製造方法 | |
| US20180247903A1 (en) | Semiconductor device and method of manufacturing a semiconductor device | |
| KR100673112B1 (ko) | 퓨즈박스의 가아드링 | |
| CN117810204A (zh) | 半导体结构 | |
| CN121215613A (zh) | 一种半导体结构及其制备方法 | |
| JP5666410B2 (ja) | 半導体装置 | |
| JP2004303784A (ja) | 半導体装置の製造方法 | |
| CN121419660A (zh) | 半导体结构及其制备方法 | |
| JP2014093438A (ja) | 半導体装置及び半導体装置の製造方法、半導体装置の特性調整方法 | |
| JP2005260068A (ja) | 半導体基板、半導体装置、その製造方法ならびにその検査方法 | |
| KR20060131560A (ko) | 반도체소자의 퓨즈박스 및 그 형성방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |