[go: up one dir, main page]

TWI688041B - 使用犧牲次鰭部層而被形成於矽基板上的奈米線通道、使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法、及計算系統 - Google Patents

使用犧牲次鰭部層而被形成於矽基板上的奈米線通道、使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法、及計算系統 Download PDF

Info

Publication number
TWI688041B
TWI688041B TW104138967A TW104138967A TWI688041B TW I688041 B TWI688041 B TW I688041B TW 104138967 A TW104138967 A TW 104138967A TW 104138967 A TW104138967 A TW 104138967A TW I688041 B TWI688041 B TW I688041B
Authority
TW
Taiwan
Prior art keywords
fin
channel
layer
height
nanowire
Prior art date
Application number
TW104138967A
Other languages
English (en)
Other versions
TW201635429A (zh
Inventor
吉伯特 狄威
馬修 梅茲
傑克 卡瓦萊羅斯
威利 瑞奇曼第
塔何 甘尼
安拿 莫希
錢德拉 莫哈帕拉
薩納斯 珈納
馬可 拉多撒福傑維克
葛蘭 葛雷斯
Original Assignee
美商英特爾股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 美商英特爾股份有限公司 filed Critical 美商英特爾股份有限公司
Publication of TW201635429A publication Critical patent/TW201635429A/zh
Application granted granted Critical
Publication of TWI688041B publication Critical patent/TWI688041B/zh

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/014Manufacture or treatment of FETs having zero-dimensional [0D] or one-dimensional [1D] channels, e.g. quantum wire FETs, single-electron transistors [SET] or Coulomb blockade transistors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/024Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/40FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels
    • H10D30/43FETs having zero-dimensional [0D], one-dimensional [1D] or two-dimensional [2D] charge carrier gas channels having 1D charge carrier gas channels, e.g. quantum wire FETs or transistors having 1D quantum-confined channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/62Fin field-effect transistors [FinFET]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • H10D30/6735Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6757Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/113Isolations within a component, i.e. internal isolations
    • H10D62/115Dielectric isolations, e.g. air gaps
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/117Shapes of semiconductor bodies
    • H10D62/118Nanostructure semiconductor bodies
    • H10D62/119Nanowire, nanosheet or nanotube semiconductor bodies
    • H10D62/121Nanowire, nanosheet or nanotube semiconductor bodies oriented parallel to substrates
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/81Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials of structures exhibiting quantum-confinement effects, e.g. single quantum wells; of structures having periodic or quasi-periodic potential variation
    • H10D62/812Single quantum well structures
    • H10P14/271
    • H10P14/2905
    • H10P14/3462
    • H10P50/283
    • H10P50/642
    • H10W10/00
    • H10W10/01
    • H10W10/011
    • H10W10/014
    • H10W10/10
    • H10W10/17
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/40Crystalline structures
    • H10D62/405Orientations of crystalline planes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/83Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
    • H10D62/832Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/80Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
    • H10D62/85Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group III-V materials, e.g. GaAs
    • H10P14/3211
    • H10P14/3218
    • H10P14/3411
    • H10P14/3421

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
  • General Chemical & Material Sciences (AREA)
  • Chemical Kinetics & Catalysis (AREA)
  • Nanotechnology (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Inorganic Chemistry (AREA)
  • Materials Engineering (AREA)

Abstract

一種積體電路晶粒包含用於電晶體之通道材料的四閘極裝置奈米線(例如,作為MOS裝置之通道的單一材料或堆疊),其藉由從該通道材料下方移除次鰭部材料的一部分而被形成,其中,該次鰭部材料係生長在深寬比捕獲(ART)溝槽中。在一些情況中,在此種奈米線的形成中,可以移除在該通道下方之有缺陷的鰭部材料或區域。此種移除可隔離該鰭部通道,移除該鰭部缺陷及漏洩路徑,以及形成具有可於其上形成閘極材料之四個曝露表面之通道材料的奈米線。

Description

使用犧牲次鰭部層而被形成於矽基板上的奈米線通道、使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法、及計算系統
本發明係有關電路裝置及基於鰭部之電路裝置之製造及結構。
在基板上之電路裝置(例如,在半導體(例如,矽)基板上之積體電路(IC)電晶體、電阻器、電容器等等)之增加的性能及良率通常係在這些裝置之設計、製造及操作期間所考慮的主要因素。例如,在金屬氧化物半導體(MOS)電晶體裝置(諸如,使用在互補金屬氧化物半導體(CMOS))之設計及製造或形成期間,通常需要增加在N型MOS裝置(n-MOS)通道中的電子之移動且增加在P型MOS裝置(p-MOS)通道中之帶正電荷電洞的移動。在一些情況中,為了增加此移動,如III-V族及IV族化學元素材料之晶格失配的通道材料被磊晶生長於矽上以便在該失配的通道材料中引致應變。這使得可形成未被晶格匹配於該Si基板之III-V族或鍺的高遷移性通道。
然而,由於在材料中之如此的較大晶格失配,當新的 材料(例如,III-V及IV族(例如,矽、鍺)被生長在矽材料基板上時,會產生結晶缺陷。由於此晶格失配以及在用以形成該通道的材料層之間產生的缺陷,會減緩性能及電子/電洞移動。
一種積體電路晶粒包含用於電晶體之通道材料的四閘極裝置奈米線(例如,作為MOS裝置之通道的單一材料或堆疊),其藉由從該通道材料下方移除次鰭部材料的一部分而被形成,其中,該次鰭部材料係生長在深寬比捕獲(ART)溝槽中。在一些情況中,在此種奈米線的形成中,可以移除在該通道下方之有缺陷的鰭部材料或區域。此種移除可隔離該鰭部通道,移除該鰭部缺陷及漏洩路徑,以及形成具有可於其上形成閘極材料之四個曝露表面之通道材料的奈米線。
101‧‧‧半導體基板
102‧‧‧材料
103‧‧‧頂部表面
104‧‧‧STI材料
105‧‧‧上部溝槽
106‧‧‧下部溝槽
107‧‧‧STI區域
108‧‧‧STI區域
109‧‧‧鰭部
113‧‧‧側壁
115‧‧‧側壁
116‧‧‧頂部表面
117‧‧‧頂部表面
118‧‧‧側壁
119‧‧‧側壁
122‧‧‧材料
123‧‧‧側邊表面
124‧‧‧側邊表面
125‧‧‧頂部表面
126‧‧‧材料
128‧‧‧材料
135‧‧‧頂部表面
142‧‧‧材料
144‧‧‧緩衝材料
146‧‧‧側邊表面
147‧‧‧側邊表面
150‧‧‧奈米線
151‧‧‧蝕刻開口
152‧‧‧側邊表面
153‧‧‧側邊表面
154‧‧‧底部表面
155‧‧‧頂部表面
160‧‧‧閘極介電質材料
212‧‧‧側邊表面
213‧‧‧側邊表面
214‧‧‧底部表面
215‧‧‧頂部表面
222‧‧‧材料
223‧‧‧側邊表面
224‧‧‧側邊表面
225‧‧‧頂部表面
226‧‧‧次鰭部材料
228‧‧‧材料
235‧‧‧頂部表面
244‧‧‧材料
250‧‧‧堆疊
500‧‧‧製程
505‧‧‧方塊
510‧‧‧方塊
520‧‧‧方塊
530‧‧‧方塊
540‧‧‧方塊
545‧‧‧方塊
550‧‧‧方塊
600‧‧‧計算裝置
602‧‧‧板
604‧‧‧處理器
606‧‧‧通信晶片
圖1係具有鰭部之半導體基板基底之一部分的概要剖面圖,其中,展示在該基板之頂部表面及該鰭部周圍形成一層淺溝槽隔離(STI)材料之後的視圖。
圖2展示圖1之半導體基板在STI區域間形成上部及下部溝槽之後的視圖。
圖3A展示圖2之半導體基板在該上部及下部溝槽中形成磊晶材料之後的視圖。
圖3B展示圖3A之半導體基板在蝕刻STI區域以移除其之高度且曝露該犧牲次鰭部材料可被蝕刻之高度。
圖3C展示圖3B之半導體基板在蝕刻以移除犧牲次 鰭部材料以從延伸於STI區域之蝕刻頂部表面上方之通道材料之通道層之高度形成電子裝置奈米線之後的視圖。
圖3D展示圖3C之半導體基板在從電子裝置奈米線之所有四個曝露表面生長而形成第一保形磊晶「包覆」材料之第一保形厚度之後的視圖。
圖4A展示圖2之半導體基板在該上部及下部溝槽中形成磊晶材料之後的另一實施例。
圖4B展示圖4A之半導體基板在蝕刻STI區域以移除其之高度且曝露該犧牲次鰭部材料可被蝕刻之高度。
圖4C展示圖4B之半導體基板在蝕刻以移除犧牲次鰭部材料以從延伸於STI區域之蝕刻頂部表面上方之通道材料之一堆疊之高度形成一電子裝置堆疊之後的視圖。
圖4D係展示圖4C之半導體基板在蝕刻以移除薄膜通道材料以從延伸於該STI區域之蝕刻頂部表面之上方之保留通道層之高度形成電子裝置奈米線之後的視圖。
圖5展示用於使用犧牲次鰭部材料而在基板之上形成高遷移性奈米線「四閘極」裝置之實例製程的流程圖。
圖6繪示依照一個實施之計算裝置。
當某些材料(例如,III-V及IV族(例如,矽(Si)及鍺(Ge))原子元素材料)被磊晶生長在矽材料基板(例如,單晶矽)上時,在材料中之較大的晶格失配可能會產生缺陷。在一些情況中,該材料可從在淺溝槽隔離(STI)區域間的溝槽中自基板表面開始被磊晶生長。該生長可被圖案化及蝕刻以形成在其中或其上可形成裝置之材料的「鰭部」。因此,在該鰭部從該生長被圖案化及蝕 刻之後,在其中或其上可形成裝置之材料的「鰭部」中可能會存在有缺陷。若這些缺陷傳播遍佈該溝槽,其可能會在從延伸於該溝槽上方磊晶生長所形成之裝置層上建構之裝置中造成良率及變異問題。此傳播可能存在於形成在鰭部中之「鰭部」裝置中,該鰭部係從延伸於該溝槽上方之磊晶生長被圖案化及蝕刻。此鰭部裝置可包含形成在從或延伸於半導體(例如,矽)基板或其他材料上方生長的「鰭部」之側壁中或上之鰭部積體電路(IC)電晶體、電阻器、電容器等等。此裝置可基於在N型(例如,被摻雜而具有電子電荷載子)MOS裝置(n-MOS)通道中之電子移動及在P型(例如,被摻雜而具有電洞電荷載子)MOS裝置(p-MOS)通道中之帶正電荷電洞的移動而包含鰭部金屬氧化物半導體(MOS)電晶體裝置(諸如,使用在互補金屬氧化物半導體(CMOS)中)。
在本文中描述之實施例對僅在該鰭部之一方向(例如,沿著寬度W,諸如圖2-6中所示)上捕獲缺陷之製程提供一解決方案。此解決方案可包含一製程,該製程利用其中鰭部之高度(H)大於寬度(W)之深寬比捕獲的觀念。然而,此方案會使大量的缺陷在該鰭部之長方向上傳播朝向裝置層。依照實施例,此缺陷可藉由沿著形成溝槽之STI的側壁(例如,在W及長度L兩方向上)捕獲缺陷而避免,此係藉由使溝槽之高度(H)大於溝槽之寬度(W)及長度(L)而使得比值H/W>=1.5且H/L>=1.5而達成。此比值(例如,深寬比捕獲或「ART」」可給予最小H/W比值限制以阻止在形成於溝槽中之緩衝層中的許多缺陷。因此,在本文中所述之製程可避免在鰭部中由於在層介面中的晶格失配所造成的結晶缺陷。例如,在溝 槽中之缺陷(例如,結晶缺陷)可能不延伸至或不存在於磊晶區域中(例如,該區域之上部裝置材料)。因此,從該材料形成之鰭部可提供電子裝置材料(例如,井部及/或通道),於其中可以形成無缺陷鰭部式裝置。
在一些情況中,為了在Si上提供高遷移性通道,鰭部場效電晶體(FET)井及通道材料或層可使用生長在ART溝槽中之高遷移性材料而被生長。在此情況中,為了控制靜電,次通道鰭部(例如,次鰭部)材料可能必須要高度摻雜或具有足夠大的傳導帶或價能帶偏移以從「次鰭部材料」之次通道隔離通道材料。亦應注意的是,此手段可使CMOS整合,然而可能需要極深的窄溝槽以適應所有的鰭部緩衝及裝置層被生長在該溝槽中(例如,參考上述的ART)。使用此手段,缺陷可被捕獲在深溝槽之底部處的鰭部中且使頂部或通道鰭部區域較無缺陷。一個問題在於在通道下方之鰭部材料或區域可能仍會由於在該鰭部中之缺陷)諸如在ART溝槽中之鰭部中或在該溝槽之底部處的缺陷)而漏洩(例如,其造成電子或電洞電流載子漏洩路徑)。
因此,在本文中所述的一些實施例包含利用生長在ART溝槽中之高遷移性材料而在Si上生長高遷移性通道,然後蝕刻掉或蝕除該鰭部之次緩衝層以避免或消除由於在該ART溝槽中之鰭部中的缺陷所造成之漏洩。依照實施例,可在ART溝槽中生長高遷移性鰭部材料,然後將該材料形成為奈米線(或奈米帶),其可被用作為用於 電晶體之高遷移性通道(例如,作為MOS裝置之通道的單一材料或堆疊)。在一些情況中,該奈米線可被用來形成或用作為「四閘極」裝置之部分,諸如其中該奈米線為該(等)半導體通道材料之一或多個層的「四通道」之裝置。這可以藉由移除在該通道材料下方之該鰭部之一部分來予以達成。在一些情況中,在此種奈米線或奈米帶之形成中,可以移除在該通道下方之有缺陷的鰭部材料或區域。此種移除可隔離鰭部通道,移除鰭部缺陷及漏洩路徑,且形成通道材料之奈米線或奈米帶。
依照實施例,III-V族或Ge材料之高遷移性鰭部通道材料係經由在深溝槽中的深寬比捕獲而被生長在Si上。由於晶格失配,該鰭部之次通道部分將會是有缺陷的。
依照一些實施例,藉由已知的蝕刻選擇性(例如,歷經一時間期間,選定的化學物蝕除選定類型之材料之所要厚度但不蝕除另一選定之材料之厚度(例如,僅針對該另一材料之該厚度的2至5%之間),該鰭部之次通道材料(例如,在通道材料下方之「次鰭部材料」」可為不同於該通道之III-V或Ge材料或該通道可被保護而使得有缺陷的材料可藉由已知的蝕刻選擇性而被移除。
依照實施例,移除該鰭部之次通道材料可(1)消除在次通道材料中會影響通道中之載子移動的寄生漏洩路徑;(2)將電晶體通道與溝槽中之STI及材料隔離;及(3)可實現該閘極可被形成於通道之所有側邊周圍或其上以達到該通道之優越的靜電控制。接面區域(例如,源 極及汲極)可在移除或蝕刻之前被形成在鰭部之末端處,使得奈米線被懸置於形成在該次鰭部材料被移除之處的開口上方。例如,接面區域可藉由利用光阻劑保護或覆蓋在該鰭部的末端處之長度的一部分以免於被蝕刻來予以形成,同時容許「閘極」蝕刻以蝕刻鰭部之中心部分(例如,將形成接面區域之該末端部分之間的一部分)。這將移除次通道材料且形成懸置在形成於該中心部分中之開口之上、在接面區域之間、在通道材料下方的奈米線。
在一些情況中,藉由使用已知的蝕刻選擇性可(1)在鰭部之形成期間,可以選擇或預定該鰭部之次通道材料(例如,在該通道材料下方之材料)為III-V或IV族材料(其係不同於該通道材料),使得該(例如,有缺陷的)次通道材料可被選擇性地蝕除而不會蝕刻(例如,且同時留下)該通道材料(例如,因而從保留的通道材料來形成奈米線)。在此,該蝕刻劑可被選擇為可蝕刻該次通道材料但不蝕刻該通道材料之蝕刻劑。
在其他情況中,藉由使用已知的蝕刻選擇性,(2)在鰭部之形成期間,可以藉由選擇或預定另一III-V或IV族材料(其係不同於該通道材料)之薄膜層來保護該鰭部之通道材料(例如,附接至該通道材料之頂部及底部表面),使得該(例如,有缺陷的)次通道材料可被選擇性地蝕除而不會蝕刻(例如,且同時留下)該通道材料,諸如由於該通道材料藉由該薄膜層及毛細管效應而被保護以免於被蝕除。在此,該蝕刻劑可被選擇為可蝕刻該通道材 料但不蝕刻該薄膜層或通道材料之蝕刻劑(例如,因而形成奈米線,諸如該三種材料(其為保留的薄膜層及通道材料)之一堆疊或奈米帶)。例如,由於在其頂部及底部表面上之該通道材料及保護性薄膜的薄高度;且該毛細管效應禁止或降低之通道寬度、被蝕刻之通道材料量的不相干性。
例如,依照一些實施例,一高遷移性通道材料被夾擠(例如,設置或定位)在兩個薄、寬能帶隙的材料層之間,使得蝕刻選擇性及毛細管蝕刻作用之組合可以保護該通道材料同時移除在兩個薄、寬能帶隙的材料層之間及通道材料周圍的所有其他材料。這可包含移除次通道材料但保留(例如,未移除)該兩個薄層,因而從該保留的薄膜層及通道材料來形成奈米線。
依照實施例,所形成之該「奈米線」係僅由該保留的通道材料所形成之奈米線,或者可以為僅該通道材料及該兩個薄膜層的「堆疊」。在一些情況中,在移除次通道材料後接著為裝置層之生長,諸如在奈米線(或堆疊)之所有四個曝露表面周圍生長閘極層,以形成「四閘極」裝置(例如,具有包括在其長度之至少一部分或其全部長度上完全曝露之兩個側邊、一頂部及一底部表面之通道(例如,四通道)的裝置)。電晶體裝置接著可被形成在該奈米線(或堆疊)之側壁、底部及頂部表面上。
當使用該奈米線作為電晶體通道時,該有缺陷的次通道(例如,次鰭部)材料之蝕刻可由於移除從該次通道或 次鰭部材料至該基板之漏洩而導致或提供降低的電晶體漏洩之巨大的未預期到的益處(例如,由於未具有通過該次鰭部材料之漏洩)。再者,在該奈米線之高遷移性通道材料周圍保留寬能帶隙材料(例如,閘極介電質)之薄層已展示可以提供導致較高載子遷移性之優越的閘極介面性質(例如,具有形成在奈米線上或周圍之閘極材料)之未預期到的益處。這些實施例可以導致以下未預期到的益處:(1)由於在通道下方之有缺陷的次通道磊晶材料中的漏洩路徑之實體移除而降低關斷狀態漏洩電晶體,(2)由於實體上薄但寬的能帶隙半導體保護該高遷移性通道而具有較強大之閘極控制的較高品質的通道材料氧化物-磊晶介面,(3)由於存在有保護該通道之寬能帶隙材料而在該通道中具有較高的遷移性,(4)由於上述增進之遷移性及增進之閘極介面品質而具有較佳導通狀態電流之電晶體。
吾人現將描述形成保留通道材料之此種奈米線(例如,參考圖3C及4D),或作為保留「堆疊」,其為在兩個薄膜通道層之間的通道材料(例如,參考圖4C)。
圖1為具有鰭部109之半導體基板基底之一部分的概要剖面圖,其中,展示在該基板之頂部表面及該鰭部周圍形成一層淺溝槽隔離(STI)材料之後的視圖。圖1展示具有頂部表面103且具有鰭部109之材料102之半導體基板或基底101。基板101可包含矽、多晶矽、單晶矽;或由矽、多晶矽、單晶矽形成;或由矽、多晶矽、單晶矽沈 積;或由矽、多晶矽、單晶矽生長,或者用以形成矽基底或基板(諸如,矽晶圓)之各種其它適當的技術來予以形成。例如,依照實施例,基板101可藉由生長單晶矽基板基底材料而被形成,該材料為具有在100埃與1000埃間之厚度的純矽。或者,該基板101可藉由各種合適的矽或矽合金材料102之充分化學汽相沈積而被形成,以形成在厚度上具有一至三微米間之厚度的材料層,諸如藉由CVD以形成在厚度上具有兩微米之厚度。亦可考慮基板101可為一鬆弛(relaxed)、非鬆弛(non-relaxed)、分級及/或非分級矽合金材料102。材料102在表面103處可為鬆弛材料(例如,具有未應變晶格)。材料102可為單晶矽材料。基板102可由矽製成且具有具(100)晶體定向材料(例如,依照米勒指數(Miller Index))之頂部表面103(及鰭部之頂部表面109)。在一些情況中,基板101可以是“斜切(miscut)”基板。
在一些情況中,基板101可被蝕刻而沿著基板之長度(例如,頁面內)形成矽鰭部109之一或多者。鰭部109可藉由遮蔽基板之頂部表面(於其上欲形成該鰭部),且蝕刻基板101之材料達用以形成所要鰭部高度(例如,高度H1加HS)所需要的時間期間而形成。此蝕刻可如業界所習知之方式來予以執行。在形成基板之材料102之鰭部109之後,STI材料104可被沈積在鰭部的間隙之間,及沈積在鰭部之上。該沈積STI材料可藉由拋光而曝露出鰭部109之頂部,諸如藉由如業界所習知的化學機械拋光 (CMP)。在拋光之後,該STI材料為形成STI材料104之分離的STI區域107與108。
STI材料104可由氧化物或氮化物或其組合所形成。STI材料104可由如業界所習知的SiN、SiO2或其他材料所形成。STI材料104可藉由原子層沈積(ALD)或化學汽相沈積(CVD)來予以形成。STI材料104大致上可經由電漿增強化學汽相沈積(PECVD)沈積。在一些情況中,在一製程(例如,PECVD)期間可使用如業界所習知的任何不同的氧前驅物、矽烷前驅物或一般的前驅物來形成STI材料104。在一些情況中,藉由在400℃下使用四乙氧基矽烷+氧+RF(TEOS+O2+RF)之製程來形成STI材料104。在一些情況中,材料104可為非晶材料或非晶體材料。
圖2展示圖1之半導體基板在STI區域間形成上部及下部溝槽之後的視圖。圖2展示界定在STI區域107與108之間的上部溝槽105且高於表面103之高度。如業界所習知,溝槽105可藉由圖案化及蝕刻鰭部109來予以形成。如業界所習知,這可包含執行乾式蝕刻以移除在STI區域之間的鰭部109之高度。此蝕刻可使用或不使用遮罩來保護該STI區域。鰭部109之移除高度可向下延伸,但不低於基板之頂部表面103。
在形成上部溝槽104之後,下部溝槽106可藉由蝕刻來移除鰭部109之任何保留的材料及表面103下方之基板101之額外材料,以在其底部形成具有A1角度之三角形 或“V”形狀。形成下部溝槽106可包含隨後的濕式蝕刻,諸如三甲基氫氧化銨蝕刻來移除鰭部109之任何保留的材料及在基板101之表面103下方之材料102之高度H2。然而,在一些實施例中,乾式蝕刻或濕式蝕刻可停止於表面103以提供結晶材料之平坦表面,諸如具有(100)結晶指數材料,以取代下部溝槽106之“V”形部分。
STI區域107具有側壁113及高度H1+H5。STI區域108具有側壁115及高度H1+H5。側壁113與115可以是垂直於(例如,相對成直角)水平平坦表面103之垂直平坦表面。側壁可包括或是為STI材料104。在一些情況中,側壁材料可以是非晶材料或非晶體材料。STI區域107與108可具有在10與100奈米之間之寬度。
上部溝槽105可藉由區域107與108之側壁來予以界定。更具體言之,圖2展示溝槽105,其具有在區域107之側壁113處之側邊、在區域108之側壁115處之側邊、在頂部表面103之高度處之底部、及鄰近(例如,靠近)具有高度H1+H5之頂部表面之頂部,或由以上各者所界定。在材料102蝕刻以形成下部溝槽106之前,溝槽105可延伸至在溝槽之底部將曝露材料102之表面103處。在一些情況中,每一個溝槽105係藉由其他STI區域之額外側壁來予以界定,諸如具有側壁(類似於側壁113與115)之前及後STI,且具有高度H1+H5之頂部表面,但界定溝槽105之長度L。
溝槽105可具有藉由區域107之側壁113與在區域108之側壁115處的側邊之間的水平距離所界定之寬度W1。寬度W1可以是介於10與100奈米(nm)之間的寬度。在一些情況中,W1是大約25nm。在一些情況中,寬度W1可為5、10、20或30奈米。在一些情況中,寬度W1可介於5與30奈米之間。
溝槽105可具有藉由在頂部表面103及區域107與108的頂部表面之間的垂直距離所界定之高度H1+H5。高度H1可以是介於30與300奈米(nm)之間的高度。在一些情況中,H1是大約75nm。溝槽之H1可大於溝槽之W1,使得比值H1/W1為>=1.5。在一些情況中,該比值H1/W1為=1.5。在一些情況中,該比值H1/W1為>=2.0。
在一些情況中,高度HS可等於高度H3+H4+H5,如針對圖3A-D所示及描述。在一些情況中,高度HS可等於高度H3+2xH41+H4,如針對圖4A-D所示及描述。
溝槽105可具有長度L1,其界定為進入頁面及沿著側壁113或側壁115之長度。長度L1可為介於50nm及5微米之間之長度。在一些情況中,L1是大約500nm。在一些情況中,長度L1可介於200與1000奈米之間。
溝槽之H1可大於溝槽之L1,使得比值H1/L1為>=1.5。在一些情況中,該比值H1/L1為=1.5。在一些情況中,該比值H1/L1為>=2.0。依照一些實施例,W1可介於10與15奈米(nm)之間且H1可為350奈米(nm)。視情況,L1亦可等於W1。
圖2亦展示經界定延伸至表面103及基板101之下部溝槽106。溝槽106可界定在基板101之材料102的側壁118與119之間。表面118與119可為具有(111)晶體指數基板材料之基板材料102的基板內部側壁。側壁118與119可在溝槽106之底部相交及形成大約125度之向內角度,如已知用以形成在(100)晶體指數基板材料頂部表面103下方之(111)晶體指數之壁部。下部溝槽106在其上部開口具有高度H2及寬度W1以及長度L1。如業界所習知,基於(111)晶體指數所形成之側壁118與119,高度H2可正比於寬度W1。
側壁118與119可在下部溝槽之底部相交且形成介於123與128度之間的向內“V”形底部角度A1。如業界所習知,角度A1可以是形成在(111)晶體指數之側壁118與119之相交處的角度。
在一些情況中,如業界所習知,側壁118與119可藉由圖案化及蝕刻而被形成。這可包含使用用以形成溝槽106之相同蝕刻製程來圖案化蝕刻材料102。在一些情況中,在形成上部溝槽105之後,這可包含使用第二蝕刻或不同蝕刻化學品。
在一些情況中,溝槽106係藉由基板之額外側壁(諸如,材料102之前及後側壁表面)來予以界定,其可以為垂直(例如,具有110晶體定向)或具有(111)晶體定向。這些額外側壁可界定溝槽106之長度L。圖2展示界定在STI區域107與108之間且在表面103中之溝槽105 與106。然而,可設想更多的是,在基板101上可存在相似的溝槽及區域(例如,諸如至少數百個或數十萬個)。
圖3A展示圖2之半導體基板在形成磊晶材料於上部及下部溝槽中之後的視圖。圖3A展示在溝槽106中從側壁(例如,側邊表面118與119)磊晶生長材料122之第一緩衝層。材料122可為「犧牲」層之緩衝層或是其隨後將被移除或蝕刻以形成通道材料之奈米線的材料。在一些情況中,材料122為鰭部犧牲材料之次鰭部緩衝層。材料122可從(例如,接觸)基板材料102之該(111)晶體表面磊晶生長。該材料122可藉由使用原子層磊晶(ALE)、化學汽相沈積(CVD)、金屬有機化學汽相沈積(MOCVD)、金屬有機汽相磊晶(MOVPE)之磊晶生長(例如,異質磊晶生長)而被形成,且僅可從溝槽中之「晶種」表面118與119生長,而不可從STI側壁或STI頂部表面生長。在一些情況中,該材料122可藉由使用分子束磊晶(MBE),或遷移性增進磊晶(MEE)之磊晶生長(例如,異質磊晶)而被形成。生長沈積之選擇(如生長溫度,氣體助焊劑之壓力等等)可界定磊晶生長之選擇性。在一些情況中,材料122之生長係藉由選擇或使用預定生長溫度範圍、氣體助焊劑之壓力範圍等等而從表面118與119選擇性地生長,如針對材料122已知的從表面118與119之材料生長,但不可從或源自在STI側壁或頂部表面之材料生長。材料122亦展示具有垂直側邊表面。
材料122具有高於高度H1之高度H3。材料122可具 有底部表面,該底部表面具有從表面118與119生長之(111)晶體定向材料,且具有側邊表面,該側邊表面具有沿著或鄰近至側壁113與115之(110)晶體定向材料。材料122可具有延伸高於高度H1之高度H3且具有(110)晶體定向材料並且平行於側壁113與115之側邊表面123與124。在一些實施例,在靠近或沿著形成溝槽之STI之側壁113與115的材料122中可能存在結晶缺陷。在一些實施例中,在材料122中可能由於缺陷而存在結晶缺陷,該缺陷包含起源在STI側壁113或115之堆疊錯誤,其仍然會保留在上部溝槽105之高度H1中。在一些情況中,這些缺陷可能不連續續或不存在於高度H1上方,且因此在高度H3中可能不存在。
在一些情況中,高度H3可介於50與60奈米之間。在一些情況中,高度H3可以是介於10至50奈米(nm)之間之高度。在一些情況中,H3是大約10nm。在一些情況中,高度H3可以是至少10nm之高度。在一些情況中,H3為介於20與100nm之間。在一些情況中,H3係50nm。在一些情況中,高度H3係足夠或充分大的,以允許材料122可選擇性地(例如,相對於材料142)橫向蝕刻以移除材料122之高度H3或所有材料122來形成具有高度H4及側壁152與154之材料142之奈米線。
材料122可具有頂部表面125,該缺陷具有(100)晶體定向(米勒指數)。材料122之頂部表面形成具有(100)晶體指數之平坦表面。材料122可在側壁113與 115之間具有寬度W1。材料122可具有長度L1。
在一些情況中,接面區域(例如,源極及汲極)在材料122移除之前係形成在材料122之末端處,使得當材料122被移除或蝕刻(例如,如圖3B-C及5所示)時,(例如,材料142之)保留的奈米線或帶係懸置在形成於次鰭部材料122被移除之處之開口的上方。側邊表面123與124可被蝕刻以移除高度H3之寬度W1;或移除所有材料122以形成材料142之如此的奈米線。
材料122之晶體晶格之尺寸可以為不同於材料102之晶體晶格(例如,具有晶格失配)。因此,材料102可能引致在材料122中之應變。該應變可能係由於與在側壁118與119處之材料102晶格失配所造成的。由於側壁118與119之角度,該應變可為雙向應變。如業界所習知,在材料122中之該應變可能係因晶格失配所造成之應變。在一些情況中,因為其是一個厚的緩衝層,材料122將會是鬆弛的且有缺陷的。在一些情況中,臨界厚度(高於該厚度,材料將會鬆弛)可以是小於6nm之厚度,所以在高度H1以上在材料122中將不會有應變。材料122在高度H3及表面125處可為鬆弛材料(例如,具有未應變晶格)。
圖3A展示具有頂部表面125之材料122,在該頂部表面125上或從該頂部表面125磊晶生長通道材料142之通道層。圖3A之材料142可為用於電晶體之通道材料(例如,作為MOS裝置之通道之通道材料之堆疊的單一 材料或部分)。材料142具有底部表面154,諸如原子鍵結至表面125或從(例如,接觸)表面125磊晶生長之表面。材料142亦包含頂部表面155,緩衝材料144之緩衝層從該頂部表面155開始磊晶生長。材料142亦展示具有垂直側邊表面152與153。這些表面可以為接續於材料122之側邊表面。依照一些實施例,該材料142可藉由使用原子層磊晶(ALE)、化學汽相沈積(CVD)、金屬有機化學汽相沈積(MOCVD)、金屬有機汽相磊晶(MOVPE)之磊晶生長(例如,異質磊晶生長)而被形成,且僅可從材料122之「晶種」頂部表面125開始生長。在一些情況中,該材料142可藉由使用分子束磊晶(MBE)或遷移性增進磊晶(MEE)之磊晶生長(例如,異質磊晶生長)而被形成且僅可從「晶種」頂部表面125開始生長。材料142可為無缺陷磊晶生長的單晶材料,其係從材料122之單晶無缺陷表面125開始生長。
材料142具有高於表面125之高度H4。材料142可具有從表面125生長且具有(100)晶體定向材料之底部表面154,及具有(110)晶體定向材料之垂直側邊表面152與153。側邊表面152與153可以接續於材料142之側邊表面123與124(例如,從其或其上方平行延伸),諸如藉由被生長在溝槽105中之兩側邊表面。在一些實施例,由於使用緩衝層122,在材料142中可能不存在有結晶缺陷。在一些情況中,在層122中之缺陷中斷在或不存在於高度H3中且因此不會被延續或被帶進至材料122 中。
在一些情況中,高度H4可介於3與20奈米之間。在一些情況中,H4是10奈米。在一些情況中,H4是20奈米。在一些情況中H4為介於15與30奈米之間。在一些情況中,高度H4可以是介於2至10奈米(nm)之間之高度。高度H4可為小於20奈米(nm)之高度。高度H4可以是小於10奈米(nm)之高度。在一些情況中,H4為介於2與5nm之間。
在一些情況中,高度H3係足夠或充分大的,以允許具有高度H3之曝露側壁材料122可被選擇性地(例如,相對於材料142)橫向蝕刻(例如,針對圖3B-C及5所示)來移除高度H3或所有材料122而形成具有高度H4及側壁152與153之材料142的奈米線150。這可能由於材料122被選擇性地蝕刻而(1)移除所有材料122,但(2)由於蝕刻化學品而無法移除材料142,使得蝕刻材料122比蝕刻材料142所歷經之時間期間還要快上至少50倍、上百倍或上千倍。
材料142可具有頂部表面155,該頂部表面155具有(100)晶體定向(米勒指數)。在一些情況中,材料142之頂部表面形成具有(100)晶體指數之平坦表面。材料142在側邊表面152與153之間可具有寬度W1。材料142可具有長度L1。
在一些情況中,接面區域在材料122移除之前被形成在材料142之末端處,使得當材料122被移除或蝕刻(例 如,如圖3B-C及5所示)時,材料142之保留的奈米線或帶係懸置在形成於次鰭部材料122被移除之處之開口的上方。側邊表面123與124可被蝕刻來移除高度H3或所有材料122,以形成具有高度H4及側壁152與154之材料142之奈米線150。
例如,接面區域可藉由利用光阻劑保護圖3A或圖3B之鰭部的末端處的長度以保護材料122與142之末端部分免於被蝕刻來予以形成,同時容許圖3D之「閘極」蝕刻以蝕刻鰭部之中心部分(例如,將形成接面區域之該末端部分之間的一部分),因而移除次通道材料122且形成懸置在形成於該中心部分中之開口之上、在接面區域之間、在通道材料下方的奈米線150。
材料142之晶體晶格之尺寸可以為不同於材料122之晶體晶格(例如,具有晶格失配)。因此,材料122可能引致在材料142中之應變。該應變可由於表面125與154之間之晶體晶格失配而為單向及/或雙向。如業界所習知,在材料142中之該應變可能為因晶格失配所造成之應變。由於形成該接面區域,在材料122(及可選的144)被蝕除之後,該應變可能持續存在,或保留在材料142之通道層中。電洞或電子載子之載子遷移性可由於分別在材料142中的抗壓強度或拉伸應變而提高。在一些情況中,材料142可相對於材料122應變且該應變係雙向(例如,由於在表面125與154處之晶體晶格失配)。在一些情況中,因為鰭部在長度L1為長的但在寬度W1為短的,所 以該應變之狹窄方向為較小的,因為該應變對於狹窄鰭部在寬度方向上可被鬆弛,且因此該應變沿著鰭部之長度L1而轉換成單向應變。
材料142相對於其介面及在表面125與154處之材料122的晶格可為鬆弛材料(例如,具有未應變晶格)。在一些情況中,材料142相對於該基板(例如,材料102;或側壁118與119)為應變層(取決於鰭部寬度而為單向地及/或雙向地)。
在一些情況中,基於寬度W1,材料142可由於長寬度W1而為雙向應變。雙向應變相較於單向應變可提供增強的載子遷移性。因此,儘管犧牲一些載子遷移性,提供夠短的寬度W1以導致單向強度可對較小電晶體或奈米線150造成不可預期之效果。在一些情況中,材料142之晶格可匹配材料122之晶格,因此在材料122與材料142中將不會有應變。
在一些情況中,材料142可具有高度H4,該高度H4夠小(例如,小於6奈米)而使得材料142在頂部表面155處會出現應變。在其他情況中,H4可夠大而使得儘管在在高度H4之下部部分存在有應變,但材料142在頂部表面155處不會保留應變。
圖3A展示具有頂部表面155之材料142,緩衝材料144之緩衝層係在該頂部表面155上或從該頂部表面155開始磊晶生長。材料144可為「犧牲」層或後續將被移除或蝕刻之材料,諸如當(或之後)材料122被蝕刻時。材 料144係可選擇的且在某些實施例中可被排除。材料144具有底部表面,諸如原子鍵結至表面155或從(例如,接觸)表面155磊晶生長之表面。材料144亦可包含頂部表面135。依照一些實施例,材料144可藉由如上述用於形成材料142的磊晶生長來予以形成,且僅可從材料142之「晶種」頂部表面155開始生長。材料144可為無缺陷磊晶生長、單晶材料,其從材料142之單晶無缺陷表面155開始生長。
材料144具有高於表面155之高度HS。材料144可具有底部表面,該底部表面具有從表面155生長之(100)晶體定向材料,及具有(110)晶體定向材料之側邊表面146與147。側邊表面146與147可以接續於材料142之側邊表面152與154(例如,從其或其上方平行延伸),諸如藉由被生長在溝槽105中之兩側邊表面。在一些實施例,由於使用緩衝層122,在材料144中可能不存在有結晶缺陷。在一些情況中,在層122中之缺陷中斷在或不存在於高度H3中且因此不會被延續或被帶進至材料142或144中。
高度H5可介於1至10奈米(nm)之間的高度。在一些情況中,H5為大約5nm。高度HS可為小於5nm之高度。在一些情況中,HS為介於2與5nm之間。在一些情況中,HS為2nm。
材料144可具有具有(100)晶體定向(米勒指數)之頂部表面155。材料144之頂部表面可拋光或蝕刻以形 成具有(100)晶體指數之平坦表面。材料144可具有在側邊表面之間之寬度W1。材料144可具有長度L1。
在一些情況中,接面區域(例如,源極及汲極)在材料144移除之前係形成在材料144之末端處,使得當材料144被移除或蝕刻(例如,如圖3B-C及5所示)時,(例如,材料142之)保留的奈米線或帶係懸置在該材料144被移除之處的下方。側邊表面146與147(及可選地,頂部表面135,除非被遮蔽)可被蝕刻而移除高度H5或蝕刻所有材料144以形成該材料142之如此的奈米線150。
例如,接面區域可藉由利用光阻劑保護圖3A或圖3B之鰭部的末端處的長度以保護層122、142與144之末端部分免於被蝕刻來予以形成,同時容許圖3D之「閘極」蝕刻以蝕刻鰭部之中心部分(例如,將形成接面區域之該末端部分之間的一部分),因而移除次通道材料122且形成懸置在形成於該中心部分中之開口之上、在接面區域之間、在通道材料下方的奈米線150。
材料144之晶體晶格之尺寸可以為不同於材料142之晶體晶格(例如,具有晶格失配)。因此,材料144可能引致在材料142中之應變。該應變可由於表面155而為單向。如業界所習知,在材料142中之該應變可能係因晶格失配所造成之應變。在一些情況中,材料142可相對於材料144應變且該應變為雙向(例如,由於在表面154處之晶體晶格失配)。在一些情況中,因為鰭部在長度L1為 長的但在寬度W1為短的,所以該應變之狹窄方向為較小的,因為該應變對於狹窄鰭部在寬度方向上可被鬆弛,且因此該應變沿著鰭部之長度L1而轉換成單向應變。在一些情況中,由於H5係薄的,材料142相對於材料144而沒有應變,因為在材料144之H5中沒有足夠的厚度,使得在在材料142中造成應變。
材料144相對於其介面及在表面155處之材料142的晶格可為鬆弛材料(例如,具有未應變晶格)。在一些情況中,材料144相對於該基板(例如,材料102)為應變層(取決於鰭部寬度而為單向地及/或雙向地)。
在一些情況中,形成材料144包含在STI區域107與108之頂部表面上方形成材料144之高度,然後拋光材料144及STI區域之頂部以形成如圖3A所示之結構。形成層144之益處為當該層144隨後被拋光時(例如,藉由CMP)且由於或因拋光而導致層144之結晶結構的任何損壞將不會損壞層142。換言之,若層144不存在,且取而代之為層142及STI區域被拋光以形成一平坦頂部表面,則因該拋光所造成之損壞而將存在於材料142中。反而是,藉由形成層144,層142不會由原本被用來形成材料142之高度H5之拋光所損壞。
再者,形成層144之優點在於該材料142可更精確地生長至高度H4,且隨後生長將被蝕刻之材料144而使得可保持材料142之高度H4。另一方面,精確拋光材料142以形成高度H4係比生長材料142至高度H4還更加困 難。換言之,控制材料142將被磊晶生長之高度(例如,高度H4)係比控制材料142將被拋光之高度還要容易。
在一些情況中,所有表面125、153、155與135可具有(100)晶體定向。表面152與153可具有(110)晶體定向。
圖3B展示圖3A之半導體基板在蝕刻STI區域以移除其之高度且曝露可被蝕刻之犧牲次鰭部材料之高度之後的視圖。圖3B展示圖3A之半導體基板在蝕刻STI區域107與108以移除高度HS且曝露鰭部材料之H3、H4及H5之後的視圖。在一些實施例中,在圖3A之後,使用「氧化物」蝕刻來移除材料104之高度HS以形成STI材料之區域108之區域107與116之頂部表面117。頂部表面116與117係位在高度H1處,且留下材料122之高度H3之側邊表面123與124被曝露出。蝕刻可曝露出犧牲次鰭部材料122之高度H3,該高度H3為可被蝕刻之足夠的高度,如在本文中所述。該蝕刻留下材料142之高度H4之側邊表面152與153被曝露出。該蝕刻亦留下材料144之高度H5之側邊表面146與147被曝露出。
在一些情況中,該蝕刻可為如業界所習知的氟化氫(HF)蝕刻或氯化氫(HCl)蝕刻以移除STI材料或材料104之高度HS的氧化物材料。在一些情況中,該蝕刻可包含使用光阻劑或硬遮罩以覆蓋材料144之所有頂部表面135之圖案化及蝕刻材料104以形成在高度H1處的表面116與117。在一些情況中,1、2或3種光阻層可被使用 於圖案化材料。在一些情況中,圖案化及蝕刻材料104以形成該STI區域包含在10至100毫托壓力範圍下及在室溫下使用O2或O2/Ar電漿蝕刻。此圖案化及蝕刻亦可包含蝕刻包含STI材料之氧化物,其係藉由在10至100毫托的壓力範圍下及在室溫下使用碳氟化合物(例如,CF4及/或C4F8)、O2及Ar來蝕刻。此蝕刻可或可不中止於表面116與117或於高度H1處。
圖3C展示圖3B之半導體基板在蝕刻以移除犧牲次鰭部材料122而從延伸於STI區域之蝕刻頂部表面上方之通道材料之通道層之高度形成電子裝置奈米線之後的視圖。圖3C展示圖3B之半導體基板蝕刻以移除材料122(及可選地144,當材料144存在時)以從延伸於STI區域之蝕刻頂部表面上方之通道層(例如,材料142)之高度H4(寬度W1及長度L1)形成電子裝置奈米線150之後的視圖。
依照實施例,材料122可藉由使用蝕刻化學品相對於材料142而被選擇性地蝕刻,該蝕刻化學品係經選擇或係已知可用來蝕刻材料122但不蝕刻材料142。蝕刻以移除高度H3或所有材料122(及可選地,所有144,當材料144存在時)可藉由濕式或乾式蝕刻來予以蝕刻。在一些情況中,該蝕刻藉由使用濕式蝕刻(例如,HF)或乾式蝕刻化學品。
在一些情況中,蝕刻可為各向同性濕式蝕刻,其利用經選擇以蝕刻(移除)材料122之高度H3之至少厚度 W1或高度H3之一部分的蝕刻化學品,但該化學品並不移除材料142。在一些情況中,蝕刻可為減去法(subtractive)蝕刻,諸如用以蝕除材料122,但其他材料則例外,諸如材料142。在一些情況中,蝕刻可使用氯氣或其他酸性的乾式蝕刻化學品。在一些情況中,材料122係使用濕式蝕刻(例如,HF)或乾式蝕刻而被選擇性地蝕刻以移除所有的材料122。
蝕刻可使用選擇性濕式蝕刻化學品(蝕刻劑)及用於移除之蝕刻時間。該化學品可為HCl濕式各向同性蝕刻以移除InP但不移除較小晶格的InGaAs(例如,在材料122係InP且142為AnGaAs的情況中,該AnGaAs針對NMOS裝置而言係受到較大晶格InP拉伸應變)。在一些情況中,該化學品可為檸檬酸濕式各向同性蝕刻以移除InGaAs但不移除InP。這些選擇性的濕式蝕刻可用以形成NMOS裝置,諸如在不同百分比的III/V族材料被選擇用於圖3A-D之材料而導致沿著奈米線150之長度L1之拉伸應變而造成在接面區域之間增強電子載子遷移性之情況下的裝置。例如,材料122與144可為InP,而材料142為InGaAs。
可考慮的是,可基於被選擇來產生圖3A-D之裝置之不同III/V族材料的百分比而選擇其他合適的III/V族材料以及那些材料的選擇性蝕刻劑。這些選擇亦可適用於圖5之製程。
或者,該化學品可為氫氧化銨濕式各向同性蝕刻以移 除矽但是不移除較大晶格的矽鍺(例如,在材料122為Si且142為SiGe的情況中,該SiGe針對PMOS裝置而言係受到較小晶格之Si的壓縮應變)。該化學品可為硫化銨濕式各向同性蝕刻以移除矽鍺但不移除較大晶格的鍺(例如,在材料122為SiGe且142為Ge的情況下,其中,該Ge針對PMOS裝置而言係受到較小晶格之SiGe的壓縮應變)。
這些所選擇的濕式蝕刻可被用來形成PMOS裝置,諸如在不同百分比的矽及鍺被選擇用於圖3A-D之材料而導致沿著奈米線150之長度L1之壓縮應變而造成在接面區域之間增強電洞載子遷移性之情況下的裝置。例如,該第一與第二材料可為Si及Ge;Si及SiGe;或SiGe及Ge。
可考慮的是,可基於被選擇來產生圖3A-D之裝置之不同類型IV族材料的百分比而選擇其他合適的IV族材料百分比(例如,Si及Ge的)以及那些材料的選擇性蝕刻劑。這些選擇亦可適用於圖5之製程。
在一些情況中,材料144係以與用以選擇性地蝕刻材料122之蝕刻相同的時間或期間而被蝕刻。在此情況中,材料144與材料122可為相同材料。在其他情況中,材料144係以與用以選擇性地蝕刻材料122之蝕刻不同的時間或期間之不同蝕刻而被蝕刻。在此情況中,材料144可為與材料122不同之材料。
此蝕刻可使用「定時的(timed)」蝕刻,諸如用以移除高度H3或所有材料122之已知的時間期間的蝕刻;或 可使用已知用以執行此蝕刻的另一製程。蝕刻之後,材料142之通道層可為或包含「曝露」裝置井或通道層,其延伸或被設置在該蝕刻STI區域108與107上方之高度H3。
在一些情況中,在蝕刻之後,材料142之奈米線150具有曝露側邊表面152與153,其可以為平行且對準於(例如,正上方)平坦側壁113與115之平坦表面。材料142之通道層之表面152與153;底部表面154;及頂部表面155在這些表面蝕刻之後且從或在這些表面上生長材料之前(諸如,在所有四個曝露表面上生長裝置閘極或閘極介電質層)係可被視為「曝露」。
奈米線150可為具有材料142之表面152、153、154與155之第一磊晶材料(例如,成為P或N型材料)之磊晶生長通道鰭部層或奈米線層。在一些情況中,奈米線150可為「裝置」層,諸如,於其上或其中形成電路裝置之一層,如業界所習知。因此,奈米線150可提供電子裝置材料(例如,井部及/或通道),其中可形成基於無缺陷奈米線(例如,鰭部或「四通道閘極」)之裝置。在一些情況中,如業界所習知,奈米線150可為通道層(例如,「四通道」)或具有於其之上或其上將形成形成「裝置」或閘極介電質或材料之4個曝露側邊的奈米線。奈米線150可具有材料142之曝露表面152、153、154與155或材料142之鰭部層,其延伸於蝕刻開口151上方,在STI區域107與108之頂部表面上方的高度H3。
在一些情況中,接面區域被形成在奈米線150之末端處在(例如,材料122移除之前),使得材料142之奈米線係懸置於形成在次鰭部材料122被移除之處之開口之上(例如,至少開口151;及可選擇之溝槽105與106,諸如圖3B-C及5所示)。
奈米線150之材料142之晶體晶格的尺寸可不同於材料122之晶體晶格(例如,具有晶格失配)。因此,材料122可在奈米線150之材料142中引致應變,該應變在材料122(及可選地144)移除或蝕刻之後會保留或持續存在。該應變可為在本文中針對材料142所述之應變。由於奈米線150之末端係固定或結合至該接面區域(例如,之間)而使得該應變會保留。例如,由於材料142之形成具有末端被形成於接面區域中或上,即使在材料122被移除之後,藉由材料122而在材料142中引致之應變仍會保留,因為材料122移除之後,材料142之長度沒有改變。因此,壓縮或拉伸應變會保留在奈米線150之材料142中。由於當材料142生長時在表面125與154之間的晶體晶格失配,該應變可為單向及/或雙向。在一些情況中,該應變會由於材料122與144被移除且這些材料及材料142之間不再存在晶格失配而為單向,但材料142之長度並未改變。如業界所習知,在材料142中的應變可以係藉由晶格失配所造成之應變。
在一些情況中,奈米線150相對於基板(例如,材料102)而沿著奈米線150之長度L1具有雙向應變。這可能 是由於奈米線150寬度W1係大於6nm之故。在一些情況中,奈米線150相對於基板(例如,材料102)而沿著奈米線150之長度L1具有單向應變。這可能是由於奈米線150寬度W1係小於6nm之故。在一些情況中,奈米線150相對於基板(例如,材料102)而沿著奈米線150之長度L1不具有應變。這可能是由於奈米線150之高度H4係小於6nm;及/或材料142與122之間沒有晶格失配之故。
圖3D展示圖3C之半導體基板在從電子裝置奈米線之所有四個曝露表面生長第一保形磊晶「包覆」材料之第一保形厚度之後的視圖。圖3D保形磊晶閘極之第一保形厚度或閘極介電質材料160(例如,「包覆」)從或在材料142之通道層之所有四個曝露表面上方生長(例如,側邊表面152與153;底部表面154;及頂部表面155)。材料160可形成保形層,其具有寬度WG及高度HG,該寬度WG及高度HG係分別大於寬度W1及高度H4達該材料160之厚度的兩倍。閘極介電質(例如,材料160)可以係如業界所習知的閘極介電質。在一些情況中,其可以係氧化矽鈦或其他氧化物介電質。在一些情況中,閘極介電質材料為或包含鉭、SiO、HfO及/或AlO。
在一些情況中,閘極介電質160可為具有1至2奈米之厚度的之介電質材料,其具有比材料142大很多的能帶隙。在一些情況中,閘極介電質160係藉由原子層沈積(ALD)而被形成在材料142之所有四個曝露表面上方。 在一些情況中,介電質160係藉由化學汽相沈積(CVD)而被形成在材料142之所有四個曝露表面上方。
在一些情況中,材料160並未延伸長度L1,諸如藉由不延伸至附接至材料142的接面區域。在一些情況中,材料160可具有小於L1之長度,諸如在材料142為裝置通道材料的情況中,且材料160為閘極緩衝或介電質材料,其在長度上並未延伸至形成於通道材料142之長度L1之上的僅一部分(或兩個末端部分)的任一接面區域材料。若材料160為閘極緩衝材料,閘極介電質或電極材料可從閘極緩衝材料上方包覆或被形成於閘極緩衝材料之上。
在此情況中,沿著材料142之長度(或兩個長度)之材料160之側壁及頂部表面在材料160包覆在材料142上期間可被遮蔽或圖案化材料160而使得材料160係僅沿著通道材料142之總長度L1之所要部分而被包覆。在其他情況中,材料160可被蝕刻以僅若形成在長度L1之所要部分上。
在一些情況中,材料160為閘極緩衝材料,其有助於防止在通道材料142及形成在材料160(例如,用於四通-閘極裝置)之上的高K閘極介電質材料之間的缺陷,此係藉由在材料142與160介面(例如,在材料160從材料142生長處)之間具有降低損壞的結合而被達成。
在一些情況中,材料160為閘極緩衝材料且在保形厚度上介於2與30nm之間之高K閘極介電質或電極材料被 形成於材料160(例如,用於四通-閘極裝置)之上,諸如藉由如在本文中所述的包覆或藉由其他製程。依照一些實施例,閘極緩衝材料可被形成於材料142上方及下方,諸如針對圖4A-C之材料228與244所描述者。
其他的裝置層(諸如,閘極介電質)可以被形成於層160上(或從該處生長)。這可包含閘極電極及其他已知的電子裝置或電晶體處理。
閘極電極可被形成於層160或閘極絕緣物上。在一些情況中,這可藉由ALD來予以完成,而非藉由濺鍍。在一些情況中,閘極電極為釕(Ru)。在一些情況中,該閘極電極為金屬。在一些情況中,該閘極電極為釕、氮化鈦、鋁化鈦、氮化鈦鋁、及藉由原子層沈積所沈積之金屬等等的其中一者。
圖4A展示圖2之該半導體基板在該上部及下部溝槽中形成磊晶材料之後之另一實施例。圖4A展示從於溝槽106中之表面118與119磊晶生長之材料222之第一緩衝層。材料222可以為「犧牲」層之緩衝層或是隨後將被移除或蝕刻之材料。在一些情況中,材料222為鰭部犧牲材料之次鰭部緩衝層。材料222可以從(例如,接觸)基板材料102之該(111)晶體表面開始被磊晶生長,但不會從該STI側壁或STI頂部表面開始被生長,如針對生長材料122所述者。
材料222具有在基板101之第一表面103上方之高度H22。在一些情況中,除了材料222僅具有在表面103上 方之高度H22而不是在表面117與116上方之高度H3之外,材料222係類似於材料122。材料222可以具有底部表面,該底部表面具有從表面118與119開始生長之(111)晶體定向材料,並且具有沿著或鄰近至側壁113與115之(110)晶體定向材料之側邊表面。
在一些實施例中,結晶缺陷可能存在於鄰近或沿著形成該溝槽之該STI之該側壁113與115的材料222中。在一些實施例中,結晶缺陷可能由於缺陷而存在於材料222中,該缺陷包含源自在該STI側壁113或115處之堆疊錯誤,其仍然繼續保留於上部溝槽105中。在一些情況中,這些缺陷可能繼續或存在於高度H22內部。
高度H22可為介於4-20奈米(nm)之間之高度。在一些情況中,H22為大約10奈米(nm)。高度H22可以為至少4奈米(nm)之高度。在一些情況中,H22為介於4與40奈米(nm)之間。在一些情況中,H22為40奈米(nm)。
材料222可以具有頂部表面,該頂部表面具有(100)晶體定向。在一些情況中,材料222之該頂部表面形成具有(100)晶體指數之平坦表面。材料222之寬度與長度可以類似於材料122。
在一些情況中,材料222可以類似於材料122具有形成於其末端處之接面區域。在一些情況中,在移除材料222之前,接面區域被形成於材料142之該末端處。
材料222之晶體晶格之尺寸可以為不同於材料102之 晶體晶格(例如,具有晶格失配)。因此,材料102可以在材料222中引致應變。此應變可能係藉由在側壁118與119處之材料102所具有之晶格失配所引起。由於側壁118與119之角度,此應變可以為雙向之應變。如業界所習知,在材料222中之應變可能係由晶格失配所引起之應變。在一些情況中,因為其為緩衝層且其係厚的,材料222將會是鬆弛的並且有缺陷的。在一些情況中,在材料高於其將會鬆弛之臨界厚度可以為小於6奈米(nm)之厚度,所以於高度H22上方在材料222中將沒有應變。材料222在高度H22處可以為鬆弛材料(例如,具有未應變晶格)。
相對於其介面及在側壁118與119處之材料102的晶格,材料222可以為鬆弛材料(例如,具有未應變晶格)。在一些情況中,相對於該基板(例如,側壁118與119),材料222為鬆弛層(部分地或完全地)。
在一些實施例中,材料122為「成核層」以在該側壁118與119之矽材料之間提供更好的成核,而隨後之磊晶層(例如,層226),諸如在其中層226為III/V族材料及/或為三個元素(例如,而不是兩個元素)所形成之材料。這樣的情況下可以包含在其中材料222為磷化銦或兩個III/V族材料之另一混合物,而材料226為砷化銦鎵,或三個III/V族材料之另一混合物。在此情況中,層22為被選擇而具有可以更均勻地生長在該側壁118與119之矽材料(例如,材料102)之上之晶格與厚度,並且可以在 其從該材料之生長結構中提供更好的成核。接著,材料226可以從具有來自材料222之良好成核與均勻生長之材料222開始生長。另一方面,相較於若材料122首先被生長,直接地從材料118與119所生長之材料226可能導致在於表面118與119處或是從其生長之材料226中不均勻之生長以及較少之成核。
圖4A展示具有一頂部表面之材料222,材料226之第二緩衝層係於頂部表面上面或是從其磊晶開始生長。材料226具有底部表面,諸如原子鍵結至或是從(例如,接觸)材料222之頂部表面磊晶生長之表面。材料226亦包含頂部表面215,緩衝材料228之緩衝層係從頂部表面215開始磊晶生長。所示之材料226於材料222上方具有高度H21。材料226亦具有於高度H1上方之高度H3。
材料226可以為「犧牲」層之緩衝層或隨後將被移除或蝕刻之材料。在一些情況中,材料226為鰭部犧牲材料之次鰭部緩衝層。材料226係可以從(例如,接觸)材料222之(100)晶體表面開始被磊晶生長。
材料226具有底部表面,該底部表面具有從材料222之該頂部表面生長之(100)晶體定向材料,並且具有垂直側邊表面,該垂直側邊表面具有沿著或鄰近至側壁113與115之(110)晶體定向材料。材料226可以具有延伸高度H3之側邊表面223與224,其具有(110)晶體定向材料,且平行於側壁113與115。在一些實施例中,結晶缺陷可能存在於接近或沿著形成該溝槽之該STI之側壁 113與115之材料222與226中。在一些實施例中,結晶缺陷可能由於缺陷而存在於材料226中,該缺陷包含源自於該STI側壁113或115處之堆疊錯誤,其仍然繼續保留於上部溝槽105內部。在一些情況中,這些缺陷可能中斷或不存在於高度H1中,且因此可能不存在於高度H3中。
圖4A之高度H3可以與如圖3A所示的相同。圖4A之高度H4可以與如圖3A所示的相同。
在一些情況中,高度H3係足夠或充分大到可以允許曝露出具有高度H3之側壁材料226以被選擇性地(例如,相對於材料228與244(以及222))水平地蝕刻(例如,如圖4B-C及5所示)以移除高度H3或全部之材料226,以形成(1)具有高度H4以及側壁152與154(例如,奈米線150)之材料142之奈米線;或(2)材料228、142與244(例如,堆疊250)之奈米線。這可能是由於材料226被選擇性地蝕刻以(1)移除該全部之材料226,但是(2)由於材料142之未橫向蝕刻之毛細管效應而不移除材料142,材料142之未橫向蝕刻之毛細管效應係由於材料142之高度H4係足夠薄而使得側壁152與153不足以靠近或被該蝕刻劑蝕刻以移除材料142(例如,從薄層228與244之間)。在一些情況中,由於材料142之該頂部與底部表面之組合係被層228與244所保護且由於僅層142之側邊表面之薄高度H4係被曝露於用於該蝕刻之層228與244之間,此蝕刻被選擇有無法蝕刻該 第二通道層之第二厚度。
例如,該蝕刻之毛細管效應可以描述一種情況,其中,由於蝕刻材料226與142而不是228與244之該選擇性,分別地藉由未蝕刻層244與228(例如,如圖4B-C及5所示),材料142之曝露側壁被實體地保護於頂部表面155與底部表面154上。因此,雖然側邊表面152與153係曝露於蝕刻,但這些表面將不被蝕刻。然而,由於蝕刻之性質,諸如濕式各向同性蝕刻,此蝕刻無法移除顯著量之材料142,在表面152與153處,因為其為側邊表面,被設置於垂直方向中(相對於頂部表面,諸如表面235或,若被曝露出,表面155)。在一些情況中,高度H4被特定地選擇而使得該毛細管效應導致材料142之非顯著的寬度從側邊表面152與153被蝕刻。在一些情況中,從側邊表面152與153之各者被蝕刻之材料142之寬度可為介於1與2奈米之間。例如,高度H4可以被選擇而使得小於材料142之寬度W1之10%、5%、2%或1%從表面152與153、其組合被移除。在一些情況中,高度H4可以被選擇而使得小於材料142之寬度W1之1或2nm可從表面152與153、其組合被移除。
另一方面,高度H3可以被選擇為大於H4。此外,高度H3可以被選擇為係足夠大而使得在此蝕刻期間(例如,如圖4B-C及5所示)毛細管效應不會禁止材料226從表面223與224(例如,諸如以上述的量)之顯著的蝕刻。在此情況中,相同之蝕刻可以被使用以在至少高度 H3內部蝕除全部之材料226之寬度W1;但不會在高度H4內部顯著地蝕刻材料142,如以上所示。
材料226可以具有頂部表面215,該頂部表面215具有(100)晶體定向(米勒指數)。在一些情況中,材料226之頂部表面形成具有(100)晶體指數之平坦表面。材料226可以具有位於側壁113與115之間之寬度W1。材料226可以具有長度L1。
在一些情況中,在移除材料226之前,接面區域(例如,源極與汲極)被形成在材料226之末端處,使得當材料226被移除或蝕刻時,該保留之奈米線或帶(例如,材料142之奈米線或帶;或材料228、142與244之奈米線或帶)係懸置在形成於次鰭部材料226被移除處之該開口之上(例如,如圖4B-C及5所示)。側邊表面223與224可以被蝕刻以移除高度H3或全部之材料226以形成材料142之此種奈米線。
材料226之晶體晶格之尺寸可以為與材料222之晶體晶格不同(例如,具有晶格失配)。因此,材料222可以引致在材料226中之應變。此應變可以係藉由在位於該材料間的該介面處之材料222所具有之晶格失配所導致。此應變可以為雙向或單向的。如業界所習知,在材料226中之應變可以為藉由晶格失配所導致之應變。因為層226為厚層,若材料102具有晶格失配,則材料226將為較該臨界厚度更厚且將鬆弛,因為其為厚層、在ART溝槽深處中而導致缺陷,而於是226材料之高度H3則應該無缺 陷。在一些情況中,因為其為緩衝層且其係厚的,材料226將為鬆弛的並且在其之頂部表面處係無缺陷的。在一些情況中,在將鬆弛之材料上方之臨界厚度可以為小於6奈米(nm)之厚度,所以於高度H1上方或在表面125處在材料226中將沒有應變。材料226可以在高度H1處或在表面125處為鬆弛材料(例如,具有未應變晶格)。
圖4A展示具有通道材料228之第一通道層於其上面或從其磊晶生長之頂部表面215之材料226。材料128可以為「犧牲」層之緩衝層或是隨後將被移除或蝕刻之材料,諸如當材料222被蝕刻時(例如,如圖4B-C及5所示)。然而,在一些情況中,材料228為當該閘極形成時將維持附接至通道層142之第一通道材料之第一薄膜。
材料228具有底部表面214,諸如原子鍵結至或從(例如,接觸)表面215磊晶生長之表面。材料228亦包含頂部表面225。依照一些實施例,材料228可以藉由如以上所示用以形成材料226或222之磊晶生長而被形成,並且可以僅從材料226之「晶種」頂部表面215生長。材料228可以為從材料226之單晶無缺陷表面215所生長之磊晶生長的無缺陷、單晶材料。
材料228具有在表面215上方之高度H41。材料228可以具有底部表面,該底部表面具有從表面215生長之(100)晶體定向材料,且側邊表面212與213為具有(110)晶體定向材料。側邊表面212與213可以為材料226之側邊表面223與224之延長部分(例如,從其或於 其上方延伸平行),諸如藉由兩個側邊表面而被生長於溝槽105中。在一些實施例中,由於緩衝層226之使用,結晶缺陷可以不存在於材料228中。在一些情況中,在層226中之該缺陷被中斷於高度H3處或不存在於高度H3中且因此不被接續或帶入材料228中。
材料228(以及材料244)之高度H41可為介於1-10奈米(nm)之間之高度。在一些情況中,高度H41可以為小於10奈米。在一些情況中,高度H41為1、2、5或10奈米(nm)。在一些情況中,高度H41為10奈米(nm)。在一些情況中,高度H41為2奈米(nm)。在一些情況中,H41為約2奈米(nm)。高度H41可為小於5奈米(nm)之高度。在一些情況中,H41為介於1與5奈米(nm)之間。在一些情況中,高度H41可為介於1與3奈米(nm)之間。
材料228可以具有頂部表面225,該頂部表面225具有(100)晶體定向(米勒指數)。在一些情況中,材料228之該頂部表面形成具有(100)晶體指數之平坦表面。材料228可以具有位在側邊表面之間之寬度W1。材料228可以具有長度L1。
在一些情況中,當材料226被移除或蝕刻時,在移除材料226之前,接面區域(例如,源極與汲極)被形成在材料228之該末端處,保留奈米線或帶(例如,材料142之該保留奈米線或帶;或材料228、142與244之該保留奈米線或帶)被懸置於材料226被移除之處的上方。側邊 表面212與213(且可選的,底部表面214)可以被蝕刻以移除高度H41或全部之材料228而形成材料142之奈米線150(其可以藉由同時地蝕刻材料228與244(且可選的,蝕刻材料222)來予以形成)。
材料228之晶體晶格之尺寸可以為與材料226之晶體晶格不同(例如,具有晶格失配)。因此,材料226可以引致在材料228中之應變。此應變可以由於表面215而為單向的。如業界所習知,在材料228中之該應變可能藉由該晶格失配而導致。在一些情況中,相對於材料226,材料228可以被應變,且該應變為雙向的(例如,由於在表面215處之晶體晶格失配)。在一些情況中,因為該鰭部在長度L1中為長的,但是在寬度W1中為短的,因為該應變可以在朝狹窄鰭部之該寬度方向上鬆弛,因此此應變之狹窄方向係小的,且因此此應變係沿著該鰭部之長度L1轉換為單向之應變。
在一些情況中,因為H41係薄的,因為在H41中沒有足夠之厚度用於鬆弛材料228,因此材料228轉移在材料228中之應變至材料142。在其他情況中,相對於其介面及在表面215處材料226之晶格,材料228可為鬆弛材料(例如,具有未應變晶格)。在一些情況中,相對於該基板(例如,材料102),材料144為應變層(單向地或雙向地)。
在高度H41為足夠大的情況下,由於材料228與244之晶格尺寸,該應變可以存在於層228與244中。然而, 依照實施例,高度H41係足夠薄或小而使得沒有獨立之應變係藉由位在這些材料與材料226或142之間之晶格失配所導致或從其產生。在這些實施例中,高度H41為足夠小,使得由於位在層226與層228之間之晶格失配,在層228中存在有應變。此外,基於位在層226之表面215與層142之表面154之間的晶格失配,此應變持續穿過層228且導致於層142之表面154上之應變。
此外,層244之H1係足夠薄而使得沒有獨立之應變藉由在層142之表面155上之層244所導致。在其他實施例中,除了藉由層226所導致之應變,層244係足夠厚而在層142上導致應變。
圖4A展示具有(第二)通道材料142之(第二)通道層於其上或從其磊晶生長之頂部表面225之材料228。圖4A之材料142可以為用於電晶體之通道材料(例如,單一材料或是成為MOS裝置之通道之通道材料之堆疊部分)。圖4A之材料142具有底部表面154,諸如原子鍵結至或從(例如,接觸)表面225磊晶生長之表面。材料142亦包含頂部表面155,第三通道材料244之第三通道層係從其磊晶生長。材料142亦顯示具有垂直側邊表面152與153。這些表面可以為材料228之側邊表面之延長部分。依照一些實施例,圖4A之材料142係可以藉由如圖3A所示之磊晶生長而被形成,除了其係從表面225而不是表面125而生長。圖4A之材料142可以為從材料228之單晶無缺陷表面225所生長之磊晶生長的無缺陷、 單晶材料。
圖4A之材料142具有在表面225上方之高度H4。材料142可以具有底部表面154,該底部表面154具有從表面225生長之(100)晶體定向材料,以及具有(110)晶體定向材料之垂直側邊表面152與153。圖4A之側邊表面152與153可以為材料228之側邊表面212與213之延長部分(例如,從其或於其上方延伸平行),諸如藉由兩個側邊表面而被形成於溝槽105中。在一些實施例中,由於緩衝層222與226之使用,於材料142中可能不存在有結晶缺陷。在一些情況中,在層226中之缺陷係中斷於高度H3處或不存在於高度H3中且因此不被接續或帶入圖4A之材料142中。
圖4A之高度H4可以與於圖3A所示的相同。在一些情況中,高度H3係足夠或充分大而可以允許曝露在高度H3處之材料122之側邊表面以被選擇性地(例如,相對於材料142)水平地蝕刻以移除高度H3或全部之材料122,以形成堆疊250(具有具有高度H4與側壁152與154之材料142)(例如,如圖4B-C及5所示)。
圖4A之材料142可以具有頂部表面155,該頂部表面155具有(100)晶體定向(米勒指數)。在一些情況中,材料142之頂部表面被形成具有(100)晶體指數之平坦表面。材料142可以具有位在側邊表面152與153之間之寬度W1。材料142可以具有長度L1。
在一些情況中,在移除材料226之前,接面區域被形 成於圖4A之材料142之該末端處,使得當材料226被移除或蝕刻時,材料142(或材料228、142與244)之保留之奈米線或帶被懸置在形成於次鰭部材料226被移除處之開口之上。側邊表面223與224可以被蝕刻以移除高度H3或全部之材料226來形成材料228、142與244之此一堆疊250。
例如,該接面區域係利用光阻劑藉由保護在圖4A或B之該鰭部之該末端處之長度免於蝕刻而被形成,以保護層222、226與142之末端部分,同時允許圖4D之「閘極」蝕刻以蝕刻該鰭部之中心部分(例如,位在該接面區域將形成處之該末端部分之間的一部分)從而移除該次通道材料222且形成懸置在形成於該中心部分中之該開口之上、位在該接面區域之間、在該通道材料下方之該堆疊250或奈米線150。
材料142之晶體晶格之尺寸可以為與材料228之晶體晶格不同(例如,具有晶格失配)。因此,材料228可以引致在圖4A之材料142中之應變。此應變由於位在表面225與154之間的該晶體晶格失配可以為單向及/或雙向的。如業界所習知,在材料142中之該應變可以為藉由該晶格失配所導致之應變。由於形成該接面區域,在材料226(且可選的228)被蝕除之後,此應變可以繼續存在,或繼續保留於材料142之該通道層中。電洞或電子載子之載子遷移性可以係分別地由於在圖4A之材料142中之該壓縮或拉伸應變來予以增加。
在一些情況中,材料142可以相對於材料228或226而被應變且由於位於在表面154處之材料142之間以及材料228或226之該頂部表面之晶體晶格失配,該應變為雙向的。在一些情況中,因為H5係薄的,相對於材料144之該晶格,材料142不被應變,但是因為在H41中沒有足夠之厚度以用於鬆弛材料228,材料142藉由材料228轉移在材料228中之該應變(藉由材料226所導致)至材料142而被應變。在一些情況中,因為該鰭部在長度L1中為長的但是在寬度W1中為短的,因為該應變可以在朝向鰭部之該寬度方向鬆弛,因而該應變之該狹窄方向係小的,且因此該應變沿著材料142之長度L1而轉變為單向應變。
在其他情況中,相對於其介面及在表面225與154處材料228之晶格,圖4A之材料142可以為鬆弛材料(例如,具有未應變晶格)。在一些情況中,相對於該基板(例如,材料102;或側壁118與119),材料142為應變層(單向地或雙向地)。
圖4A展示具有通道材料244之第三通道層係於其上或從其磊晶生長之頂部表面155之材料142。材料244可以為「犧牲」層或是隨後將被移除或蝕刻之材料,諸如當材料222被蝕刻時(例如,如圖4B-C及5所示)。然而,在一些情況中,材料244為當該閘極形成時將維持附接至通道層142之第三通道材料之第三薄膜。
材料244具有底部表面,諸如原子鍵結至或從(例 如,接觸)表面155磊晶生長之表面,類似於材料144。材料244可以為從材料142之單晶無缺陷表面155所生長除之磊晶生長的無缺陷、單晶材料。
材料244具有在表面155上方之高度H41。材料244可以具有底部表面,該底部表面具有從表面155生長之(100)晶體定向材料,以及具有(110)晶體定向材料之側邊表面。這些側邊表面可以為材料142之側邊表面152與154之延長部分(例如,從其或於其上方平行延伸),諸如藉由兩個側邊表面而生長於溝槽105中。在一些實施例中,由於緩衝層226之使用,於材料144中可能不存在有結晶缺陷。在一些情況中,在層226中之缺陷係中斷於高度H3處或不存在於高度H3中且因此不被接續或帶入材料228中。在一些情況中,材料244之高度H41係與材料228之高度H41相同。
材料244可以具有頂部表面235,該頂部表面235係具有(100)晶體定向(米勒指數)。材料244之該頂部表面可以被拋光或蝕刻以形成具有(100)晶體指數之平坦表面。材料244可以具有位在側邊表面之間之寬度W1。材料244可以具有長度L1。
在一些情況中,在移除材料226之前,接面區域(例如,源極與汲極)係形成在材料244之末端處,使得當材料226被移除或蝕刻時(例如,如圖4B-C及5所示),該保留奈米線或帶(例如,材料142之保留奈米線或帶材料;或228、142與244之保留奈米線或帶材料)被懸置 於材料226被移除之處的上方。材料244之側邊表面(且可選的,頂部表面)可以被蝕刻以移除高度H41或全部之材料244以形成材料142之奈米線150(其可以藉由同時地蝕刻材料228與244(且可選的蝕刻材料222)來予以形成)。
例如,該接面區域利用光阻劑藉由保護在圖4A或B之該鰭部之該末端處之長度免於受到蝕刻而被形成,以保護層222、226、142與244之該末端部分,同時允許圖4D之「閘極」蝕刻以蝕刻該鰭部之中心部分(例如,位在該接面區域將形成處之該末端部分之間的一部分)從而移除該次通道材料222且被形成懸置在形成於該中心部分中之該開口之上、位在該接面區域之間、在該通道材料下方之該堆疊250或奈米線150。
材料244之晶體晶格之尺寸可以為與材料142之晶體晶格不同(例如,具有晶格失配)。因此,材料244可以引致在材料142中之應變。此應變可以由於表面155而為單向的。如業界所習知,在材料142中之該應變可以為藉由晶格失配而導致之應變。
在一些情況中,相對於材料244,材料142可以被應變,且該應變為雙向的(例如,由於在表面155處之晶體晶格失配)。在一些情況中,因為該鰭部在長度L1中為長的但是在寬度W1中為短的,因為該應變可以在朝狹窄鰭部之該寬度方向上鬆弛,所以此應變之該狹窄方向係小的,並且因此此應變係沿著該鰭部之該長度L1轉變為單 向之應變。在一些情況中,因為H41係薄的,相對於材料244,因為在H41中沒有足夠之厚度可以用於材料244以導致在材料142中之應變,所以材料142不被應變。
相對於其介面及在表面155處材料142之晶格,材料244可為鬆弛材料(例如,具有未應變晶格)。在一些情況中,相對於該基板(例如,材料102),材料244為應變層(單向地或雙向地)。
在一些情況中,形成材料244包含形成在STI區域107與108之該頂部表面上方之材料244之高度,且接著拋光材料244以及該STI區域之頂部以形成顯示於圖4A中之該結構。形成層244之益處係在於當層244隨後被拋光時(例如,藉由CMP),由於該拋光或從該拋光所導致之對於層244之該結晶結構之任何破壞,將不會破壞層142。換言之,若層244不存在,且相反地,層142與該STI區域係被拋光以形成平坦之頂部表面,由此拋光所導致之破壞將存在於材料142中。相反地,藉由形成層244,層142將不被該拋光所破壞而將另外地被使用以形成材料142之高度H5。
再者,形成層244之一個優點為其能夠更精確地生長材料142至高度H4,且隨後生長將被蝕刻之材料244而使得保持材料142之高度H4。另一方面,相較於生長材料142至高度H4,準確地拋光材料142以形成高度H4係更為困難。換言之,相較於控制材料142將被拋光之該高度,控制材料142將被磊晶生長之該高度(例如,高度 H4)係較為容易。
在一些情況中,表面125、153、155與135可以全部具有(100)晶體定向。表面152與153可以具有(110)晶體定向。
圖4B展示圖4A之該半導體基板在蝕刻STI區域以移除其之高度且曝露可以被蝕刻之該犧牲次鰭部材料之高度之後的視圖。圖4B展示圖4A之該半導體基板在蝕刻STI區域107與108以移除高度HS且曝露該鰭部材料之高度H3、2x(H41)以及H4之後的視圖。在一些實施例中,在圖4A之後,使用「氧化物」蝕刻以移除材料104之高度HS以形成STI材料之區域108之區域107與116之頂部表面117。該頂部表面116與117係位於高度H1處,且留下材料226之高度H3之側邊表面223與224被曝露出。如文中所示,該蝕刻可以曝露出該犧牲次鰭部材料226之高度H3,該高度H3係足夠之高度以便可以被蝕刻。該蝕刻留下材料228之高度H41之側邊表面212與213被曝露出。該蝕刻留下材料142之高度H4之側邊表面152與153被曝露出。該蝕刻亦留下材料244之高度H41之側邊表面146與147被曝露。在一些情況中,該蝕刻可以為如業界所習知之氟化氫(HF)蝕刻或氯化氫(HCl)蝕刻以移除該STI材料或材料104之高度HS之氧化物材料。
在一些情況中,該蝕刻可以包含圖案化以及蝕刻材料104以在高度H1處使用抗蝕劑或硬遮罩來形成表面116 與117以覆蓋全部之材料244之頂部表面235。在一些情況中,一個、兩個或三個光阻層可以被使用於該圖案化材料。在一些情況中,用以形成該STI區域之圖案化與蝕刻材料104係包含在10至100毫托壓力範圍下且在室溫下使用O2或O2/Ar之電漿蝕刻。此圖案化與蝕刻亦可包含在10至100毫托壓力範圍下且在室溫下,藉由使用碳氟化合物(例如,CF4及/或C4F8)、O2與Ar之蝕刻,蝕刻包含STI材料之氧化物。此蝕刻可或可不中止於表面116與117處或於高度H1處。
圖4C展示圖4B之該半導體基板在蝕刻以移除犧牲次鰭部材料226而從延伸於該STI區域之蝕刻頂部表面上方之通道材料之堆疊之高度來形成電子裝置堆疊之後的視圖。圖4C展示圖4B之該半導體基板在蝕刻以移除材料226以從延伸於該STI區域之蝕刻頂部表面上方之堆疊之高度H4與2xH41(寬度W1與長度L1)來形成電子裝置堆疊250之後的視圖。
依照實施例,相對於材料228與244,藉由使用被選擇來或係已知用以蝕刻材料226而不會蝕刻材料228與244之蝕刻化學品,材料226可以被選擇性地蝕刻。用以移除高度H3或全部之材料226之蝕刻可以藉由濕式或乾式蝕刻來進行蝕刻。在一些情況中,此蝕刻係藉由使用濕式蝕刻(例如,HF)或是乾式蝕刻化學品。
在一些情況中,該蝕刻可以為各向同性濕式蝕刻,其藉由被選擇到之蝕刻化學品來水平地蝕刻材料226以移除 至少高度H3之厚度W1或橫越寬度W1之材料226之高度H3的一部分,但是該化學品不會移除材料142。在一些情況中,該蝕刻可以為減去法蝕刻,諸如可蝕除材料226,但排除其他材料,諸如材料228與244。在一些情況中,該蝕刻可以使用氯氣或其他之酸性乾式蝕刻化學品。在一些情況中,材料226使用濕式蝕刻(例如,HF)或是用來移除全部之材料226之乾式蝕刻而被選擇性地蝕刻。
該蝕刻可以使用被選擇到之濕式蝕刻化學品(蝕刻劑)以及蝕刻時間以用於該移除。該化學品可以為檸檬酸濕式各向同性蝕刻以移除InGaAs但不蝕刻更大之晶格InP(例如,其中,材料226與142為InGaAs,其係藉由用於NMOS裝置之更大之晶格InP材料228及/或222而被拉伸應變)在一些情況中,該化學品可以為HCl濕式各向同性蝕刻以移除InP但不蝕刻InGaAs(例如,用以蝕刻圖4D之InP之薄膜層228與244)。這些選擇性之濕式蝕刻可以被使用來形成NMOS裝置,諸如在裝置中不同之III/V族材料之該百分比係被選擇以用於圖4A-D之材料以導致沿著堆疊250之長度L1或奈米線150來拉伸應變以導致位在該接面區域之間的電子載子遷移性之增加。例如,材料222、228與244可以為InP,而材料226與142則為InGaAs。
可考慮的是,基於不同III/V族材料之該百分比被選擇以產生圖4A-D之該裝置,其他適當之III/V族材料與 那些材料之選擇性蝕刻劑可以被選擇。這些選擇亦可適用於圖5之製程。
或者,該化學品可以為檸檬酸Citric、硝酸Nitric或氟化氫HF之濕式各向同性蝕刻以移除矽鍺但不是更小之晶格矽(例如,其中,材料226與142為矽鍺SiGe,其藉由用於PMOS裝置之更小之晶格矽Si材料228及/或222來壓縮應變)。在一些情況中,該化學品可以為氫氧化銨濕式各向同性蝕刻以移除矽但不蝕刻更大晶格之矽鍺(例如,蝕刻圖4D之薄膜矽層228與244)。在一些情況中,該化學品可以為硫化銨濕式各向同性蝕刻以移除矽鍺但不是更大晶格之鍺。
這些被選擇到之濕式蝕刻可以被使用來形成PMOS裝置,諸如在裝置中不同之矽與鍺之該百分比被選擇以用於圖4A-D之材料而導致沿著堆疊250之長度L1或奈米線150之壓縮應變以引起位在該接面區域之間之電子孔載子遷移性之增加。例如,材料226與142可以為Ge;而材料222、228與244則為Si。在另外一個情況中,材料226與142可以為Ge;而材料222、228與244則為SiGe。在另外一個情況中,材料226與142可以為SiGe;而材料222、228與244則為Si。
可考慮的是,基於被選擇以產生圖4A-D之該裝置之不同IV族材料之該百分比,其他適當之IV族材料百分比(例如,矽以及鍺之百分比)與那些材料之選擇性蝕刻劑可以被選擇。這些選擇亦可適用於圖5之製程。
應瞭解的是,相較於不蝕刻圖3A-D之該通道材料142之該選擇性之蝕刻,選擇蝕刻圖4A-D之通道材料142之蝕刻(例如,化學品)為反直觀的且提供了允許薄膜層228與244被使用以保護圖4A-D之通道材料142之非預期到的益處。其亦提供了在本文中所述形成包含那些在該通道材料上具有該薄膜層之堆疊250以增加載子遷移性之非預期到的益處。
在一些情況中,該蝕刻可以包含選擇性地蝕刻以藉由選擇性地蝕刻來移除鰭部犧牲材料之該次鰭部緩衝層以(1)移除該第二緩衝層之該第二材料,(2)但不蝕刻該第一緩衝層、該第一通道層及該第三通道層之該第一材料,以形成該奈米線作為該第一、第二及第三通道層之堆疊;且(3)由於該第二通道層之未橫向蝕刻的毛細管效應而未蝕刻該第二通道層之該第二材料。
在一些情況中,該蝕刻可以包含選擇性地蝕刻以移除該第一高度包含選擇各向同性濕式蝕刻化學品以蝕刻該第二緩衝層之該第二材料但不蝕刻該薄通道層之該第一材料且由於該蝕刻之毛細管效應為無法蝕刻該第二通道層之該第二厚度而未移除該第二通道層之該第二材料。
此蝕刻可以使用一個「定時」之蝕刻,諸如在已知的時間期間內以移除高度H3或全部之材料226之蝕刻;或可以使用另外一個已知可以執行此蝕刻之製程。在該蝕刻之後,材料142之通道層(或材料228、142與244之通道層)可以為或適當地包含「曝露」裝置井或是閘極層,其延 伸或被設置於該蝕刻STI區域108與107上方之高度H3。
在一些情況中,材料226被選擇性地蝕刻以(1)移除該全部之材料226,但是(2)由於材料142之未橫向蝕刻之毛細管效應而不移除材料142,材料142之未橫向蝕刻之毛細管效應係由於材料142之高度H4係足夠薄而使得側壁152與153不足以靠近或被該蝕刻劑蝕刻以移除材料142(例如,從薄層228與244之間)以形成堆疊250。在一些情況中,此選擇性之蝕刻包含留下材料222之高度H22(與H2)於溝槽105與106中。在一些情況中,此選擇性之蝕刻包含移除全部之材料226;無材料222;無材料228與244;且無或一個功能上不相關的(例如,作為通道)材料142之厚度(例如,從或在側邊表面152與153處)。可考慮的是在一些情況中,材料228、142與244可以被形成具有大於W1之寬度而使得在該選擇性之蝕刻之後保留之材料142具有寬度W1。
在該蝕刻之後,材料228、142與244之堆疊250具有曝露側邊表面,該曝露側邊表面可以係平行至且與(例如,在其正上方)平面側壁113與115對準之平坦表面。這些表面;底部表面214;以及材料228、142與244之該堆疊之頂部表面235在蝕刻之後且在材料從或在這些表面上生長之前(諸如,在全部四個該堆疊之該曝露表面上生長裝置閘極或閘極介電質層)可以被視為「曝露」。
堆疊250可以為具有材料228、142與244之曝露表 面之磊晶生長之通道鰭部層或第一磊晶材料之奈米線層(例如,以變成P或N型之材料)。在一些情況中,堆疊250可以為「裝置」層,諸如如業界所習知的電路裝置形成於其上或於其中之層。因此,堆疊250可以提供以無缺陷之奈米線(例如,鰭部或「四閘極」)為基礎之裝置可以形成於其中之電子裝置材料(例如,井部及/或通道)。在一些情況中,如業界所習知的,堆疊250可以為通道層(例如,「四通道」或「四量子井」)或是具有「裝置」或閘極介電質或材料將形成於其上面或其上之曝露四個側邊之奈米線。堆疊250可以具有延伸於蝕刻開口151上方之材料228、142與244之曝露表面、於STI區域107與108之頂部表面上方之高度H3。
在一些情況中,接面區域被形成在堆疊250之末端處(例如,在材料226之移除之前)而使得該堆疊係懸置在形成於次鰭部材料226被移除處之該開口之上(例如,至少開口151;以及可選的溝槽105與106,諸如圖4B-C及5所示)。
堆疊250之材料之晶體晶格之尺寸可以為與材料226之晶體晶格不同(例如,具有晶格失配)。因此,材料226可能已經在堆疊250之材料中引致應變,其在材料226之移除或蝕刻之後繼續保留或繼續存在。由於堆疊250之末端被固定在或被結合至(例如,位於其間)該接面區域中,該應變可以繼續保留。例如,由於堆疊250之材料之形成具有形成於該接面區域中或於該接面區域上之 末端,甚至在材料226被移除之後,藉由材料226而被引致深入該堆疊中之應變係繼續保留,因為在材料226之移除之後,堆疊250之長度並未改變。因此,在堆疊250中之壓縮或拉伸應變繼續保留。由於當堆疊250生長時,位於表面215與214之間之該晶體晶格失配,此應變可以為單向及/或雙向的。在一些情況中,由於材料226被移除且位在該材料與堆疊250之材料間的該晶格失配不再存在,因此此應變為單向的,但是堆疊250之材料之該長度並未改變。在堆疊250中之應變可以為藉由如業界所習知之該晶格失配所導致之應變。
在一些情況中,相對於該基板(例如,材料102),堆疊250具有沿著該堆疊250之長度L1之雙向應變。此可以為由於堆疊250寬度W1係大於6奈米(nm)之故。在一些情況中,相對於該基板(例如,材料102),堆疊250具有沿著該堆疊250之該長度L1之單向應變。此可以為由於堆疊250寬度W1係小於6奈米(nm)之故。在一些情況中,相對於該基板(例如,材料102),堆疊250沿著該堆疊250之該長度L1而不具有應變。此可以為由於堆疊250高度H4+2xH41係小於6奈米(nm);及/或在材料142與226之間無晶格失配之故。
在圖4C之後,第一保形磊晶「包覆」材料之第一保形厚度可以從如所述的電子裝置堆疊250之全部四個曝露表面來生長以形成從圖3D之該電子裝置奈米線之全部四個曝露表面所生長之第一保形磊晶「包覆」材料之第一保形 厚度。
依照實施例,包含在通道堆疊250中之該第一與第三薄通道層228與244提供了額外之優點。由於在該通道之頂部與底部上之薄層(材料228與244)之存在,此組態可以被描述為一個量子井結構,其抑制或限制載子以在通道內部移動(例如,位於接面區域之間,諸如源極與汲極)。相較於從一個接面區域至另外一個之方向,此組態亦降低載子以避免在其他的方向中被散射。例如,閘極絕緣物(例如,介電質或氧化物)被直接形成在或結合至通道材料142之表面上可以由於氧化物材料之該極性結合而直接地被結合至材料142而引起載子之散射。然而,在堆疊250之該情況中,該閘極氧化物或絕緣物被結合至在該通道之底部處之層228以及至在該通道之頂部處之層244。因此該載子沿著通道材料152之表面154與155而於接面區域之間移動將不會經歷藉由該氧化物極性結合所導致之該散射,因為該閘極氧化物或絕緣物將不會直接地被結合至那些表面,而是相反地被分別地結合至材料225與244之表面214與235。
依照一些實施例,該量子井使用堆疊250藉由限制載子或抑制載子於材料142內部而提供了更高之載子遷移性以及較少之載子散射,使得其沿著表面152與153,而不是沿著表面154與155而僅曝露至該閘極絕緣物、介電質或氧化物之該氧化物結合。
圖4D展示圖4C之該半導體基板在蝕刻以移除薄膜 通道材料以從延伸於該STI區域之蝕刻頂部表面之上方之保留通道層之高度形成電子裝置奈米線之後的視圖。圖4D展示圖4C之該半導體基板在蝕刻以移除材料228與244(以及可選的222)以從該通道層之高度H4(寬度W1與長度L1)(例如,材料142)延伸於該STI區域之蝕刻頂部表面上方之高度H3+H41來形成電子裝置奈米線150之後的視圖。
依照實施例,相對於材料142,材料228與244(以及可選的222)可以藉由使用被選擇來或係已知用以蝕刻材料228與244(以及可選的222)而不會蝕刻材料142之蝕刻化學品而被選擇性地蝕刻。用以移除高度H41或全部之材料228與244(以及可選的222)之蝕刻可以藉由濕式或乾式蝕刻來進行蝕刻。在一些情況中,此蝕刻藉由使用濕式蝕刻(例如,HF之濕式蝕刻)或是乾式蝕刻化學品。
在一些情況中,該蝕刻可以為各向同性濕式蝕刻,其藉由被選擇之蝕刻化學品以水平地蝕刻(移除)材料228與244以完全地移除其以曝露材料142之全部側邊。在一些情況中,該蝕刻可以為減法法蝕刻,諸如用以蝕除全部之材料228與244,但排除其他材料,諸如材料142。在一些情況中,該蝕刻可以使用氯氣或另一種酸性乾化學品。在一些情況中,材料228與244使用濕式蝕刻(例如,HF)或是用以移除全部之材料228與244之乾式蝕刻而被選擇性地蝕刻。
該蝕刻可以使用被選擇到之蝕刻化學品(蝕刻劑)以及蝕刻時間以用於該移除。在一個例子中,該化學品可以為HCl濕式各向同性蝕刻以移除InP而非InGaAs(例如,用於蝕刻圖4D之薄膜矽層228與244)。在一些情況中,該化學品可以為氫氧化銨濕式各向同性蝕刻,用以移除矽而非更大晶格之矽鍺(例如,用以蝕刻圖4D之薄膜矽層228與244)。此材料與蝕刻劑之其他實例係提供於上文。
此蝕刻可以使用一個「定時」之蝕刻,諸如在已知的時間期間內用以移除全部之材料228與244(且可選的材料222)之蝕刻;或可以使用另外一個已知可以執行此蝕刻之製程。在該蝕刻之後,材料142之通道層可以為或適當地包含「曝露」裝置井或是通道層,其延伸或被設置於該蝕刻STI區域108與107上方之高度H3+H41。在一些情況中,材料222在材料228與244之蝕刻期間被蝕除。
在該蝕刻之後,材料142之奈米線150具有曝露側邊表面152與153,該曝露側邊表面152與153可以係平行至平面側壁113與115且與(例如,位於其正上方)其對準之平坦表面。在一些情況中,圖4D之奈米線150除了其被懸置於高度H3+H41而非於該蝕刻STI區域108與107上方之高度H3之外,其為與圖3C所示者相同。
在一些情況中,接面區域被形成在奈米線150之該末端處(例如,在材料226、228與244之移除之前)而使得材料142之該奈米線係懸置在於次鰭部材料226與228 被移除處之開口之上(例如,至少開口151;以及可選的溝槽105與106,諸如圖4B-C及5所示)。
奈米線150之材料142之晶體晶格之尺寸可以與(例如,晶格失配與)材料228與244之晶體晶格不同。這些材料之一或更多者可能已經在奈米線150之材料142中引致應變,其在材料228與244之移除或蝕刻之後繼續保留或繼續存在。由於奈米線150之該末端被固定在或被結合至(例如,位於其之間)該接面區域中,該應變會繼續保留。例如,由於材料142之形成具有形成於該接面區域中或於該接面區域上之末端,甚至在材料228與244被移除之後,藉由那些材料而被引致深入材料142中之應變繼續保留,因為在材料228與244之移除之後,材料142之長度並未改變。因此,在奈米線150之材料142中之壓縮或拉伸應變繼續保留。由於當材料142生長時,位於表面155與154之間與材料228與244之那些晶體晶格失配,此應變可以為單向及/或雙向的。在一些情況中,由於材料228與244被移除且位在那些材料與材料142之間之晶格失配不再存在,因此此應變為單向的,但是材料142之長度並未未改變。在材料142中之應變可以藉由如業界所習知之晶格失配所導致之應變。
在一些情況中,相對於該基板(例如,材料102),奈米線150沿著該鰭部之該長度L1而具有雙向之應變。此可以為由於奈米線150寬度W1係大於6奈米(nm)之故。在一些情況中,相對於該基板(例如,材料102), 奈米線150沿著該鰭部之該長度L1而具有單向應變。此可以為由於奈米線150寬度W1係小於6奈米(nm)之故。在一些情況中,相對於該基板(例如,材料102),奈米線150沿著該鰭部之該長度L1而不具有應變。此可以為由於奈米線150高度H4係小於6奈米(nm);及/或無晶格失配位在材料142與122之間之故。
在圖4D之後,第一保形磊晶「包覆」材料之第一保形厚度可以從如所述的該電子裝置奈米線之(例如,奈米線150之)全部四個曝露表面來生長以形成從圖3D之該電子裝置奈米線之全部四個曝露表面來生長之第一保形磊晶「包覆」材料之第一保形厚度。
依照實施例,圖3C及4D之奈米線150可以被使用來形成鰭部場效電晶體(FET),該鰭部場效電晶體(FET)包含材料142以作為基於四閘極之裝置被形成在其上面之通道層。在一些情況中,顯示於圖4C中之堆疊250可以為量子井奈米線裝置,諸如藉由提供基於四閘極之裝置被形成在其上面之堆疊250之該側邊表面、頂部表面與底部表面。無論是該鰭部FET或量子導線裝置可以為P型金屬氧化物半導體(MOS)或N型MOS裝置。此外,該P型裝置可以與N型裝置配對以形成互補之MOS(CMOS)裝置。
在一些情況中,鍺(Ge)與矽(Si)材料技術被使用來形成此P-MOS FET或量子井裝置。在另一情況中,磷化銦(InP)與砷化銦鎵材料(InGaAs)被使用來形成此 N-MOS鰭部FET或量子井裝置。
由於具有用於瞄準通道結構之四閘極,此裝置可以具有優越的載子遷移性以及下部之閘極臨限值,因為該閘極可以現在施加電偏壓至在全部四側邊上之通道上(相對於可僅提供偏壓於兩個或三個側邊上之其他裝置)。此外,由於該載子主要地行進於該通道之表面處或於其下方,除了偏壓及四個側邊外,尚有該載子可以行進於其上面或下面之四個側邊表面(相對於僅具有兩個或三個通道側邊藉由該閘極而被偏壓之其他裝置)。
在一些情況中,材料122、144、222、228與244為相同之材料,諸如藉由作為「第一」材料,(例如,IV族(例如,鍺/矽Ge/Si)或III/V族材料),如業界所習知的,此材料可以在化學元素之週期表之第三、第四與第五行中被找到。在這些實施例中,材料142與226可以為不同的「第二」材料,(例如,IV族(例如,鍺/矽Ge/Si)或III/V族材料)。
在一些情況中,該第一材料為III/V族材料(例如,磷化銦(InP));而該第二材料為III/V族材料(例如,砷化銦鎵(InGaAs))。在這些情況中,該堆疊250或導線105可以被使用於NMOS裝置。NMOS裝置之實例使用砷化銦鎵以用於材料142而磷化銦係用於材料122(且可選的144)。因此,在堆疊250或奈米線150中之材料142係可以經歷拉伸應變,其可以增加電子載子之遷移性。除了不蝕刻砷化銦鎵之外,氯化氫可以被選擇來選擇 性地蝕刻磷化銦。除了不蝕刻磷化銦之外,檸檬酸可以被選擇來選擇性地蝕刻砷化銦鎵。
在其他情況中,該第一材料可以為矽材料,而該第二材料為矽鍺材料。PMOS裝置之實例使用矽以用於材料142而矽鍺或鍺係用於材料122(且可選的144)。在另一實施例中,PMOS裝置使用矽鍺以用於材料142而鍺係用於材料122(且可選的144)。因此在這些情況中,在堆疊250或奈米線150中之材料142可以經歷壓縮應變。除了不蝕刻矽鍺之外,氫氧化銨可以被選擇來選擇性地蝕刻矽。在一些情況中,除了不蝕刻鍺之外,硫化銨係可以被選擇來選擇性地蝕刻矽鍺。另外,除了不蝕刻矽之外,檸檬酸、硝酸或氟化氫係可以被選擇來選擇性地蝕刻矽鍺。
其他可考慮用於該III/V族材料之材料為砷化鎵、砷化銦以及磷化鎵。被使用作為該第一材料與該第二材料之這些材料之選擇係基於可選擇性地蝕刻該材料、及提供毛細管效應,及提供在該通道材料142中之應變之該能力,如在本文中所述的,其如業界所習知可以被選擇。同樣地,用於蝕刻該材料之蝕刻、蝕刻時間與蝕刻條件(例如,122;及226但由於毛細管效應而不是142),係如業界所習知可以被選擇。
在一些情況中,被使用來移除材料122之蝕刻可以被選擇以能夠在表面122與124處來蝕刻材料122之高度H3以移除整個材料122之寬度W1以及寬度與高度H3。 此蝕刻由於該毛細管效應可以不被選擇來蝕刻僅一定量之材料142,而可被選擇以一個更慢之速率下來蝕刻任何之材料142,諸如在給定用於該蝕刻之相同之曝露區域時,相較於其蝕刻材料122,其係較慢20、50、100或1000倍。另一方面,也針對蝕刻材料226以及可以被選擇在相同之速度下,在相同之時間期間中蝕刻材料226與142之相同之表面區域之蝕刻。然而,由於高度H4係大於H4至少兩至三倍,材料226之寬度W1在高度H3內部被蝕除,而對於材料126與142之相同長度,在相同的,於226與142之同時的蝕刻期間,僅材料142之高度H4之寬度W1之1、2或5奈米沿著表面152與153被蝕除。
依照一些實施例,圖3或4之該製程可以包含使用經由包含蝕刻選擇性與毛細管效應之III-V族半導體異質接面蝕刻以蝕刻出一溝槽來形成III-V族半導體奈米線150或堆疊250(例如,「四閘極」裝置)。在一些實施例中,圖3或4之製程,奈米線150或堆疊250提供之益處有:(1)使閘極全部在該通道或堆疊周圍被形成;同時在通過其可能發生電晶體漏洩之該溝槽中移除有缺陷的材料區域(例如,由於漏洩通過該次鰭部有缺陷的材料);(2)為了最佳之溝槽填充與最佳之材料生長而不是其他之因素,選擇考慮使用該毛細管效應之蝕刻以可實現藉由選擇到之III-V族材料來填充溝槽,因為該蝕刻將移除被填充深入該溝槽之該材料,由於基於該填充與生長之該材料更多功能之選擇使得材料可以被選擇以確保更少之結晶 缺陷在該通道中;(3)藉由各種III-V族閘極或緩衝材料薄膜而使得奈米線或堆疊之包覆得以增加或是最佳化其載子遷移性與閘極材料之介面性質;(4)允許在III-V族材料間的多個蝕刻選擇性之使用以提供一個通道材料選擇、包覆選擇以及次鰭部材料選擇之廣泛範圍;以及(5)
包含奈米線150或堆疊250之電晶體可以被使用於高性能邏輯與記憶體電晶體、高遷移性通道(例如,形成在Si基板上之III-V通道)以及進一步之摩爾定律,且同時為了低電力之益處提供了低漏洩之電晶體。包含奈米線150或堆疊250之電晶體亦可以被使用為用於大量製造之電腦系統架構特徵與介面之高容量架構(High Volume Architecture)之電晶體。在一些實施中,此電晶體可以包含許多被堆疊在彼此之頂部上之奈米線150或堆疊250(例如,垂直地在該高度方向上),諸如此裝置之兩個、三個、四個或五個之堆疊。在一些情況中,裝置之該堆疊可以被使用來形成單一之電晶體(例如,其中每一個導線傳導位於相同之兩個被附接或被電連接之接面區域之間之總通道載子或電流的一部分)。在該堆疊中之每一個奈米線150或堆疊250可以具有不同或相同之閘極結構。
圖5展示用於藉由使用犧牲次鰭部材料在矽基板上或矽基板之上形成高遷移性奈米線「四閘極」裝置之例示製程500之流程圖。製程500可以包含藉由移除一或多個犧性次鰭部層,從一個自Si基板所生長之鰭部通道形成高遷移性奈米線金屬氧化物半導體,諸如在圖2-4中所述之用 以形成奈米線150或堆疊250。
製程500起始於可選的方塊505處,其中,非晶STI材料之一層被形成於矽鰭部周圍,該矽鰭部係由矽基板之(100)晶體指數矽基板材料所形成。方塊505可以包含從(例如,形成在其上)矽基板之(100)晶體指數矽頂部基板表面材料來生長STI材料。該STI材料係可選地從該鰭部之(110)晶體指數矽側基板表面來生長。方塊505可以包含用於圖1之描述。方塊505可以包含形成鰭部109以及材料104之STI區域107與108。
在可選的方塊510處,上部溝槽通過在STI材料之該層中且界定第一與第二STI區域之矽鰭部而被蝕刻(例如,被形成)。方塊510可以包含針對圖2之描述。方塊510可以包含蝕刻鰭部109以形成通過該鰭部之材料102具有高度H1加上Hs之溝槽105。方塊510可以包含形成該上部溝槽以在矽基板之(100)晶體指數矽頂部基板表面材料上具有第一與第二淺溝槽隔離(STI)區域107與108、具有界定該上部溝槽之STI非晶材料之垂直第一與第二STI內部側壁之該第一與該第二STI區域。
在可選的方塊520處,下部溝槽被形成於上部溝槽下方且深入矽基板中。可選的方塊520可以包含通過基板之平坦表面高度(以及矽鰭部之底部,若需要)來蝕刻下部溝槽(例如,被形成)。可選的方塊520可以包含在淺溝槽隔離(STI)材料之該層之高度下方、在該上部溝槽下方且深入該矽基板中,以蝕刻下部溝槽。方塊520可以包 含用於圖2之描述。方塊520可以包含通過材料102以蝕刻具有高度H2之溝槽106。方塊520可以包含形成該下部溝槽以具有界定具有(111)晶體指數基板材料有角度側壁之下部溝槽之基板材料之第一與第二基板內部側壁。方塊520可以包含形成相交於該下部溝槽之底部處之基板內部側壁且形成一個介於123與128度之間之向內之V角度。方塊520可以包含形成延伸至該下部溝槽之上部開口中之該上部溝槽之下部開口。方塊520可以包含形成延伸至下部溝槽之上部溝槽之下部開口中,使得STI側壁連結第一與第二基板內部側壁。
方塊530,包含從該第一以及第二(111)晶體指數基板內部側壁,在該下部與上部溝槽中之鰭部犧牲材料之至少一次鰭部緩衝層之磊晶生長。方塊530可以包含針對生長具有於圖3A之高度H1上方之高度H3之材料122之描述。方塊530可以包含針對生長具有於圖4A之高度H1上方之高度H3之材料222與材料226之描述。方塊530可以包含從該第一以及第二基板內部側壁之鰭部犧牲材料之至少一次鰭部緩衝層之磊晶生長,而不是從STI材料之生長。
方塊530可以包含通過該下部與上部溝槽來生長第一材料之鰭部犧牲材料之次鰭部緩衝層且延伸於高度H1上方達至少20奈米;介於20與50奈米之間;介於20與100奈米之間;或達50奈米。方塊530可以包含通過該下部溝槽且深入該上部溝槽之一部分的高度來生長第一材 料之鰭部犧牲材料之第一次鰭部緩衝層;接著從該第一材料來生長不同第二材料之鰭部犧牲材料之第二次鰭部緩衝層且延伸於高度H1上方達至少20奈米;介於20與50奈米之間;介於20及100奈米之間;或達50奈米。
方塊540,包含從該(等)犧牲材料,從該(等)次鰭部緩衝層之頂部表面之鰭部通道材料之至少一鰭部通道層之磊晶生長。方塊540,可以包含從鰭部犧牲材料之該至少一次鰭部緩衝層之該頂部(100)晶體指數基板表面,高遷移性鰭部通道材料之鰭部通道層之磊晶生長。該鰭部通道材料可以為單一金屬氧化物半導體通道材料或形成量子井之金屬氧化物半導體通道材料之三層之堆疊。
方塊540,可以包含磊晶生長鰭部通道材料之至少一鰭部通道層以具有小於20奈米;小於10奈米,介於10與5奈米之間;介於5與2奈米之間;或在該至少一次鰭部緩衝層之該頂部表面上方10奈米之高度。方塊540可以包含針對生長具有在圖3A之表面125上方之高度H4之材料142之描述(例如,作為第二類型材料之通道層)。方塊540可以包含針對生長具有在圖4A之表面215上方之高度H41、H4以及H41之材料228、142與244之描述(例如,作為第一、接著第二然後第一類型材料之通道堆疊)。方塊540,可以包含在該上部溝槽之上位於材料之第一與第二接面區域之間磊晶生長該至少一鰭部通道層。
可選的方塊545可以包含選擇性地蝕刻該非晶STI材 料以移除該STI區域之被選擇高度並且曝露出可以被蝕刻之犧牲次鰭部材料之高度。可選的方塊545可以包含針對蝕刻以曝露出在圖3A-B中之材料122之被選擇高度H3以及在圖4A-B中之材料226之描述。方塊520可以包含用於圖3B或4B之描述。可選的方塊545可以包含蝕刻在圖3A或4A之半導體基板上方之STI區域以移除其之高度HS並且曝露可以被蝕刻之犧牲次鰭部材料之高度。該蝕刻可以曝露出該犧牲次鰭部材料122或226之被選擇高度H3,該高度H3如在本文中所示為可以被蝕刻之足夠高度。此蝕刻亦可曝露在那些次鰭部材料上方之材料,諸如材料142及/或堆疊250之材料或奈米線150。
方塊550,包含選擇性地蝕刻以從該(等)鰭部通道材料之該(等)鰭部通道層下方移除鰭部犧牲材料之該(等)次鰭部緩衝層,但不移除該(等)鰭部通道材料,以留下懸置在該上部溝槽上方之該(等)鰭部通道材料之奈米線。
方塊550可以包含從該上部溝槽上方選擇性地蝕刻鰭部犧牲材料之至少一次鰭部緩衝層或藉由一部分或全部之可以被蝕刻之高度H3而延伸於STI區域之頂部表面上方。方塊550可以包含針對選擇性地蝕刻圖3C之材料122之描述。方塊550可以包含針對選擇性地蝕刻圖4C之材料226之描述。
方塊550可以包含選擇已知的蝕刻化學品以及時間以(1)基於該被選擇之蝕刻化學品以及該至少一次鰭部緩 衝層之曝露側邊之高度H3而選擇性地蝕刻該至少一次鰭部緩衝層之該類型材料;但是(2)基於該被選擇之蝕刻化學品而留下該至少一通道層之該類型材料。方塊550可以包含選擇將移除所有該第一緩衝層之蝕刻化學品以及時間。
在一些情況中,方塊550可以包含選擇已知的蝕刻化學品以及時間以(1)基於該被選擇之蝕刻化學品以及該至少一次鰭部緩衝層之曝露側邊之被選擇之高度H3而選擇性地蝕刻該至少一次鰭部緩衝層之該類型材料;(2)基於該被選擇之蝕刻化學品,選擇性地蝕刻三個通道材料之堆疊之中間通道材料之該類型材料;但是(3)基於該被選擇之蝕刻化學品而留下在一堆疊之該中間通道材料上方以及下方之該堆疊之該兩個薄層通道材料之該類型材料;且(4)由於禁止該中間通道材料之蝕刻之毛細管效應而不蝕刻以移除堆疊之中間通道材料,因為被選擇之中間通道材料之曝露側邊之高度H4對於該被選擇之蝕刻(例如,藉由該被選擇之化學品在該被選擇之時間內之各向異性濕式蝕刻)係不足夠大而無法蝕刻該中間通道材料之寬度超過幾奈米。
在一些情況中,基於被選擇之蝕刻化學品,方塊550或單獨的後續之蝕刻係移除全部之該至少一次鰭部緩衝層。在一些情況中,基於被選擇之蝕刻化學品,方塊550或一單獨的後續之蝕刻係移除在中間通道材料之上方及下方之該堆疊的全部兩個薄層通道材料。在一些情況中,基 於被選擇之蝕刻化學品,該至少一次鰭部緩衝層之第二層;以及在中間通道材料上方與下方之該堆疊之該兩個薄層通道材料係被一起移除。
在一些情況中,僅方塊550被執行。在一些情況中,僅方塊545與550被執行。在一些情況中,僅方塊540與550被執行。在一些情況中,僅方塊530至550被執行。在一些情況中,僅方塊510至550被執行。在一些情況中,全部的方塊505至550被執行。
在一些情況中,該第一材料為磷化銦(InP)而該第二材料為砷化銦鎵(InGaAs)。在一些情況中,該第一材料為矽(Si)而該第二材料為矽鍺(SiGe)。在一些情況中,該第一材料為矽(Si)而該第二材料為鍺(Ge)。在一些情況中,該第一材料為矽鍺(SiGe)而該第二材料為鍺(Ge)。在一些情況中,如業界所習知的,該被選擇之蝕刻化學品可以被選擇來蝕刻該第一緩衝層之第一材料而非該第一通道層之第二材料以執行在本文中所述之製程。在一些情況中,如業界所習知的,該被選擇之蝕刻化學品由於該毛細管效應可以被選擇來蝕刻該第二緩衝層之第二材料而非該薄通道層之第一材料或該第二通道層之第二材料,以執行在本文中所述之製程。
圖6繪示依照實施之計算裝置600。該計算裝置600容置板602。板602可以包含許多組件,包含(但不限於)處理器604以及至少一通信晶片606。處理器604被實體地且電連接至板602。在一些實施中,至少一通信晶 片606亦被實體地且電連接至板602。在進一步之實施中,通信晶片606為處理器604之部分。
取決於其之應用,計算裝置600可以包含可或可不被實體地且電連接至板602之其他組件。這些其他組件包含(但不限於)揮發性記憶體(例如,DRAM)、非揮發性記憶體(例如,ROM)、快閃記憶體、圖形處理器、數位信號處理器、加密處理器、晶片組、天線、顯示器,觸控螢幕顯示器、觸控螢幕控制器、電池、音訊編解碼器、視訊編解碼器、功率放大器、全球定位系統(GPS)裝置、羅盤、加速計、迴轉儀、揚聲器、相機以及大量儲存裝置(諸如,硬碟機、光碟(CD)、數位影音光碟(DVD),等等)。
通信晶片606可實現來往於計算裝置600之資料之傳輸之無線通信。該術語「無線」及其衍生詞可以被使用來描述通過憑藉非固態媒體之調變電磁輻射之使用,其為可以通信資料之電路、裝置、系統、方法、技術、通信通道等等。該術語不暗示該相關裝置不含有任何導線,儘管在一些實施例中其可能並未含有。通信晶片606可以實施任何數量之無線標準或協定,包含(但不限於)WiFi(IEEE802.11系列)、WiMAX(IEEE802.16系列)、IEEE802.20、長期演進(LTE)、Ev-DO、HSPA+、HSDPA+、HSUPA+、EDGE、GSM、GPRS、CDMA、TDMA、DECT、藍芽、其衍生物以及任何其他的被指稱為3G、4G、5G以及更先進的無線協定。計算裝置600可 以包含複數個通信晶片606。例如,第一通信晶片606可以專用於較短距離之無線通信,諸如Wi-Fi與藍芽,而第二通信晶片606可以專用於較長距離之無線通信,諸如GPS、EDGE、GPRS、CDMA、WiMAX、LTE、Ev-DO以及其他。
計算裝置600之處理器604包含被封裝於處理器604內部之積體電路晶粒。在一些實施中,該積體電路晶粒包含具有藉由從該通道材料下方移除一部分之次鰭部材料所形成之該(等)通道材料之奈米線之四閘極裝置(例如,單一材料或堆疊),其中,如參照圖1-5所述的該次鰭部材料被生長於深寬比捕獲(ART)溝槽中。在一些實施中,該積體電路晶粒包含許多彼此上下堆疊(例如,在該高度方向垂直地)之四閘極裝置,諸如兩個、三個、四個或五個此裝置之堆疊。在一些情況中,裝置之堆疊可以被使用以形成單一電晶體(例如,其中每一個導線係傳導位於相同之兩個被附接或被電連接之接面區域之間之總通道載子或電流的一部分)。每一個導線可以具有不同或相同之閘極結構。該術語「處理器」可以指任何處理來自暫存器及/或記憶體之電子資料之裝置或裝置之部分以轉換電子資料成為其他可以被儲存在暫存器及/或記憶體中之電子資料。
通信晶片606亦包含被封裝於通信晶片606中之積體電路晶粒。根據另外一個實施,諸如在本文中所述,封裝組件包含一個含有一或多個具有該(等)通道材料之奈米 線之四閘極裝置之通信晶片。在進一步之實施中,另外一個設置於計算裝置600內部之組件可以含有包含具有諸如上述之包覆裝置層之鰭部裝置之微電子封裝組件。
在各種之實施中,計算裝置600可以為膝上型電腦、小型筆記型電腦、筆記型電腦、超輕薄筆記型電腦、智慧型電話、平板電腦、個人數位助理(PDA)、超行動PC、行動電話、桌上型電腦、伺服器、印表機、掃描器、監視器、機上盒、娛樂控制單元、數位相機、可攜式音樂播放器或是數位視訊記錄器。在進一步之實施中,該計算裝置600可以係任何其他處理資料的電子裝置。
實例
以下的實例係有關實施例。
實例1為一種使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法,包括:在形成於淺溝槽隔離(STI)區域間之溝槽中,從第一與第二基板內部側壁磊晶生長鰭部犧牲材料之次鰭部緩衝層;在該溝槽中從該犧牲材料磊晶生長鰭部通道材料之鰭部通道層的第二高度;選擇性地蝕刻該STI區域以移除該STI區域之高度,並且曝露出該犧牲次鰭部材料之可被蝕刻於該經蝕刻的淺溝槽隔離(STI)區域之頂部表面上方的第一高度;及選擇性地蝕刻以從該鰭部通道層下方移除鰭部犧牲材料之該次鰭部緩衝層之該第一高度,但留下鰭部通道材料之該鰭部通道層的該第二高度,以在該溝槽上方形成鰭部通道材料之該鰭 部通道層的奈米線。
在實例2中,實例1之專利標的可選地包含,其中,該第一高度為介於20與50奈米之間。
在實例3中,實例2之專利標的可選地包含,其中,該第二高度為介於5與10奈米(nm)之間且鰭部通道材料之該鰭部通道層包含第一鰭部通道材料之第一薄鰭部通道層、第二鰭部通道材料之第二鰭部通道層、第一鰭部通道材料之第三薄鰭部通道層。
在實例4中,實例1之專利標的可選地包含,其中,磊晶生長鰭部通道材料之鰭部通道層之第二高度包含從該次鰭部緩衝層之頂部表面磊晶生長該鰭部通道層;且其中,選擇性地蝕刻以移除該第一高度留下懸置在形成於該上部末端處之材料的第一與第二接面區域之間的該鰭部通道層之奈米線四閘極通道。
在實例5中,實例1之專利標的可選地包含,其中,該第一與第二基板內部側壁為(111)晶體指數基板材料,且其中,生長鰭部犧牲材料之該次鰭部緩衝層包含從(111)晶體指數基板材料但不從STI材料來生長鰭部犧牲材料之該次鰭部緩衝層,以減少在鰭部犧牲材料之該次鰭部緩衝層之頂部表面處的缺陷。
在實例6中,實例1之專利標的可選地進一步包含在磊晶生長鰭部犧牲材料之次鰭部緩衝層之前先形成該溝槽,其中,形成該溝槽包括:在矽基板之(100)晶體指數矽頂部基板表面材料上且圍繞該基板材料之矽鰭部形成 一非晶STI材料層;蝕刻上部溝槽穿過該矽膜至該基板頂部基板表面材料,該上部溝槽界定具有STI頂部表面及STI非晶材料之垂直第一與第二STI內部側壁之第一與第二STI區域;且蝕刻在該上部溝槽下方且深入至該基板頂部基板表面材料中之下部溝槽,其中,該下部溝槽包含界定該下部溝槽且具有(111)晶體指數基板材料有角度側壁之基板材料之第一與第二基板內部側壁。
在實例7中,實例1之專利標的可選地包含,其中,形成該鰭部犧牲材料之次鰭部緩衝層包含:從該第一與第二基板內部側壁磊晶生長第一材料之第一緩衝層,該第一緩衝層延伸穿過該下部及上部溝槽,且在淺溝槽隔離(STI)區域之頂部表面上方延伸該第一高度。
在實例8中,實例7之專利標的可選地包含,其中,選擇性地蝕刻以移除該第一高度包含選擇各向同性濕式蝕刻化學品來蝕刻該第一緩衝層之該第一材料但不蝕刻該第一通道層之該第二材料。
在實例9中,實例7之專利標的可選地包含,其中,(1)該第一材料為磷化銦(InP)且該第二材料為砷化銦鎵(InGaAs);或(2)該第一材料為矽(Si)且該第二材料為矽鍺(SiGe);且進一步包括形成在該奈米線之四個曝露表面上的閘極介電質層或緩衝材料層。
在實例10中,實例1之專利標的可選地包含,其中,形成鰭部犧牲材料之該次鰭部緩衝層包含:形成鰭部犧牲材料之該次鰭部緩衝層包含:從該第一緩衝層之頂部 表面磊晶生長第二材料之第二緩衝層且在該STI區域之該頂部表面上方延伸該第一高度。
在實例11中,實例10之專利標的可選地包含,其中,形成鰭部通道材料之該鰭部通道層包含:從該第二緩衝層之頂部表面磊晶生長該第一材料之第一通道層;從該第一通道層之頂部表面磊晶生長該第二材料之第二通道層;及從該第二通道層之頂部表面磊晶生長該第一材料之第三通道層。
在實例12中,實例11之專利標的可選地包含,其中,選擇性地蝕刻以移除鰭部犧牲材料之該次鰭部緩衝層包含:選擇性地蝕刻以(1)移除該第二緩衝層之該第二材料,(2)但不蝕刻該第一緩衝層、該第一通道層及該第三通道層之該第一材料,以形成該奈米線作為該第一、第二及第三通道層之堆疊;且(3)由於該第二通道層之未橫向蝕刻的毛細管效應而未蝕刻該第二通道層之該第二材料。
在實例13中,實例11之專利標的可選地包含,其中,選擇性地蝕刻以移除該第一高度包含選擇各向同性濕式蝕刻化學品以蝕刻該第二緩衝層之該第二材料但不蝕刻該薄通道層之該第一材料且由於該蝕刻之毛細管效應係無法蝕刻該第二通道層之該第二厚度而未移除該第二通道層之該第二材料。
實例14中,實例12之專利標的可選地進一步包含在選擇性地蝕刻以移除鰭部犧牲材料之該次鰭部緩衝層之 後,接著選擇性地蝕刻以(1)移除該第一緩衝層、該第一通道層及該第三通道層之該第一材料,但留下該第二通道層之該第二材料,以形成該第二通道層之該奈米線。
在實例15中,實例12之專利標的可選地包含,其中,(1)該第一材料為磷化銦(InP)且該第二材料為砷化銦鎵(InGaAs);或(2)該第一材料為矽(Si)且該第二材料為矽鍺(SiGe);且進一步包括形成在該堆疊之四個曝露表面上的閘極介電質層或緩衝材料層。
實例16為一種使用犧牲次鰭部層而被形成於矽基板上的奈米線通道,包括:具有第一與第二基板區域之矽基板,該第一與第二基板區域具有界定下部溝槽且具有(111)晶體指數之有角度的基板材料之第一與第二基板內部側壁,該下部溝槽具有下部溝槽上部開口;在該第一及該第二基板區域上之第一與第二淺溝槽隔離(STI)區域,該第一及該第二STI區域具有界定在該下部溝槽上部開口之上的上部溝槽且具有(110)晶體指數之STI材料之垂直的第一與第二STI內部側壁;及鰭部通道材料之奈米線,其懸置於第一與第二接面區域材料間的該上部溝槽之上。
在實例17中,實例16之專利標的可選地包含,其中,該奈米線具有小於10奈米之高度且在該STI之頂部表面上方係至少20奈米;且其中,該奈米線形成四通道或四量子井。
實例18中,實例16之專利標的可選地包含,其中, (1)該通道材料為砷化銦鎵(InGaAs)或矽鍺(SiGe);且進一步包括形成在該奈米線之四個曝露表面上的閘極介電質層或緩衝材料層。
實例19為一種計算系統,包括:微處理器,係耦合至記憶體,該微處理器具有至少一電子四閘極裝置,該至少一電子四閘極裝置具有:具有第一與第二基板區域之矽基板,該第一與第二基板區域具有界定下部溝槽且具有(111)晶體指數之有角度的基板材料之第一與第二基板內部側壁,該下部溝槽具有下部溝槽上部開口;在該第一及該第二基板區域上之第一與第二淺溝槽隔離(STI)區域,該第一及該第二STI區域具有界定在該下部溝槽上部開口之上的上部溝槽且具有(110)晶體指數之STI材料之垂直的第一與第二STI內部側壁;鰭部通道材料之奈米線,係懸置於第一與第二接面區域材料間的該上部溝槽之上。
在實例20中,實例19之專利標的可選地包含,其中,該奈米線具有小於10奈米之高度且在該STI之頂部表面上方係至少20奈米;且其中,該奈米線形成四通道或四量子井。
實例21中,實例19之專利標的可選地包含,其中,(1)該通道材料為砷化銦鎵(InGaAs)或矽鍺(SiGe);且進一步包括形成在該奈米線之四個曝露表面上的閘極介電質層或緩衝材料層。
實例22為一種設備,其包括用以執行如申請專利範 圍1至15項中任一項之方法的構件。
在上述之說明中,用於闡釋之目的,已闡述數個特定細節以提供對實施例之徹底理解。然而,熟習此項技術者應可瞭解,可實行一或多個其他實施例而無需某些這些特定細節。所描述之特定實施例並非提供用以限制本發明之實施例,而是用於繪示說明實施例。本發明之實施例的範疇並非由上述提供之特定實例所決定,而僅由下文之申請專利範圍所決定。在其他例項中,習知的結構、裝置及操作係以方塊圖形式或不具細節來予以展示,以避免混淆對本說明之理解。在適當考量下,元件符號或元件符號之尾端部分在數個圖式中重複出現以指示對應或相似元件,其可以選擇性地具有相似的特性。
應理解,在遍及本說明書中所指稱的例如「一個實施例」、「一實施例」、「一或多個實施例」或「不同實施例」係意謂特定的特徵可被包含在該實施例之實行中。類似地,應瞭解在本說明中,各種不同特徵有時會群集在單一實施例、圖式或其說明中,以使揭露內容可以流暢且有助於理解實施例之各種發明性態樣。然而,揭示內容之此一方法並不能解釋為反映實施例需要比明確列舉在每一個申請專利範圍中更多的特徵。反而,如以下申請專利範圍所反映,實施例之發明性態樣可以存在少於單一揭示實施例之所有特徵。例如,儘管上文之說明及圖式中描述形成具有通道材料之奈米線的四閘極裝置僅展示出兩個犧牲緩衝層及高達3個通道「堆疊」層,然而上文之說明及圖式可 以適用於形成多於兩個犧牲緩衝層(例如,其中的3或4層),及/或多於3個通道「堆疊」層(例如其中的4或5層)。因此,在「實施方式」後面的「申請專利範圍」在此係明確併入此「實施方式」段落中,且各申請專利範圍本身而言係作為本發明之一單獨的實施例。
101‧‧‧半導體基板
102‧‧‧材料
103‧‧‧頂部表面
104‧‧‧STI材料
107‧‧‧STI區域
108‧‧‧STI區域
109‧‧‧鰭部
113‧‧‧側壁
115‧‧‧側壁

Claims (21)

  1. 一種使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法,包含:在形成於淺溝槽隔離(STI)區域間之溝槽中,從第一與第二基板內部側壁磊晶生長鰭部犧牲材料之次鰭部緩衝層;從該鰭部犧牲材料之次鰭部緩衝層磊晶生長鰭部通道材料之鰭部通道層的第二高度於該溝槽中;選擇性地蝕刻該STI區域以移除該STI區域之高度,並且曝露出該鰭部犧牲材料之次鰭部緩衝層之可被蝕刻於該經蝕刻的STI區域之頂部表面上方的第一高度;選擇性地蝕刻以從該鰭部通道層下方移除鰭部犧牲材料之該次鰭部緩衝層之該第一高度,但留下鰭部通道材料之該鰭部通道層的該第二高度,以在該STI區域中之該溝槽上方形成鰭部通道材料之該鰭部通道層的奈米線;及形成閘極電極於該鰭部通道層的該奈米線周圍,該閘極電極具有在該鰭部通道層的該奈米線的底部之下的部分,該閘極電極之在該鰭部通道層的該奈米線的底部之下的該部分具有在該STI區域中之該溝槽的頂部表面上方且在其之上的底部表面。
  2. 如申請專利範圍第1項之方法,其中,該第一高度為介於20與50奈米(nm)之間。
  3. 如申請專利範圍第2項之方法,其中,該第二高度為介於5與10奈米(nm)之間,並且鰭部通道材料之 該鰭部通道層包含第一鰭部通道材料之第一薄鰭部通道層、第二鰭部通道材料之第二鰭部通道層、第一鰭部通道材料之第三薄鰭部通道層。
  4. 如申請專利範圍第1項之方法,其中,磊晶生長鰭部通道材料之鰭部通道層之第二高度包含從該次鰭部緩衝層之頂部表面磊晶生長該鰭部通道層;且其中,選擇性地蝕刻以移除該第一高度留下懸置在形成於上部溝槽末端處之材料的第一與第二接面區域之間的該鰭部通道層之奈米線四閘極通道。
  5. 如申請專利範圍第1項之方法,其中,該第一與第二基板內部側壁為(111)晶體指數基板材料,且其中,生長鰭部犧牲材料之該次鰭部緩衝層包含從(111)晶體指數基板材料但不從STI材料來生長鰭部犧牲材料之該次鰭部緩衝層,以減少在鰭部犧牲材料之該次鰭部緩衝層之頂部表面處的缺陷。
  6. 如申請專利範圍第1項之方法,其進一步包含;在磊晶生長鰭部犧牲材料之該次鰭部緩衝層之前先形成該溝槽,其中,形成該溝槽包含;在矽基板之(100)晶體指數矽頂部基板表面材料上且在基板材料之矽鰭部周圍形成一層非晶STI材料;蝕刻穿過該矽鰭部至該矽基板之該(100)晶體指數矽頂部基板表面材料的上部溝槽,該上部溝槽界定具有STI頂部表面及STI非晶材料之垂直的第一與第二STI內部側壁之第一與第二STI區域;及 蝕刻在該上部溝槽下方且深入至該矽基板之該(100)晶體指數矽頂部基板表面材料中之下部溝槽,其中,該下部溝槽包含界定該下部溝槽且具有(111)晶體指數基板材料有角度側壁之基板材料之第一與第二基板內部側壁。
  7. 如申請專利範圍第1項之方法,其中,形成鰭部犧牲材料之該次鰭部緩衝層包含:從該第一與第二基板內部側壁磊晶生長第一材料之第一緩衝層,該第一緩衝層延伸穿過下部及上部溝槽,且在淺溝槽隔離(STI)區域之頂部表面上方延伸該第一高度。
  8. 如申請專利範圍第7項之方法,其中,選擇性地蝕刻以移除該第一高度包含選擇各向同性濕式蝕刻化學品來蝕刻該第一緩衝層之該第一材料但不蝕刻該鰭部通道層之第二材料。
  9. 如申請專利範圍第7項之方法,其中,(1)該第一材料為磷化銦(InP)且該第二材料為砷化銦鎵(InGaAs);或(2)該第一材料為矽(Si)且該第二材料為矽鍺(SiGe);且進一步包含形成在該奈米線之四個曝露表面上的閘極介電質層或緩衝材料層。
  10. 如申請專利範圍第1之方法,其中,形成鰭部犧牲材料之該次鰭部緩衝層包含:從該第一與第二基板內部側壁磊晶生長第一材料之第一緩衝層至上部溝槽之高度的一部分中;及 從該第一緩衝層之頂部表面磊晶生長第二材料之第二緩衝層且在該STI區域之該頂部表面上方延伸該第一高度。
  11. 一種使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法,包含:在形成於淺溝槽隔離(STI)區域間之溝槽中,從第一與第二基板內部側壁磊晶生長鰭部犧牲材料之次鰭部緩衝層;從該鰭部犧牲材料之次鰭部緩衝層磊晶生長鰭部通道材料之鰭部通道層的第二高度於該溝槽中;選擇性地蝕刻該STI區域以移除該STI區域之高度,並且曝露出該鰭部犧牲材料之次鰭部緩衝層之可被蝕刻於該經蝕刻的STI區域之頂部表面上方的第一高度;選擇性地蝕刻以從該鰭部通道層下方移除鰭部犧牲材料之該次鰭部緩衝層之該第一高度,但留下鰭部通道材料之該鰭部通道層的該第二高度,以在該STI區域中之該溝槽上方形成鰭部通道材料之該鰭部通道層的奈米線,其中,形成鰭部犧牲材料之該次鰭部緩衝層包含:從該第一與第二基板內部側壁磊晶生長第一材料之第一緩衝層至上部溝槽之高度的一部分中;及從該第一緩衝層之頂部表面磊晶生長第二材料之第二緩衝層且在該STI區域之該頂部表面上方延伸該第一高度,且其中,形成鰭部通道材料之該鰭部通道層包含:從該第二緩衝層之頂部表面磊晶生長該第一材料之第 一通道層;從該第一通道層之頂部表面磊晶生長該第二材料之第二通道層;及從該第二通道層之頂部表面磊晶生長該第一材料之第三通道層。
  12. 如申請專利範圍第11項之方法,其中,選擇性地蝕刻以移除鰭部犧牲材料之該次鰭部緩衝層包含:選擇性地蝕刻以(1)移除該第二緩衝層之該第二材料,(2)但不蝕刻該第一緩衝層、該第一通道層及該第三通道層之該第一材料,以形成該奈米線作為該第一、第二及第三通道層之堆疊;且(3)由於該第二通道層之未橫向蝕刻的毛細管效應而未蝕刻該第二通道層之該第二材料。
  13. 如申請專利範圍第11項之方法,其中,選擇性地蝕刻以移除該第一高度包含選擇各向同性濕式蝕刻化學品以蝕刻該第二緩衝層之該第二材料但不蝕刻該薄通道層之該第一材料且由於該蝕刻之毛細管效應係無法蝕刻該第二通道層之第二厚度而未移除該第二通道層之該第二材料。
  14. 如申請專利範圍第12項之方法,其進一步包含在選擇性地蝕刻以移除鰭部犧牲材料之該次鰭部緩衝層之後,接著,選擇性地蝕刻以(1)移除該第一緩衝層、該第一通道層及該第三通道層之該第一材料,但留下該第二通道層 之該第二材料以形成該第二通道層之該奈米線。
  15. 如申請專利範圍第12項之方法,其中,(1)該第一材料為磷化銦(InP)且該第二材料為砷化銦鎵(InGaAs);或(2)該第一材料為矽(Si)且該第二材料為矽鍺(SiGe);且進一步包含形成在該堆疊之四個曝露表面上的閘極介電質層或緩衝材料層。
  16. 一種使用犧牲次鰭部層而被形成於矽基板上的奈米線通道,包含:具有第一與第二基板區域之矽基板,該第一與第二基板區域具有界定下部溝槽且具有(111)晶體指數之有角度的基板材料之第一與第二基板內部側壁,該下部溝槽具有下部溝槽上部開口;在該第一及該第二基板區域上之第一與第二淺溝槽隔離(STI)區域,該第一及該第二STI區域具有界定在該下部溝槽上部開口之上的上部溝槽且具有(110)晶體指數之STI材料之垂直的第一與第二STI內部側壁;鰭部通道材料之奈米線,其懸置於第一與第二接面區域材料間的該上部溝槽之上;及在該鰭部通道材料的奈米線周圍的閘極電極,該閘極電極具有在該鰭部通道材料的奈米線的底部之下的部分,該閘極電極之在該鰭部通道層的奈米線的底部之下的該部分具有在該第一與第二STI區域中之該上部溝槽的頂部表面上方且在其之上的底部表面。
  17. 如申請專利範圍第16項之奈米線通道,其中, 該奈米線具有小於10奈米之高度且在該STI區域之頂部表面上方至少20奈米;且其中,該奈米線形成四通道或四量子井。
  18. 如申請專利範圍第16項之奈米線通道,其中,(1)該通道材料為砷化銦鎵(InGaAs)或矽鍺(SiGe);且進一步包含形成在該奈米線之四個曝露表面上的閘極介電質層或緩衝材料層。
  19. 一種計算系統,包含:微處理器,係耦合至記憶體,該微處理器具有至少一電子四閘極裝置,該至少一電子四閘極裝置具有:具有第一與第二基板區域之矽基板,該第一與第二基板區域具有界定下部溝槽且具有(111)晶體指數之有角度的基板材料之第一與第二基板內部側壁,該下部溝槽具有下部溝槽上部開口;在該第一及該第二基板區域上之第一與第二淺溝槽隔離(STI)區域,該第一及該第二STI區域具有界定在該下部溝槽上部開口之上的上部溝槽且具有(110)晶體指數之STI材料之垂直的第一與第二STI內部側壁;鰭部通道材料之奈米線,係懸置於第一與第二接面區域材料之間的該上部溝槽之上;及在該鰭部通道材料的奈米線周圍的閘極電極,該閘極電極具有在該鰭部通道材料的奈米線的底部之下的部分,該閘極電極之在該鰭部通道層的奈米線的底部之下的該部分具有在該第一與第二STI區域中之該上部溝槽的頂部表 面上方且在其之上的底部表面。
  20. 如申請專利範圍第19項之系統,其中,該奈米線具有小於10奈米之高度且在該STI區域之頂部表面上方至少20奈米;且其中,該奈米線形成四通道或四量子井。
  21. 如申請專利範圍第19項之系統,其中,(1)該鰭部通道材料為砷化銦鎵(InGaAs)或矽鍺(SiGe);且進一步包含形成在該奈米線之四個曝露表面上的閘極介電質層或緩衝材料層。
TW104138967A 2014-12-26 2015-11-24 使用犧牲次鰭部層而被形成於矽基板上的奈米線通道、使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法、及計算系統 TWI688041B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/US2014/072448 WO2016105437A1 (en) 2014-12-26 2014-12-26 High mobility nanowire fin channel on silicon substrate formed using sacrificial sub-fin
WOPCT/US14/72448 2014-12-26

Publications (2)

Publication Number Publication Date
TW201635429A TW201635429A (zh) 2016-10-01
TWI688041B true TWI688041B (zh) 2020-03-11

Family

ID=56151227

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104138967A TWI688041B (zh) 2014-12-26 2015-11-24 使用犧牲次鰭部層而被形成於矽基板上的奈米線通道、使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法、及計算系統

Country Status (6)

Country Link
US (1) US10084043B2 (zh)
EP (1) EP3238243B1 (zh)
KR (1) KR102310041B1 (zh)
CN (1) CN107210259B (zh)
TW (1) TWI688041B (zh)
WO (1) WO2016105437A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9484405B1 (en) 2015-09-29 2016-11-01 International Business Machines Corporation Stacked nanowire devices formed using lateral aspect ratio trapping
US11450527B2 (en) * 2016-07-02 2022-09-20 Intel Corporation Engineering tensile strain buffer in art for high quality Ge channel
US10243063B2 (en) 2016-07-29 2019-03-26 Applied Materials, Inc. Method of uniform channel formation
EP3300117B1 (en) * 2016-09-22 2024-07-17 IMEC vzw Method for manufacturing a high aspect ratio channel semiconductor device
WO2018101941A1 (en) 2016-12-01 2018-06-07 Intel Corporation Device isolation by fixed charge
WO2018111250A1 (en) * 2016-12-14 2018-06-21 Intel Corporation Subfin leakage suppression using fixed charge
US10685887B2 (en) * 2017-12-04 2020-06-16 Tokyo Electron Limited Method for incorporating multiple channel materials in a complimentary field effective transistor (CFET) device
US10535529B2 (en) 2018-06-05 2020-01-14 International Business Machines Corporation Semiconductor fin length variability control
CN108831926B (zh) * 2018-06-11 2021-03-09 中国科学院微电子研究所 半导体器件与其制作方法
CN110648915B (zh) * 2018-06-27 2023-03-21 中芯国际集成电路制造(上海)有限公司 半导体器件及其形成方法
US11695081B2 (en) * 2018-06-29 2023-07-04 Intel Corporation Channel layer formation for III-V metal-oxide-semiconductor field effect transistors (MOSFETs)
US10636911B1 (en) * 2018-11-20 2020-04-28 Nanya Technology Corporation Fin structure and method for manufacturing the same
KR20230063917A (ko) 2021-10-29 2023-05-10 삼성전자주식회사 패턴 형성 방법 및 이를 이용한 반도체 소자의 제조 방법

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8324660B2 (en) * 2005-05-17 2012-12-04 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US20130341704A1 (en) * 2011-12-30 2013-12-26 Willy Rachmady Variable gate width for gate all-around transistors
US8779554B2 (en) * 2012-03-30 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. MOSFETs with channels on nothing and methods for forming the same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103022124B (zh) * 2011-09-22 2015-08-19 中芯国际集成电路制造(北京)有限公司 双栅晶体管及其制造方法
US8765563B2 (en) * 2012-09-28 2014-07-01 Intel Corporation Trench confined epitaxially grown device layer(s)
US8823102B2 (en) 2012-11-16 2014-09-02 Taiwan Semiconductor Manufacturing Company, Ltd. Device with a strained Fin
US9385198B2 (en) 2013-03-12 2016-07-05 Taiwan Semiconductor Manufacturing Company, Ltd. Heterostructures for semiconductor devices and methods of forming the same
KR20140121192A (ko) * 2013-04-05 2014-10-15 삼성전자주식회사 기판 구조체 및 이를 포함하는 반도체 소자
US9159554B2 (en) 2013-05-01 2015-10-13 Applied Materials, Inc. Structure and method of forming metamorphic heteroepi materials and III-V channel structures on si
CN103824759B (zh) * 2014-03-17 2016-07-06 北京大学 一种制备多层超细硅线条的方法
WO2016105384A1 (en) * 2014-12-23 2016-06-30 Intel Corporation Uniform layers formed with aspect ratio trench based processes

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8324660B2 (en) * 2005-05-17 2012-12-04 Taiwan Semiconductor Manufacturing Company, Ltd. Lattice-mismatched semiconductor structures with reduced dislocation defect densities and related methods for device fabrication
US20130341704A1 (en) * 2011-12-30 2013-12-26 Willy Rachmady Variable gate width for gate all-around transistors
US8779554B2 (en) * 2012-03-30 2014-07-15 Taiwan Semiconductor Manufacturing Company, Ltd. MOSFETs with channels on nothing and methods for forming the same

Also Published As

Publication number Publication date
EP3238243A4 (en) 2018-08-15
CN107210259A (zh) 2017-09-26
EP3238243A1 (en) 2017-11-01
EP3238243B1 (en) 2021-08-25
KR20170097639A (ko) 2017-08-28
US20170358645A1 (en) 2017-12-14
TW201635429A (zh) 2016-10-01
US10084043B2 (en) 2018-09-25
KR102310041B1 (ko) 2021-10-08
CN107210259B (zh) 2020-10-27
WO2016105437A1 (en) 2016-06-30

Similar Documents

Publication Publication Date Title
TWI688041B (zh) 使用犧牲次鰭部層而被形成於矽基板上的奈米線通道、使用犧牲次鰭部層以形成奈米線通道於矽基板上之方法、及計算系統
US10249490B2 (en) Non-silicon device heterolayers on patterned silicon substrate for CMOS by combination of selective and conformal epitaxy
TWI715671B (zh) 具有嵌入式介電質間隔物的奈米線電晶體
KR102175547B1 (ko) 트랜지스터 채널 적용들을 위한 클래딩 이전의 Si 핀 엘리먼트들의 프리-스컬프팅
US9685381B2 (en) Integrating VLSI-compatible fin structures with selective epitaxial growth and fabricating devices thereon
US10475706B2 (en) Making a defect free fin based device in lateral epitaxy overgrowth region
TWI713634B (zh) 包含拉伸應變鍺通道的電晶體
TWI582912B (zh) 半導體結構以及形成半導體結構之方法