TWI685061B - 半導體元件及其製作方法 - Google Patents
半導體元件及其製作方法 Download PDFInfo
- Publication number
- TWI685061B TWI685061B TW105113789A TW105113789A TWI685061B TW I685061 B TWI685061 B TW I685061B TW 105113789 A TW105113789 A TW 105113789A TW 105113789 A TW105113789 A TW 105113789A TW I685061 B TWI685061 B TW I685061B
- Authority
- TW
- Taiwan
- Prior art keywords
- substrate
- region
- item
- patent application
- shallow trench
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/514—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0144—Manufacturing their gate insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0151—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
-
- H10W10/0147—
-
- H10W10/17—
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Element Separation (AREA)
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Abstract
本發明揭露一種製作半導體元件的方法。首先提供一基底,且該基底具有一第一區域以及一第二區域。然後形成一淺溝隔離於基底內並分隔第一區域及第二區域,形成一圖案化硬遮罩於第一區域及部分淺溝隔離上,再通入一氣體繞過圖案化硬遮罩並藉此改變第一區域之基底之一邊緣。
Description
本發明是關於一種製作半導體元件的方法,尤指一種改變基底邊緣輪廓的方法。
在半導體製程中,為了使晶片上各個電子元件之間擁有良好的隔離,以避免元件相互干擾而產生短路現象,一般皆採用區域氧化法(localized oxidation isolation,LOCOS)或是淺溝隔離方法來進行隔離與保護。然由於LOCOS製程中產生的場氧化層(field oxide)所佔據晶片的面積太大,且生成過程會伴隨鳥嘴(bird's beak)現象的發生,因此目前線寬在0.25微米(μm)以下的半導體製程幾乎都採用淺溝隔離方法。
淺溝隔離方法是在晶片表面的各元件間製作一淺溝並填入絕緣物質以產生電性隔離的效果。現今的淺溝隔離製程,在填入絕緣物質於淺溝
中之前,會先在淺溝的側壁形成一氧化物,以進一步將絕緣物質與凹槽表面隔離。然而,當尺寸日漸微縮,反相窄通道效應(inverse narrow width effect,INWE)更趨顯著之外又容易造成漏電流現象增加,嚴重影響半導體裝置的效能。因此,本產業亟需一種可改善上述問題的方法,以解決尺寸日漸微縮下所遭遇的瓶頸。
本發明較佳實施例揭露一種製作半導體元件的方法。首先提供一基底,且該基底具有一第一區域以及一第二區域。然後形成一淺溝隔離於基底內並分隔第一區域及第二區域,形成一圖案化硬遮罩於第一區域及部分淺溝隔離上,再通入一氣體繞過圖案化硬遮罩並藉此改變第一區域之基底之一邊緣。
本發明另一實施例揭露一種半導體元件,其包含:一基底;一閘極結構設於基底上,以及一淺溝隔離設於基底內並圍繞閘極結構,其中接觸淺溝隔離之基底之一邊緣包含一弧形輪廓。
12‧‧‧基底
14‧‧‧第一區域
16‧‧‧第二區域
18‧‧‧淺溝隔離
20‧‧‧襯墊層
22‧‧‧圖案化硬遮罩
24‧‧‧開口
26‧‧‧閘極介電層
28‧‧‧弧形輪廓
30‧‧‧井區
32‧‧‧閘極介電層
34‧‧‧閘極結構
36‧‧‧摻雜區
38‧‧‧長度
40‧‧‧寬度
42‧‧‧區域
44‧‧‧第一邊
46‧‧‧第二邊
d‧‧‧距離
第1圖至第5圖為本發明較佳實施例製作一半導體元件的方法示意圖。
第6圖為本發明一實施例之半導體元件結構示意圖。
第7圖為本發明一實施例之半導體元件結構示意圖。
第8圖為本發明一實施例之半導體元件結構示意圖。
請參照第1圖至第5圖,第1圖至第5圖為本發明較佳實施例製作一半導體元件的方法示意圖。如第1圖所示,首先提供一基底12,例如一矽基底或矽覆絕緣(SOI)基板。基底12上定義有一第一區域14與一第二區域16,然後形成一由二氧化矽所構成的淺溝隔離(shallow trench isolation,STI)18於基底12中並分隔第一區14域與第二區域16。在本實施例中,第一區域14較佳於後續製程中用來製作一中電壓半導體元件因此又可簡稱為中電壓區,第二區域16則較佳用來製作高壓半導體元件因此又可簡稱為高壓區。
然後依序形成一襯墊層20以及一圖案化硬遮罩22於第一區域14的基底12與淺溝隔離18上,其中襯墊層20較佳僅設於第一區域14的基底12表面,圖案化硬遮罩22則同時設於基底12與淺溝隔離18表面,且圖案化硬遮罩22具有開口24暴露出部分淺溝隔離18。在本實施例中,襯墊層20較佳由二氧化矽所構成,圖案化硬遮罩22較佳由氮化矽所構成,但不侷限於此,又可依據製程需求選擇任何不同的介電材料作為襯墊層20與圖案化硬遮罩22,此實施例也屬本發明所涵蓋的範圍。
然後如第1圖至第2圖所示,同時對第一區域14與第二區域16通入一氣體或進行一處理例如氧化製程,以於第二區域16的基底12表
面形成一閘極介電層26並同時改變第一區域14中與淺溝隔離18所接觸之基底12的邊緣。更具體而言,所通入的氣體較佳為一含氧氣體或氧氣,且由於第二區域16上並無圖案化硬遮罩22的遮蔽,因此所通入的含氧氣體較佳於第二區域16的基底12表面直接反應而形成一閘極介電層26,其中所形成的閘極介電層26厚度較佳介於300埃至1500埃,例如可用來當作高壓半導體元件的閘極介電層。
第一區域14的基底12上由於圖案化硬遮罩22的設置,因此所通入的含氧氣體較佳繞過圖案化硬遮罩22,例如沿著第1圖中的箭頭方向從圖案化硬遮罩22的開口24進入並經過被開口24暴露出的淺溝隔離18,藉此改變接觸淺溝隔離18的基底12邊緣輪廓或淺溝隔離18自己本身的邊緣輪廓。依據本發明之較佳實施例,原本在通入含氧氣體之前接觸淺溝隔離18或基底12的邊緣較佳呈現具有鈍角的輪廓,但在通入含氧氣體之後,原本為鈍角的基底12邊緣或淺溝隔離18邊緣較佳改變為一弧形輪廓28。從另一角度來看,在基底12邊緣形成弧形輪廓28的同時,淺溝隔離18的兩邊亦同時形成突出部,而形成左右對稱的態樣。
如第3圖所示,接著去除第一區域14上的圖案化硬遮罩22,並進行一離子佈植,以形成一井區30於第一區域14的基底12內。
然後如第4圖所示,先去除第一區域14上的襯墊層20,再進行一氧化製程,以於裸露出的第一區域14基底12表面形成一閘極介電層32,其中閘極介電層32的厚度較佳介於60埃至200埃,例如可用來當作中壓半導體元件的閘極介電層。接著可選擇性於另一低壓元件區(圖
未示)形成另一閘極介電層(圖未示),並形成一閘極結構34於第一區域14與第二區域16的閘極介電層26、32上,其中閘極結構34較佳由多晶矽所構成,但不侷限於此。
請接著參照第5圖所示,第5圖為接續第4圖第一區14域中形成閘極結構34後之上視圖。如第5圖所示,之後可依據製程需求於閘極結構34兩側利用離子佈植製程形成摻雜區36做為源極/汲極區域,其中源極/汲極區域可依據所製作的元件態樣具有不同導電型式。
請同時參照第4圖與第5圖,第4圖與第5圖另揭露本發明較佳實施例之一種半導體元件結構。如第4圖與第5圖所示,本發明之半導體元件主要包含一基底12,一閘極結構34設於基底12上,一摻雜區36設於閘極結構34兩側,以及一淺溝隔離18設於基底12內並圍繞摻雜區36與閘極結構34,其中接觸淺溝隔離18的基底12邊緣包含一弧形輪廓28。從另一角度來看,設於閘極結構34下方的淺溝隔離18亦具有一突出部,且突出部為左右對稱。
更具體而言,從第5圖的上視圖來看,本實施例的閘極結構34包含一長度38以及一寬度40,且弧形輪廓28較佳設於靠近寬度40的閘極結構34下方且與寬度40平行,即圖中由斜線所標示出之區域42。亦即,第1圖至第2圖所示圖案化硬遮罩22的開口24僅暴露出位於閘極結構34寬度40邊緣之部分的淺溝隔離18。
另外摻雜區36包含一第一邊44平行於閘極結構34之寬度40
以及一第二邊46平行於閘極結構34之長度38,淺溝隔離18較佳環繞摻雜區36之第一邊44與第二邊46,而本實施例中弧形輪廓28的所在區域42則僅設於閘極結構34下方與摻雜區36第一邊44之間,或更細部來看位於閘極結構34下方與切齊摻雜區36第一邊44的閘極結構寬度40之間,但不延伸至摻雜區36正下方與摻雜區36第一邊44之間。
請參照第6圖,第6圖為第5圖之上視圖對應第2圖中圖案化硬遮罩的開口之示意圖。如第6圖所示,若與第2圖中圖案化硬遮罩22的開口24進行比對,開口24邊緣較佳不切齊摻雜區36的第一邊44,且開口24邊緣至摻雜區36邊緣或第一邊44的距離d較佳介於0.005微米至0.5微米,或最佳為0.02微米。
請參照第7圖,第7圖為本發明另一實施例之半導體元件結構示意圖。如第7圖所示,本實施例同樣包含一閘極結構34設於基底12上,一摻雜區36設於閘極結構34兩側,以及一淺溝隔離18設於基底12內並圍繞摻雜區36與閘極結構34,其中接觸淺溝隔離18的基底12邊緣(平行於閘極結構34寬度40方向)包含一弧形輪廓28。亦即,第1圖至第2圖所示圖案化硬遮罩22的有開口24係暴露出位於整個閘極結構34寬度40邊緣之部分的淺溝隔離18。
相較於第5圖中弧形輪廓28僅設置於閘極結構34下方與切齊摻雜區36第一邊44的閘極結構寬度40之間,本實施例中弧形輪廓28所設置的區域42除了設於閘極結構34下方與切齊摻雜區36第一邊44的閘極結構寬度40之間外,又延伸至摻雜區36下方與摻雜區36第一邊44之
間。
請參照第8圖,第8圖為本發明另一實施例之半導體元件結構示意圖。如第8圖所示,本實施例同樣包含一閘極結構34設於基底12上,一摻雜區36設於閘極結構34兩側,以及一淺溝隔離18設於基底12內並圍繞摻雜區36與閘極結構34,其中所有接觸淺溝隔離18的基底12邊緣包含一弧形輪廓28。亦即,第1圖至第2圖所示圖案化硬遮罩22的有開口24係暴露出第一區域14內所有接觸淺溝隔離18的基底12邊緣的淺溝隔離18。
相較於第5圖與第7圖的實施例,本實施例中弧形輪廓28所設置的區域42除了設於閘極結構34下方與切齊摻雜區36第一邊44的閘極結構寬度40之間外,又延伸至摻雜區36下方與摻雜區36第一邊44之間以及摻雜區36下方與第二邊46之間。換句話說,基底12的弧形結構28環繞了整個摻雜區36。
綜上所述,本發明主要先於一中壓元件區的基底上形成一圖案化遮罩覆蓋基底與部分淺溝隔離,然後在製作高壓元件區的閘極介電層時利用所通入的含氧氣體來改變中壓元件區基底中淺溝隔離的邊緣輪廓或接觸淺溝隔離的基底邊緣輪廓。由於高壓元件區並無上述圖案化遮罩的遮蔽,因此高壓元件的基底表面會直接形成一閘極介電層。中壓元件區由於圖案化遮罩的設置,因此所通入的含氧氣體較佳由圖案化遮罩的開口中進入並穿過淺溝隔離,使原本為鈍角的基底邊緣或淺溝隔離邊緣改變為一弧形輪廓,而此弧形輪廓即可用來改善現
行在尺寸日漸微縮下因淺溝隔離的設計而導致漏電流並連帶影響元件效能的問題。
以上所述僅為本發明之較佳實施例,凡依本發明申請專利範圍所做之均等變化與修飾,皆應屬本發明之涵蓋範圍。
12‧‧‧基底
14‧‧‧第一區域
16‧‧‧第二區域
18‧‧‧淺溝隔離
20‧‧‧襯墊層
22‧‧‧圖案化硬遮罩
24‧‧‧開口
Claims (16)
- 一種製作半導體元件的方法,包含:提供一基底,該基底具有一第一區域以及一第二區域;形成一淺溝隔離於該基底內並分隔該第一區域及該第二區域;形成一圖案化硬遮罩於該第一區域及部分該淺溝隔離上,其中該圖案化硬遮罩包含一開口暴露出部分該淺溝隔離;以及通入一氣體經由所暴露出之該淺溝隔離來藉此改變該第一區域之該基底之一邊緣。
- 如申請專利範圍第1項所述之方法,另包含:利用該氣體形成一第一閘極介電層於該第二區域之該基底上,並同時繞過該圖案化硬遮罩利用該氣體改變該第一區域之該基底之該邊緣。
- 如申請專利範圍第2項所述之方法,另包含:於形成該第一閘極介電層後去除該圖案化硬遮罩;以及形成一井區於該第一區域之該基底內。
- 如申請專利範圍第3項所述之方法,另包含:形成一襯墊層以及該圖案化硬遮罩於該第一區域之該基底上及部分該淺溝隔離上;形成該第一閘極介電層;去除該圖案化硬遮罩; 形成該井區;以及去除該襯墊層。
- 如申請專利範圍第4項所述之方法,另包含於去除該襯墊層之後形成一第二閘極介電層於該第一區域之該基底上。
- 如申請專利範圍第5項所述之方法,其中該第一閘極介電層之厚度大於該第二閘極介電層之厚度。
- 如申請專利範圍第5項所述之方法,另包含:形成一閘極結構於該第二閘極介電層上;以及形成一摻雜區於該第二閘極介電層兩側。
- 如申請專利範圍第5項所述之方法,其中該開口邊緣至該摻雜區邊緣之距離介於0.005微米至0.5微米。
- 如申請專利範圍第1項所述之方法,其中該氣體包含氧氣。
- 如申請專利範圍第1項所述之方法,另包含改變該第一區域之該基底之該邊緣並使該邊緣具有一弧形輪廓。
- 一種半導體元件,包含:一基底;一閘極結構設於該基底上;以及 一淺溝隔離設於該基底內並圍繞該閘極結構,其中接觸該淺溝隔離之該基底之一邊緣包含一弧形輪廓。
- 如申請專利範圍第11項所述之半導體元件,另包含一摻雜區設於該閘極結構兩側,其中該摻雜區包含一第一邊平行於該閘極結構之一寬度以及一第二邊平行於該閘極結構之一長度。
- 如申請專利範圍第12項所述之半導體元件,其中該弧形輪廓係介於該閘極結構下方及該摻雜區之該第一邊之間。
- 如申請專利範圍第12項所述之半導體元件,其中該淺溝隔離環繞該摻雜區之該第一邊及該第二邊。
- 如申請專利範圍第12項所述之半導體元件,其中該弧形輪廓係位於該閘極結構下方及部分該摻雜區下方。
- 如申請專利範圍第12項所述之半導體元件,其中該弧形輪廓係位於該閘極結構下方並環繞該摻雜區。
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW105113789A TWI685061B (zh) | 2016-05-04 | 2016-05-04 | 半導體元件及其製作方法 |
| US15/172,136 US9653343B1 (en) | 2016-05-04 | 2016-06-02 | Method of manufacturing semiconductor device with shallow trench isolation (STI) having edge profile |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW105113789A TWI685061B (zh) | 2016-05-04 | 2016-05-04 | 半導體元件及其製作方法 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201740503A TW201740503A (zh) | 2017-11-16 |
| TWI685061B true TWI685061B (zh) | 2020-02-11 |
Family
ID=58670583
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW105113789A TWI685061B (zh) | 2016-05-04 | 2016-05-04 | 半導體元件及其製作方法 |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US9653343B1 (zh) |
| TW (1) | TWI685061B (zh) |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20020020887A1 (en) * | 2000-08-01 | 2002-02-21 | Keum-Joo Lee | Shallow trench isolation type semiconductor device and method of forming the same |
| US20120168868A1 (en) * | 2010-11-19 | 2012-07-05 | Chiu Tang-Jung | Multi-gate field-effect transistor with enhanced and adaptable low-frequency noise |
| TW201614838A (en) * | 2014-10-06 | 2016-04-16 | Taiwan Semiconductor Mfg Co Ltd | Semiconductor device and methods for forming the same |
| TW201616641A (zh) * | 2014-10-23 | 2016-05-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US6566224B1 (en) * | 1997-07-31 | 2003-05-20 | Agere Systems, Inc. | Process for device fabrication |
| US6274498B1 (en) * | 1998-09-03 | 2001-08-14 | Micron Technology, Inc. | Methods of forming materials within openings, and method of forming isolation regions |
| US6825544B1 (en) * | 1998-12-09 | 2004-11-30 | Cypress Semiconductor Corporation | Method for shallow trench isolation and shallow trench isolation structure |
| US6368941B1 (en) * | 2000-11-08 | 2002-04-09 | United Microelectronics Corp. | Fabrication of a shallow trench isolation by plasma oxidation |
| US6740944B1 (en) | 2001-07-05 | 2004-05-25 | Altera Corporation | Dual-oxide transistors for the improvement of reliability and off-state leakage |
| US7091104B2 (en) * | 2003-01-23 | 2006-08-15 | Silterra Malaysia Sdn. Bhd. | Shallow trench isolation |
| KR100605099B1 (ko) * | 2003-06-04 | 2006-07-26 | 삼성전자주식회사 | 산화막 형성 방법 및 이를 이용하여 리세스된 게이트를갖는 트랜지스터를 제조하는 방법 |
| US6972241B2 (en) * | 2004-01-20 | 2005-12-06 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method of forming an STI feature to avoid electrical charge leakage |
| KR100562153B1 (ko) | 2004-07-23 | 2006-03-17 | 주식회사 하이닉스반도체 | 플래시 메모리 소자의 제조방법 |
| TW200625437A (en) * | 2004-12-30 | 2006-07-16 | Macronix Int Co Ltd | Shallow trench isolation process of forming smooth edge angle by cleaning procedure |
| KR100638987B1 (ko) * | 2004-12-30 | 2006-10-26 | 동부일렉트로닉스 주식회사 | 플래시 메모리 소자의 얕은 트렌치 소자 분리 형성 방법 |
| US7915173B2 (en) * | 2005-05-05 | 2011-03-29 | Macronix International Co., Ltd. | Shallow trench isolation structure having reduced dislocation density |
| US8501632B2 (en) * | 2005-12-20 | 2013-08-06 | Infineon Technologies Ag | Methods of fabricating isolation regions of semiconductor devices and structures thereof |
| KR100698085B1 (ko) * | 2005-12-29 | 2007-03-23 | 동부일렉트로닉스 주식회사 | 트랜치 형성방법 |
| US7442620B2 (en) * | 2006-06-13 | 2008-10-28 | Macronix International Co., Ltd. | Methods for forming a trench isolation structure with rounded corners in a silicon substrate |
| US8420488B2 (en) | 2007-09-11 | 2013-04-16 | United Microelectronics Corp. | Method of fabricating high voltage device |
| KR101291751B1 (ko) * | 2011-12-29 | 2013-07-31 | 주식회사 동부하이텍 | 반도체 소자와 그 제조 방법 |
-
2016
- 2016-05-04 TW TW105113789A patent/TWI685061B/zh active
- 2016-06-02 US US15/172,136 patent/US9653343B1/en active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20020020887A1 (en) * | 2000-08-01 | 2002-02-21 | Keum-Joo Lee | Shallow trench isolation type semiconductor device and method of forming the same |
| US20120168868A1 (en) * | 2010-11-19 | 2012-07-05 | Chiu Tang-Jung | Multi-gate field-effect transistor with enhanced and adaptable low-frequency noise |
| TW201614838A (en) * | 2014-10-06 | 2016-04-16 | Taiwan Semiconductor Mfg Co Ltd | Semiconductor device and methods for forming the same |
| TW201616641A (zh) * | 2014-10-23 | 2016-05-01 | 台灣積體電路製造股份有限公司 | 半導體裝置及其製造方法 |
Also Published As
| Publication number | Publication date |
|---|---|
| US9653343B1 (en) | 2017-05-16 |
| TW201740503A (zh) | 2017-11-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US11450555B2 (en) | Method for forming semiconductor device having isolation structures with different thicknesses | |
| CN100407383C (zh) | 使用虚拟元件来抛光集成电路器件的方法 | |
| TWI662702B (zh) | 半導體元件、鰭式場效電晶體元件及半導體元件的製造方法 | |
| US10916438B2 (en) | Method of multiple gate oxide forming with hard mask | |
| US11011527B2 (en) | Semiconductor structure and static random access memory, and fabrication methods thereof | |
| KR980005383A (ko) | 반도체 장치 및 그 제조방법 | |
| CN110098150B (zh) | 半导体结构及其形成方法 | |
| TW200425391A (en) | Semiconductor structure having recess-resistant insulating layer and method of fabricating the same. | |
| US8778772B2 (en) | Method of forming transistor with increased gate width | |
| JP2008517457A (ja) | 表面側コンタクト及び垂直トレンチ分離を有する半導体装置及びその製造方法 | |
| TWI685061B (zh) | 半導體元件及其製作方法 | |
| KR100394758B1 (ko) | 반도체 장치 및 그 제조 방법 | |
| CN106298966B (zh) | 半导体器件及其制备方法和电子装置 | |
| KR20060077009A (ko) | 고전압 트랜지스터 및 저전압 트랜지스터를 갖는 반도체소자 | |
| KR100569534B1 (ko) | 반도체소자의 제조방법 | |
| CN102891109B (zh) | 半导体器件形成方法 | |
| KR100934050B1 (ko) | 반도체 소자의 제조방법 및 구조 | |
| US20130214381A1 (en) | Methods of forming isolation structures for semiconductor devices | |
| CN104658977B (zh) | 半导体器件形成方法 | |
| US8093678B2 (en) | Semiconductor device and method of fabricating the same | |
| KR20010093668A (ko) | 얕은 트렌치 분리 소자 형성 방법 | |
| JPS59155944A (ja) | 半導体装置の製造方法 | |
| KR100305018B1 (ko) | 반도체소자의 소자분리방법 | |
| TWI553866B (zh) | 半導體裝置及其製造方法 | |
| KR20030001965A (ko) | 반도체 소자의 제조 방법 |