[go: up one dir, main page]

TWI676269B - 具有侷限單元之自對準3d記憶體和製造積體電路之方法 - Google Patents

具有侷限單元之自對準3d記憶體和製造積體電路之方法 Download PDF

Info

Publication number
TWI676269B
TWI676269B TW107132128A TW107132128A TWI676269B TW I676269 B TWI676269 B TW I676269B TW 107132128 A TW107132128 A TW 107132128A TW 107132128 A TW107132128 A TW 107132128A TW I676269 B TWI676269 B TW I676269B
Authority
TW
Taiwan
Prior art keywords
conductors
memory
conductor
memory cell
layer
Prior art date
Application number
TW107132128A
Other languages
English (en)
Other versions
TW202002243A (zh
Inventor
賴二琨
Erh-Kun Lai
龍翔瀾
Hsiang-Lan Lung
Original Assignee
旺宏電子股份有限公司
Macronix International Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 旺宏電子股份有限公司, Macronix International Co., Ltd. filed Critical 旺宏電子股份有限公司
Application granted granted Critical
Publication of TWI676269B publication Critical patent/TWI676269B/zh
Publication of TW202002243A publication Critical patent/TW202002243A/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/828Current flow limiting means within the switching material region, e.g. constrictions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/20Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes
    • H10B63/24Resistance change memory devices, e.g. resistive RAM [ReRAM] devices comprising selection components having two electrodes, e.g. diodes of the Ovonic threshold switching type
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B63/00Resistance change memory devices, e.g. resistive RAM [ReRAM] devices
    • H10B63/80Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays
    • H10B63/84Arrangements comprising multiple bistable or multi-stable switching components of the same type on a plane parallel to the substrate, e.g. cross-point arrays arranged in a direction perpendicular to the substrate, e.g. 3D cell arrays
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/021Formation of switching materials, e.g. deposition of layers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/20Multistable switching devices, e.g. memristors
    • H10N70/231Multistable switching devices, e.g. memristors based on solid-state phase change, e.g. between amorphous and crystalline phases, Ovshinsky effect
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/011Manufacture or treatment of multistable switching devices
    • H10N70/061Shaping switching materials
    • H10N70/063Shaping switching materials by etching of pre-deposited switching material layers, e.g. lithography
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/821Device geometry
    • H10N70/826Device geometry adapted for essentially vertical current flow, e.g. sandwich or pillar type devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N70/00Solid-state devices having no potential barriers, and specially adapted for rectifying, amplifying, oscillating or switching
    • H10N70/801Constructional details of multistable switching devices
    • H10N70/881Switching materials
    • H10N70/882Compounds of sulfur, selenium or tellurium, e.g. chalcogenides
    • H10N70/8828Tellurides, e.g. GeSbTe

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Semiconductor Memories (AREA)

Abstract

數個記憶單元係於交叉點陣列中。在交叉點陣列中之交叉點中的記憶單元堆疊包括串聯之一開關元件、一導電阻障層、及一記憶單元,及具有在對應之交叉點之交叉點面積中對準之數個側邊。堆疊中之記憶單元包括數個侷限間隔物,位於交叉點面積中。此些侷限間隔物包括數個外側表面,位在堆疊之一對相反側邊上。再者,可程式電阻記憶材料之一主體侷限於此些間隔物之數個內側表面之間。

Description

具有侷限單元之自對準3D記憶體和製造積體電路 之方法
此處所述之技術係有關於積體電路記憶體技術,包括使用為3D交叉點結構之可程式電阻記憶材料之技術,及用以製造此些裝置之方法。可程式電阻記憶材料包括相變化材料。
使用相變化材料及其他可程式電阻材料之許多三維(three dimensional,3D)記憶體技術係已經提出。舉例來說,Li等人發表於2004年9月之IEEE Transactions on Device and Materials Reliability第4卷第3期的「Evaluation of SiO2 Antifuse in a 3D-OTP Memory」,描述如記憶單元排列的多晶矽二極體及抗熔絲(antifuse)。Sasago等人發表於2009年超大型積體電路研討會科技論文文摘(Symposium on VLSI Technology Digest of Technical Papers)第24-25頁的「Cross-Point Phase Change Memory with 4F2 Cell Size Driven by Low-Contact-Resistivity Poly-Si Diode」,描述如記憶單元排列的多晶矽二極體以及相變化元件。Kau等人發表於 2009年國際電子元件會議(IEDM)09-617,第27.1.1至27.1.4頁的「A Stackable Cross Point Phase Change Memory」,描述一種記憶體柱(memory post),此記憶體柱包括具有相變化元件而作為存取裝置(access device)的雙向閥值開關(ovonic threshold switch,OTS)。再者,見2003年6月17日公告之美國專利編號第6,579,760號的「SELF-ALIGNED,PROGRAMMABLE PHASE CHANGE MEMORY」。
然而,製造的困難性係使得可程式電阻記憶體之3D結構之成功有限,可程式電阻記憶體包括相變化記憶體。舉例來說,基於定義剖面區域之字元線及位元線的寬度,交叉點結構係定義記憶體元件的尺寸。
在滿足資料保存(retention)及耐久性需求之同時,提供用於高密度結構之更容易製造的記憶體結構係有需求的。
在此處所述之數個實施例中,於一交叉點構造中之數個記憶單元堆疊具有數個尺寸及包括一開關或操縱(steering)裝置。此些尺寸係由字元線及位元線之交叉點面積所定義。開關或操縱裝置例如是雙向閥值開關(ovonic threshold switch),與例如是相變化材料之可程式電阻記憶材料的一主體串聯。在交叉點構造中之一記憶單元堆疊中的可程式電阻記憶材料係以一自對準、侷限空間方式設置在堆疊中。此空間具有小於交叉點面積的面積。
本技術之一方面包括一交叉點記憶體,具有於一第一圖案化層中之數個第一導體及於一第二圖案化層中之數個第二導體;以及數個記憶單元堆疊之一陣列,設置於第一導體及第二導體之間。於陣列中之各記憶單元堆疊包括一開關,電性串聯於可程式電阻記憶材料。記憶單元堆疊包括串聯之一開關元件、一導電阻障層、及一記憶單元,及具有於對應之交叉點的交叉點面積中對準之數個側邊。記憶單元包括數個侷限間隔物,位於交叉點面積中。侷限間隔物具有數個外側表面,位於堆疊之一對相反側邊上。再者,可程式電阻記憶材料之一主體侷限於侷限間隔物之數個內側表面之間。
於一些實施例中,各記憶單元堆疊可包括一侷限材料層,具有數個外側表面,位在對應之交叉點的交叉點面積中的堆疊之第二對相反側邊上。
再者,於一些實施例中,記憶單元之可程式電阻記憶材料於第二導體中內襯第二導體,接觸在記憶單元堆疊中之可程式電阻記憶材料之主體,及於對應之交叉點分離可程式電阻記憶材料之主體與第二導體,而形成蕈狀(mushroom)記憶體結構。
再者,於一些實施例中,侷限間隔物具有一上表面,及可程式電阻記憶材料之主體係在對應之交叉點於一高度接觸第二導體,此高度與侷限間隔物之上表面共平面,而形成侷限之柱狀(pillar)記憶體結構。
本技術之另一方面係一種製造一積體電路之方法,積體電路包括如上所述之一記憶單元。
此處所述之本技術的其他特徵、方面及優點可參照下方提供之圖式、詳細說明及申請專利範圍瞭解。為了對本發明之上述及其他方面有更佳的瞭解,下文特舉實施例,並配合所附圖式詳細說明如下:
101、111、1201‧‧‧第一導體
102、112、1222‧‧‧第二導體
103、113‧‧‧雙向閥值開關層
104、114‧‧‧擴散阻障層
105、106、115、116‧‧‧侷限間隔物
107、117、280、1246、2280、2281‧‧‧主體
107A、107B、117A、117B‧‧‧接面
108‧‧‧可程式電阻記憶材料襯墊
110、120‧‧‧侷限材料層
200‧‧‧底層
201‧‧‧第一導體層
202‧‧‧開關層
203‧‧‧導電阻障層
204‧‧‧硬遮罩層
208‧‧‧絕緣填充物
210、211‧‧‧側壁
212、213‧‧‧側邊
218、219‧‧‧外側表面
220、245‧‧‧毯覆層
228‧‧‧薄膜
228a、228b‧‧‧襯墊
229、230、231‧‧‧絕緣侷限襯墊
235‧‧‧絕緣填充物材料
240‧‧‧凹槽
250、435、436、437‧‧‧溝槽
251‧‧‧薄膜襯墊
252‧‧‧絕緣填充物
261、262‧‧‧侷限襯墊
430、431、432、433、1202、1203、1204、1208、1220、1223、1224、1225、1245、1248‧‧‧線
1216、1217‧‧‧側壁侷限間隔物線
1241、1242‧‧‧間隔物線
1247‧‧‧第三導體
2202、2203‧‧‧元件
2216、2217、2241、2242‧‧‧侷限間隔物
2290、2291‧‧‧相變化材料
3200‧‧‧3D交叉點記憶體陣列
3201‧‧‧平面及列解碼器
3202‧‧‧字元線
3203‧‧‧行解碼器
3204‧‧‧位元線
3205、3207‧‧‧匯流排
3206‧‧‧方塊
3208‧‧‧偏壓配置供應電壓
3209‧‧‧控制電路
3211‧‧‧資料輸入線
3215‧‧‧資料輸出線
3250‧‧‧積體電路
W1、W2‧‧‧寬度
第1圖繪示在交叉點陣列中具有侷限之記憶元件之記憶單元的實施例之透視圖。
第2圖繪示在交叉點陣列中具有侷限之記憶元件之記憶單元的另一實施例之透視圖。
第3-5圖繪示3D交叉點記憶體之範例製程的數個段之3D透視圖。
第6A-6B圖繪示在範例製程中之下一個階段之X-Y佈局及X-Z剖面圖。
第7A-7B圖繪示在範例製程中之下一個階段之X-Y佈局及X-Z剖面圖。
第8A-8B圖繪示在範例製程中之下一個階段之X-Y佈局及X-Z剖面圖。
第9A-9D圖繪示在範例製程中之下一個階段之X-Y佈局、Y-Z剖面圖及第一及第二X-Z剖面圖。
10A-10D圖繪示在範例製程中之下一個階段之X-Y佈局、Y-Z剖面圖及第一及第二X-Z剖面圖。
11A-11D圖繪示在範例製程中之下一個階段之X-Y佈局、Y-Z剖面圖及第一及第二X-Z剖面圖。
12A-12D圖繪示在範例製程中之下一個階段之X-Y佈局、Y-Z剖面圖及第一及第二X-Z剖面圖。
13A-13D圖繪示在範例製程中之下一個階段之X-Y佈局、Y-Z剖面圖及第一及第二X-Z剖面圖。
14A-14D圖繪示在範例製程中之下一個階段之X-Y佈局、Y-Z剖面圖及第一及第二X-Z剖面圖。
15A-15E圖繪示在範例製程中之下一個階段之次組件之X-Y佈局、第一Y-Z剖面圖、第一X-Z剖面圖、第二Y-Z剖面圖及第二X-Z剖面圖。
16A-16E圖繪示在範例製程中之下一個階段之次組件之X-Y佈局、第一Y-Z剖面圖、第一X-Z剖面圖、第二Y-Z剖面圖及第二X-Z剖面圖。
第17A及17B圖繪示對應於第一製程之第16B及16C圖的用於替代製程之製造階段之Y-Z剖面圖、及X-Z剖面圖。
第18圖繪示如此處所述之具有3D記憶體陣列之積體電路的方塊圖,3D記憶體陣列具有自對準3D記憶體,自對準3D記憶體具有侷限之單元。
可程式電阻記憶裝置及製造此些裝置之方法的數個實施例之詳細說明係參照第1-18圖。
第1圖繪示適用於交叉點陣列中之相變化記憶單元之透視圖。第一導體101可裝配成字元線,及第二導體102可裝配成位元線。記憶單元堆疊係設置於第一導體101及第二導體102之間且包括開關,開關與相變化材料之主體107串聯。開關包括雙向閥值開關層103及擴散阻障層104。堆疊具有第一端(於圖式中之上端)及第二端(於圖式中之下端)。第一端包括相變化材料之主體107,與第二導體102接觸來用於電流連接於第二導體102。第二端包括雙向閥值開關層103,與第一導體101接觸來用於電流連接於第一導體101。
於另一例子中,開關及相變化材料係倒置,使得相變化材料係接觸第一導體101,及雙向閥值開關層103係接觸第二導體102。
相變化材料可包括硫屬化合物為基底之材料,舉例為GaxSbyTez、GexSbyTez、GawGexSbyTez、GewGexSbyTez、AgwInxSbyTez、SnwGexSbyTez、SewGexSbyTez及SwGexSbyTez。相變化材料包括第一元素及第二元素。第一元素舉例為碲(Te)。第二元素舉例為銻(Sb)。相變化材料可具有添加物,舉例為氮、矽、氧、氧化矽、及氮化矽。於一實施例中,相變化材料係為GexSbyTez,具有氧化矽添加物,第一元素係碲及第二元件係銻。
雙向閥值開關層103可包括選擇而以雙向閥值開關操作之硫屬化合物組合,且可包括一或多個元素,選自包括砷(As)、碲(Te)、銻(Sb)、硒(Se)、鍺(Ge)、矽(Si)、氧(O)及氮(N)之群組。於一例子中,雙向閥值開關層103可具有約10nm至約40nm之厚度,較佳地約為30nm。Czubatyj等人於2012年發表於Electronic Materials Letters第8卷第2期第157-167頁之「Thin-Film Ovonic Threshold Switch:Its Operation and Application in Modern Integrated Circuits」描述薄膜OTS的應用及電特性。於其他實施例中,可使用其他電流操縱裝置,包括二極體、電晶體、穿隧介電層等。
擴散阻障層104包括一材料或數個材料之組合,選擇以在雙向閥值開關層103及相變化材料之間提供足夠的附著力,及阻擋雜質從柱至開關中的移動且反之亦然。擴散阻障層104可包括導電材料,導電材料具有約3至約30nm之厚度,較佳地約為5nm之厚度。用於擴散阻障層104之適合的材料可包括金屬氮化物,舉例為氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、氮化鉬(MoN)、氮化矽鈦(TiSiN)、及氮化鋁鈦(TiAlN)。除了金屬氮化物之外,導電材料可使用於擴散阻障層104,例如是碳化鈦(TiC)、碳化鎢(WC)、石墨(graphite,C)、其他碳(C)形式、鈦(Ti)、鉬(Mo)、鉭(Ta)、矽化鈦(TiSi)、矽化鉭(TaSi)、及鎢化鈦(TiW)。
選擇而用於第一導體101及第二導體102之材料可包括多種金屬、類似金屬的材料、摻雜的半導體、及其之組合。 第一導體102及第二導體102可利用一或多個材料層實施,像是鎢(W)、鋁(Al)、銅(Cu)、氮化鈦(TiN)、氮化鉭(TaN)、氮化鎢(WN)、摻雜之多晶矽、矽化鈷(CoSi)、矽化鎢(WSi)及其他材料。於一例子中,第一導體101及第二導體102包括三層結構,包括TiN、W及TiN。
於第1圖之實施例中,第一導體101具有寬度W1。寬度W1係由圖案化技術定義,例如是微影,使得它係基於提供之製造技術及操作特徵盡可能的小。同樣地,第二導體102具有寬度W2。寬度W2係由圖案化技術定義,使得它係盡可能的小。在第一導體101及第二導體102之交叉點係定義交叉點面積。記憶單元堆疊係設置於第一及第二導體101、102之間的交叉點之柱狀區域中,交叉點之剖面係由交叉點面積(W1 x W2)及藉由第一及第二導體之側邊對準之蝕刻製程定義。既然除了使用來形成第一導體101及第二導體102之蝕刻及圖案化技術之外,沒有使用額外的對準技術,記憶單元堆疊係可自對準於第一及第二導體。一實施例中,多個第一導體101具有於第一方向(例如Y方向)中延伸之多個側壁,多個第二導體102具有於第二方向(例如X方向)中延伸及在多個交叉點越過該些第一導體101之多個側壁。
記憶單元堆疊包括串聯之開關元件、導電阻障層、及記憶單元。開關元件包括在雙向閥值開關層103中之雙向閥值開關材料。導電阻障層包括在擴散阻障層104中之阻障材料。
記憶單元包括侷限間隔物105、106,具有內側及外側表面。侷限間隔物105、106具有外側表面,在記憶單元堆疊之第一對相反側邊上(圖式中之左及右側)之交叉點面積中對準,及可程式電阻記憶材料之主體係侷限於侷限間隔物之內側表面之間。
侷限間隔物105及106與相變化材料之主體107係提供可程式電阻記憶材料之侷限的元件,具有與擴散阻障層104接觸之接面107A之面積。接面107A之面積在對應之交叉點係實質上少於記憶單元堆疊之交叉點面積。
於替代實施例中,額外之侷限間隔物或額外對之侷限間隔物可亦包括於前及背側上,而更減少於記憶單元堆疊中對準之相變化材料之侷限的主體之體積。
再者,於此實施例中,記憶單元包括侷限襯墊,位於記憶單元堆疊之第二對相反側邊上(圖式中之前及背側上)。侷限襯墊包括侷限材料層-僅包括侷限材料層110之背側的侷限襯墊係繪示出來,因為前側之侷限襯墊係基於顯示出下方之結構的目的而被移除。侷限襯墊(舉例為侷限材料層110)具有內側表面及外側表面,內側表面在此實施例中係與可程式電阻記憶材料之主體接觸,外側表面係在交叉點之間面對溝槽中之填充物材料。可程式電阻記憶材料之主體係因而由侷限間隔物105、106及侷限襯墊(舉例為侷限材料層110)兩者所侷限。侷限襯墊係與記憶單元堆疊之交叉點面積對準。
於此實施例中,侷限間隔物105、106及侷限材料層110包括氮化矽。根據製程環境和其他因素,可使用其他材料。其他材料包括介電質,例如是氧化鉿(HfOx)、氧化鋯(ZrOx)、氧化鋁(AlOx)、氮氧化矽(SiOxNy)、及氧化矽(SiOx)。當使用氮化矽(SiN)取代氧化矽(SiOx)來用於侷限之相變化材料記憶體元件時,性能及可靠度測試已經顯示出優越的數據。
於此實施例中,相變化材料之主體107包括相同材料或類似材料之可程式電阻記憶材料襯墊108之延伸部份,或相變化材料之主體107從相同材料或類似材料之可程式電阻記憶材料襯墊108延伸。相同材料或類似材料之可程式電阻記憶材料襯墊108係位於第二導體102下,且分離第二導體102而不與可程式電阻記憶材料之侷限的主體107直接接觸。在記憶單元堆疊中之記憶單元係沿著第二導體102之長度之至少一實質部份經由可程式電阻記憶材料襯墊108產生與第二導體102接觸之接面107B。接面107B係大於接面107A之面積。如此一來,與可程式電阻記憶材料襯墊108結合之記憶單元堆疊中之記憶單元係形成「蕈狀(mushroom)」形式之記憶體元件,而在記憶單元操作期間,可程式電阻記憶材料中之電流密度係於相變化材料之主體107之侷限的區域中較大。相變化材料之主動區域可延伸至蕈狀形式之記憶體元件中的可程式電阻記憶材料襯墊108中。相變化材料之主動區域係在操作時改變固相之區域。
第2圖繪示利用侷限之「柱狀(pillar)」記憶單元結構之替代實施例的示意圖。第一導體111具有寬度W1。寬度W1係由圖案化技術定義,例如是微影,使得它係基於提供之製造技術盡可能的小。同樣地,第二導體112具有寬度W2。寬度W2係由圖案化技術定義,使得它係盡可能的小。在第一導體111及第二導體112之交叉點係定義交叉點面積。記憶單元堆疊係設置於交叉點之柱狀體積中,交叉點之剖面係由交叉點面積(W1 x W2)定義,及可參考第1圖之上述說明自對準。
記憶單元堆疊包括串聯之開關元件、導電阻障層、及記憶單元。開關元件包括於雙向閥值開關層113中之雙向閥值開關材料。導電阻障層包括於擴散阻障層114中之阻障材料。記憶單元具有側邊,與第一導體111及第二導體112之交叉點的交叉點面積對準。
記憶單元包括侷限間隔物115、116,具有內側及外側表面。侷限間隔物115、116具有外側表面,在記憶單元堆疊之第一對相反側邊上(圖式中之左及右側)之交叉點面積中對準,及可程式電阻記憶材料之主體係侷限於侷限間隔物之內側表面之間。
侷限間隔物115及116與相變化材料之主體117提供可程式電阻記憶材料之侷限的元件,具有與擴散阻障層114接觸之接面117A之面積。接面117A之面積在對應之交叉點係實質上少於記憶單元堆疊之交叉點面積。
於替代實施例中,額外之侷限間隔物或額外對之侷限間隔物可亦包括於前及背側上,而更減少於記憶單元堆疊中對準之相變化材料之侷限的主體之體積。
再者,於此實施例中,記憶單元包括侷限襯墊,位於記憶單元堆疊之第二對相反側邊上(圖式中之前及背側上)。侷限襯墊包括侷限材料層-僅包括侷限材料層120之背側的侷限襯墊係繪示出來,因為前側之侷限襯墊係基於顯示出下方之結構的目的而被移除。侷限襯墊(舉例為侷限材料層120)具有內側表面及外側表面,內側表面在此實施例中係與可程式電阻記憶材料之主體接觸,外側表面係在交叉點之間面對溝槽中之填充物材料。可程式電阻記憶材料之主體係因而由侷限間隔物115、116及侷限襯墊(舉例為侷限材料層120)兩者所侷限。侷限襯墊係與記憶單元堆疊之交叉點面積對準。
於此實施例中,侷限間隔物115、116及侷限材料層120包括氮化矽。其他介電材料可如上所述使用。
於此實施例中,相變化材料之主體117包括材料柱,在與侷限間隔物115、116之頂部共平面之一高度產生與第二導體接觸之接面117B。接面117B具有可類似於接面117A之面積的接觸面積。如此一來,記憶單元堆疊中之記憶單元係形成「柱狀」形式之記憶體元件。在柱狀結構中,主動區域之體積可幾乎相同於相變化材料之體積。
第3到16E圖繪示用以製造像是第1圖之記憶單元之陣列的範例製程流程之階段的順序圖。第3到5圖係繪示3D透視圖。之後的圖式係依序包括簡易顯示出結構之2D佈局及剖面圖。一般來說,使用於此系列之圖式中的參考編號係通篇應用。
第3圖繪示形成第一堆疊之數個材料之後之製程中的階段。底層200提供絕緣基板,此絕緣基板可為埋入氧化物或氮化矽層在積體電路基板上之形式,或其他形式之絕緣底部。於一些實施例中,底層200之下方可有電路。製程包含沈積第一導體層201之材料、沈積於開關層202中之開關元件之材料、沈積導電阻障層203之材料、及接著沈積硬遮罩層204。
第一導體層201之材料可包括如上所述之氮化鈦、鎢及氮化鈦之多層組合。可利用其他組合之材料。此些材料可舉例為利用化學氣相沈積(chemical vapor deposition,CVD)、物理氣相沈積(physical vapor deposition,PVD)、及原子層沈積(atomic layer deposition,ALD)製程之一或多者來進行沈積。
開關層202之材料可包括用於雙向閥值開關元件之材料,例如是上述之該些材料。於開關元件材料包括相變化材料之實施例中,舉例來說,利用氬(Ar)、氮(N2)、及/或氦(He)等之源氣體在1mTorr~100mTorr之壓力之PVD、濺射、或磁控濺射方法,可沈積開關層202。或者,此開關層亦可利用CVD及ALD形成。
導電阻障層203之材料可包括多種阻障材料,根據可程式電阻記憶體元件選擇。對於相變化記憶體元件來說,合適之阻障材料可為氮化鈦。替代之實施例可包括數個碳種類(varieties),包括奈米碳管及石墨烯(graphene)。再者,可利用例如是碳化矽及其他導電阻障材料之材料。
硬遮罩層204之材料可包括氮化矽,或包括根據應用之蝕刻化學選擇之其他適合的硬遮罩材料。
第4圖繪示圖案化第一堆疊之材料後之製造中的階段,以定義在堆疊之線430、431、432、433(在圖式中於Y方向中延伸)之間的數個溝槽435、436、437。此第一圖案化步驟係停止於下方之底層200上。各堆疊之線(舉例為430)包括位於圖案化之第一導體層201中之第一導體1201、開關層202之材料之線1202、來自導電阻障層203之導電阻障材料之線1203、及來自硬遮罩層204之硬遮罩材料之線1204。
第5圖繪示形成絕緣填充物(舉例為208)於溝槽(第4圖之435、436、437)中之後之階段的示意圖。絕緣填充物可藉由沈積氧化矽、或適用於交叉點構造之其他絕緣填充物材料來形成。其他低介電常數(低-κ)介電質可亦使用。不同於侷限材料之填充物材料係較佳的。於此方式中,包括RIE蝕刻之用於蝕刻侷限間隔物之端點偵測(end point detection)可有幫助,而產生較佳之侷限間隔物輪廓。再者,使用低-κ材料可有助於減少電容,而能夠有較佳之操作速度。填充步驟可利用舉例為旋塗(spin-on) 製程、CVD、ALD、PVD、低壓化學氣相沈積(LPCVD)、及高密度電漿化學氣相沈積(HDPCVD)實施。在沈積絕緣填充物之後,停止於硬遮罩層204中之硬遮罩材料之線1204上的化學機械研磨(chemical mechanical polishing)步驟可應用,而提供平滑、平坦的表面。後續之層係形成於此平滑、平坦的表面上。
第6A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖,及第6B圖繪示在製程之接續階段中沿著第6A圖中所示之線A-A之X-Z平面的剖面圖。參照第6A圖,俯視圖顯示出在Y方向中延伸之導電阻障材料之線1203,導電阻障材料之線1203係由絕緣填充物材料之線1208分離。第6B圖繪示沿著第6A圖中所示之線A-A之結構的剖面圖,此結構係蝕刻製程移除硬遮罩材料之線1204之結果。如此一來,凹槽係形成於絕緣填充物材料之線1208之間。絕緣填充物材料1208之線具有側壁210、211,自對準於第一導體1201之線的側邊212、213。
第7A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖,及第7B圖繪示在製程之接續階段中沿著第7A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,藉由侷限間隔物材料(氮化矽)之毯覆沈積(blanket deposition),及接著利用蝕刻化學之非等向性蝕刻,以移除絕緣填充物208之平面頂部及凹槽之平面底部之上方的材料,而同時留下所示之側壁間隔物,側壁侷限間隔物線(舉例為1216、1217)係形成於凹槽中。蝕刻化學係選擇而用於在填充物材料及導電阻障材料之上方的侷限間隔物材料。參照第 7A圖,俯視圖係顯示側壁侷限間隔物材料之側壁侷限間隔物線1216、1217,及暴露於側壁間隔物材料之線下之下方的導電阻障材料之線1203。第7B圖繪示沿著第7A圖之線A-A之結構的剖面圖,此結構係形成側壁侷限間隔物線1216、1217之結果。側壁侷限間隔物線1216、1217係形成於線之第一對相反側邊上,及具有在絕緣填充物208之線的側邊上形成之外側表面218、219,且如此一來,側壁侷限間隔物線1216、1217係自對準於凹槽。再者,側壁侷限間隔物線1216、1217可具有上表面,在蝕刻技術之實際限制中係與絕緣填充物208之線的上表面共平面。
第8A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖,及第8B圖繪示在製程之接續階段中沿著第8A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,相變化材料之毯覆層220係沈積於結構之上方。參照第8A圖,俯視圖係繪示毯覆層220,位在於前述階段中形成之此些線的上方。在第8B圖中,在線A-A之剖面圖係繪示相變化材料,包括相變化材料之主體280。相變化材料之主體280係侷限於側壁侷限間隔物線1216、1217之間。側壁侷限間隔物線1216、1217係沿著絕緣填充物208之間的線。因此,主體280係從相變化材料之上方的毯覆層220延伸。在沈積毯覆層220期間,相變化材料層之成份可改變而適合特定之應用,使得數種元素之濃度可通過結構之深度變化。
第9A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第9B圖繪示在製程之接續階段中沿著第9A圖中所示之線 C-C之Y-Z平面的剖面圖;第9C圖繪示在製程之接續階段中沿著第9A圖中所示之線B-B之X-Z平面的剖面圖;及第9D圖繪示在製程之接續階段中沿著第9A圖中所示之線A-A之X-Z平面的剖面圖。於此階段,製程已經包括沈積第二堆疊之數個材料(最佳參照第9D圖),包括第二導體層之材料、開關層中之開關元件之材料、導電阻障層之材料、及硬遮罩層之材料。沈積之材料可相同於上述結合第3圖之說明的材料,或變化成適合特定實施例之材料。再者,製程已經包括圖案化此第二堆疊,以定義停止於此些堆疊之線之間的第一導體1201之高度的溝槽。此些堆疊之線包括第二導體1222、開關層之線1223、導電阻障層之線1224、及硬遮罩層之線1225,最佳參照第9B圖。參照第9A圖,俯視圖係顯示數個堆疊之線係重疊在Y方向中延伸之數個第一導體1201(位於溝槽之底部)。於X方向中延伸之此些堆疊之線具有硬遮罩層之線1225於上表面上。
第9B圖繪示沿著第9A圖之線C-C之剖面圖,顯示出沿著線延伸之X方向堆疊之線1220、1223、1224、1225及第二導體1222之結構及記憶單位堆疊。記憶單元堆疊係因圖案化蝕刻而自對準於第一導體1201、相變化材料之線1220、及第二導體1222之側邊。在第一導體(1201)及第二導體(1222)之交叉點的柱狀體積中,記憶單位堆疊包括元件2202及2203及在侷限間隔物2216、2217(見第9D圖)之間的相變化材料之間的主體2280。
第9C圖繪示堆疊之線之間的第9A圖之線B-B的剖面圖,繪示出停止於第一導體1201之上表面上的溝槽。第9D圖繪示由於此蝕刻之深度,記憶單元堆疊(2216、2280、2217、2203、2202)係形成於第二導體1222及第一導體1201之間的交叉點之柱狀體積中,而線仍位於第二導體1222之上方。
第9D圖繪示沿著堆疊之線的沿著第9A圖之線A-A的剖面圖。於此剖面圖中,在單元之第一高度中,記憶單元之侷限間隔物2216、2217係繪示出來,相變化材料之主體2280係侷限於侷限間隔物2216、2217之間。主體2280為上方之相變化材料之線1220之延伸部份。
在此階段之深蝕(deep etch)可利用分開之對準遮罩分成兩個步驟,以針對一些實施例來減少深溝槽之深寬比。第一蝕刻可在沈積用於線1223、1224、1225之材料前執行,及第二蝕刻係在沈積用於線1223、1224、1225之材料後。
第10A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第10B圖繪示在製程之接續階段中沿著第10A圖中所示之線C-C之Y-Z平面的剖面圖;第10C圖繪示在製程之接續階段中沿著第10A圖中所示之線B-B之X-Z平面的剖面圖;及第10D圖繪示在製程之接續階段中沿著第10A圖中所示之線A-A之X-Z平面的剖面圖。參照第10A圖,俯視圖繪示毯覆沈積氮化矽之薄膜228於第9A-9D圖中所示之結構的上方。第10B圖繪示薄膜228內襯溝槽之側邊,形成絕緣侷限襯墊230、229於相變化材料之線1220 之側邊上及堆疊之第一高度上。第10C圖繪示薄膜228內襯溝槽之底部。第10D圖繪示薄膜228在堆疊之線的頂部上,堆疊之線於X方向中延伸。
第11A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第11B圖繪示在製程之接續階段中沿著第11A圖中所示之線C-C之Y-Z平面的剖面圖;第11C圖繪示在製程之接續階段中沿著第11A圖中所示之線B-B之X-Z平面的剖面圖;及第11D圖繪示在製程之接續階段中沿著第11A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,製程已經包括沈積絕緣填充物材料235於線之間,及應用停止於氮化矽之薄膜228之上表面上的化學機械研磨步驟或其他平坦化步驟。參照第11A圖,俯視圖繪示由氮化矽之薄膜228覆蓋之在X方向中延伸之線,絕緣填充物材料235分離氮化矽之薄膜228。第11B圖繪示結構,具有絕緣填充物材料235於堆疊之線之間。絕緣填充物材料235具有與薄膜228之上表面共平面之上表面。第11C圖繪示絕緣填充物材料235填充在線之間的溝槽。第11D圖繪示在結構之較高高度中之於X方向中延伸之線,堆疊之線係在交叉點之柱狀體積中位於記憶單元堆疊之上方。
第12A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第12B圖繪示在製程之接續階段中沿著第12A圖中所示之線C-C之Y-Z平面的剖面圖;第12C圖繪示在製程之接續階段中沿著第12A圖中所示之線B-B之X-Z平面的剖面圖;及第12D圖繪示在製程之接續階段中沿著第12A圖中所示之線A-A之X-Z平面的 剖面圖。在此階段,在圖案化之線的頂部上的薄膜228及硬遮罩層之線1225係藉由選擇之蝕刻製程移除,而留下凹槽240於堆疊之線的頂部上。凹槽240具有側壁,側壁係自對準於絕緣填充物材料235之側邊,及因而具有一些偏移的自對準於第二導體1222之側邊。此些偏移係由襯墊228a、228b之厚度決定。氮化矽之薄膜之剩餘部份包括襯墊228a、228b。襯墊228a、228b位於於溝槽中之絕緣填充物材料235之側邊上,且在結構之較低高度中之記憶單位堆疊中接觸相變化記憶材料之主體2280之第一及第二相反側邊。參照第12A圖,俯視圖繪示在X方向中延伸之導電阻障層之線1224及在線中之襯墊228a及228b,以及在線之間的絕緣填充物材料235。凹槽240移除線之頂部上的氮化矽之硬遮罩層之線1225及薄膜228產生,凹槽240係最佳地見於第12B圖中。第12C圖繪示絕緣填充物材料235係保持完整的。繪示於第12D圖中之剖面圖繪示移除線之頂部上的氮化矽之硬遮罩層之線1225及薄膜228。
第13A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第13B圖繪示在製程之接續階段中沿著第13A圖中所示之線C-C之Y-Z平面的剖面圖;第13C圖繪示在製程之接續階段中沿著第13A圖中所示之線B-B之X-Z平面的剖面圖;及第13D圖繪示在製程之接續階段中沿著第13A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,製程已經包括形成間隔物線1241、1242在凹槽中。藉由侷限間隔物材料之毯覆沈積,及接著利用蝕刻化學之非等向性蝕刻,以移除絕緣填充物材料235之平面頂部及絕緣填充 物材料235下方的凹槽之平面底部之上方的材料,而同時留下側壁侷限間隔物材料之間隔物線1241、1242,間隔物線1241、1242可形成。蝕刻化學係選擇而用於在絕緣填充物材料及導電阻障材料之上方的侷限間隔物材料。參照第13A圖,俯視圖繪示間隔物線1241、1242,及暴露在側壁間隔物材料之間隔物線下之下方的導電阻障層之線1224。第13B圖繪示侷限間隔物材料之間隔物線1241、1242位於導電阻障層之線1224之頂部上,及在結構之較高高度中對準於絕緣填充物材料235之側邊。第13C圖繪示在線之間的絕緣填充物材料235。第13D圖繪示對準間隔物之間的剖面圖,及繪示導電阻障層之線1224之上表面係露出於間隔物之間。
第14A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第14B圖繪示在製程之接續階段中沿著第14A圖中所示之線C-C之Y-Z平面的剖面圖;第14C圖繪示在製程之接續階段中沿著第14A圖中所示之線B-B之X-Z平面的剖面圖;及第14D圖繪示在製程之接續階段中沿著第14A圖中所示之線A-A之X-Z平面的剖面圖。在此階段,相變化材料之毯覆層245係沈積於結構之上方。參照第14A圖,俯視圖繪示毯覆層245,位於在先前階段中形成之此些線之上方。於第14B圖中,在線C-C之剖面圖係繪示毯覆層245,包括主體1246。主體1246沿著絕緣填充物材料235之間的線侷限在間隔物線1241、1242之間。因此,主體1246在從毯覆層245之上層的一線中延伸。如上所述,在沈積毯覆層245期間,相變化材料之成份可改變而適合特定之應用,使得數種元素 之濃度可通過結構之深度變化。第14C圖繪示毯覆層245在絕緣填充物材料235上。第14D圖繪示具有主體1246之毯覆層245。主體1246在間隔物線1241、1242之間的側邊上延伸,且接觸導電阻障層之線1224。
第15A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第15B圖繪示在製程之接續階段中沿著第15A圖中所示之線C-C之Y-Z平面的剖面圖;第15C圖繪示在製程之接續階段中沿著第15A圖中所示之線A-A之X-Z平面的剖面圖;第15D圖繪示在製程之接續階段中沿著第15A圖中所示之線D-D之Y-Z平面的剖面圖;及第15E圖繪示在製程之接續階段中沿著第15A圖中所示之線B-B之X-Z平面的剖面圖。在此階段,製程已經包括毯覆沈積例如是氮化矽之硬遮罩材料,及圖案化硬遮罩材料,以形成在Y方向延伸之線1248。向下延伸至第二導體1222之溝槽250分離線1248,因而在第三導體1247及第二導體1222之間的交叉點中形成記憶單位堆疊之第二高度。第三導體1247於Y方向中延伸,第二導體1222於X方向中延伸。參照第15A圖,俯視圖繪示硬遮罩材料之線1248覆蓋於Y方向中延伸之線,線係由露出在X方向中延伸之第二導體122之上表面的凹槽分離。
第15B圖繪示在結構之第一及第二高度中之記憶單元堆疊之上方的第三導體1247,第三導體1247於Y方向中延伸。相對於第15B圖旋轉90°之第15C圖係繪示第二導體1222於X方向中延伸,X方向正交於在Y方向中延伸之第三導體1247及第一 導體1201。再者,記憶單元堆疊係設置於第一導體1201及第二導體1222之間的第一高度,及設置於第三導體1247及第二導體1222之間的第二高度。侷限間隔物2241、2242之間的相變化材料之主體2281從第三導體1247在交叉點延伸於柱狀體積中,及具有對準於第三導體1247之側邊的側邊,如見於第15C圖中。一實施例中,多個第三導體1247具有於第一方向(例如Y方向)中延伸及在多個交叉點越過多個第二導體1222之多個側壁。
第15D圖繪示形成之溝槽250在沿著Y方向延伸之線之間延伸,溝槽250係向下延伸至於X方向中延伸之第二導體1222之上表面。第15E圖繪示記憶單元堆疊之外側的結構,由絕緣填充物材料235分離。此繪示出在此實施例中的線1245係沿著記憶單元堆疊之間的導體內襯於第三導體1247之下側。
第16A圖繪示在製程之接續階段中X-Y平面之俯視佈局圖;第16B圖繪示在製程之接續階段中沿著第16A圖中所示之線C-C之Y-Z平面的剖面圖;第16C圖繪示在製程之接續階段中沿著第16A圖中所示之線A-A之X-Z平面的剖面圖;第16D圖繪示在製程之接續階段中沿著第16A圖中所示之線D-D之Y-Z平面的剖面圖;及第16E圖繪示在製程之接續階段中沿著第16A圖中所示之線B-B之X-Z平面的剖面圖。在此階段中,製程已包括沈積氮化矽或其他侷限襯墊材料之薄膜襯墊251於結構上,接著提供絕緣填充物252及平坦化結構,使得絕緣填充物252之上表面係與薄膜襯墊251之上表面共平面。參照第16A圖,俯視圖繪示在Y方向中延伸 之線係由氮化矽或其他侷限襯墊材料之薄膜襯墊251覆蓋。薄膜襯墊251由絕緣填充物252分離。第16B圖繪示在Y方向中延伸之線的頂部上之薄膜襯墊251。第16C圖繪示薄膜襯墊251,內襯溝槽之側壁及侷限結構之較高高度中堆疊之線1245中及主體2281中之相變化記憶材料。溝槽之側壁對準於記憶單元堆疊。第16D圖繪示線之間的溝槽中之薄膜襯墊251上方的絕緣填充物252。第16E圖繪示薄膜襯墊251內襯記憶單元堆疊之間的溝槽。
在替代實施例中,為了製造更多高度之記憶單元堆疊,製程可包括移除硬遮罩材料之線1248,及向下平坦化結構至第三導體1247之上表面,以產生用於繼續形成交叉點結構之平坦的表面。
第16B圖及第16C圖繪示在陣列之第一及第二高度中之記憶單元堆疊之結構。除了相對於另一個記憶單元堆疊旋轉90°之外,此些記憶單元堆疊係相似,使得第一高度中之侷限間隔物2216、2217係於Y方向中延伸,及第二高度中之侷限間隔物2241、2242係於X方向中延伸。
第一高度中之記憶單元堆疊包括相變化材料之主體2280,位在記憶單元堆疊之相反側邊上之侷限間隔物2216及2217之間。侷限間隔物2216及2217對準於在Y方向中延伸之第一導體1201。再者,在記憶單位堆疊之第一高度中,藉由絕緣侷限襯墊230、231,侷限間隔物2216、2217之間的相變化材料之主體2280係在第二對相反側邊上受到侷限。絕緣侷限襯墊230、231 對準於在X方向中延伸之第二導體1222。在第二高度中,記憶單元堆疊包括相變化材料之主體2281,位在記憶單元堆疊之相反側邊上之侷限間隔物2241、2242(第16B圖)之間。侷限間隔物2241及2242對準於在X方向中延伸之第二導體1222。再者,在記憶單元堆疊之第二高度中,藉由在側壁上之侷限襯墊261、262(第16C圖-薄膜襯墊251之部份),侷限間隔物2241、2242之間的相變化材料之主體2281係侷限於第二對相反側邊上。
因此,由於所述之程序,多高度之交叉點構造係提供。在多高度之交叉點構造中,記憶單元堆疊包括可程式電阻記憶材料之侷限的主體。侷限的主體具有剖面面積,實質上少於柱狀體積中之記憶單元堆疊之剖面面積。剖面面積由在交叉點之導體之寬度所定義。
對於像是繪示於第2圖中之實施例來說,以柱狀形式之記憶體元件而言,在如第8A及8B圖中所示及第14A-14D圖中所示之沈積可程式電阻記憶材料之後,製造流程係調整以增加化學機械研磨(CMP)步驟或其他平坦化步驟。此係產生具有一上表面之可程式電阻記憶材料之主體,此上表面與侷限間隔物之上表面共平面。針對此替代實施例,第17A圖繪示針對改變而調整之沿著等同於第16A圖中所示之線C-C之線的Y-Z平面之剖面圖;及第17B圖繪示針對改變而調整之沿著等同於第16A圖中所示之線B-B之線的X-Z平面之剖面圖。如第17A及17B圖中所示,相變化 材料(2290、2291)於此實施例中係不內襯於記憶單元堆疊之間的導體(1222、1247)之下側。
第18圖繪示包括3D交叉點記憶體陣列3200之積體電路3250,3D交叉點記憶體陣列3200包括記憶單元,記憶單元包括雙向閥值開關,雙向閥值開關與如此處所述之侷限間隔物所侷限之相變化材料之主體串聯。平面及列解碼器3201耦接於且電性連通於數個字元線3202,並沿著3D交叉點記憶體陣列3200中的列配置。行解碼器3203耦接於且電性連通於數個位元線3204,並沿著3D交叉點記憶體陣列3200之行配置,以從3D交叉點記憶體陣列3200中的記憶單元讀取資料和寫入資料至3D交叉點記憶體陣列3200中的記憶單元。匯流排3205提供位址至平面及列解碼器3201及行解碼器3203。方塊3206中的感測放大器及例如是預充電路等的其他支援電路(supporting circuitry)以及資料輸入結構係經由匯流排3207耦接於行解碼器3203。資料係從積體電路3250上的輸入/輸出埠或其他資料源經由資料輸入線3211提供至方塊3206中的資料輸入結構。資料係從方塊3206中的感測放大器經由資料輸出線3215提供至積體電路3250上的輸入/輸出埠,或提供至積體電路3250之內部或外部的其他資料目標端(data destination)。控制電路3209中之偏壓配置狀態機(bias arrangement state machine)控制偏壓配置供應電壓(biasing arrangement supply voltages)3208以及方塊3206中的感測放大器及資料輸入結構,以進行讀取和寫入操作。控制電路3209可使 用特殊用途邏輯電路(special purpose logic circuit)、通用處理器或其之組合來實施,裝配以執行讀取、寫入及抹除操作。
交叉點記憶體構造及記憶單元結構係提供。相變化材料或其他可程式電阻記憶材料係於交叉點記憶體構造及記憶單元結構中可在四側邊上由氮化矽或其他侷限材料侷限,而保持自對準於陣列之交叉點中的體積。再者,記憶單元保存係改善,且重置電流大小可減少。
綜上所述,雖然本發明已以實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。

Claims (13)

  1. 一種記憶體,包括:複數個第一導體及複數個第二導體,該些第一導體位於一第一導體層中,該些第一導體具有於一第一方向中延伸之複數個側壁,該些第二導體位於一第二導體層中,該些第二導體具有於一第二方向中延伸及在複數個交叉點越過該些第一導體之複數個側壁,該些交叉點具有複數個交叉點面積,該些交叉點面積係由該些第一及第二導體之複數個寬度定義;以及複數個記憶單元堆疊之一陣列,設置於該些第一導體及該些第二導體之間的該些交叉點中,在該陣列中之一對應之交叉點中的各該記憶單元堆疊包括:串聯之一開關元件、一導電阻障層、及一記憶單元,及具有複數個側邊,對準該對應之交叉點之該交叉點面積,該記憶單元包括複數個侷限間隔物,位在該交叉點面積中,該些侷限間隔物在該記憶單元堆疊之一第一對相反側邊上具有複數個外側表面,及可程式電阻記憶材料的一主體係侷限於該些侷限間隔物之複數個內側表面之間。
  2. 如申請專利範圍第1項所述之記憶體,其中各該記憶單元堆疊更包括一侷限材料層,該侷限材料層於該記憶單元堆疊之一第二對相反側邊上具有複數個外側表面,位在該對應之交叉點之該交叉點面積中。
  3. 如申請專利範圍第1項所述之記憶體,更包括該可程式電阻記憶材料之一層於該些第二導體中內襯該些第二導體,及接觸該些記憶單元堆疊中之該可程式電阻記憶材料之該些主體,及於該對應之交叉點分離該可程式電阻記憶材料之該些主體與該些第二導體。
  4. 如申請專利範圍第1項所述之記憶體,其中該些侷限間隔物具有一上表面,及該可程式電阻記憶材料之該主體係在該對應之交叉點於一高度接觸該第二導體,該高度與該些侷限間隔物之該上表面共平面。
  5. 如申請專利範圍第1項所述之記憶體,該可程式電阻記憶材料包括一相變化材料。
  6. 如申請專利範圍第1項所述之記憶體,其中該開關元件包括一雙向閥值開關(ovonic threshold switch)。
  7. 如申請專利範圍第1項所述之記憶體,其中該些侷限間隔物包括氮化矽。
  8. 如申請專利範圍第1項所述之記憶體,更包括:複數個第三導體,位於一第三導體層中,該些第三導體具有於該第一方向中延伸及在複數個交叉點越過該些第二導體之複數個側壁;以及複數個記憶單元堆疊之一陣列,設置於該些第二導體及該些第三導體之間的該些交叉點中。
  9. 一種記憶體,包括:複數個第一導體及複數個第二導體,該些第一導體位於一第一導體層中,該些第一導體具有於一第一方向中延伸之複數個側壁,該些第二導體位於一第二導體層中,該些第二導體具有於一第二方向中延伸及在複數個交叉點越過該些第一導體之複數個側壁;以及複數個記憶單元堆疊之一陣列,設置於該些第一導體及該些第二導體之間的該些交叉點中,在該陣列中之一對應之交叉點中之各該記憶單元堆疊包括:串聯之一雙向閥值開關(ovonic threshold switch)、一導電阻障層、及一記憶單元,及具有於該對應之交叉點對準於該第一導體之該些側壁的一第一對相反側邊,及各該記憶單元堆疊更包括在一第二對相反側邊上之一絕緣材料層,該第二對相反側邊係於該對應之交叉點對準於該第二導體之該些側壁,該記憶單元包括複數個絕緣間隔物,位於該第一對相反側邊上,及相變化記憶材料之一主體係侷限於該些絕緣間隔物之間,該些絕緣間隔物於該對應之交叉點具有對準於該第一導體之該些側壁的複數個外側表面。
  10. 如申請專利範圍第9項所述之記憶體,更包括該相變化記憶材料之一層,於該些第二導體中內襯該些第二導體,及接觸該些記憶單元堆疊中之該相變化記憶材料之該些主體,及於該對應之交叉點分離該相變化記憶材料之該些主體及該些第二導體。
  11. 如申請專利範圍第9項所述之記憶體,其中該些絕緣間隔物包括氮化矽。
  12. 如申請專利範圍第9項所述之記憶體,其中該些絕緣間隔物包括氮化矽,及該絕緣材料層包括氮化矽。
  13. 如申請專利範圍第9項所述之記憶體,更包括:複數個第三導體,位於一第三導體層中,該些第三導體具有於該第一方向中延伸及在複數個交叉點越過該些第二導體之複數個側壁;以及複數個記憶單元堆疊之一第二陣列,設置於該些第二導體及該些第三導體之間的該些交叉點中。
TW107132128A 2018-06-15 2018-09-12 具有侷限單元之自對準3d記憶體和製造積體電路之方法 TWI676269B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US16/009,901 US10593875B2 (en) 2018-06-15 2018-06-15 Self-aligned 3D memory with confined cell
US16/009,901 2018-06-15

Publications (2)

Publication Number Publication Date
TWI676269B true TWI676269B (zh) 2019-11-01
TW202002243A TW202002243A (zh) 2020-01-01

Family

ID=68840417

Family Applications (1)

Application Number Title Priority Date Filing Date
TW107132128A TWI676269B (zh) 2018-06-15 2018-09-12 具有侷限單元之自對準3d記憶體和製造積體電路之方法

Country Status (3)

Country Link
US (1) US10593875B2 (zh)
CN (1) CN110610958B (zh)
TW (1) TWI676269B (zh)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10763307B1 (en) * 2019-04-10 2020-09-01 International Business Machines Corporation Stackable cross-point phase-change material memory array with a resistive liner
KR102741105B1 (ko) * 2019-05-13 2024-12-10 삼성전자주식회사 메모리 소자 제조 방법
US11289540B2 (en) 2019-10-15 2022-03-29 Macronix International Co., Ltd. Semiconductor device and memory cell
US11444243B2 (en) * 2019-10-28 2022-09-13 Micron Technology, Inc. Electronic devices comprising metal oxide materials and related methods and systems
US11158787B2 (en) 2019-12-17 2021-10-26 Macronix International Co., Ltd. C—As—Se—Ge ovonic materials for selector devices and memory devices using same
US11362276B2 (en) 2020-03-27 2022-06-14 Macronix International Co., Ltd. High thermal stability SiOx doped GeSbTe materials suitable for embedded PCM application
FR3115931A1 (fr) 2020-10-29 2022-05-06 Stmicroelectronics (Rousset) Sas Mémoire à changement de phase
FR3115932A1 (fr) * 2020-10-29 2022-05-06 Stmicroelectronics (Crolles 2) Sas Mémoire à changement de phase
CN114430006B (zh) 2020-10-29 2025-09-23 意法半导体(克洛尔2)公司 相变存储器
US11665983B2 (en) 2020-12-11 2023-05-30 International Business Machines Corporation Phase change memory cell with ovonic threshold switch
CN112234141B (zh) * 2020-12-11 2021-03-02 长江先进存储产业创新中心有限责任公司 相变存储器以及相变存储器的制造方法
US12310031B2 (en) 2022-07-08 2025-05-20 Macronix International Co., Ltd. Multi-layer ovonic threshold switch (OTS) for switching devices and memory devices using the same

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200802809A (en) * 2006-06-26 2008-01-01 Ind Tech Res Inst Phase change memory device and fabrications thereof
US20140246646A1 (en) * 2011-10-07 2014-09-04 Yoshitaka Sasago Semiconductor storage device and method of fabricating same
US20150084156A1 (en) * 2013-09-25 2015-03-26 Micron Technology, Inc. Memory cell with independently-sized electrode
TW201801300A (zh) * 2016-06-07 2018-01-01 旺宏電子股份有限公司 積體電路及其製造方法
TW201803168A (zh) * 2016-07-11 2018-01-16 旺宏電子股份有限公司 具有高耐久性之相變化記憶體的積體電路及其製造方法

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6579760B1 (en) 2002-03-28 2003-06-17 Macronix International Co., Ltd. Self-aligned, programmable phase change memory
KR100682937B1 (ko) * 2005-02-17 2007-02-15 삼성전자주식회사 상전이 메모리 소자 및 제조방법
US7531825B2 (en) * 2005-12-27 2009-05-12 Macronix International Co., Ltd. Method for forming self-aligned thermal isolation cell for a variable resistance memory array
US8163593B2 (en) * 2006-11-16 2012-04-24 Sandisk Corporation Method of making a nonvolatile phase change memory cell having a reduced contact area
EP2202816B1 (en) 2008-12-24 2012-06-20 Imec Method for manufacturing a resistive switching memory device
US7939815B2 (en) * 2008-12-30 2011-05-10 Stmicroelectronics S.R.L. Forming a carbon passivated ovonic threshold switch
US8471360B2 (en) 2010-04-14 2013-06-25 Sandisk 3D Llc Memory cell with carbon switching material having a reduced cross-sectional area and methods for forming the same
KR101766222B1 (ko) * 2010-09-17 2017-08-09 삼성전자 주식회사 상변화 메모리 장치, 이를 포함하는 저장 시스템 및 이의 제조 방법
US8895402B2 (en) * 2012-09-03 2014-11-25 Globalfoundries Singapore Pte. Ltd. Fin-type memory
US8916414B2 (en) 2013-03-13 2014-12-23 Macronix International Co., Ltd. Method for making memory cell by melting phase change material in confined space
US9537093B1 (en) 2016-02-16 2017-01-03 Macronix International Co., Ltd. Memory structure
KR102463023B1 (ko) * 2016-02-25 2022-11-03 삼성전자주식회사 가변 저항 메모리 장치 및 이의 제조 방법
KR102483704B1 (ko) * 2016-03-30 2023-01-02 삼성전자주식회사 가변 저항 메모리 장치 및 그 제조 방법
KR102530067B1 (ko) * 2016-07-28 2023-05-08 삼성전자주식회사 가변 저항 메모리 소자 및 그 제조 방법

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW200802809A (en) * 2006-06-26 2008-01-01 Ind Tech Res Inst Phase change memory device and fabrications thereof
US20140246646A1 (en) * 2011-10-07 2014-09-04 Yoshitaka Sasago Semiconductor storage device and method of fabricating same
US20150084156A1 (en) * 2013-09-25 2015-03-26 Micron Technology, Inc. Memory cell with independently-sized electrode
TW201801300A (zh) * 2016-06-07 2018-01-01 旺宏電子股份有限公司 積體電路及其製造方法
TW201803168A (zh) * 2016-07-11 2018-01-16 旺宏電子股份有限公司 具有高耐久性之相變化記憶體的積體電路及其製造方法

Also Published As

Publication number Publication date
TW202002243A (zh) 2020-01-01
CN110610958B (zh) 2021-09-24
CN110610958A (zh) 2019-12-24
US10593875B2 (en) 2020-03-17
US20190386213A1 (en) 2019-12-19

Similar Documents

Publication Publication Date Title
TWI676269B (zh) 具有侷限單元之自對準3d記憶體和製造積體電路之方法
TWI670872B (zh) 具有侷限單元之三維記憶體和製造積體電路之方法
US9972660B2 (en) 3D phase change memory with high endurance
US10608176B2 (en) Memory device and method of fabricating the same
US10916700B2 (en) Memory device with memory cell pillar having resistive memory layer with wedge memory portion and body memory portion, and method of fabricating the same
KR102641771B1 (ko) 3 차원 메모리 디바이스 및 방법
TWI695482B (zh) 記憶體裝置及應用其之積體電路之製造方法
TWI696269B (zh) 記憶體與積體電路的製造方法
CN115867038A (zh) 存储器器件及其制造方法
KR20120077505A (ko) 비휘발성 반도체 메모리 장치 및 그 제조 방법
KR20210141024A (ko) 자기 기억 소자
US11183636B2 (en) Techniques for forming RRAM cells
US11410709B2 (en) Semiconductor device having upper and lower wiring with different grain sizes
WO2024131451A1 (en) Resistive random access memory on buried bitline
TW202425761A (zh) 半導體記憶體元件
CN120568747A (zh) 半导体存储器装置
CN117423654A (zh) 半导体结构的制作方法及半导体结构