TWI648821B - 高電壓雙擴散金氧半導體(dmos)裝置及其製造方法 - Google Patents
高電壓雙擴散金氧半導體(dmos)裝置及其製造方法 Download PDFInfo
- Publication number
- TWI648821B TWI648821B TW104101585A TW104101585A TWI648821B TW I648821 B TWI648821 B TW I648821B TW 104101585 A TW104101585 A TW 104101585A TW 104101585 A TW104101585 A TW 104101585A TW I648821 B TWI648821 B TW I648821B
- Authority
- TW
- Taiwan
- Prior art keywords
- floating gate
- control
- region
- control gate
- gate
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/141—VDMOS having built-in components
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0408—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells containing floating gate transistors
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/06—Auxiliary circuits, e.g. for writing into memory
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/41—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region of a memory region comprising a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/42—Simultaneous manufacture of periphery and memory cells
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/40—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the peripheral circuit region
- H10B41/42—Simultaneous manufacture of periphery and memory cells
- H10B41/43—Simultaneous manufacture of periphery and memory cells comprising only one type of peripheral transistor
- H10B41/48—Simultaneous manufacture of periphery and memory cells comprising only one type of peripheral transistor with a tunnel dielectric layer also being used as part of the peripheral transistor
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/70—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates the floating gate being an electrode shared by two or more components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0411—Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having floating gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/681—Floating-gate IGFETs having only two programming levels
- H10D30/683—Floating-gate IGFETs having only two programming levels programmed by tunnelling of carriers, e.g. Fowler-Nordheim tunnelling
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/152—Source regions of DMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/152—Source regions of DMOS transistors
- H10D62/153—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/111—Field plates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D89/00—Aspects of integrated devices not covered by groups H10D84/00 - H10D88/00
- H10D89/10—Integrated device layouts
-
- H10P30/204—
-
- H10P30/212—
-
- H10P30/22—
-
- H10W42/20—
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- High Energy & Nuclear Physics (AREA)
- General Physics & Mathematics (AREA)
- Health & Medical Sciences (AREA)
- Toxicology (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Electromagnetism (AREA)
- Semiconductor Memories (AREA)
- Non-Volatile Memory (AREA)
Abstract
一種形成一積體雙擴散金氧半導體(DMOS)電晶體/電可擦除可程式化唯讀記憶體(EEPROM)胞之方法包含:在一基板上方形成一第一遮罩;使用該第一遮罩在該基板中形成一漂移植入以對準該漂移植入;同時在該漂移植入上方形成一第一浮動閘極及與該漂移植入隔開之一第二浮動閘極;形成罩蓋該第二浮動閘極且罩蓋該第一浮動閘極之一部分之一第二遮罩;使用該第一浮動閘極之一邊緣在該基板中形成一基極植入,以使該基極植入區域自對準;且同時在該第一浮動閘極上方形成一第一控制閘極及在該第二浮動閘極上方形成一第二控制閘極。該第一浮動閘極、第一控制閘極、漂移植入及基極植入形成該DMOS電晶體之組件,且該等第二浮動閘極及第二控制閘極形成該EEPROM胞之組件。
Description
本發明係關於一種高壓雙擴散MOS裝置(HV DMOS)及其製造方法。本發明亦關於一種用於產生一積體電可擦除可程式化唯讀記憶體(EEPROM)胞及HV DMOS以用於高壓應用(例如,馬達控制、照明、開關等等)中之程序流程。
EEPROM係一類非揮發性半導體記憶體,其中可電程式化資訊至各記憶體元件或位元胞中及自各記憶體元件或位元胞擦除資訊。EEPROM之各位元胞包括兩個金氧半導體場效應電晶體(MOSFET)。該等MOSFET之一者具有兩個閘極且係用於儲存位元資訊,及另一MOSFET係用於選擇位元胞。EEPROM通常經實現為浮動閘極電晶體之陣列。
一典型EEPROM位元胞包含:一浮動閘極,其配置於形成於一矽基板中之源極與汲極區域之間,及一控制閘極,其控制該浮動閘極之充電,該控制閘極經配置(絕緣)以保持一電荷。在浮動閘極上無電荷之情況下,電晶體正常作用,且控制閘極上之一脈衝引起電流流動。當充電時,其阻止控制閘極作用,且電流不流動。藉由將源極及汲極終端接地且在通過氧化物至浮動閘極之一控制閘極穿隧上放置足夠電壓來完成充電。自另一電晶體通入之一反向電壓藉由引起電荷消散至
基板中而清除電荷。
一些EEPROM設計在一P型井基板上方提供N通道胞。其他設計在一N型井上方提供P通道胞,其自身駐留於一P型基板中,諸如美國專利第5,986,931號及第5,790,455號,EP2339585A1及EP2267775A2中所揭示,該等申請案之全文以引用方式併入本文中。
一雙擴散金氧半導體(DMOS)係適用於高壓應用之一常見電晶體。因為擴散程序涉及產生N摻雜及P摻雜區域兩者,所以一DMOS被稱為「雙擴散」。與許多其他電晶體類型比較,DMOS電晶體通常提供一較高崩潰電壓及較低接通狀態電阻。一些DMOS結構在源極與汲極區域之間界定一橫向通道,其中該通道係定位於閘極(例如,浮動閘極)下方。通常藉由包含通道尺寸及摻雜特性之參數來判定此等DMOS胞之性能特性(諸如崩潰電壓及接通狀態電阻)。
根據一實施例,一雙擴散金氧半導體(DMOS)裝置可包含:一基板;一基極植入區域,其形成於該基極中;一源極區域,其形成於該基極植入中;一汲極區域,其形成於該基板中;一浮動閘極,其形成於該基板上方;一控制閘極,其在該基極植入區域上方延伸;一浮動閘極電極,其電耦合至該浮動閘極;及控制電子器件,其等經組態以經由該浮動閘極電極來控制施加至該浮動閘極之一電壓,藉此控制該DMOS裝置之一崩潰電壓及一源極-汲極電阻。
根據一實施例,一種同時形成一雙擴散金氧半導體(DMOS)電晶體及一電可擦除可程式化唯讀記憶體(EEPROM)胞之方法,其可包含:在一基板上方形成一第一遮罩;使用該第一遮罩在該基板中形成一漂移植入區域以對準該漂移植入區域;同時在該基板中之該漂移植入區域上方形成一第一浮動閘極及在該基板上方與該漂移植入區域隔開之一位置處形成一第二浮動閘極;形成罩蓋該第二浮動閘極且罩蓋
該第一浮動閘極之一部分之一第二遮罩;使用該第一浮動閘極之一邊緣在該基板中形成一基極植入區域以自對準該基極植入區域;且同時在該第一浮動閘極上方形成一第一控制閘極及在該第二浮動閘極上方形成一第二控制閘極,其中該第一浮動閘極、第一控制閘極、漂移植入區域及基極植入區域形成該DMOS電晶體之組件,且其中該等第二浮動閘極及第二控制閘極形成該EEPROM胞之組件。
根據另一實施例,提供一種控制一雙擴散金氧半導體(DMOS)電晶體之方法,該DMOS電晶體包含:一基極植入區域,其形成於一基極中;一源極區域,其形成於該基極植入中;一汲極區域,其形成於該基板中;一浮動閘極;一控制閘極,其在該汲極植入區域上方延伸;一控制閘極電極,其電耦合至該控制閘極;及一浮動閘極電極,其電耦合至該浮動閘極,該方法包含經由該浮動閘極電極來施加一電壓至該浮動閘極,藉此影響該DMOS裝置之一崩潰電壓及一源極-汲極電阻。
10‧‧‧半導體基板
12A‧‧‧高壓(HV)p型井
12B‧‧‧高壓(HV)p型井
14‧‧‧高電壓雙擴散金氧半導體(HV DMOS)區域
16‧‧‧積體電可擦除可程式化唯讀記憶體(EEPROM)胞區域
18A‧‧‧隔離區域
18B‧‧‧隔離區域
20‧‧‧光罩
22‧‧‧n漂移植入區域
30A‧‧‧HV DMOS浮動閘極結構
30B‧‧‧EEPROM浮動閘極結構
32A‧‧‧穿隧氧化物區域
32B‧‧‧穿隧氧化物區域
34A‧‧‧DMOS浮動閘極
34B‧‧‧EEPROM浮動閘極區域
36A‧‧‧氮氧化物區域
36B‧‧‧氮氧化物區域
40‧‧‧光罩
42‧‧‧p摻雜基極植入/p通道/基極層
44‧‧‧邊緣
50‧‧‧氧化物層
54A‧‧‧HV DMOS控制閘極
54B‧‧‧EEPROM控制閘極
60A‧‧‧輕摻雜汲極(LDD)源極區域
60B‧‧‧輕摻雜汲極(LDD)源極區域
62A‧‧‧輕摻雜汲極(LDD)汲極區域
62B‧‧‧輕摻雜汲極(LDD)汲極區域
66‧‧‧邊緣
67‧‧‧沈積氧化物層
68‧‧‧垂直開口
70A‧‧‧n+栓塞植入
70B‧‧‧n+栓塞植入
72A‧‧‧n+栓塞植入
72B‧‧‧n+栓塞植入
80A‧‧‧源極電極
80B‧‧‧源極電極
82A‧‧‧汲極電極
82B‧‧‧汲極電極
84A‧‧‧控制閘極電極
84B‧‧‧控制閘極電極
86‧‧‧浮動閘極電極
90‧‧‧虛線
92‧‧‧累積區域
100‧‧‧高壓(HV)DMOS電晶體
102‧‧‧EEPROM胞
110‧‧‧控制電子器件
Lch‧‧‧閘極長度或通道長度
下文參考圖式討論實例性實施例,其中:圖1至圖8繪示根據一實施例之用於形成包含一積體高壓(HV)DMOS電晶體/EEPROM胞之一裝置之一實例性程序。
圖1至圖8繪示用於形成包含一積體高壓HV DMOS電晶體/EEPROM胞之一裝置之一實例性程序。在所繪示之實例中,HV DMOS電晶體及EEPROM胞經形成為n型裝置。然而,根據下文所揭示之程序,藉由切換整個程序中之摻雜物,HV DMOS電晶體及EEPROM胞可替代地經形成為p型裝置。
在一些實施例中,所繪示之積體n型HV DMOS電晶體及n型EEPROM胞經形成為一較大陣列之半導體裝置之部分,該較大陣列之
半導體裝置包含(a)多個積體n型HV DMOS電晶體及n型EEPROM胞及(b)多個積體p型HV DMOS電晶體及p型EEPROM胞兩者。因此,為製造此一陣列,可重複下文所討論之用於產生n型HV DMOS電晶體及n型EEPROM胞之程序步驟,其中切換n型/p型摻雜以產生該陣列之p型HV DMOS電晶體及p型EEPROM胞,使得可藉由一單一程序流程製造該陣列。
如圖1中所展示,可由任何適當材料(例如,矽、GaAs、InP等等)在一半導體基板10中形成裝置。首先,使用任何適當技術在基板10中形成高壓(HV)p型井12A及12B。HV p型井12A係提供給DMOS電晶體,而p型井12B則係提供給EEPROM胞,如下文所討論。例如,以14指示正形成之DMOS電晶體的區域及以16指示正形成之EEPROM的區域。如圖中所展示,HV p型井12A及12B可藉由基板10之一區域彼此隔開。
接著,使用任何適當技術在該基板中形成一對隔離區域18A及18B。例如,隔離區域18A及18B可經形成為氧化物或任何其他適當隔離材料之淺溝渠隔離(STI)區域。如下文將展示,隔離區域18A係形成於HV DMOS電晶體之後續形成之基極植入與汲極區域之間之一位置處,而隔離區域18B則係形成於DMOS電晶體之後續形成之汲極區域與EEPROM胞之一後續形成之源極區域之間。接著,可在EEPROM胞區域上方形成一光罩20及在HV p型井14A中形成由光罩20對準之一n漂移植入區域22。接著,可移除光罩20。
在一些實施例中,亦可重複上文關於圖1所討論之步驟,其中切換n型/p型摻雜以產生一積體陣列之p型HV DMOS電晶體EEPROM胞,如上文所討論。因此,對應於光罩20之另一光罩(圖中未展示)可用於定位正形成於陣列中之p型DMOS電晶體的p漂移植入區域。
接著,如圖2中所展示,可同時形成一HV DMOS浮動閘極結構
30A及一EEPROM浮動閘極結構30B,其中浮動閘極結構30A係HV DMOS電晶體之一組件,且浮動閘極結構30B係EEPROM胞之一組件。可依任何適當方式及由任何適當材料形成浮動閘極結構30A及30B。例如,可藉由產生一穿隧氧化物層、一浮動閘極層及氮氧化物層之一堆疊來形成浮動閘極結構30A及30B且蝕刻該堆疊以形成所繪示之浮動閘極結構30A及30B,使得DMOS浮動閘極結構30A包括一穿隧氧化物區域32A、一DMOS浮動閘極34A及氮氧化物區域36A,而EEPROM浮動閘極結構30B類似地包括一穿隧氧化物區域32B、一EEPROM浮動閘極區域34B及氮氧化物區域36B。如圖中所展示,DMOS浮動閘極結構30A可在第一隔離區域18A上方部分延伸,而EEPROM浮動閘極結構30B可經定位與第二隔離區域18B隔開。可由多晶矽或任何其他適當材料形成浮動閘極34A及34B,其等亦可被稱為「Poly 1」層。
在亦涉及產生一積體陣列之p型HV DMOS電晶體EEPROM胞之實施例中,亦可重複上文關於圖2所討論之步驟,其中切換n型/p型摻雜以產生一積體陣列之p型HV DMOS電晶體EEPROM胞,如上文所討論。
接著,如圖3中所展示,一光罩40可接著形成於EEPROM胞區域16上方,EEPROM胞區域16包含EEPROM浮動閘極結構30B且在HV DMOS區域14之一部分上方延伸,特定言之,在HV DMOS浮動閘極結構30A上方部分延伸。一p摻雜基極植入或「p通道」42形成於HV n漂移植入區域22中,使得p摻雜基極植入42與HV DMOS浮動閘極結構30A之一邊緣44自對準。接著,可移除光罩40。
在亦涉及產生一積體陣列之p型HV DMOS電晶體EEPROM胞之實施例中,可重複上文關於圖3所討論之步驟,其中切換n型/p型摻雜以產生一積體陣列之p型HV DMOS電晶體EEPROM胞,如上文所討論。
因此,對應於光罩40之另一光罩(圖中未展示)可用於形成各p型DMOS電晶體之一n摻雜基極植入區域,其中各n摻雜基極植入區域與一各自浮動閘極結構之一邊緣對準。根據浮動閘極層之厚度,由於此提供自對準遮罩至基極植入,所以在該植入之後可添加一熱驅動步驟以產生此基極層42之更大深度至半導體基板中。
接著,如圖4中所展示,氧化物層50可形成於完整結構上方。例如,可藉由一標準沈積及氧化程序來形成一HV 250A氧化物層。氧化物層50可與浮動閘極結構30A及30B之頂部上之氮氧化物區域36A及36B一起作用以界定浮動閘極34A及34B上方之氧化物-氮化物-氧化物(ONO)層。
在亦涉及產生一積體陣列之p型HV DMOS電晶體EEPROM胞之實施例中,氧化物層50可在n型HV DMOS電晶體EEPROM胞及p型HV DMOS電晶體EEPROM胞上方延伸。
接著,如圖5中所展示,可使用任何適當技術(例如,沈積、植入、圖案化及蝕刻程序)及使用任何適當材料分別在HV DMOS浮動閘極34A及EEPROM浮動閘極34B上方同時形成一HV DMOS控制閘極54A及一EEPROM控制閘極54B。例如,可由相同多晶矽層形成控制閘極54A及54B,且稱為形成於各自「Poly 1」浮動閘極34A及34B上方之「Poly 2」結構。在一實施例中,HV DMOS控制閘極54A僅部分延伸於浮動閘極結構30A之頂部上方,而EEPROM控制閘極54B完全罩蓋浮動閘極結構30B之頂部且完全橫跨浮動閘極結構30B之頂部而延伸。
接著,針對HV DMOS及EEPROM兩者,可依任何適當方式(例如,藉由輕摻雜汲極(LDD)摻雜裝置之各別位置)植入源極區域及汲極區域。例如,對於HV DMOS,一n-摻雜LDD源極區域60A可形成於p-摻雜基極植入42內,及一n摻雜LDD汲極區域62A可形成於隔離區域
18A之相對側上,如圖中所展示。LDD源極區域60A可與HV DMOS控制閘極54A(即,DMOS Poly 2)之一邊緣66自對準。對於EEPROM,n摻雜LDD源極及汲極區域60B及62B可形成於EEPROM控制閘極54B(即,EEPROM Poly2)之相對側上。
控制閘極之閘極長度或通道長度經指示為Lch。如此項技術中已知,一窄通道長度通常用於一高性能DMOS電晶體。
在亦涉及產生一積體陣列之p型HV DMOS電晶體EEPROM胞之實施例中,可重複上文關於圖3所討論之步驟,其中切換n型/p型摻雜以產生一積體陣列之p型HV DMOS電晶體EEPROM胞,如上文所討論。
接著,如圖6中所展示,可形成高摻雜n+栓塞植入及導電接觸件(電極)。特定言之,一沈積氧化物層67形成於結構上方,且如圖所展示般形成一系列垂直開口68。如圖中所展示,形成垂直開口68,其等向下延伸至各源極及汲極區域,向下延伸至各控制閘極54A及54B且亦向下延伸至HV DMOS浮動閘極結構30A之頂部。接著,透過各源極及汲極區域60A、62A、60B及62B上方之垂直開口68植入高摻雜n+栓塞植入以形成n+栓塞植入70A、72A、70B及72B。高摻雜n+栓塞植入70A、72A、70B及72B形成各源極及汲極之一低電阻接觸件。
接著,以金屬(例如,鎢)或其他導電材料填充垂直開口68以形成與結構之各別元件接觸之一系列電極。特定言之,源極/汲極電極80A、82A、80B及82B接觸各源極及汲極區域60A、62A、60B及62B;控制閘極電極84A及84B分別接觸HV DMOS控制閘極54A及EEPROM控制閘極54B;且浮動閘極電極86接觸HV DMOS浮動閘極34A。所得經完成的結構係指示為HV DMOS電晶體100及EEPROM胞102。浮動閘極電極86可用於施加一電壓至HV DMOS浮動閘極34A以用於各種目的,例如,用於控制HV DMOS裝置之一崩潰電壓(Vbd)及源極-汲極電阻(RSD),及/或用於在HV DMOS控制閘極54A與汲極區域
62A之間提供一法拉第(Faraday)屏蔽,如下文更詳細地討論。
圖7及圖8專注於HV DMOS電晶體100且因此並未展示相鄰EEPROM胞102。控制電子器件110可經連接至源極電極80A、汲極電極82A、控制閘極電極84A及浮動閘極電極86,以施加選定電壓至源極60A、汲極62A、控制閘極54A及浮動閘極34A且根據期望控制此等電壓。為控制HV DMOS 100,經由控制閘極電極84A施加一電壓偏壓至控制閘極54A,此在基極植入(通道)區域42中產生一反向區域,此引起電子自源極電極70A流動至汲極電極72A。
圖7及圖8繪示兩個不同電壓偏壓方案及所得效果。特定言之,兩個方案繪示如何可藉由施加一選定電壓至浮動閘極34A來控制n-漂移區域之特性,諸如崩潰電壓(Vbd)及源極汲極電阻(RSD)或「接通狀態電阻」。
在圖7中所展示之方案中,浮動閘極34A被接地(經由浮動閘極電極86施加0V),且自汲極62A至源極60A跨空乏n漂移區域發生一相對大的電壓降。一般由虛線90指示具有電壓降之場。此方案(接地浮動閘極)提供一相對高的崩潰電壓(Vbd)及相對高的源極-汲極電阻(RSD)。
在圖8中所展示之方案中,控制電子器件110經由浮動閘極電極86施加一小的正向電壓偏壓(+3V)至浮動閘極34A。此在浮動閘極34A下方之基板之表面處引起一n漂移累積,以92指示。累積區域92降低源極-汲極電阻(RSD),但亦降低跨n漂移區域之電壓降(圖8之方案中36V,相較於圖7之方案中之48V)且因此降低崩潰電壓(Vbd)。
在一進一步方案中,控制電子器件110可施加一負向偏壓至浮動閘極,此使得n漂移區域完全空乏,且藉此提供比圖7之接地方案更高之一Vbd及RSD。
因此,可選擇、改變或控制經由閘極電極86施加至浮動閘極34A之電壓以提供一所要崩潰電壓(Vbd)及源極-汲極電阻(RSD)。例如,可
改變浮動閘極上之偏壓以在Vbd與RSD之間產生一所要折衷。此外,使浮動閘極偏壓來控制n-漂移區域特性容許HV DMOS裝置經形成具有一選定尺寸且接著經控制(例如,調整)至所要性能特性,因此減少精確標示裝置尺寸之需要或製造具有不同尺寸之HV DMOS裝置之需要以達成不同性能特性。
此外,施加一固定電位至DMOS浮動閘極34A在控制閘極(Poly 2)54A與汲極區域62A之間提供一法拉第(Faraday)屏蔽。在其中(例如)裝置用於一高頻應用中之情況中,此可為尤其有用。
上文所描述之程序容許修改形成EEPROM胞之一現有程序流程以同時形成具有EEPROM胞及HV DMOS電晶體兩者之一積體陣列,藉由添加兩個遮罩/植入步驟以形成n型或p型DMOS電晶體或藉由四個遮罩/植入步驟以形成n型及p型DMOS電晶體兩者,即,上文參考圖1及圖3所討論之遮罩/植入步驟。
儘管本發明中詳細描述所揭示之實施例,但應了解在不脫離其等精神及範疇之情況下可作出各種改變、替換及替代。
Claims (20)
- 一種雙擴散金氧半導體(DMOS)電晶體,其包括:一基板;一基極植入區域,其經形成於該基板中;一源極區域,其經形成於該基極植入區域中;一汲極區域,其經形成於該基板中;一浮動閘極,其經形成於該基板上方;一控制閘極,其在該基極植入區域上方延伸;一浮動閘極電極,其經電耦合至該浮動閘極;一氧化物層,其在該浮動閘極與該控制閘極上方;一高摻雜源極植入物,其透過該氧化物層中之一第一垂直開口而植入,其中以一導電材料填充該第一垂直開口以提供接觸該源極區域之一源極電極;一高摻雜汲極植入物,其透過該氧化物層中之一第二垂直開口而植入,其中以一導電材料填充該第二垂直開口以提供接觸該汲極區域之一汲極電極;及控制電子器件,其等經組態以經由該浮動閘極電極來控制施加至該浮動閘極之一電壓,藉此控制該DMOS電晶體之一崩潰電壓及一源極-汲極電阻。
- 如請求項1之DMOS電晶體,其中該基極植入區域係與該浮動閘極之一邊緣自對準。
- 如請求項1之DMOS電晶體,其中該源極區域係與該控制閘極之一邊緣自對準。
- 如請求項1之DMOS電晶體,其包括介於該基極植入區域與該汲極區域之間之該基板中之一溝渠隔離區域。
- 如請求項1之DMOS電晶體,進一步包括:一控制閘極電極,其經電耦合至該控制閘極;及其中該等控制電子器件經組態以經由獨立於施加至該浮動閘極之該電壓之該控制閘極電極來控制施加至該控制閘極之一電壓。
- 如請求項1之DMOS電晶體,其中:該控制閘極之一上部分在該控制閘極上方延伸;該浮動閘極係位於該控制閘極之該上部分與該汲極區域之間;及該等控制電子器件經組態以經由該浮動閘極電極來施加該電壓至該浮動閘極,以在該控制閘極之該上部分與該汲極區域之間產生一法拉第(Faraday)屏蔽。
- 如請求項1之DMOS電晶體,其中該控制閘極僅罩蓋該浮動閘極之一部分,且該浮動閘極電極在未被該控制閘極罩蓋之一位置處經電耦合至該浮動閘極。
- 一種雙擴散金氧半導體(DMOS)電晶體,其包括:一基板;一基極植入區域,其經形成於該基板中;一源極區域,其經形成於該基極植入區域中;一汲極區域,其經形成於該基板中;一浮動閘極,其經形成於該基板上方;一控制閘極,其在該基極植入區域上方延伸;一浮動閘極電極,其經電耦合至該浮動閘極;其中該基極植入區域係與該浮動閘極之一邊緣自對準及其中該源極區域係與該控制閘極之一邊緣自對準;及控制電子器件,其等經組態以經由該浮動閘極電極來控制施加至該浮動閘極之一電壓,藉此控制該DMOS電晶體之一崩潰電壓及一源極-汲極電阻。
- 如請求項8之DMOS電晶體,其包括介於該基極植入區域與該汲極區域之間之該基板中之一溝渠隔離區域。
- 如請求項8之DMOS電晶體,進一步包括:一控制閘極電極,其經電耦合至該控制閘極;及其中該等控制電子器件經組態以經由獨立於施加至該浮動閘極之該電壓之該控制閘極電極來控制施加至該控制閘極之一電壓。
- 如請求項8之DMOS電晶體,其中:該控制閘極之一上部分在該浮動閘極上方延伸;該浮動閘極係位於該控制閘極之該上部分與該汲極區域之間;及該等控制電子器件經組態以經由該浮動閘極電極來施加該電壓至該浮動閘極,以在該控制閘極之該上部分與該汲極區域之間產生一法拉第(Faraday)屏蔽。
- 如請求項8之DMOS電晶體,其中該控制閘極僅罩蓋該浮動閘極之一部分,且該浮動閘極電極在未被該控制閘極罩蓋之一位置處經電耦合至該浮動閘極。
- 如請求項8之DMOS電晶體,其進一步包括:一氧化物層,其在該浮動閘極與該控制閘極上方;一高摻雜源極植入物,其透過該氧化物層中之一第一垂直開口而植入,其中以一導電材料填充該第一垂直開口以提供接觸該源極區域之一源極電極;一高摻雜汲極植入物,其透過該氧化物層中之一第二垂直開口而植入,其中以一導電材料填充該第二垂直開口以提供接觸該汲極區域之一汲極電極;及在該氧化物層中之第三垂直開口與第四垂直開口,其中以一導電材料填充該第三垂直開口與該第四垂直開口以分別提供一控制閘極電極與該浮動閘極電極。
- 一種雙擴散金氧半導體(DMOS)電晶體,其包括:一基板;一基極植入區域,其經形成於該基板中;一源極區域,其經形成於該基極植入區域中;一汲極區域,其經形成於該基板中;一浮動閘極,其經形成於該基板上方;一控制閘極,其在該基極植入區域上方延伸;一浮動閘極電極,其經電耦合至該浮動閘極;一溝渠隔離區域,其位於該基板中介於該基極植入區域與該汲極區域之間,該溝渠隔離區域在該浮動閘極下方水平延伸但不在該控制閘極下方水平延伸;及控制電子器件,其等經組態以經由該浮動閘極電極來控制施加至該浮動閘極之一電壓,藉此控制該DMOS電晶體之一崩潰電壓及一源極-汲極電阻。
- 如請求項14之DMOS電晶體,其進一步包括:一氧化物層,其在該浮動閘極與該控制閘極上方;一高摻雜源極植入物,其透過該氧化物層中之一第一垂直開口而植入,其中以一導電材料填充該第一垂直開口以提供接觸該源極區域之一源極電極;及一高摻雜汲極植入物,其透過該氧化物層中之一第二垂直開口而植入,其中以一導電材料填充該第二垂直開口以提供接觸該汲極區域之一汲極電極。
- 如請求項15之DMOS電晶體,其進一步包括在該氧化物層中之第三垂直開口與第四垂直開口,其中以一導電材料填充該第三垂直開口與該第四垂直開口以分別提供一控制閘極電極與該浮動閘極電極。
- 如請求項14之DMOS電晶體,其中該基極植入區域係與該浮動閘極之一邊緣自對準及/或其中該源極區域係與該控制閘極之一邊緣自對準。
- 如請求項14之DMOS電晶體,進一步包括:一控制閘極電極,其經電耦合至該控制閘極;及其中該等控制電子器件經組態以經由獨立於施加至該浮動閘極之該電壓之該控制閘極電極來控制施加至該控制閘極之一電壓。
- 如請求項14之DMOS電晶體,其中:該控制閘極之一上部分在該浮動閘極上方延伸;該浮動閘極係位於該控制閘極之該上部分與該汲極區域之間;及該等控制電子器件經組態以經由該浮動閘極電極來施加該電壓至該浮動閘極,以在該控制閘極之該上部分與該汲極區域之間產生一法拉第(Faraday)屏蔽。
- 如請求項14之DMOS電晶體,其中該控制閘極僅罩蓋該浮動閘極之一部分,且該浮動閘極電極在未被該控制閘極罩蓋之一位置處經電耦合至該浮動閘極。
Applications Claiming Priority (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US14/157,337 | 2014-01-16 | ||
| US14/157,337 US9306055B2 (en) | 2014-01-16 | 2014-01-16 | High voltage double-diffused MOS (DMOS) device and method of manufacture |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201532198A TW201532198A (zh) | 2015-08-16 |
| TWI648821B true TWI648821B (zh) | 2019-01-21 |
Family
ID=52574413
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104101585A TWI648821B (zh) | 2014-01-16 | 2015-01-16 | 高電壓雙擴散金氧半導體(dmos)裝置及其製造方法 |
Country Status (6)
| Country | Link |
|---|---|
| US (3) | US9306055B2 (zh) |
| EP (1) | EP3095131B1 (zh) |
| KR (1) | KR20160110364A (zh) |
| CN (1) | CN105900246B (zh) |
| TW (1) | TWI648821B (zh) |
| WO (1) | WO2015108903A1 (zh) |
Families Citing this family (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US11171215B2 (en) | 2014-12-18 | 2021-11-09 | Silanna Asia Pte Ltd | Threshold voltage adjustment using adaptively biased shield plate |
| US9559199B2 (en) | 2014-12-18 | 2017-01-31 | Silanna Asia Pte Ltd | LDMOS with adaptively biased gate-shield |
| CN109979993B (zh) * | 2017-12-28 | 2022-05-27 | 无锡华润上华科技有限公司 | 高压mos器件及其制作方法、电子装置 |
| US10861550B1 (en) * | 2019-06-06 | 2020-12-08 | Microchip Technology Incorporated | Flash memory cell adapted for low voltage and/or non-volatile performance |
| CN116209271B (zh) * | 2023-03-10 | 2025-08-19 | 华虹半导体(无锡)有限公司 | 一种浮栅型分栅闪存器的制作方法 |
| CN118198061B (zh) * | 2024-05-15 | 2024-08-13 | 合肥晶合集成电路股份有限公司 | 一种半导体器件及其制备方法 |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5912490A (en) * | 1997-08-04 | 1999-06-15 | Spectrian | MOSFET having buried shield plate for reduced gate/drain capacitance |
| US20110057271A1 (en) * | 2006-07-28 | 2011-03-10 | Broadcom Corporation | Semiconductor Device with Increased Breakdown Voltage |
| US20130037887A1 (en) * | 2011-08-11 | 2013-02-14 | Kabushiki Kaisha Toshiba | Semiconductor device |
Family Cites Families (26)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0897411A (ja) * | 1994-09-21 | 1996-04-12 | Fuji Electric Co Ltd | 横型高耐圧トレンチmosfetおよびその製造方法 |
| US5790455A (en) | 1997-01-02 | 1998-08-04 | John Caywood | Low voltage single supply CMOS electrically erasable read-only memory |
| US5986931A (en) | 1997-01-02 | 1999-11-16 | Caywood; John M. | Low voltage single CMOS electrically erasable read-only memory |
| US6300183B1 (en) | 1999-03-19 | 2001-10-09 | Microchip Technology Incorporated | Independently programmable memory segments within a PMOS electrically erasable programmable read only memory array achieved by N-well separation and method therefor |
| US6548874B1 (en) | 1999-10-27 | 2003-04-15 | Texas Instruments Incorporated | Higher voltage transistors for sub micron CMOS processes |
| JP3831602B2 (ja) | 2000-12-07 | 2006-10-11 | 三洋電機株式会社 | 半導体装置の製造方法 |
| TW533592B (en) * | 2001-02-16 | 2003-05-21 | Canon Kk | Semiconductor device, method of manufacturing the same and liquid jet apparatus |
| US6825531B1 (en) | 2003-07-11 | 2004-11-30 | Micrel, Incorporated | Lateral DMOS transistor with a self-aligned drain region |
| US7145203B2 (en) * | 2004-04-26 | 2006-12-05 | Impinj, Inc. | Graded-junction high-voltage MOSFET in standard logic CMOS |
| US7282410B2 (en) | 2004-07-21 | 2007-10-16 | Taiwan Semiconductor Manufacturing Company, Ltd. | Flash memory process with high voltage LDMOS embedded |
| US7439584B2 (en) * | 2005-05-19 | 2008-10-21 | Freescale Semiconductor, Inc. | Structure and method for RESURF LDMOSFET with a current diverter |
| US7348256B2 (en) | 2005-07-25 | 2008-03-25 | Atmel Corporation | Methods of forming reduced electric field DMOS using self-aligned trench isolation |
| US7372104B2 (en) | 2005-12-12 | 2008-05-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | High voltage CMOS devices |
| JP5307973B2 (ja) | 2006-02-24 | 2013-10-02 | セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー | 半導体装置 |
| US7466591B2 (en) | 2006-06-01 | 2008-12-16 | Microchip Technology Incorporated | Method for programming and erasing an array of NMOS EEPROM cells that minimizes bit disturbances and voltage withstand requirements for the memory array and supporting circuits |
| US20080246080A1 (en) | 2006-07-28 | 2008-10-09 | Broadcom Corporation | Shallow trench isolation (STI) based laterally diffused metal oxide semiconductor (LDMOS) |
| KR20090072013A (ko) | 2007-12-28 | 2009-07-02 | 주식회사 동부하이텍 | 수평형 디모스 트랜지스터 |
| KR100974697B1 (ko) | 2008-07-09 | 2010-08-06 | 주식회사 동부하이텍 | Ldmos 소자 및 ldmos 소자의 제조 방법 |
| US8159029B2 (en) | 2008-10-22 | 2012-04-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | High voltage device having reduced on-state resistance |
| US20110241112A1 (en) * | 2010-03-31 | 2011-10-06 | Zuniga Marco A | LDMOS Device with P-Body for Reduced Capacitance |
| US9362398B2 (en) * | 2010-10-26 | 2016-06-07 | Texas Instruments Incorporated | Low resistance LDMOS with reduced gate charge |
| US20120175679A1 (en) * | 2011-01-10 | 2012-07-12 | Fabio Alessio Marino | Single structure cascode device |
| US8664718B2 (en) * | 2011-11-30 | 2014-03-04 | Taiwan Semiconductor Manufacturing Company, Ltd. | Power MOSFETs and methods for forming the same |
| US9450056B2 (en) * | 2012-01-17 | 2016-09-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Lateral DMOS device with dummy gate |
| US8823096B2 (en) * | 2012-06-01 | 2014-09-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Vertical power MOSFET and methods for forming the same |
| US9064868B2 (en) * | 2012-10-12 | 2015-06-23 | Globalfoundries Inc. | Advanced faraday shield for a semiconductor device |
-
2014
- 2014-01-16 US US14/157,337 patent/US9306055B2/en active Active
-
2015
- 2015-01-14 CN CN201580003639.8A patent/CN105900246B/zh active Active
- 2015-01-14 EP EP15706074.0A patent/EP3095131B1/en active Active
- 2015-01-14 KR KR1020167016892A patent/KR20160110364A/ko not_active Withdrawn
- 2015-01-14 WO PCT/US2015/011299 patent/WO2015108903A1/en not_active Ceased
- 2015-01-16 TW TW104101585A patent/TWI648821B/zh active
- 2015-12-09 US US14/964,548 patent/US9601615B2/en active Active
- 2015-12-09 US US14/964,017 patent/US9786779B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5912490A (en) * | 1997-08-04 | 1999-06-15 | Spectrian | MOSFET having buried shield plate for reduced gate/drain capacitance |
| US20110057271A1 (en) * | 2006-07-28 | 2011-03-10 | Broadcom Corporation | Semiconductor Device with Increased Breakdown Voltage |
| US20130037887A1 (en) * | 2011-08-11 | 2013-02-14 | Kabushiki Kaisha Toshiba | Semiconductor device |
Also Published As
| Publication number | Publication date |
|---|---|
| US9306055B2 (en) | 2016-04-05 |
| US9786779B2 (en) | 2017-10-10 |
| CN105900246A (zh) | 2016-08-24 |
| EP3095131B1 (en) | 2025-10-08 |
| EP3095131A1 (en) | 2016-11-23 |
| CN105900246B (zh) | 2020-02-21 |
| KR20160110364A (ko) | 2016-09-21 |
| TW201532198A (zh) | 2015-08-16 |
| US20160093632A1 (en) | 2016-03-31 |
| US20160099348A1 (en) | 2016-04-07 |
| US20150200198A1 (en) | 2015-07-16 |
| WO2015108903A1 (en) | 2015-07-23 |
| US9601615B2 (en) | 2017-03-21 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100851664B1 (ko) | 매우 짧은 게이트 모양을 갖는 트랜지스터와 메모리 셀,및 그 제조 방법 | |
| US8956941B2 (en) | Manufacturing method of semiconductor device | |
| TWI648821B (zh) | 高電壓雙擴散金氧半導體(dmos)裝置及其製造方法 | |
| KR101035452B1 (ko) | 드레인 확장 반도체 장치 및 대칭 드레인 확장 반도체 장치를 제조하는 방법 | |
| US20120280312A1 (en) | Structure and method for forming shielded gate trench fet with multiple channels | |
| CN1692449B (zh) | 具有可编程阈值电压的dmos器件 | |
| CN105374755A (zh) | 制造半导体器件的方法 | |
| CN105390545B (zh) | 包含电荷存储结构的半导体开关器件 | |
| JP7246482B2 (ja) | 降伏電圧を高めた高電圧半導体装置およびその製造方法 | |
| US7446354B2 (en) | Power semiconductor device having improved performance and method | |
| CN101211980A (zh) | 高压半导体器件及其制造方法 | |
| KR20110078621A (ko) | 반도체 소자 및 그 제조 방법 | |
| KR100559719B1 (ko) | 반도체 소자의 고전압 트랜지스터 | |
| KR20100072405A (ko) | 반도체 소자, 이의 제조방법 및 플래시 메모리 소자 | |
| JP2005536048A (ja) | プログラム可能なしきい値電圧を有するdmos装置 | |
| TWI385802B (zh) | 高壓金氧半導體元件及其製作方法 | |
| KR100525911B1 (ko) | 반도체 소자의 고전압 트랜지스터 제조 방법 | |
| CN104662665A (zh) | 扩展的源漏mos晶体管及形成方法 | |
| US9847397B2 (en) | Method of forming split gate memory with improved reliability | |
| US20160322357A1 (en) | Method for Manufacturing a Semiconductor Device Using Tilted Ion Implantation Processes, Semiconductor Device and Integrated Circuit | |
| KR20080074573A (ko) | 온 셀 영역에서 단채널을 갖는 마스크롬의 제조 방법 및이에 의해 제조된 마스크롬 | |
| JP2014103345A (ja) | 半導体装置および半導体装置の製造方法 | |
| KR20090007868A (ko) | 고전압 스위칭 소자 및 그의 제조 방법 | |
| JP2009212110A (ja) | トランジスタおよびその製造方法 |