TWI532122B - 製造多數薄晶片的方法以及用此方法製造的薄晶片 - Google Patents
製造多數薄晶片的方法以及用此方法製造的薄晶片 Download PDFInfo
- Publication number
- TWI532122B TWI532122B TW099139316A TW99139316A TWI532122B TW I532122 B TWI532122 B TW I532122B TW 099139316 A TW099139316 A TW 099139316A TW 99139316 A TW99139316 A TW 99139316A TW I532122 B TWI532122 B TW I532122B
- Authority
- TW
- Taiwan
- Prior art keywords
- wafer
- contact hole
- layer
- solder
- layer structure
- Prior art date
Links
Classifications
-
- H10W20/023—
-
- H10W20/0245—
-
- H10W20/0249—
-
- H10W72/01223—
-
- H10W72/0198—
-
- H10W72/221—
Landscapes
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Micromachines (AREA)
Description
本發明關於製造多數薄晶片的方法,其功能由一半導體基材的表面層開始作成一種層構造,在此方法的範圍中,將具有此層構造的表面層構造化,且在此表面層下方產生至少一空腔。個別晶片利用支持元件在空腔的區域與空腔下方的基材連接,支持元件在晶片切分時才切斷。
電子裝置的市場越來越依對越來越多的功能性及最小裝置尺寸的需求決定。為了達到這種需求,不但半導體元件須越來越高度積體化,且在建構及連接技術(AVT)須作小型化措施,俾將晶片位準的節省也能轉到整個構件尺寸的減少。這點對於純IC晶片的構造及連接技術(AVT)及MEMS(微電機械系統)晶片的AVT以及兩者的組合皆為如此,例如它在感測器中典型的應用例。在這方面,事實顯示,將二個或數個晶片堆疊,則甚有利,如此,所造成的構造部分就可限制到最大晶片的尺寸。各別晶片上下互接觸以及這種晶片堆的外部接觸可有利地利用所謂的貫穿接點(Durchkontakt,英:through-plate contact)達成,習知技術有將貫穿接點做成貫穿孔形式,它們從晶片前側一直延伸到晶片背側,用一導電材料充填,並與晶片的載體材料電絕緣。在此,事實顯示,接觸孔的寛深比例(Aspektverhltnis)[亦即孔深度對孔寬度的比例]越大,則接觸孔越難均勻充填。
要將構件高度最小化,宜用薄化的晶片,所謂的薄晶片,其處理一般非各別地,而係將在晶圓複合物中的多數晶片同時處理。各依晶片尺寸及晶圓尺寸而定,可在一半導體晶圓上設幾千個構件,它們在製造程序結束時須再切分。
在德公開案DE 103 500 36 A1提到一種方法,利用它使晶片的切分作業簡化。此方法特別用在製造一些薄晶片(其功能性只在半導體基材表面層作成)。此薄晶片的側晶片界限在此處利用蝕刻渠溝確定,這些蝕刻渠溝完全穿過基材的表面層。此外,利用表面微機械方法在表面層內產生空腔,因此個別的晶片只利用支持元件在一空腔區域中與此空腔下方的基材層連接,要將晶片切分,係將這些支持元件用機械方式切斷,例如在個別晶片安裝的範圍中的一夾斷程序切段。
利用本發明提供在薄晶片中產生貫穿接點的措施,它們可和標準的半導體及MEMS程序相容且可在晶片平面上在薄晶片切分之前實施。
依本發明用以下方式將晶片設貫穿接點:
iii)其中對各貫穿接點產生一接觸孔,該接觸孔延伸過晶片的整個層構造且開口到一支持元件中;
iv)其中將至少一介電層施到如此所構造化的層構造上;特別是施到接觸孔的壁上,且對應於晶片表面與至少一貫穿接觸之間所造成的電連接部作構造化;
v)其中將一鍍金屬層施到該構造化的介電層上,特別是施到該接觸孔的壁上以及該層構造之鄰界到接觸孔的表面區域上,且對應於所要做的連接部作構造化;
vi)其中將如此作鍍金屬的接觸孔用一銲料充填。
這些措施係針對DE 103 50 036 A1所述的製造超薄晶片方法著手所作的進一步改良。它們可補充地或另外地用於在半導體或MEMS程序中以製造端子墊片,利用該程序在半導體基材上將個別晶片的功能做在膜層中。本發明的一重點為在支持元件的區域中設置接觸孔及貫穿接點,個別的晶片利用它們保持在晶圓複合物中。在這種接觸孔的設置情形,如果接觸孔一直延伸到支持元件進去,則孔深度大於膜厚度,則孔深度不重要。為了防止在隨後鍍金屬時,連晶片背側也被鍍覆,故接觸孔設計成盲孔形式,對應於此,孔橫截面須小於支持元件橫截面。如此,對接觸孔做成較小的深度比例,這對於用銲料充填極有利。又,銲料的可流動性配合該鍍金屬的接觸孔的毛細作用有助於接觸孔均勻充填。
基本上,本發明的個別步驟有各種不同的轉換可能方式。因此,接觸孔宜利用渠溝或反應性離子蝕刻(RIE)產生,但也可用另一道蝕刻程序或利用不同的蝕刻步驟的組合產生。所用介電層的例子可為二氧化矽、氮化矽、或這些材料的組合,將之析出在構造化的層構造上。然後,此絕緣覆層可在一道濕蝕刻程序或利用定向的電漿蝕刻作構造化。接觸孔的鍍金屬層可只包含一種金屬或可為數種金屬的組合,且可設計成單層或多層。
用於充填該鍍金屬的接觸孔用的銲料宜在晶片切分前施到層構造的表面上。為此在本發明方法的一較佳實施例。將一銲錫膏(例如利用網版印刷)施到該層構造之圍住接觸孔的鍍層金屬的表面區域上。如果該層構造隨後受到的溫度在銲料的熔解溫度以上,則銲料流入該鍍金屬的接觸孔中,因此將之充滿。這種溫度步驟宜在晶片切分後才作,因為在此情形,只須將設有接觸孔的支持元件切斷,而在溫度步驟後,連用銲料充填的貫穿接點也須切斷。但在產量的觀點,如在晶片切分前作此溫度步驟也是有利的。
如果該施到晶片表面上的銲料的量選設成使得在熔融過程時,在接觸孔的兩側(亦即在晶片側及晶片下側)形成具有突出的銲料接點的半月形區(Menisku),則特別有利,在此情形,溫度步驟宜在切分的晶片安裝時才作,用此方式,晶片可直接軟銲到一基材或一其他晶片上。特別是晶片堆可如此特別簡單地做成。
除了上述的製造方法外,本發明還關於一種薄晶片,其功能係由一半導體基材的表面層著手做成一種層構造,具有貫穿接點,其中:
i)各貫穿接點做成接觸孔形式,該接觸孔延伸過薄晶片的整個層構造且在晶片背側的一支持元件的撕離位置上形成,該薄晶片在切分前用其背側與半導體基材連接;
ii)該接觸孔的壁設有一鍍金屬層,該鍍金屬層利用至少一介電層和薄晶片的層構造隔離成電絕緣,且
iii)該鍍金屬的接觸孔用一銲料充填。
銲料的金屬鍍覆宜配合接觸點的金屬鍍覆設定。
如上述,有各種不同可能方式將本發明的構想有利地實施及進一步發展。為此,可參考依附到申請專利範圍第1項的附屬以及看以下利用圖式說明之本發明的實施例。
依本發明製造多數薄化晶片的方法的起點係形成一膜基材,如1a所示之部段。在此,它係一種半導體晶片,其表面層與一層構造一同形成一薄功能層(2)。在功能層(2)的層構造中製造多數晶片(10)的功能。在此,它可為純IC及MEMS,也可為一些晶片(它們除了電路元件外還包含微機械構造)。在該具晶片區域的功能層(2)下方有一大面積的空腔(3),在理想情形,它延伸過整個晶圓面積,因此功能層(2)也稱膜層。功能層(2)的厚度依所要製的晶片的功能而定,且對應於此在幾μm到幾面μm之間,各晶片(10)的區域利用至少一支持元件(4)與空腔(3)下方的半導體基材(1)連接。
依本發明,貫穿接點仍設在晶圓複合物中,亦即在晶片(10)切分之前做成。這一點在此處所示的實施例係在作晶片功能的導體程序結束後達成,對各個貫穿接點產生一接觸孔(5),它延伸穿過整個功能層(2)亦即經過整個晶片厚度,依本發明,接觸孔(5)設在一支持元件(4)上方。如圖1b所示,接觸孔(5)的位置和橫截面積可簡單地利用一感光漆層(6)預設,該漆當作隨蝕刻程序(例如作渠溝或反應性離子蝕刻)的光罩。接觸孔(5)設計成實心半導體材料中的盲孔的形式。在此處所示的實施例,支持元件(4)及接觸孔(5)的排列及尺寸互相配合設定,使得支持元件(4)只留有一較薄的環(41),由半導體材料構成,當作接觸孔(5)用的匣套(Einfassung),該環(41)在晶片切分過程中可簡單地切斷。此處接觸孔(5)的深度等於晶片厚度或膜厚度與空腔(3)的深度的和。
在產生接觸孔(5)的蝕刻程序後,再將感光漆層(6)除去。在下一步驟,將一介電層(7)施到該構造化的層構造上,該介電層也延伸過接觸孔(5)的壁的範圍。舉例而言,此介電層(7)可由二氧化矽、氮化矽或這些材料的組合構成,且當作隨後施覆的表面鍍金屬層(8)[在其中作外部晶片接點]用的電絕緣的中間層。對應於此將介電層(7)作構造化,以將電觸絕緣部分至少在區域(71)中除去[在這些區域(71)中要建立個別晶片(10)的電路元件與表面鍍金屬層(8)之間的導電連接]。在晶片表面的其他區域中,該介電層(7)留著當作“最終鈍化”。要將介電層(7)作構造化,可用標準蝕刻程序,如濕蝕刻程序或定向的電漿蝕刻。
圖1c顯示的層構造係在將一封閉的鍍金屬層(8)施到構造化的絕緣層(7)上之後的情形,鍍金屬層(8)可由一種金屬或數種金屬的組合構成,且可呈單層或多層析出。在產生鍍金屬層(8)時,重要的是要將接觸孔(5)的孔壁好好地覆蓋。這點由於接觸孔的深寬比例很小而大大地受益。此外,事實顯示,如將最後金屬材的材料配合隨後所用的銲錫材料設定,則甚有利。
此時將鍍金屬層(8)作構造化,而只留下接觸孔(5)的鍍金屬層及鄰界的表面區域的鍍金屬層以及個別晶片接到特定電路元件所需的連接部,如圖1d所示。然後使個別晶片(10)的外緣在一道深渠溝程序或利用鋸切而露空,其中在功能層(2)中產生渠溝(9),它們開口到空腔(3)中。此時晶片仍利用支持位置的支持元件(4)或環(41)保持在晶圓複合物中。
基本上,個別的晶片(10)此時可利用一適當工具從載體基材(1)檢起。在此,支持元件(4)或環(41)可簡單地撕斷,然後在晶片安裝時當晶片接觸才將鍍金屬的接觸孔用銲料充填。
在本發明的方法的一特別有利的變更例(見圖2a及2b),在晶圓複合物中處理時,已準備將接觸孔(5)作充填,因此,為此所用的銲料材料(11)另外也可在晶片安裝時將晶片(10)用機械方式固定。為此,還在晶片(10)切分之前將一銲錫膏(11)施到該層構造之圍住接觸孔(5)的鍍,金屬的表面區域上。舉例而言,這點可用網版印刷方法達成。圖2a顯示圖1d所示之一載體基材(1)在鍍金屬的接觸孔(5)的區域中的一放大部段,它具有功能層(2),這是在銲錫膏施覆後的情形,相關的晶片(10)仍一直利用支持元件(41)保持在晶圓複合物中。
在銲錫膏(11)施覆後,晶片(10)才從載體基材(1)拿掉。舉例而言,此切分步驟係在晶片安裝時利用檢取(Pick),斷裂及放置(Crack & Place)方法作。如果如此所準備的晶片(10)此時作溫度處理[在此溫度時銲料(11)熔化],則銲料(11)流入鍍金屬的接觸孔(5)中並將之充滿。圖2b中顯示切分後及這種溫度處理後的晶片(10),對應於此,在晶片背側可看到一斷裂位置(42),支持元件(41)在此處斷裂。此時晶片包含一貫穿接點(50),它係為用銲料(11)充填的鍍金屬的接觸孔(5)。此外,銲料量定成使之由於銲料(11)的表面張力在接觸孔(5)兩側各形成一半月形(12),該半月形拱起超出晶片表面,因此在晶片安裝時可當作軟銲接點及作機械式固定。如此方式準備的晶片在切分後可直接安裝在一基材或其他晶片上,其中接觸孔的充填、電接觸、及機械式固定作業可在單一道方法步驟(即溫度處理)中達成。
依本發明製造的具有貫穿接點的薄晶片可簡單地造成晶片堆疊,厚度很小的功能相關的晶片之間的連接長度可以最小。這點使信號過程時間很短,故提高整個構件的效率。此外在這種晶片的堆疊有最小的電磁干擾及電阻,這點同樣地對該構件的效率很有利。
(2)...功能層
(3)...空腔
(4)...支持元件
(5)...接觸孔
(6)...感光漆層
(7)...介電層
(8)...表面鍍金屬層
(9)...渠溝
(10)...晶片
(11)...銲料材料(銲錫膏)
(12)...半月形
(41)...支持元件(環)
(42)...斷裂位置
圖1a~1d利用示意剖面圖說明本發明的製造程序,它一直進行到將薄晶片的層構造中的接觸孔鍍金屬為止;
圖2a及2b利用一接觸孔區域的示意剖面圖說明用銲料將該鍍金屬的接觸點充填的作業。
(7)...介電層
(8)...表面鍍金屬層
(10)...晶片
(11)...銲料材料(銲錫膏)
(12)...半月形
(42)...斷裂位置
(50)...貫穿接點
Claims (5)
- 一種製造多數薄晶片(10)的方法,其中提供一種具一種層構造(2)的一半導體基材(1),該半導體基材有一表面層,在此表面層中要做出多數晶片(10)及貫穿接點(50),以做成一種具有功能的層構造(2),i)其中將該具有層構造(2)的表面層作構造化,且在表面層下方產生至少一空腔(3),如此利用開口到空腔(3)中的渠溝(4)定出個別的晶片(10),且這些個別的晶片(10)利用支持元件(4)在空腔(3)的區域中與空腔(3)下方的基材(1)連接;且ii)其中將該晶片(10)切分,其中將支持元件(4)切斷;其特徵在:將該晶片(10)設以貫穿接點(50);iii)其中各產生一接觸孔(55)以作為各一個貫穿接點(50),該接觸孔延伸過晶片(10)的整個層構造(2)且開口到一支持元件(4)中;iv)其中將至少一介電層(7)施到如此所構造化的層構造(2)上;特別是施到接觸孔(5)的壁上,且對應於晶片表面與至少一貫穿接點(50)之間所要造成的電連接部作構造化;v)其中將一鍍金屬層(8)施到該構造化的介電層(7)上,特別是施到該接觸孔(5)的壁上以及該層構造(2)之鄰界到接觸孔(5)的表面區域上,且對應於所要做的連接部作構造化;vi)其中將如此作鍍金屬的接觸孔(5)用一銲料(11)充填。
- 如申請專利範圍第1項之方法,其中: 還在晶片(10)切分之前將一銲錫膏(11)施到該層構造(2)之圍住該接觸孔的鍍金屬表面區域上,因此當熔融時該銲料(11)流入該鍍金屬的接觸孔(5)並將該接觸孔充填。
- 如申請專利範圍第2項之方法,其中:該施到晶片表面的銲料量選設成使得在熔融過程時,接觸孔(5)兩側形成具有突出之銲料接點的半月形板(12)。
- 如申請專利範圍第3項之方法,其中:該銲料在晶片(10)切分後在安裝時才熔化。
- 一種薄晶片,其功能係由一半導體基材的表面層著手做成一種層構造(2),具有貫穿接點(50),其特徵在:i)各貫穿接點(50)做成接觸孔(5)形式,該接觸孔(5)延伸過薄晶片(10)的整個層構造且在晶片背側的一支持元件(4)的撕離位置(42)上形成,該薄晶片(10)在切分前用其背側與半導體基材(1)連接;ii)該接觸孔(15)的壁設有一鍍金屬層(8),該鍍金屬層(8)利用至少一介電層(7)和薄晶片(10)的層構造(2)隔離成電絕緣,且iii)該鍍金屬的接觸孔(8)用一銲料(11)充填。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| DE102009046800.5A DE102009046800B4 (de) | 2009-11-18 | 2009-11-18 | Verfahren zur Herstellung einer Vielzahl von Dünnchips und entsprechend gefertigter Dünnchip |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201125075A TW201125075A (en) | 2011-07-16 |
| TWI532122B true TWI532122B (zh) | 2016-05-01 |
Family
ID=43877466
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW099139316A TWI532122B (zh) | 2009-11-18 | 2010-11-16 | 製造多數薄晶片的方法以及用此方法製造的薄晶片 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8318544B2 (zh) |
| DE (1) | DE102009046800B4 (zh) |
| TW (1) | TWI532122B (zh) |
Family Cites Families (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| DE10350036B4 (de) | 2003-10-27 | 2014-01-23 | Robert Bosch Gmbh | Verfahren zum Vereinzeln von Halbleiterchips und entsprechende Halbleiterchipanordnung |
| US7300857B2 (en) | 2004-09-02 | 2007-11-27 | Micron Technology, Inc. | Through-wafer interconnects for photoimager and memory wafers |
| JP2007158295A (ja) * | 2005-11-10 | 2007-06-21 | Seiko Epson Corp | 半導体装置および半導体装置の製造方法 |
| DE102008040521A1 (de) | 2008-07-18 | 2010-01-21 | Robert Bosch Gmbh | Verfahren zur Herstellung eines Bauelements, Verfahren zur Herstellung einer Bauelementanordnung, Bauelement und Bauelementanordnung |
-
2009
- 2009-11-18 DE DE102009046800.5A patent/DE102009046800B4/de active Active
-
2010
- 2010-11-16 TW TW099139316A patent/TWI532122B/zh active
- 2010-11-18 US US12/949,116 patent/US8318544B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| DE102009046800B4 (de) | 2024-08-14 |
| US8318544B2 (en) | 2012-11-27 |
| DE102009046800A1 (de) | 2011-05-19 |
| US20110115095A1 (en) | 2011-05-19 |
| TW201125075A (en) | 2011-07-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US20080081398A1 (en) | Cap Wafer for Wafer Bonded Packaging and Method for Manufacturing the Same | |
| US7393758B2 (en) | Wafer level packaging process | |
| EP2338171B1 (en) | Method for making an interconnection via | |
| US7022609B2 (en) | Manufacturing method of a semiconductor substrate provided with a through hole electrode | |
| US9312217B2 (en) | Methods for making a starting substrate wafer for semiconductor engineering having wafer through connections | |
| CN103508413B (zh) | 用于制造具有电覆镀通孔的构件的方法 | |
| US20060177999A1 (en) | Microelectronic workpieces and methods for forming interconnects in microelectronic workpieces | |
| CN101261977A (zh) | 电子器件的封装和形成的方法 | |
| JP2007507105A (ja) | 高信頼性多層回路基板およびその形成方法 | |
| EP1808891A1 (en) | Wafer Level Packaging Cap and Fabrication Method Thereof | |
| CN103508410A (zh) | 用于制造具有电覆镀通孔的构件的方法 | |
| TWI534068B (zh) | 製造構件的方法與製造構件裝置的方法,以及構件和構件裝置 | |
| TW201743371A (zh) | 用於具有雙鑲嵌所形成的電極之微機電裝置的方法和系統 | |
| US8569164B2 (en) | Through substrate structure, device package having the same, and methods for manufacturing the same | |
| JP2007036060A (ja) | 半導体装置及びその製造方法 | |
| JP5874690B2 (ja) | 半導体装置の製造方法 | |
| TWI532122B (zh) | 製造多數薄晶片的方法以及用此方法製造的薄晶片 | |
| KR100872404B1 (ko) | 웨이퍼 본딩 패키징 방법 | |
| JP5026025B2 (ja) | 半導体装置 | |
| CN114270155A (zh) | 传感元件和用于制造传感元件的方法 | |
| JP4708009B2 (ja) | 配線基板の製造方法 | |
| JP5834563B2 (ja) | 半導体装置の製造方法 | |
| US20110272821A1 (en) | Wiring Substrate Manufacturing Method and Wiring Substrate | |
| US20140374853A1 (en) | Component including means for reducing assembly-related mechanical stresses and methods for manufacturing same | |
| JP2006186357A (ja) | センサ装置及びその製造方法 |