TWI521355B - 通用串列匯流排控制器、通用串列匯流排主機及線路基板 - Google Patents
通用串列匯流排控制器、通用串列匯流排主機及線路基板 Download PDFInfo
- Publication number
- TWI521355B TWI521355B TW103134683A TW103134683A TWI521355B TW I521355 B TWI521355 B TW I521355B TW 103134683 A TW103134683 A TW 103134683A TW 103134683 A TW103134683 A TW 103134683A TW I521355 B TWI521355 B TW I521355B
- Authority
- TW
- Taiwan
- Prior art keywords
- contacts
- pins
- group
- substrate
- universal serial
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/06—Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
- G06F3/0601—Interfaces specially adapted for storage systems
- G06F3/0628—Interfaces specially adapted for storage systems making use of a particular technique
- G06F3/0655—Vertical data movement, i.e. input-output transfer; data movement between one or more hosts and one or more storage devices
- G06F3/0661—Format or protocol conversion arrangements
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/42—Bus transfer protocol, e.g. handshake; Synchronisation
- G06F13/4282—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus
- G06F13/4295—Bus transfer protocol, e.g. handshake; Synchronisation on a serial bus, e.g. I2C bus, SPI bus using an embedded synchronisation
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Details Of Connecting Devices For Male And Female Coupling (AREA)
- Information Transfer Systems (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
本發明關於通用串列匯流排領域,特別是關於一種根據通用串列匯流排規範所設計而具有特殊引腳配置之通用串列匯流排控制器及通用串列匯流排主機。
通用串列匯流排(Universal Serial Bus;USB,以下稱USB)是目前應用廣泛的介面,目前已經發展到USB 3.0標準,USB 3.0標準的訊號傳輸率可以達5Gbps(Gigabit per second)。
此外,USB開發者論壇(USB Implementers Forum;USB-IF)已提出USB 3.1標準的連接介面,USB 3.1標準的Type C介面具有10Gbps的訊號傳輸率,且Type C的連接器在使用時正反面皆可插入對應的裝置。
一般而言,一個USB連接系統包含一USB裝置經由一USB傳輸線連結至一USB主機,USB主機內包含有一線路基板、一USB連接埠與一USB控制器設置於該線路基板上,USB裝置經由該USB傳輸線末端的USB連接器連接到該USB連接埠以與線路基板上之USB控制器電性連接。由於USB 3.0標準及USB 3.1標準具有高訊號傳輸率,因此需要高操作頻率,然而在目前USB開發者論壇公開的USB Type C介面標準中,為滿足使用者可以將連接器之正反面均可插入連接埠之需求,Type C型之USB連接器與USB連接埠內同時設有一第一群連接埠訊號接點及一第二群連接埠訊號接點,當USB連接器與USB連接埠連接時,第一群連接埠訊號接點及第二群連接埠
訊號接點其中之一可提供訊號傳輸,每一群連接埠訊號接點至少包含一組傳送訊號接點、一組接收訊號接點及一組差分訊號接點。如第1圖所示,Type C的USB連接埠112內配置有一平板1120,平板1120兩側分別為A側接點A1~A12及B側接點B1~B12,其中A2、A3、A6、A7、B11、B10為第一群連接埠訊號接點之傳送訊號接點、差分訊號接點及接收訊號接點,A1及B12為第一群連接埠訊號接點之接地接點,A4及B9為第一群連接埠訊號接點之電源接點;A10、A11、B2、B3、B6及B7為第二群連接埠訊號接點之接收訊號接點、傳送訊號接點及差分訊號接點,B1及A12為第二群連接埠訊號接點之接地接點,B4及A9為第二群連接埠訊號接點之電源接點。
然而,USB 3.0/3.1已發展至5Gpbs/10Gbps的高速訊號傳輸率,在高速訊號傳輸過程中,信號干擾會對系統的傳輸效能產生相當大的影響,尤其當USB裝置與USB控制器進行交握(Handshaking)程序時,更可能因為干擾而使狀態機(State Machine)誤判造成交握程序失敗,即USB裝置與USB控制器連接失敗,再者,在Type C型USB連接埠之標準接點定義中,因訊號傳送接點與訊號接收接點過於靠近而容易產生信號干擾,有鑑於此,對於USB裝置與USB控制器間訊號的傳輸路徑必須解決訊號相互干擾的問題。
本發明提供一種通用串列匯流排控制器,其能解決習知技術中訊號干擾的問題。
本發明提供一種通用串列匯流排主機,其能有效解決通用串列匯流排內訊號相互干擾的問題,同時能降低線路基板之設計複雜度。
本發明之通用串列匯流排控制器適用於連接一通用串列匯流排連接埠,該通用串列匯流排連接埠包括一平板與一第一群連接埠訊號接點及一第二群連接埠訊號接點分別設於該平板之一第一側及一第二側,
該第一群連接埠訊號接點包括一第一組傳送訊號接點、一第一組接收訊號接點以及一第一組差分訊號接點,該第二群連接埠訊號接點包括一第二組傳送訊號接點、一第二組接收訊號接點以及一第二組差分訊號接點,該通用串列匯流排控制器包括:一通用串列匯流排控制晶片,具有複數個晶片接點;以及一基材,承載該通用串列匯流排控制晶片,具有複數個引腳與該些晶片接點電性連接,該些引腳包括:一第一群引腳以及一第二群引腳,該第一群引腳包括一第一組引腳對應於該第一組傳送訊號接點、一第二組引腳對應於該第一組接收訊號接點以及一第三組引腳對應於該第一組差分訊號接點,該第二群引腳包括一第四組引腳對應於該第二組傳送訊號接點、一第五組引腳對應於該第二組接收訊號接點以及一第六組引腳對應於該第二組差分訊號接點,其中該些引腳係以單排式引腳排列配置,且該第一群引腳及該第二群引腳係以群為單位相鄰配置,每一群引腳中,以組為單位相鄰配置,相鄰的兩組引腳分別對應至該平板第一側及第二側之連接埠訊號接點。
本發明之通用串列匯流排控制器適用於連接一通用串列匯流排連接埠,該通用串列匯流排連接埠包括一平板與一第一群連接埠訊號接點及一第二群連接埠訊號接點分別設於該平板之一第一側及一第二側,該第一群連接埠訊號接點包括一第一組傳送訊號接點、一第一組接收訊號接點以及一第一組差分訊號接點,該第二群連接埠訊號接點包括一第二組傳送訊號接點、一第二組接收訊號接點以及一第二組差分訊號接點,該通用串列匯流排控制器包括:一通用串列匯流排控制晶片,具有複數個晶片接點;以及一基材,承載該通用串列匯流排控制晶片,具有複數個引腳與該些晶片接點電性連接,該些引腳包括:一第一群引腳、一第三組引腳以及一第二群引腳,該第一群引腳包括一第一組引腳對應於該第一組傳送訊號接點以及一第二組引腳對應於該第一組接收訊號接點,該第三組引腳對應於該第一組差分訊號接點及該第二組差分訊號接點,該第二群引腳包括
一第四組引腳對應於該第二組傳送訊號接點以及一第五組引腳對應於該第二組接收訊號接點,其中該第三組引腳設置於該第一群引腳與該第二群引腳間以分隔該第一群引腳以及該第二群引腳。
本發明之通用串列匯流排主機適用於連接一通用串列匯流排裝置,該通用串列匯流排主機包括:一線路基板,具有複數個第一基板接點以及複數個第二基板接點;一通用串列匯流排連接埠,具有一平板及複數個連接埠接點設置於該平板之一第一側及一第二側上,該通用串列匯流排連接埠經由該些第一基板接點設置於該線路基板上並與該線路基板電性連接,該些連接埠接點具有一第一組傳送訊號接點、一第一組接收訊號接點、一第一組差分訊號接點、一第二組傳送訊號接點、一第二組接收訊號接點以及一第二組差分訊號接點;以及一通用串列匯流排控制器,具有複數個引腳,經由該些第二基板接點與該線路基板電性連接;其中該些第一基板接點為單排式接點配置於該線路基板上並包括一第一組基板接點對應於該第一組傳送訊號接點、一第二組基板接點對應於該第一組接收訊號接點、一第三組基板接點對應於該第一組差分訊號接點、一第四組基板接點對應於該第二組傳送訊號接點、一第五組基板接點對應該第二組接收訊號接點以及一第六組基板接點對應該第二組差分訊號接點,每一組基板接點以組為單位相鄰配置,相鄰的兩組基板接點分別對應至該平板之第一側及第二側之連接埠訊號接點。
本發明之線路基板適用於與一通用串列匯流排連接埠及一通用串列匯流排控制器連接,該通用串列匯流排連接埠具有一平板及複數個連接埠接點設置於該平板之一第一側及一第二側上,該線路基板具有:複數個第一基板接點,用於連接該通用串列匯流排連接埠,以單排式排列設置並包括一第一組基板接點、一第二組基板接點、一第三組基板接點、一第四組基板接點、一第五組基板接點以及一第六組基板接點,其中相鄰之兩組基板接點分別對應於該平板之該第一側及該第二側之該些連接埠接
點;以及複數個第二基板接點,用於連接該通用串列匯流排控制器,對應於該第一組基板接點、該第二組基板接點、該第三組基板接點及該第四組基板接點、該第五組基板接點及該第六組基板接點。
本發明之通用串列匯流排主機能使通用串列匯流排控制器與通用串列匯流排連接埠使用時降低其訊號干擾,同時能避免線路基板之線路配置過於複雜,降低其製造成本。
10‧‧‧USB主機
100、120‧‧‧線路基板
104、104’、104”‧‧‧USB控制器
106‧‧‧USB裝置
108‧‧‧連接線
110‧‧‧USB連接器
112‧‧‧USB連接埠
130‧‧‧第一基板接點
140‧‧‧第二基板接點
1040‧‧‧USB控制晶片
1042‧‧‧基材
1044‧‧‧晶片接點
1120‧‧‧平板
A1~A12‧‧‧A側接點
B1~B12‧‧‧B側接點
C1‧‧‧最內排
C2、C3‧‧‧外側排
P1、P1’‧‧‧第一組引腳
P2、P2’‧‧‧第二組引腳
P3、P3’‧‧‧第三組引腳
P4、P4’‧‧‧第四組引腳
P5、P5’‧‧‧第五組引腳
P6、P6’‧‧‧第六組引腳
X1‧‧‧第一組基板接點
X2‧‧‧第二組基板接點
X3‧‧‧第三組基板接點
X4‧‧‧第四組基板接點
X5‧‧‧第五組基板接點
X6‧‧‧第六組基板接點
第1圖為USB 3.1標準的Type C連接埠接點定義;第2圖為根據本發明的通用串列匯流排主機及裝置連接系統示意圖;第3A圖為根據本發明第一實施例的通用串列匯流排控制器為單排引腳的示意圖;第3B圖為USB控制晶片及基材之示意圖;第4圖為根據本發明第二實施例的通用串列匯流排控制器為雙排引腳的示意圖;以及第5圖為根據本發明第三實施例的通用串列匯流排主機及通用串列匯流排控制器為三排引腳的示意圖。
請同時參閱第2圖及第3A圖,第2圖為根據本發明的通用串列匯流排裝置(以下稱USB裝置)106與通用串列匯流排主機(以下稱USB主機)10連接系統示意圖,其中通用串列匯流排主機10包括一通用串列匯流排控制器(以下稱USB控制器)104設置於一線路基板100上、一通用串列匯流排連接埠(以下稱USB連接埠)112設置於該線路基板100上並與該USB控制器104電性連接,該USB裝置106經由一連接線108之USB連接器110連接至該USB連接埠112,USB主機10即與USB裝置106形成一USB連接系
統。第3A圖為根據本發明第一實施例的USB控制器104,本實施例之USB控制器104係適用於設置於第2圖之線路基板100上並電性連接至第2圖之USB連接埠112,更明確地說,其係適用於第1圖之USB 3.1標準的Type C介面。
請參閱第1圖,Type C型的USB連接埠112內設有一平板1120,該平板1120之第一側(以下稱A側)包括A側接點A1~A12,第二側(以下稱B側)包括B側接點B1~B12,該USB連接埠112經由複數個第一基板接點(如第5圖之130所示)設置於線路基板100上,USB控制器104經由複數個第二基板接點(如第5圖之140所示)設置於該線路基板100上,該USB連接埠112經由該線路基板100與該USB控制器104電性連接,該USB控制器104包含有對應於第1圖之USB連接埠112內24個接點(即A側接點A1~A12及B側接點B1~B12)之複數個引腳。該USB連接埠112內之接點包含一第一群連接埠接點及一第二群連接埠接點,該第一群連接埠接點包含一第一組傳送訊號接點、一第一組接收訊號接點及一第一組差分訊號接點,該第二群連接埠接點包含一第二組傳送訊號接點、一第二組接收訊號接點及一第二組差分訊號接點。此外,要說明的是,為了解決習知技術中USB連接系統中的信號干擾問題,本實施例之USB控制器104透過特殊的引腳排列來改善上述問題,且同時簡化連接USB控制器104與USB連接器112的線路基板100之線路配置(layout),更明確地說,在降低干擾的同時又必須避免線路基板100之線路配置過於複雜。
請參閱第3A圖及第3B圖,第3A圖為本實施例之USB控制器104之引腳示意圖,其為USB控制晶片經封裝後底部裸露出之引腳,封裝態樣例如可以是QFN(Quad Flat No-lead)、BGA(Ball Grid Array)、LGA(Land Grid Array)等,但不限於上述之封裝態樣,第3B圖為USB控制晶片1040及基材1042之示意圖,該USB控制器104包括USB控制晶片1040設置於基材1042上,該基材1042例如可以是導線架、線路基板或是陶瓷基板,該USB控制晶片1040具有複數個晶片接點1044,經由導線電性連接至第3A圖之各
引腳,導線例如可以是金線或是銅線等導電材料,封膠體包覆該USB控制晶片1040、該導線及部份基材,並裸露出該些引腳,電性連接USB控制器104至線路基板100,例如是利用焊接方式,第3A圖之引腳包含一第一群引腳以及一第二群引腳,第一群引腳包括第一組引腳P1、第二組引腳P2以及第三組引腳P3;第二群引腳包括第四組引腳P4、第五組引腳P5以及第六組引腳P6。要說明的是,第3B圖僅繪出部分晶片接點1044,實際上第3B圖之晶片接點1044係對應至第3A圖之引腳。
第一組引腳P1例如對應於第1圖之USB連接埠112的第一組傳送訊號接點,即對應於USB連接埠112之A側接點A1~A4,第二組引腳P2例如對應於USB連接埠112的第一組接收訊號接點,即對應於USB連接埠112之B側接點B9~B12,第三組引腳P3例如對應於USB連接埠112的第一組差分訊號接點,即對應於USB連接埠112之A側接點A5~A8,第四組引腳P4例如對應於USB連接埠112的第二組差分訊號接點,即對應於USB連接埠112之B側接點B5~B8,第五組引腳P5例如對應於USB連接埠112的第二組接收訊號接點,即對應於USB連接埠112之A側接點A9~A12,第六組引腳P6例如對應於USB連接埠112的第二組傳送訊號接點,即對應於USB連接埠112之B側接點B1~B4。
本實施例之特點在於該USB控制器104上對應於第1圖之USB連接埠112之該些引腳為單排引腳式的配置方式,且USB控制器104之第一群引腳及第二群引腳較佳是以群為單位相鄰配置,如此可避免造成後續上板後佈線困難的問題,在每一群引腳中,以組為單位相鄰配置,相鄰之兩組引腳係各自分別對應到USB連接埠112內平板1120不同側之連接埠接點,例如,USB控制器104之引腳排列順序為第一組引腳P1(第一群引腳)、第二組引腳P2(第一群引腳)、第三組引腳P3(第一群引腳)、第四組引腳P4(第二群引腳)、第五組引腳P5(第二群引腳)及第六組引腳P6(第二群引腳)時,相鄰之第二組引腳P2與第三組引腳P3分別對應到該USB連接埠
112第二側(B側)之B側接點B9~B12與第一側(A側)之A側接點A5~A8。上述之引腳配置方式較佳是在每兩相鄰之引腳組中,其相鄰之引腳均為非控制訊號引腳,例如為接地或電源引腳,如此可產生屏蔽效果,減少各組引腳間之訊號干擾。
此外,要說明的是,USB控制器104之引腳排列順序並非限於第3A圖所示,例如可以是第三組引腳P3(第一群引腳)、第二組引腳P2(第一群引腳)、第一組引腳P1(第一群引腳)、第四組引腳P4(第二群引腳)、第五組引腳P5(第二群引腳)及第六組引腳P6(第二群引腳)時,只要第一群引腳及第二群引腳係以群為單位相鄰配置,且相鄰的兩組引腳分別對應到USB連接埠112內之平板1120不同側之連接埠接點,即可降低干擾及避免USB控制器104與第1圖之USB連接埠112之間的線路配置過於複雜。
本發明經不斷實驗得到USB控制器104之引腳排列順序為第一組引腳P1(第一群引腳)、第二組引腳P2(第一群引腳)、第三組引腳P3(第一群引腳)、第四組引腳P4(第二群引腳)、第五組引腳P5(第二群引腳)及第六組引腳P6(第二群引腳)時,其干擾可以達到最低,佈線配置可為最簡單。
請同時參閱第1圖及第3A圖,由於第一組引腳P1對應於USB連接埠112之A側接點A1~A4,故包括GND、TX1+、TX1-及VBUS,第二組引腳P2對應於USB連接埠112之B側接點B9~B12,故包括VBUS、RX1-、RX1+及GND,第三組引腳P3對應於USB連接埠112之A側接點A5~A8,故包括CC1、D+、D-及RFU1,第四組引腳P4對應於USB連接埠112之B側接點B5~B8,故包括CC2、D+、D-及RFU2,第五組引腳P5對應於USB連接埠112之A側接點A9~A12,故包括VBUS、RX2-、RX2+及GND,第六組引腳P6對應於USB連接埠112之B側接點B1~B4-故包括GND、TX2+、TX2-及VBUS。
請同時參閱第1圖及第4圖,第4圖為根據本發明第二實施例的USB控制器104’封裝採用之導線架,據以說明其引腳配置,本實施例之
USB控制器104’係適用於連接第1圖之USB 3.1標準的Type C介面的連接埠112。採用第4圖雙排引腳導線架之USB控制器104’與第3A圖之USB控制器104的差異在於採用第4圖雙排引腳導線架之USB控制器104’的引腳分為內外兩排排列引腳,而第3A圖之USB控器104僅有一排引腳。
USB控制器104’具有第一群引腳以及第二群引腳,第一群引腳包括第一組引腳P1’對應於USB連接埠112的第一組傳送訊號接點、一第二組引腳P2’對應於USB連接埠112的第一組接收訊號接點以及一第三組引腳P3’對應於USB連接埠112的第一組差分訊號接點,第二群引腳包括一第四組引腳P4’對應於USB連接埠112的第二組差分訊號接點、一第五組引腳P5’對應於USB連接埠112的第二組接收訊號接點以及一第六組引腳P6’對應於USB連接埠112的第二組傳送訊號接點。
第二實施例之特點在於第一群引腳及該第二群引腳係以群為單位相鄰配置,每群引腳中的每組引腳均同時分別配置於內排與外排,且每相鄰的兩組引腳分別對應到USB連接埠112之不同側之接點,舉例來說,USB控制器104’例如為一雙排引腳之QFN封裝,即每一邊具有兩排引腳,其中對應於USB連接埠112之引腳例如配置於其四邊引腳之其中一邊,如第4圖所示,該些引腳在其邊上之排列順序自下而上為第一群引腳之第一組引腳P1’、第二組引腳P2’、第三組引腳P3’,之後為第二群引腳之第四組引腳P4’、第五組引腳P5’、第六組引腳P6’與第一群引腳相鄰,第一組引腳P1’同時分別設於內排與外排,例如是GND設於外排引腳,TX1+設於內排引腳,TX1-設於外排引腳,VBUS設於內排引腳,然後第二組引腳P2’相鄰於第一組引腳P1’,依續為第三組引腳P3’、第四組引腳P4’、第五組引腳P5’、第六組引腳P6’均同時分別設於內排與外排,其中任意相鄰的二組引腳,例如第三組引腳P3’與第四組引腳P4’分別對應到USB連接埠之A側接點A5-A8與B側接點B5-B8引腳引腳。
請同時參閱第1圖及第5圖,第5圖為根據本發明第三實施例
的USB主機,USB主機具有一線路基板120、一USB連接埠112以及一USB控制器104”,於本實施例中,USB控制器104”為三排引腳且包括一第一群引腳以及一第二群引腳。各群引腳包括複數組引腳,每組引腳包含有兩控制訊號引腳及兩非控制訊號引腳,例如第一組引腳P1包括兩控制訊號引腳TX1+與TX1-以及兩非控制訊號引腳GND與VBUS,本實施例之特點為所有非控制訊號引腳,例如為接地引腳GND或電源引腳VBUS集中設置於最靠近USB控制器104”中心之最內排C3,其餘控制訊號引腳再依前述實施例排列方式設置於外側排C1及C2。
線路基板120具有複數個第一基板接點130以及複數個第二基板接點140,USB連接埠112經由第一基板接點130電性連接於線路基板120,USB控制器104”之引腳經由第二基板接點140與線路基板120電性連接。第一基板接點130為單排式接點配置於線路基板120上。第一基板接點130包括一第一群基板接點以及一第二群基板接點,第一群基板接點包括一第一組基板接點X1對應於第一組傳送訊號接點(即第1圖之A側接點A1~A4)、一第二組基板接點X2對應於第一組接收訊號接點(即第1圖之B側接點B9~B12)、以及一第三組基板接點X3對應於第一組差分訊號接點(即第1圖之A側接點A5~A8),第二群基板接點包括一第四組基板接點X4對應於第二組傳送訊號接點(即第1圖之B側接點B1~B4)、一第五組基板接點X5對應該第二組接收訊號接點(即第1圖之A側接點A9~A12)以及一第六組基板X6接點對應第二組差分訊號接點(即第1圖之B側接點B5~B8),每一組基板接點以組為單位相鄰配置,相鄰的兩組基板接點分別對應至第1圖之平板1120的第一側及第二側之連接埠訊號接點。
此外,要說明的是第3A圖及第4圖之實施例中,USB控制器104、104’各包括6組引腳,而本實施例中,將第三組基板接點X3與第六組基板接點X6予以短路而達到共用之目的,因此本實施例之USB控制器104”僅需包括5組引腳而能對應至USB連接埠112之6組接點,進而降低USB控制
器104”的引腳數。
本發明之通用串列匯流排主機引腳能使通用串列匯流排主機與通用串列匯流排連接埠使用時降低其訊號的干擾,同時能避免線路基板之線路配置過於複雜,降低其製造成本。
雖然本發明已用較佳實施例揭露如上,然其並非用以限定本發明,本發明所屬技術領域中具有通常知識者在不脫離本發明之精神和範圍內,當可作各種之更動與潤飾,例如實施例承載USB控制晶片之基材可以是導線架,線路基板,陶瓷基板或是其他封裝可使用之基材,均屬本發明可適用之,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
10‧‧‧USB主機
100‧‧‧線路基板
104‧‧‧USB模組
106‧‧‧USB裝置
108‧‧‧連接線
110‧‧‧USB連接器
112‧‧‧USB連接埠
Claims (20)
- 一種通用串列匯流排控制器,適用於連接一通用串列匯流排連接埠,該通用串列匯流排連接埠包括一平板、一第一群連接埠訊號接點及一第二群連接埠訊號接點,該第一群連接埠訊號接點及該第二群連接埠訊號接點分別設於該平板之一第一側及一第二側,該第一群連接埠訊號接點包括一第一組傳送訊號接點、一第一組接送訊號接點及一第一組差分訊號接點,該第二群連接埠訊號接點包括一第二組傳送訊號接點、一第二組接送訊號接點及一第二組差分訊號接點,該通用串列匯流排控制器包括:一通用串列匯流排控制晶片,具有複數個晶片接點;以及一基材,承載該通用串列匯流排控制晶片,具有複數個引腳與該些晶片接點電性連接,該些引腳包括:一第一群引腳,包括:一第一組引腳對應於該第一組傳送訊號接點;一第二組引腳對應於該第一組接送訊號接點;以及一第三組引腳對應於該第一組差分訊號接點;以及一第二群引腳,包括:一第四組引腳對應於該第二組傳送訊號接點;一第五組引腳對應於該第二組接收訊號接點;以及一第六組引腳對應於該第二組差分訊號接點,其中該些引腳為單排式引腳排列設置,且該第一群引腳及該第二群引腳係以群為單位相鄰配置,每一群引腳中,以組為單位相鄰配置,相鄰之兩組引腳分別對應於該平板之該第一側及該第二側之該些連接埠訊號接點。
- 根據申請專利範圍第1項所述之通用串列匯流排控制器,其中該些引腳係以單排式排列設置於該通用串列匯流排控制器之一邊。
- 根據申請專利範圍第1項所述之通用串列匯流排控制器,其中該些引腳係以單排式排列圍繞設置於該通用串列匯流排控制器之四邊。
- 根據申請專利範圍第1項所述之通用串列匯流排控制器,其中每組引腳包括兩控制訊號引腳及兩非控制訊號引腳,且相鄰兩組引腳之兩相鄰引腳均為非控制訊號引腳。
- 根據申請專利範圍第1項所述之通用串列匯流排控制器,其中該六組引腳之排列順序依序為該第一組引腳、該第二組引腳、該第三組引腳、該第四組引腳、該第五組引腳及該第六組引腳。
- 根據申請專利範圍第1項所述之通用串列匯流排控制器,其中該六組引腳之排列順序依序為該第三組引腳、該第二組引腳、該第一組引腳、該第六組引腳、該第五組引腳及該第四組引腳。
- 根據申請專利範圍第1項所述之通用串列匯流排控制器,其中該基材為導線架或線路基板。
- 一種通用串列匯流排控制器,適用於連接一通用串列匯流排連接埠,該通用串列匯流排連接埠包括一平板、一第一群連接埠訊號接點及一第二群連接埠訊號接點,該第一群連接埠訊號接點及該第二群連接埠訊號接點分別設於該平板之一第一側及一第二側,該第一群連接埠訊號接點包括一第一組傳送訊號接點、一第一組接送訊號接點及一第一組差分訊號接點,該第二群連接埠訊號接點包括一第二組傳送訊號接點、一第二組接送訊號接點及一第二組差分訊號接點,該通用串列匯流排控制器包括: 一通用串列匯流排控制晶片,具有複數個晶片接點;以及一基材,承載該通用串列匯流排控制晶片,具有複數個引腳與該些晶片接點電性連接,該些引腳包括:一第一群引腳,包括:一第一組引腳對應於該第一組傳送訊號接點;以及一第二組引腳對應於該第一組接送訊號接點;一第三組引腳對應於該第一組差分訊號接點及該第二組差分訊號接點;以及一第二群引腳,包括:一第四組引腳對應於該組第二傳送訊號接點;以及一第五組引腳對應於該組第二接收訊號接點;其中該第三組引腳設置於該第一群引腳與該第二群引腳間以分隔該第一群引腳以及該第二群引腳。
- 根據申請專利範圍第8項所述之通用串列匯流排控制器,其中每組引腳包括兩控制訊號引腳及兩非控制訊號引腳,該些控制訊號引腳及該些非控制訊號引腳以雙排式排列設置於該通用串列匯流排控制器之一邊。
- 根據申請專利範圍第8項所述之通用串列匯流排控制器,其中該些引腳包括複數個控制訊號引腳及複數個非控制訊號引腳,該些控制訊號引腳及該些非控制訊號引腳以三排式排列設置於該通用串列匯流排控制器之一邊,且最靠近該通用串列匯流排控制器中心之一排為該些非控制訊號引腳。
- 根據申請專利範圍第8項所述之通用串列匯流排控制器,其中該基材為導線架或線路基板。
- 一種通用串列匯流排主機,適用於連接一通用串列匯流排裝置,該通用匯流排主機包括:一線路基板,具有複數個第一基板接點及複數個第二基板接點;一通用串列匯流排連接埠,具有一平板及複數個連接埠接點設置於該平板之一第一側及一第二側上,該通用串列匯流排連接埠經由該些第一基板接點設置於該線路基板上並與該線路基板電性連接,該些連接埠接點具有一第一組傳送訊號接點、一第一組接收訊號接點、一第一組差分訊號接點、一第二組傳送訊號接點、一第二組接收訊號接點以及一第二組差分訊號接點;以及一通用串列匯流排控制器,具有複數個引腳,經由該些第二基板接點設置於該線路基板上並與該線路基板及該通用串列匯流排連接埠電性連接;其中該些第一基板接點以單排式排列設置並包括:一第一組基板接點對應於該第一組傳送訊號接點;一第二組基板接點對應於該第一組接收訊號接點;一第三組基板接點對應於該第一組差分訊號接點;一第四組基板接點對應於該第二組傳送訊號接點;一第五組基板接點對應於該第二組接收訊號接點;以及一第六組基板接點對應於該第二組差分訊號接點;其中每一組基板接點以組為單位相鄰配置,相鄰之兩組基板接點分別對應於該平板之該第一側及該第二側之該些連接埠接點。
- 根據申請專利範圍第12項所述之通用串列匯流排主機,其中該第三組基板接點與該第六組基板接點電性連接。
- 根據申請專利範圍第12項所述之通用串列匯流排主機,其中該六組基板接點之排列順序依序為該第一組基板接點、該第二組基板接點、該第三組基板接點、該第六組基板接點、該第五組接點及該第四組基板接點。
- 根據申請專利範圍第12項所述之通用串列匯流排主機,其中該第一組基板接點、該第二組基板接點、該第三組基板接點為一第一群基板接點,該第四組基板接點、該第五組接點及該第五組基板接點為一第二群基板接點,該第一基板接點以單排式排列設置且該第一群基板接點與該第二群基板接點相鄰設置。
- 一種線路基板,適用於與一通用串列匯流排連接埠及一通用串列匯流排控制器連接,該通用串列匯流排連接埠具有一平板及複數個連接埠接點設置於該平板之一第一側及一第二側上,該線路基板具有:複數個第一基板接點,用於連接該通用串列匯流排連接埠,以單排式排列設置並包括一第一組基板接點、一第二組基板接點、一第三組基板接點、一第四組基板接點、一第五組基板接點以及一第六組基板接點,其中相鄰之兩組基板接點分別對應於該平板之該第一側及該第二側之該些連接埠接點;以及複數個第二基板接點,用於連接該通用串列匯流排控制器,對應於該第一組基板接點、該第二組基板接點、該第三組基板接點及該第四組基板接點、該第五組基板接點及該第六組基板接點。
- 根據申請專利範圍第16項所述之線路基板,其中該第三組基板接點與該第六組基板接點電性連接。
- 根據申請專利範圍第16項所述之線路基板,其中該些第二基板接點 係為雙排式排列設置。
- 根據申請專利範圍第16項所述之線路基板,其中該些第二基板接點係為三排式排列設置。
- 根據申請專利範圍第16項所述之線路基板,其中該通用串列匯流排連接埠包括一第一組差分訊號連接埠接點及一第二組差分訊號連接埠接點,該第三組基板接點對應於該第一組差分訊號連接埠接點,該第六組基板接點對應於該第二組差分訊號連接埠接點,該些第二基板接點包括一組差分訊號基板接點同時對應於該第三組基板接點及該第六組基板接點。
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103134683A TWI521355B (zh) | 2014-10-03 | 2014-10-03 | 通用串列匯流排控制器、通用串列匯流排主機及線路基板 |
| CN201510093985.1A CN105988965B (zh) | 2014-10-03 | 2015-03-03 | 通用串行总线控制器、通用串行总线主机及线路基板 |
| US14/643,391 US9772800B2 (en) | 2014-10-03 | 2015-03-10 | Universal serial bus controller and wiring substrate |
| JP2015055928A JP6163174B2 (ja) | 2014-10-03 | 2015-03-19 | Usbコントローラ、usbホストコンピュータ及び回線基板 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103134683A TWI521355B (zh) | 2014-10-03 | 2014-10-03 | 通用串列匯流排控制器、通用串列匯流排主機及線路基板 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI521355B true TWI521355B (zh) | 2016-02-11 |
| TW201614511A TW201614511A (en) | 2016-04-16 |
Family
ID=55633856
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103134683A TWI521355B (zh) | 2014-10-03 | 2014-10-03 | 通用串列匯流排控制器、通用串列匯流排主機及線路基板 |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US9772800B2 (zh) |
| JP (1) | JP6163174B2 (zh) |
| CN (1) | CN105988965B (zh) |
| TW (1) | TWI521355B (zh) |
Family Cites Families (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TW334546B (en) | 1996-03-18 | 1998-06-21 | Hitachi Ltd | Data processor |
| US6891275B2 (en) * | 2002-07-26 | 2005-05-10 | Qualcomm Incorporated | Method for accommodating small minimum die in wire bonded area array packages |
| TW200629072A (en) * | 2005-02-01 | 2006-08-16 | Sunplus Technology Co Ltd | Bridge system for hetero-serial interfaces |
| US20080005395A1 (en) | 2006-05-05 | 2008-01-03 | Ping-Wen Ong | Adapter to convert USB device into WUSB device |
| TWI334546B (en) * | 2009-03-13 | 2010-12-11 | Via Tech Inc | Integrated circuits |
| CN102931546A (zh) * | 2011-08-10 | 2013-02-13 | 鸿富锦精密工业(深圳)有限公司 | 连接器组合 |
| US9537462B2 (en) | 2014-05-23 | 2017-01-03 | Nxp, B.V. | Communication circuit with impedance matching |
-
2014
- 2014-10-03 TW TW103134683A patent/TWI521355B/zh active
-
2015
- 2015-03-03 CN CN201510093985.1A patent/CN105988965B/zh active Active
- 2015-03-10 US US14/643,391 patent/US9772800B2/en active Active
- 2015-03-19 JP JP2015055928A patent/JP6163174B2/ja active Active
Also Published As
| Publication number | Publication date |
|---|---|
| CN105988965A (zh) | 2016-10-05 |
| US9772800B2 (en) | 2017-09-26 |
| US20160100500A1 (en) | 2016-04-07 |
| JP2016076199A (ja) | 2016-05-12 |
| TW201614511A (en) | 2016-04-16 |
| JP6163174B2 (ja) | 2017-07-12 |
| CN105988965B (zh) | 2019-05-10 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI334546B (en) | Integrated circuits | |
| CN107112666B (zh) | 板连接器组件、连接器和旁路线缆组件 | |
| US8823177B2 (en) | Semiconductor device and package wiring substrate with matrix pattern external terminals for transmitting a differential signal | |
| US10468830B2 (en) | Paddle card and plug-cable assembly | |
| CN102375796A (zh) | 具有通用串行总线连接器的主板 | |
| KR20140024593A (ko) | 시스템 패키지 | |
| CN204205198U (zh) | 线缆连接器组件 | |
| US7347701B2 (en) | Differential I/O spline for inexpensive breakout and excellent signal quality | |
| US8476747B2 (en) | Leadframe, leadframe type package and lead lane | |
| TWM519845U (zh) | 複合式連接器(二) | |
| US11296006B2 (en) | Circuit board and packaged chip | |
| CN107393898B (zh) | 封装基板和半导体集成器件 | |
| TWI521355B (zh) | 通用串列匯流排控制器、通用串列匯流排主機及線路基板 | |
| TWM500920U (zh) | 通用串列匯流排控制器、通用串列匯流排主機及線路基板 | |
| CN101510186B (zh) | 集成电路 | |
| US9245828B2 (en) | High speed signal conditioning package | |
| TW201839620A (zh) | 用於多工處理多徑多模資料傳輸的裝置與方法 | |
| CN102306641B (zh) | 一种存储模块及其封装方法 | |
| CN222620329U (zh) | 一种三轴六接头电子连接器 | |
| TWI866704B (zh) | 通用序列匯流排共用電路佈局 | |
| CN207588045U (zh) | 一种新型单排全功能高速Type-C公头 | |
| CN101604680B (zh) | 引线框架、引线框架型封装及引脚列 | |
| TW201820725A (zh) | 轉接卡及插頭電纜總成 | |
| CN101593747B (zh) | 半导体装置组合及在半导体装置组合中建立电连接的方法 | |
| TWI607679B (zh) | 電路板模組及線路基板 |