TWI518515B - 控制晶片及連接模組 - Google Patents
控制晶片及連接模組 Download PDFInfo
- Publication number
- TWI518515B TWI518515B TW103115925A TW103115925A TWI518515B TW I518515 B TWI518515 B TW I518515B TW 103115925 A TW103115925 A TW 103115925A TW 103115925 A TW103115925 A TW 103115925A TW I518515 B TWI518515 B TW I518515B
- Authority
- TW
- Taiwan
- Prior art keywords
- pin
- level
- electronic device
- control
- switch
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/613—Regulating voltage or current wherein the variable actually regulated by the final control device is DC using semiconductor devices in parallel with the load as final control devices
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electromagnetism (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- General Engineering & Computer Science (AREA)
- Power Sources (AREA)
- Semiconductor Integrated Circuits (AREA)
Description
本發明係有關於一種控制晶片,特別是有關於一種在一連接模組中可切換電子裝置的操作模式的控制晶片。
在目前的USB資料傳輸技術中,若欲在一主機裝置與一電子裝置之間傳送資料,必須利用一連接線。隨著科技的進步,電子裝置的角色不再固定不變。以OTG(On The Go)技術而言,具有OTG功能的電子裝置可操作在一主機模式(host mode)或是一裝置模式(device mode)。在主機模式下,電子裝置具有主機功能,可透過一連接線,供電予另一電子裝置,如週邊裝置。在裝置模式下,電子裝置作為一週邊裝置,受控於另一電子裝置,如電腦裝置。
習知技術係利用兩不同的連接線設定OTG電子裝置的操作模式。舉例而言,若OTG裝置欲操作在一主機模式下時,則需利用一第一連接線,連接OTG裝置與一週邊裝置,其中第一連接線的一識別接腳(identification pin)的位準被設定成一低位準。若OTG裝置欲操作在一裝置模式下時,則需利用一第二連接線,連接OTG裝置與一主機裝置,其中第二連接線的識別接腳的位準被設定成一高位準。因此,針對OTG裝置,使用者必須具備兩連接線,方能令OTG裝置操作於不同模式,
因而造成不便。
本發明提供一種控制晶片,包括一第一接腳、一第二接腳、一觸發電路以及一控制電路。第一接腳用以耦接一連接埠。第二接腳用以耦接連接埠。當連接埠耦接一外部電子裝置,並且第二接腳的位準等於一第一位準時,觸發電路設定第二接腳的位準為一第二位準。當第一接腳的電壓等於一預設電壓時,控制電路將第二接腳的位準固定在第二位準。
本發明另提供一種連接模組,包括一第一連接埠以及一控制晶片。第一連接埠用以耦接一第一外部電子裝置。控制晶片包括一第一接腳、一第二接腳、一觸發電路以及一控制電路。第一接腳用以耦接一連接埠。第二接腳用以耦接連接埠。當連接埠耦接第一外部電子裝置,並且第二接腳的位準等於一第一位準時,觸發電路設定第二接腳的位準為一第二位準。當第一接腳的電壓等於一預設電壓時,控制電路將第二接腳的位準固定在第二位準。
本發明更提供一種控制晶片,包括一第一接腳、一第二接腳、一觸發電路以及一控制電路。第一接腳用以耦接一連接埠。第二接腳用以耦接連接埠。當連接埠耦接一第一外部電子裝置,觸發電路提供一特定位準予第二接腳。當第一接腳的電壓等於一預設電壓時,控制電路將第二接腳的位準固定在特定位準。在一可能實施例中,特定位準係為一低位準。
為讓本發明之特徵和優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下:
100、200‧‧‧傳輸系統
110、130、210、230‧‧‧電子裝置
120、220‧‧‧連接模組
122、123、222‧‧‧控制晶片
121、124、221、223‧‧‧連接埠
131‧‧‧設定單元
VBUS1、D1-、D1+、ID1、GND1、VBUS2、D2-、D2+、ID2、GND2、P1、P2‧‧‧接腳
310、410‧‧‧控制電路
320、420、430‧‧‧觸發電路
RL‧‧‧上拉電阻
VDD、VCC‧‧‧電壓
R‧‧‧電阻
trig_end、trig_end1、trig_end2‧‧‧控制信號
510‧‧‧控制單元
520、610、640‧‧‧開關
620‧‧‧延遲單元
630‧‧‧防逆偏單元
641‧‧‧反閘
642‧‧‧反或閘
650‧‧‧儲存單元
C1、C2‧‧‧電容
第1圖為本發明之傳輸系統之一可能示意圖。
第2圖為本發明之控制晶片的一可能實施例。
第3圖為本發明之連接模組之另一可能示意圖。
第4圖為本發明之控制晶片之另一可能實施例。
第5及6圖為本發明之觸發電路之可能實施例。
第1圖為本發明之傳輸系統之一可能示意圖。如圖所示,傳輸系統100包括電子裝置110、130以及一連接模組120。連接模組120耦接於電子裝置110與130之間,用以提供電子裝置110與130之間的電源及資料傳輸。本發明並不限定連接模組120的型態。在一可能實施例中,連接模組120係為一連接線(cable)或是一連接板。
在本實施例中,當電子裝置130係為一具有OTG功能的電子裝置時,連接模組120可根據電子裝置110的種類,設定電子裝置130的操作模式。舉例而言,若電子裝置110係為一電腦裝置時,連接模組120令電子裝置130操作在一裝置模式,由電子裝置110供電並控制電子裝置130。若電子裝置110為一週邊裝置時,連接模組120令電子裝置130操作在一主機模式,由電子裝置130供電並控制電子裝置110。若電子裝置110亦為OTG電子裝置時,連接模組120根據一預設值,設定電子裝置110及130的操作模式。在一可能實施例中,連接模組120係將先耦接至連接模組120的電子裝置(如130)設定在主機模式,並
將較晚耦接至連接模組120的電子裝置(如110)設定在裝置模式。
由於連接模組120可將OTG裝置設定在主機模式或裝置模式,因此,使用者不需準備兩條連接線,故可大幅提高便利性。在本實施例中,連接模組120包括連接埠121與124以及控制晶片(chip)122與123。連接埠121及124用以耦接電子裝置110及130。本發明並不限定連接埠121及124的種類。在本實施例中,連接埠121及124均為USB連接埠。
舉例而言,連接埠121係為USB type-A連接頭,用以耦接一電腦裝置,連接埠124係為一USB micro-A、micro-B、mini-A或mini-B連接頭,用以耦接具有OTG功能的裝置(如手機)或週邊裝置,如滑鼠、印表機。在其它實施例中,連接埠121及124均為USB micro或mini連接頭,用以耦接兩OTG功能的裝置。
在本實施例中,連接埠121係為USB micro連接頭,並具有接腳VBUS1、D1-、D1+、ID1以及GND1。接腳VBUS1與GND1係為電源接腳,分別傳送高電源及低電源。接腳D1+及D1-用以傳送資料信號。接腳ID1係為一辨識接腳。當電子裝置110為一OTG裝置時,其係根據接腳ID1的位準,操作在一主機模式或是一裝置模式。
連接埠124亦為一USB micro連接頭,並具有接腳VBUS2、D2-、D2+、ID2以及GND2。由於接腳VBUS2、D2-、D2+、ID2以及GND2的特性與接腳VBUS1、D1-、D1+、ID1以及GND1相同,故不再贅述。
控制晶片122及123係整合於連接模組120之中,分別根據接腳VBUS1及VBUS2的位準,控制接腳ID1及ID2的位準。以控制晶片122為例,當電子裝置110為一電腦裝置並耦接連接模組120時,連接模組120的接腳VBUS1的位準將被電子裝置110上拉至一高位準。因此,控制晶片122不控制接腳ID1的位準。在一可能實施例中,接腳ID1為高阻抗狀態。在另一實施例中,控制晶片122可能將接腳ID1的位準設定成一低位準或是一高位準。在其它實施例中,若連接埠121為USB type-A連接頭時,則可省略控制晶片122。
然而,當控制晶片122偵測得知接腳VBUS1為一低位準時,表示電子裝置110並非電腦裝置,也就是說,電子裝置110可能為一週邊裝置或是一OTG裝置。此時,控制晶片122偵測接腳ID1的位準,並根據偵測結果判斷電子裝置110的種類為一週邊裝置或是一OTG裝置。
舉例而言,若電子裝置110係為一週邊裝置時,則接腳ID1的位準將為高阻抗狀態。在此例中,由於接腳VBUS1的位準為低位準以及接腳ID1的位準為高阻抗狀態,因此,控制晶片122不動作。相反地,若電子裝置110係為一OTG裝置時,則接腳ID1的位準將為高位準。此時,控制晶片122根據接腳ID1的位準而充電。在充電至一預設值時,控制晶片122將接腳ID1的位準設定成一低位準,用以使電子裝置110進入一主機模式。在主機模式下,電子裝置110開始供電予接腳VBUS1。此時,控制晶片122將接腳ID1的位準固定在低位準。
在本實施例中,控制晶片122及123係分別設置在
連接埠121及124之中,但並非用以限制本發明。在其它實施例中,控制晶片122及123可設在連接模組120的其它位置。以控制晶片122為例,在連接模組120中,只要能夠耦接接腳VBUS1及ID1的位置,均可設置控制晶片122。另外,本發明並不限定控制晶片122及123的型態。在一可能實施例中,控制晶片122及123均為特殊應用積體電路(Application-specific integrated circuit;ASIC)。由於控制晶片122及123具有相同的動作原理,故以下將以控制晶片123為例,說明其動作原理。
第2圖為本發明之控制晶片的一可能實施例。如圖所示,控制晶片123包括一控制電路310、一觸發電路320以及接腳P1與P2。接腳P1耦接連接埠124的接腳VBUS2。接腳P2耦接連接埠124的接腳ID2。在一可能實施例中,接腳P1係為一電源接腳,用以接收操作電壓,而接腳P2係為一輸入/輸出接腳(I/O pad)。
連接埠124用以耦接電子裝置130。在本實施例中,電子裝置130係為一OTG裝置。OTG裝置具有一設定單元131。設定單元131包括一上拉電阻RL,用以將接腳ID2的位準上拉至一第一位準,如高位準。在本實施例中,第一位準約等於電壓VDD的位準。因此,當連接埠124耦接電子裝置130時,接腳ID2的位準係等於第一位準。
在本實施例中,當接腳ID2為第一位準時,觸發電路320改變接腳ID2的位準。在一可能實施例中,接腳ID2的位準被設定成一第二位準,如一低位準。在本實施例中,第一位準大於第二位準。另外,本發明並不限定觸發電路320如何將
接腳ID2的位準設定成一低位準。只要能夠在接腳ID2的位準因耦接至一電子裝置而被上拉為高位準時,將接腳ID2的位準設定成低位準的電路或方法,以及能夠將接腳ID2的位準設定成低位準的電路或方法均可應用在觸發電路320中。
當接腳ID2的位準被設定為一低位準時,電子裝置130便進入一主機模式。在主機模式下,電子裝置130輸出一預設電壓VCC予接腳VBUS2,因此,接腳P1的電壓等於預設電壓VCC。在本實施例中,控制電路310透過接腳P1接收一操作電源。因此,當接腳P1的電壓等於預設電壓VCC時,控制電路310便開始動作,用以將接腳ID2的位準固定在第二位準。此時,電子裝置130固定操作在主機模式,並持續提供預設電壓VCC。
在另一可能實施例中,在接腳ID2的位準固定在第二位準後,控制電路310產生一控制信號trig_end,用以禁能觸發電路320。另外,本發明並不限定電壓VCC與VDD的大小。在一可能實施例中,電壓VDD係等於或不等於電壓VCC。
在其它實施例中,當電子裝置130並非OTG裝置時,如一電腦裝置或是一週邊裝置,電子裝置130便不具有設定單元131。在此實施例中,控制晶片123可根據接腳P1的位準,設定或不設定接腳ID2的位準。
舉例而言,若電子裝置130係為一電腦裝置時,電腦裝置直接提供預設電壓VCC,因此,控制電路310便可正常運作。在此實施例中,控制電路310不設定接腳ID2的位準。在其它實施例中,控制電路310將接腳ID2的位準設定在一低位準、
一高位準或是一高阻抗狀態。若電子裝置130係為一週邊裝置時,由於週邊裝置無法提供預設電壓VCC,因此,控制電路310不動作,故接腳ID2的位準可能維持在一高阻抗狀態。
另外,本發明並不限定控制晶片的數量。在其它實施例中,連接模組僅具有單一控制晶片,用以控制OTG裝置的操作模式。請參考第3圖,第3圖為本發明之連接模組之另一可能示意圖。如圖所示,連接模組220具有連接埠221、223及一控制晶片222。連接埠221及223用以耦接電子裝置210與230。控制晶片222根據接腳VBUS1及VBUS2的位準,控制連接埠221及223的接腳ID1及ID2的位準,用以控制電子裝置210與230的操作模式。
由於連接埠221、223及控制晶片222的原理與第1圖的連接埠121、124及控制晶片122相同,故不再贅述。另外,在本實施例中,控制晶片222係設置在連接埠221之中,但並非用以限制本發明。只要能夠耦接到接腳VBUS1、VBUS2、ID1及ID2的位置,均可設置控制晶片222。在其它實施例中,控制晶片222可設置在連接埠223之中。
傳輸系統200包括電子裝置210、230以及一連接模組220。連接模組220耦接於電子裝置210與230之間,用以提供電子裝置210與230之間的電源及資料傳輸。當電子裝置210耦接連接模組220時,若接腳VBUS1的位準為一高位準時,表示電子裝置210係為一電腦裝置。因此,控制晶片222令接腳ID1為高阻抗狀態,並使接腳ID2為一高位準。此時,若電子裝置230為一OTG裝置並耦接連接模組220時,電子裝置230將進入
一裝置模式,由電子裝置210供電並控制電子裝置230。
當接腳VBUS1的位準為一低位準並且接腳ID1的位準為一高位準時,表示電子裝置210係為一OTG裝置,因此,控制晶片222提供一低位準予接腳ID1,並提供一高位準予接腳ID2,故電子裝置210進入一主機模式,由電子裝置210供電並控制電子裝置230。當接腳VBUS1的位準為一低位準並且接腳ID1的位準為高阻抗狀態時,表示電子裝置210係為一週邊裝置,其需由另一端電子裝置230進行供電。
第4圖為本發明之控制晶片之另一可能實施例。如圖所示,控制晶片222耦接於連接埠221與223之間。控制晶片222包括一控制電路410以及觸發電路420、430。在本實施例中,控制電路410根據接腳VBUS1及VBUS2的位準,控制接腳ID1及ID2的位準。在另一可能實施例中,控制電路410產生控制信號trig_end1及trig_end2,用以禁能觸發電路420及430。
傳輸系統200包括電子裝置210、230以及一連接模組220。連接模組220耦接於電子裝置210與230之間,用以提供電子裝置210與230之間的電源及資料傳輸。假設,電子裝置210係為一週邊裝置。由於接腳VBUS1為低位準以及接腳ID1為高阻抗狀態,因此,控制電路410暫不動作。在此例中,若電子裝置230係為一電腦裝置時,接腳VBUS2的位準將為高位準,因此,控制電路410正常運作,並且電子裝置210透過連接模組220,接收來自電子裝置230的電源及資料。在一可能實施例中,控制電路410將接腳ID1及ID2的位準分別設定成一低位準以及一高位準。接腳ID1的位準不同於接腳ID2的位準。
若電子裝置210係為一週邊裝置,並且電子裝置230係為一OTG裝置時,當電子裝置230耦接連接埠223時,接腳ID2為一高位準。觸發電路420根據接腳ID2的位準而充電。在充電達一預設值時,觸發電路420將接腳ID2的位準設定成一低位準。因此,電子裝置230輸出預設電壓VCC,用以啟動控制電路410。
控制電路410將接腳ID2的位準固定在低位準。此時,電子裝置230操作在一主機模式,由電子裝置230供電並控制電子裝置210。在另一可能實施例中,在控制電路410將接腳ID2的位準固定在低位準後,控制電路410更禁能觸發電路420。
在其它實施例中,若電子裝置210係為一電腦裝置,並且電子裝置230係為一OTG裝置時,當電子裝置210耦接連接埠221時,接腳VBUS1為高位準。因此,控制電路410正常運作,並且提供一高位準予接腳ID2,故電子裝置230進入一裝置模式,由電子裝置210供電並控制電子裝置230。在另一可能實施例中,當控制電路410正常運作時,控制電路410禁能觸發電路420及430。
由於觸發電路420與430的動作方式相同,故以下僅以觸發電路420為例,說明觸發電路420的動作原理。請參考第5圖,觸發電路420具有一控制單元510以及一開關520。控制單元510根據控制信號trig_end,導通或不導通開關520。當開關520導通時,開關520提供一低位準予接腳ID2。當開關520不導通時,開關520停止提供低位準予接腳ID2。
在本實施例中,一開始,開關520為導通狀態。因此,接腳ID2為一低位準。此時,若電子裝置230為一OTG裝置時,電子裝置230將提供預設電壓VCC予接腳VBUS2。控制電路410根據接腳VBUS2上的預設電壓而開始動作。在本實施例中,控制電路410透過控制信號trig_end令控制單元510持續導通開關520,用以將接腳ID2的位準固定在低位準。因此,電子裝置230便可固定操作在主機模式,並持續提供預設電壓VCC。
本發明並不限定控制單元510的電路架構。在一可能實施例中,控制單元510係為一充電幫浦(charge pump)。當控制電路410判斷得知接腳VBUS2的電壓位準不等於預設電壓VCC時,控制電路410透過控制信號trig_end,令控制單元510產生一負電壓用以不導通開關520。因此,接腳ID2的位準不為第二位準(低位準)。
在一可能實施例中,開關520係為一空乏型(depletion type)N型電晶體。由於空乏型電晶體在製造時,就產生實際通道。因此,在電晶體的源極接收到一低位準後,即使尚未施加電壓予電晶體的閘極,電晶體仍可提供低位準予接腳ID2。在此例中,當控制單元510提供一負電壓予電晶體的閘極時,電晶體停止提供低位準予接腳ID2。
第6圖為本發明之觸發電路之另一可能實施例。如圖所示,觸發電路420包括開關610、640、一延遲單元620、一防逆偏單元630以及一儲存單元650。開關610耦接接腳ID2,用以將接腳ID2設定成一低位準。在本實施例中,開關610係為
一N型電晶體。
延遲電路620用以導通開關610,使得接腳ID2為低位準。在本實施例中,延遲電路620耦接開關610,並包括一電阻R以及一電容C1。防逆偏單元630耦接開關610及延遲單元620。在本實施例中,防逆偏單元630係為一二極體。儲存單元650耦接防逆偏單元630。在本實施例中,儲存單元650係為一電容C2。開關640接收控制信號trig_end,並耦接於儲存單元650與延遲單元620之間。在本實施例中,開關640係由一反閘641以及一反或閘642所構成。
當接腳ID2的位準為高位準時(例如接腳ID2被耦接至一電子裝置而被上拉為高位準時),防逆偏單元630傳送接腳ID2上的電壓,用以對儲存單元650充電。藉由延遲單元620的傳送,開關610的N型電晶體的閘極電壓也會慢慢上升。當開關610的N型電晶體的閘-源極之間的壓差大於N型電晶體的臨界電壓時,N型電晶體導通。因此,接腳ID2的位準被下拉至地(低位準)。此時,防逆偏單元630為逆偏狀態,故儲存單元650所儲存的電荷不會馬上被釋放。因此,接腳ID2的位準可暫時維持在低位準,並且維持的時間根據電容C1及C2的容值所決定。
在一可能實施例中,當接腳ID2的位準為低位準時,電子裝置操作在一主機模式,並提供操作電壓(例如VCC)予控制電路410。因此,控制電路410將接腳ID2的位準固定在低位準。在一可能實施例,控制電路410導通一開關,用以持續提供一低位準予接腳ID2。
在另一可能實施例中,在固定接腳ID2的位準後,控制電路410輸出一控制信號trig_end,用以禁能觸發電路420。在本實施例中,控制電路410令控制信號trig_end為一高位準。因此,開關640輸出一低位準,用以不導通開關610。本發明並不限定控制信號trig_end的位準狀態。在其它實施例中,當控制信號trig_end為一低位準時,便可禁能觸發電路。
本發明並不限定開關640的實施方式。在其它實施例中,開關640係為一多工器,根據控制信號trig_end,選擇性地輸出高位準或低位準,用以導通或不導通開關610。
由於觸發電路可暫時地將接腳ID1或ID2下拉至一低位準,故可暫時地令OTG裝置操作於一主機模式。在進入主機模式後,OTG裝置輸出一操作電源,用以啟動控制電路。控制電路將接腳ID1或ID2的位準固定在低位準,用以使OTG裝置作為一主機裝置。
另外,控制晶片可根據接腳VBUS1或VBUS2的位準,得知一電腦裝置耦接連接模組,因此,控制晶片令接腳ID1或ID2不為低位準,用以使OTG裝置進入一裝置模式,用以接收來自電腦裝置的電源及資料。
由於控制晶片可根據外部電子裝置的種類,適當地切換OTG裝置的操作模式,因此,若將控制晶片整合於一連接線中,則使用者不再需要兩不同的連接線,就能控制OTG裝置的操作模式。
除非另作定義,在此所有詞彙(包含技術與科學詞彙)均屬本發明所屬技術領域中具有通常知識者之一般理解。
此外,除非明白表示,詞彙於一般字典中之定義應解釋為與其相關技術領域之文章中意義一致,而不應解釋為理想狀態或過分正式之語態。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作些許之更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
100‧‧‧傳輸系統
110、130‧‧‧電子裝置
120‧‧‧連接模組
121、124‧‧‧連接埠
122、123‧‧‧控制晶片
VBUS1、D1-、D1+、ID1、GND1、VBUS2、D2-、D2+、ID2、GND2‧‧‧接腳
Claims (20)
- 一種控制晶片,包括:一第一接腳,用以耦接一連接埠;一第二接腳,用以耦接該連接埠;一觸發電路,當該連接埠耦接一外部電子裝置,並且該第二接腳的位準等於一第一位準時,該觸發電路設定該第二接腳的位準為一第二位準;以及一控制電路,當該第一接腳的電壓等於一預設電壓時,該控制電路將該第二接腳的位準固定在該第二位準。
- 如申請專利範圍第1項所述之控制晶片,其中當該第二接腳的位準為該第二位準時,該外部電子裝置提供該預設電壓至該第一接腳。
- 如申請專利範圍第1項所述之控制晶片,其中該第一位準高於該第二位準。
- 如申請專利範圍第1項所述之控制晶片,其中該外部電子裝置具有一設定單元,用以將該第二接腳的位準設定在該第一位準。
- 如申請專利範圍第1項所述之控制晶片,其中當該第二接腳的位準固定在該第二位準時,該控制電路禁能該觸發電路。
- 如申請專利範圍第1項所述之控制晶片,其中該觸發電路包括:一第一開關,耦接該第二接腳;一延遲單元,耦接該第一開關; 一防逆偏單元,耦接該第一開關及該延遲單元;一儲存單元,耦接該防逆偏單元;以及一第二開關,耦接於該儲存單元與該延遲單元之間。
- 如申請專利範圍第6項所述之控制晶片,其中當該第二接腳的位準為該第一位準時,該防逆偏單元根據該第一位準對該儲存單元充電,當該儲存單元所儲存的電壓達一預設值時,該第一開關導通,用以將該第二接腳的位準設定在該第二位準,當該第一接腳的電壓等於為該預設電壓時,該控制電路輸出一控制信號,該第二開關根據該控制信號不導通該第一開關。
- 一種連接模組,包括:一第一連接埠,用以耦接一第一外部電子裝置;一控制晶片,包括:一第一接腳,耦接該第一連接埠;一第二接腳,耦接該第一連接埠;一觸發電路,當該第一連接埠耦接該第一外部電子裝置,並且該第二接腳的位準等於一第一位準時,該觸發電路設定該第二接腳的位準為一第二位準;以及一控制電路,當該第一接腳的電壓等於一預設電壓時,該控制電路將該第二接腳的位準固定在該第二位準。
- 如申請專利範圍第8項所述之連接模組,更包括:一第二連接埠,用以耦接一第二外部電子裝置,其中當該第二接腳的位準等於該第二位準時,該第一外部電子裝置供電並控制該第二外部電子裝置。
- 如申請專利範圍第8項所述之連接模組,其中當該第一外部電子裝置提供該預設電壓至該第一接腳時,該控制電路禁能該觸發電路,用以令該第二接腳的位準維持在該第二位準。
- 如申請專利範圍第8項所述之連接模組,其中當該第二接腳的位準為該第二位準時,該第一外部電子裝置提供該預設電壓至該第一接腳。
- 如申請專利範圍第8項所述之連接模組,其中該第一位準高於該第二位準。
- 如申請專利範圍第8項所述之連接模組,其中該第一外部電子裝置具有一設定單元,用以將該第二接腳的位準設定在該第一位準。
- 如申請專利範圍第8項所述之連接模組,其中該觸發電路包括:一第一開關,耦接該第二接腳;一延遲單元,耦接該第一開關;一防逆偏單元,耦接該第一開關及該延遲單元;一儲存單元,耦接該防逆偏單元;以及一第二開關,耦接於該儲存單元與該延遲單元之間。
- 如申請專利範圍第14項所述之連接模組,其中當該第二接腳的位準為該第一位準時,該防逆偏單元根據該第一位準對該儲存單元充電,當該儲存單元所儲存的電壓達一預設值時,該第一開關導通,用以提供該第二位準予該第二接腳,當該第一接腳的電壓等於該預設電壓時,該控制電路 輸出一控制信號,該第二開關根據該控制信號不導通該第一開關。
- 一種控制晶片,包括:一第一接腳,用以耦接一連接埠;一第二接腳,用以耦接該連接埠;以及一觸發電路,當該連接埠耦接一外部電子裝置,該觸發電路提供一特定位準予該第二接腳;以及一控制電路,當該第一接腳的電壓等於一預設電壓時,將該第二接腳的位準固定在該特定位準。
- 如申請專利範圍第16項所述之控制晶片,其中當該第二接腳的位準為該第二位準時,該外部電子裝置提供該預設電壓至該第一接腳。
- 如申請專利範圍第16項所述之控制晶片,其中當該第二接腳的位準固定在該特定位準時,該控制電路致能該觸發電路,用以提供該特定位準予該第二接腳。
- 如申請專利範圍第16項所述之控制晶片,其中該觸發電路包括:一第一開關,耦接該第二接腳;以及一控制單元,耦接於該第一開關。
- 如申請專利範圍第19項所述之控制晶片,其中該控制單元導通該第一開關,用以提供該特定位準予該第二接腳,當該第一接腳的電壓等於為該預設電壓時,該控制電路輸出一控制信號,該控制單元根據該控制信號持續導通該第一開關。
Priority Applications (3)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103115925A TWI518515B (zh) | 2014-05-05 | 2014-05-05 | 控制晶片及連接模組 |
| CN201410287389.2A CN105095137B (zh) | 2014-05-05 | 2014-06-24 | 控制芯片及连接模块 |
| US14/479,896 US9207697B2 (en) | 2014-05-05 | 2014-09-08 | Control chip and connection module utilizing the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW103115925A TWI518515B (zh) | 2014-05-05 | 2014-05-05 | 控制晶片及連接模組 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201543221A TW201543221A (zh) | 2015-11-16 |
| TWI518515B true TWI518515B (zh) | 2016-01-21 |
Family
ID=54355199
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103115925A TWI518515B (zh) | 2014-05-05 | 2014-05-05 | 控制晶片及連接模組 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US9207697B2 (zh) |
| CN (1) | CN105095137B (zh) |
| TW (1) | TWI518515B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI627538B (zh) * | 2016-08-05 | 2018-06-21 | 威盛電子股份有限公司 | 橋接器 |
| US10417144B2 (en) | 2016-08-05 | 2019-09-17 | Via Technologies, Inc. | Bridge device |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN106339339B (zh) * | 2015-07-07 | 2019-05-07 | 瑞昱半导体股份有限公司 | 内建信号中继电路的usb控制电路 |
| WO2019233389A1 (zh) * | 2018-06-04 | 2019-12-12 | 惠州市睿普斯林智能科技有限公司 | 一种沙发usb插座 |
| TWI764195B (zh) * | 2020-07-10 | 2022-05-11 | 致伸科技股份有限公司 | 通用序列匯流排介面偵測模組 |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7310697B2 (en) * | 2004-11-01 | 2007-12-18 | Hewlett-Packard Development Company, L.P. | System and method for dynamic USB power source |
| CN100476777C (zh) | 2006-02-06 | 2009-04-08 | 旺玖科技股份有限公司 | 具有主机/装置功能的usb界面及其控制方法 |
| JP4961999B2 (ja) * | 2006-12-25 | 2012-06-27 | 株式会社ニコン | 電子機器 |
| CN100495377C (zh) * | 2007-03-09 | 2009-06-03 | 华为技术有限公司 | 检测插入外设类型的方法和终端接口 |
| US8928189B2 (en) * | 2007-11-15 | 2015-01-06 | Nokia Corporation | Power connector between serial interfaces |
| US7711870B2 (en) * | 2008-02-06 | 2010-05-04 | Panasonic Corporation | Interface detecting circuit and interface detecting method |
| CN101339542B (zh) * | 2008-06-04 | 2012-08-29 | 炬才微电子(深圳)有限公司 | 一种数据传输设备、控制电路芯片及工作模式控制方法 |
| TWI443497B (zh) | 2008-08-14 | 2014-07-01 | Asustek Comp Inc | 主機裝置、usb的接口模組與其電源管理方法 |
| US20100070659A1 (en) * | 2008-09-17 | 2010-03-18 | Kenneth Ma | Method and system for operating and/or charging a battery powered usb device based on a usb port type |
| US8626932B2 (en) | 2009-09-01 | 2014-01-07 | Apple Inc. | Device-dependent selection between modes for asymmetric serial protocols |
| TWI412413B (zh) | 2010-04-12 | 2013-10-21 | Kuo Chen Hung | 螺絲製造方法 |
| CN102087639B (zh) * | 2010-11-30 | 2015-05-20 | 中兴通讯股份有限公司 | 一种启动usb状态机的方法及终端 |
| KR20140144277A (ko) * | 2012-05-11 | 2014-12-18 | 후지쯔 가부시끼가이샤 | 전자 기기 및 그 제어 방법 |
| CN103457458B (zh) * | 2012-05-28 | 2016-03-30 | 华为终端有限公司 | 电流切换控制设备及电子设备 |
| CN102981916B (zh) * | 2012-11-08 | 2016-03-09 | 小米科技有限责任公司 | 一种移动终端及其控制方法和装置 |
| KR102052443B1 (ko) * | 2013-02-13 | 2019-12-05 | 삼성전자주식회사 | 충전 및 데이터 통신을 수행할 수 있는 시스템 |
| CN103684407B (zh) * | 2013-12-16 | 2018-01-19 | 西安Tcl软件开发有限公司 | Otg装置 |
-
2014
- 2014-05-05 TW TW103115925A patent/TWI518515B/zh active
- 2014-06-24 CN CN201410287389.2A patent/CN105095137B/zh active Active
- 2014-09-08 US US14/479,896 patent/US9207697B2/en active Active
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI627538B (zh) * | 2016-08-05 | 2018-06-21 | 威盛電子股份有限公司 | 橋接器 |
| US10417144B2 (en) | 2016-08-05 | 2019-09-17 | Via Technologies, Inc. | Bridge device |
Also Published As
| Publication number | Publication date |
|---|---|
| US20150316943A1 (en) | 2015-11-05 |
| CN105095137B (zh) | 2018-07-06 |
| TW201543221A (zh) | 2015-11-16 |
| CN105095137A (zh) | 2015-11-25 |
| US9207697B2 (en) | 2015-12-08 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR102242582B1 (ko) | 수신 회로 및 그것의 신호 수신 방법 | |
| TWI518515B (zh) | 控制晶片及連接模組 | |
| US9414107B2 (en) | Pluggable electronic device and method for determining output data of pluggable electronic device | |
| US10955888B2 (en) | Universal serial bus device and method for dynamically defining a power source or sink status for downstream facing ports | |
| CN112042093B (zh) | 双供电c型线缆应用中的动态vconn交换 | |
| CN101281417B (zh) | 电源切换装置 | |
| CN104809088A (zh) | 连接装置及其控制芯片与控制方法 | |
| TW202145734A (zh) | 連接埠控制裝置 | |
| CN112202439B (zh) | 一种电容隔离电路、接口模块、芯片和系统 | |
| US20120096286A1 (en) | Charging management method, charging control circuit and the host apparatus having the same | |
| CN110275852A (zh) | 电子装置和热插保护电路 | |
| KR101399257B1 (ko) | 처리 장치 및 처리 시스템 | |
| CN116646895A (zh) | 应用于USB Type-C通讯端口的过电压保护电路和相关过电压保护方法 | |
| CN211457377U (zh) | 一种用于网关的双sim卡切换电路 | |
| CN105183681A (zh) | 控制芯片及具有控制芯片的控制装置 | |
| TWI386784B (zh) | 通用序列匯流排(usb)充電系統 | |
| CN107391410B (zh) | 桥接器 | |
| TWI593211B (zh) | 控制電路及應用該控制電路的電子裝置 | |
| CN104142709A (zh) | 主板 | |
| CN117827719A (zh) | 输入输出电路 | |
| US20130227311A1 (en) | Power supply device for computer systems | |
| CN105870903A (zh) | 耐受高电压的输出入电路与相关装置 | |
| CN103970074A (zh) | 电子设备 | |
| CN108631377A (zh) | 上电控制电路及应用其的移动电源装置 | |
| CN110120805B (zh) | 逻辑功能块、逻辑电路、集成电路及电子装置 |