TWI572035B - 半導體裝置及其製造方法 - Google Patents
半導體裝置及其製造方法 Download PDFInfo
- Publication number
- TWI572035B TWI572035B TW104137844A TW104137844A TWI572035B TW I572035 B TWI572035 B TW I572035B TW 104137844 A TW104137844 A TW 104137844A TW 104137844 A TW104137844 A TW 104137844A TW I572035 B TWI572035 B TW I572035B
- Authority
- TW
- Taiwan
- Prior art keywords
- electrode
- layer
- gate
- plug
- dummy electrode
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/834—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET] comprising FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/024—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET]
- H10D30/0243—Manufacture or treatment of FETs having insulated gates [IGFET] of fin field-effect transistors [FinFET] using dummy structures having essentially the same shapes as the semiconductor bodies, e.g. to provide stability
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/017—Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/517—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers
- H10D64/518—Gate electrodes for field-effect devices for FETs for IGFETs characterised by the conducting layers characterised by their lengths or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/665—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of elemental metal contacting the insulator, e.g. tungsten or molybdenum
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/667—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes the conductor comprising a layer of alloy material, compound material or organic material contacting the insulator, e.g. TiN workfunction layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
- H10D64/691—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator comprising metallic compounds, e.g. metal oxides or metal silicates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0147—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0151—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0158—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0184—Manufacturing their gate sidewall spacers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0188—Manufacturing their isolation regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
- H10D84/0193—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices the components including FinFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/853—Complementary IGFETs, e.g. CMOS comprising FinFETs
-
- H10P14/69215—
-
- H10P50/71—
-
- H10P95/064—
-
- H10W10/0143—
-
- H10W10/17—
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0135—Manufacturing their gate conductors
-
- H10P50/268—
Landscapes
- Engineering & Computer Science (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Thin Film Transistor (AREA)
- Composite Materials (AREA)
- Materials Engineering (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
Description
本揭露係關於一種半導體積體電路,更具體而言,關於具有鰭結構之半導體裝置及其製程。
隨著半導體產業發展邁入奈米技術製程節點以追求更高之裝置密度、更高之性能、與較低之成本,來自製造與設計議題的挑戰帶來例如鰭式場效(Fin Field-Effect,Fin FET)電晶體之三維設計之發展。Fin FET裝置一般包括具有高寬高比之半導體鰭且於其中形成半導體電晶體裝置之通道與源極/汲極區。利用增大通道與源極/汲極區之表面面積的優點,沿著鰭結構之側邊且在鰭結構之側邊上方(例如,包裹)形成閘極,以產生更快、更可靠且更好控制之半導體電晶體裝置。一般在FinFET裝置中一起使用金屬閘極結構與具有高介電常數之高k閘極介電質,並藉由閘極替換技術製備金屬閘極結構。
為了解決現有技術中存在之問題,根據本揭露之一方面,提供一種半導體裝置,包含:第一FinFET電晶體,包括在第一方向延伸之第一鰭結構、形成於該第一鰭結構上方之第一閘極介電質、及形成於該第一閘極介電質上方且在與該第一方向垂直的第二方向延伸之第一閘極電極;第二FinFET電晶體,包括第二鰭結構、形成於該第二鰭結構
上方之第二閘極介電質、及形成於該第二閘極介電質上方且在該第二方向延伸之第二閘極電極;以及分離插塞,由絕緣材料製成且設置於該第一FinFET電晶體與該第二FinFET電晶體之間;其中,在沿著該第二方向且橫穿該第一閘極電極、該第二閘極電極及該分離插塞之剖面中,該分離插塞的最大寬度位於高度Hb處,該高度Hb小於該分離插塞的高度Ha之3/4。
在上述半導體裝置中,於該剖面中,該分離插塞具有錐形形狀,該錐形形狀之頂部寬度小於底部寬度。
在上述半導體裝置中,該分離插塞之底部處的該分離插塞之錐角為90度以上。
在上述半導體裝置中,該第一閘極電極包括一層或複數層第一功函數調整金屬、及第一金屬閘極材料;該第二閘極電極包括一層或複數層第二功函數調整金屬、及第二金屬閘極材料。
在上述半導體裝置中,該第一FinFET電晶體與該第二FinFET電晶體具有相同通道型。
在上述半導體裝置中,該第一FinFET電晶體之通道型與該第二FinFET電晶體之通道型不同。
在上述半導體裝置中,該第一FinFET電晶體包括兩個以上之該第一鰭結構。
根據本揭露之另一方面,提供一種製造半導體裝置之方法,包含:形成虛設電極結構,該虛設電極結構包括虛設電極層、及設置於該虛設電極層之兩側的層間介電層;圖案化該虛設電極層,以將該虛設電極層分成藉由開口分隔之至少第一虛設電極與第二虛設電極;藉由以絕緣材料填充該開口而形成分離插塞;去除該第一虛設電極與該第二虛設電極以形成第一電極空間與第二電極空間,該分離插塞暴露於該第一電極空間與該第二電極空間之間;蝕刻該暴露出的分離插塞;以
及分別於該第一電極空間與該第二電極空間中形成第一閘極結構與第二閘極結構;其中,於蝕刻該暴露出的分離插塞後,在橫穿該第一電極空間、該第二電極空間及該分離插塞之剖面中,該分離插塞的最大寬度位於高度Hb處,該高度Hb小於該分離插塞的高度Ha之3/4。
在上述方法中,於蝕刻該暴露出的分離插塞後,在該剖面中,該分離插塞具有錐形形狀,該錐形形狀之頂部寬度小於底部寬度。
在上述方法中,於蝕刻該暴露出的分離插塞後,該分離插塞之底部處的該分離插塞之錐角為90度以上。
在上述方法中,形成該分離插塞包含:於該圖案化的虛設電極上方及該開口中形成該絕緣材料;以及去除該絕緣材料之一部分,而形成填充於該開口中之該絕緣材料的該分離插塞。
在上述方法中,在去除該絕緣材料之一部分的步驟中使用化學機械拋光方法。
在上述方法中,形成該虛設電極結構包含:形成鰭結構;形成隔離層,以使該鰭結構之下部嵌入該隔離層中;於該鰭結構上方形成第一介電層;以及於該第一介電層上方形成該虛設電極層。
在上述方法中,在蝕刻該暴露出的分離插塞之步驟中,去除該第一介電層。
在上述方法中,形成該第一閘極結構與該第二閘極結構包含:形成第二介電層;於該第二介電層上方形成該第一閘極結構之一層或複數層第一功函數調整金屬;於該第二介電層上方形成該第二閘極結構之一層或複數層第二功函數調整金屬;於該一層或複數層第一功函數調整金屬上方形成第一金屬閘極材料;以及於該一層或複數層第二功函數調整金屬上方形成第二金屬閘極材料。
根據本揭露之更另一方面,提供一種製造半導體裝置之方法,包含:形成虛設電極結構,該虛設電極結構包括虛設電極層、及設置於
該虛設電極層之兩側的層間介電層;圖案化該虛設電極層,以將該虛設電極層分成藉由開口分隔之至少第一虛設電極與第二虛設電極;藉由以絕緣材料填充該開口而形成分離插塞;去除該第一虛設電極與該第二虛設電極以形成第一電極空間與第二電極空間,該分離插塞暴露於該第一電極空間與該第二電極空間之間;以及分別於該第一電極空間與該第二電極空間中形成第一閘極結構與第二閘極結構;其中,在形成該分離插塞前,該開口具有錐形形狀,該錐形形狀之該開口的頂部寬度小於該開口的底部寬度。
在上述方法中,在該開口中測量到的該開口之底部處的該開口之錐角為90度以下。
在上述方法中,圖案化該虛設電極層包含:於該虛設電極結構上方形成氧化矽層;圖案化該氧化矽層;以及藉由使用圖案化的該氧化矽層作為遮罩而蝕刻該虛設電極層。
在上述方法中,形成該分離插塞包含:於該圖案化的虛設電極上方及該開口中形成該絕緣材料;以及去除該絕緣材料之一部分及作為該遮罩使用之該圖案化的氧化矽層,而形成填充於該開口中之該絕緣材料的該分離插塞。
在上述方法中,在去除該絕緣材料之一部分及作為該遮罩使用之該圖案化的氧化矽層之步驟中,使用化學機械拋光方法。
1‧‧‧FinFET(Fin Field-Effect,鰭式場效)裝置
1A‧‧‧第一裝置區
1B‧‧‧第二裝置區
10‧‧‧基板
20、20A、20B‧‧‧鰭結構
25‧‧‧源極/汲極區
30‧‧‧閘極介電層
40‧‧‧閘極電極
42‧‧‧功函數調整層
45‧‧‧金屬閘極層
50‧‧‧隔離絕緣層
60‧‧‧分離插塞
70‧‧‧層間介電層
70A、70B、70C‧‧‧層
80‧‧‧側壁絕緣層
100‧‧‧遮罩層(硬罩圖案)
105‧‧‧閘極氧化物層
106‧‧‧襯墊氧化物層
107‧‧‧氮化矽遮罩層
110‧‧‧多晶矽閘極層
120‧‧‧遮罩圖案
125‧‧‧狹縫
130‧‧‧開口
135‧‧‧開口
200‧‧‧遮罩層
210‧‧‧光阻圖案
OA‧‧‧開口
自後述詳述說明與附屬圖式,可最佳理解本申請案之各方面。須注意,依據產業之標準實施方式,各種構件並非依比例繪製。實際上,為了清楚討論,可任意增大或減小各種構件之尺寸。
圖1A係根據本揭露之一實施例的具有鰭結構之半導體FET裝置(FinFET)的例示性剖面圖;圖1B係根據本揭露之一實施例的具有鰭結構之半導體FET裝置的例示性頂視圖;圖1C係根據本揭露之一
實施例的對應於圖1B中之框選部分的具有鰭結構之半導體FET裝置的例示性立體圖;圖2至圖12E係根據本揭露之一實施例顯示的用於製造FinFET裝置之例示性製程;以及圖13至圖18係根據本揭露之另一實施例顯示的製造FinFET裝置之例示性順序製程的剖面圖。
以下揭露之內容提供許多不同的實施例或範例,用於實施本案所提供之主題的不同特徵。元件與配置的特定範例之描述如下,以簡化本揭露。自然,此等僅為範例,並非用於限制本揭露。例如,元件之尺寸並未限制於所揭露之範圍或數值,但可取決於製程條件及/或期望之裝置性能。此外,以下在第二構件上或上方形成第一構件的敘述,可包含形成直接接觸之第一與第二構件的實施例,亦可包含在該第一與第二構件之間形成其他構件,因而該第一與第二構件並未直接接觸的實施例。為了簡化與清晰化,各種構件能夠以不同尺寸任意繪製。
另,為了易於描述,可使用空間對應語詞,例如「之下」、「低於」、「較低」、「高於」、「較高」等類似語詞之簡單說明,以描述圖式中一元件或構件與另一元件或構件的關係。空間對應詞語係用以包括除了圖式中描述的位向之外,裝置於使用或操作中之不同位向。裝置可被定位(旋轉90度或是其他位向),並可相應解釋本申請案使用的空間對應描述。此外,詞語「由…製成」可意指「包含」或「由…組成」。
圖1A係根據本揭露之一實施例的具有鰭結構之半導體FET裝置(FinFET)的例示性剖面圖;圖1B係根據本揭露之一實施例的具有鰭結構之半導體FET裝置的例示性頂視圖;圖1C係根據本揭露之一實施例的具有鰭結構之半導體FET裝置的例示性立體圖。圖1A係沿
著圖1B中之X-X線截取的剖面圖,且圖1C對應於圖1B中之框選部分A。於此等圖中,為了簡化而省略一些層/構件。圖1A至圖1C顯示在已形成金屬閘極結構之後的裝置結構。
FinFET裝置1包括第一裝置區1A與第二裝置區1B。第一裝置區1A包括一或複數個第一FinFET裝置;第二裝置區包括一或複數個第二FinFET裝置。第一FinFET電晶體之通道型與第二FinFET電晶體之通道型相同或不同。
於一實施例中,第一裝置區1A包括p型MOSFET,且第二裝置區1B包括n型MOSFET。於其他實施例中,第一與第二裝置區域包括p型MOSFET,第一與第二裝置區域包括n型MOSFET,或第一與第二裝置區域均包括p型與n型MOSFET。
除其他構件之外,FinFET裝置1包括基板10、鰭結構20、閘極介電質層30、及閘極電極40。於此一實施例中,基板10為矽基板。作為替代實施例,基板10可包括:其他元素半導體,如鍺;化合物半導體,包括如SiC與SiGe之IV-IV族化合物半導體、如GaAs、GaP、GaN、InP、InAs、InSb、GaAsP、AlGaN、AlInAs、AlGaAs、GaInAs、GaInP及/或GaInAsP之III-V族化合物半導體;或其等之組合。於一實施例中,基板10係SOI(絕緣層上覆矽)基板之矽層。當使用SOI基板時,鰭結構可從SOI基板之矽層突出或可從SOI基板之絕緣層突出。在後者之情況下,將SOI基板之矽層用於形成鰭結構。作為基板10,亦可使用例如非晶Si或非晶SiC之非晶質基板、或例如氧化矽之絕緣材料。基板10可包括已適當地摻雜雜質(例如,p型或n型導電性)之各種區域。
鰭結構20設置於基板10上方。鰭結構20可由與基板10相同之材料製成,且可從基板10連續地延伸。於此一實施例中,鰭結構由Si製成。鰭結構20之矽層可為本質,或適當摻雜n型雜質或p型雜質。
在圖1A中,分別於第一裝置區1A與第二裝置區1B中設置兩個鰭結構20。然而,鰭結構之數量並未限制為兩個(或四個)。數量可為一個、兩個、三個、五個或其以上。此外,可於鄰近鰭結構20之兩側設置複數個虛設鰭結構中之一個,以在圖案化製程中改善圖案保真度。在一些實施例中,鰭結構20的寬度W1界於約5nm至約40nm之範圍內,且在特定實施例中,鰭結構20的寬度W1可界於約7nm至約15nm之範圍內。在一些實施例中,鰭結構20的高度界於約100nm至約300nm之範圍內,且在其他實施例中,可界於約50nm到100nm之範圍內。
位於閘極電極40下方之鰭結構20的下部被稱作井層,而鰭結構20的上部被稱作通道層。在閘極電極40下方,井層嵌入至隔離絕緣層50中,且通道層從隔離絕緣層50突出。通道層的下部亦可嵌入隔離絕緣層50中約1nm至約5nm之深度。
在一些實施例中,井層的高度界於約60nm到100nm之範圍內,且通道層的高度界於約40nm到60nm之範圍內。
進一步,在鰭結構20間之空間,及/或一鰭結構與形成於基板10上方的另一元件間之空間,填充包括絕緣材料之隔離絕緣層50(或所謂的「淺溝槽隔離(shallow-trench-isolation,STI)」層)、及設置於隔離絕緣層50上方之層間介電層70。用於隔離絕緣層50及層間介電層70之絕緣材料,可包括氧化矽、氮化矽、氮氧化矽(SiON)、SiOCN、摻雜氟之矽酸鹽玻璃(FSG)、或低k介電材料。隔離絕緣層50之絕緣材料可與層間介電層70之絕緣材料相同或不同。
從隔離絕緣層50突出之鰭結構20的通道層被閘極介電層30覆蓋,且閘極介電層30進一步被閘極電極40覆蓋。通道層之未被閘極電極40覆蓋的部分,作為MOSFET之源極及/或汲極(見圖1B)使用。鰭結構20在第一方向延伸,而閘極電極40在與第一方向垂直之第二方
向延伸。
在特定實施例中,閘極介電層30包括介電材料,例如氧化矽、氮化矽、高k介電材料或其他合適之介電材料及/或其等之組合。高k介電材料之範例包括HfO2、HfSiO、HfSiON、HfTaO、HfTiO、HfZrO、氧化鋯、氧化鋁、二氧化鈦、二氧化鉿-氧化鋁(HfO2-Al2O3)合金、其他合適之高k介電材料及/或其等之組合。
閘極電極40包括任何合適之材料,例如多晶矽、鋁、銅、鈦、鉭、鎢、鈷、鉬、氮化鉭、矽化鎳、矽化鈷、TiN、WN、TiAl、TiAlN、TaCN、TaC、TaSiN、金屬合金、其他合適之材料及/或其等之組合。在特定實施例中,閘極電極包括金屬閘極層45。
在本揭露之特定實施例中,亦可於閘極介電層30與金屬閘極層45之間設置一或複數功函數調整層42。功函數調整層可包括單層或以多層結構替代,例如具有選擇之功函數以提高裝置性能之金屬層(功函數金屬層)、襯層、潤濕層、黏著層、金屬合金或金屬矽化物之各種組合。功函數調整層由例如Ti、Ag、Al、TiAlN、TaC、TaCN、TaSiN、Mn、Zr、TiN、TaN、Ru、Mo、Al、WN、Cu、W、Re、Ir、Co、Ni、其他合適之金屬材料之單層、或兩種以上此等材料之多層的導電材料製成。在一些實施例中,功函數調整層可包括用於P通道FinFET之第一金屬材料(例如,在第一裝置區1A中)、及用於n通道FinFET之第二金屬材料(例如,在第二裝置區1B中)。例如,用於n通道FinFET之第一金屬材料,可包括具有與基板導帶的功函數實質上對準的功函數,或與鰭結構20的通道層之導帶的功函數至少實質上對準的功函數之金屬。同樣地,例如,用於p通道FinFET之第二金屬材料,可包括具有與基板價帶的功函數實質上對準的功函數,或與鰭結構20的通道層之價帶的功函數至少實質上對準的功函數之金屬。在一些實施例中,功函數調整層亦可包括多晶矽層。功函數調整層可藉由ALD、
PVD、CVD、電子束蒸發、或其他合適之製程形成。此外,可單獨地形成用於n通道FinFET與p通道FinFET之功函數調整層,其等可使用不同的金屬層。
藉由在源極與汲極區中適當地摻雜雜質,亦於未被閘極電極40覆蓋之鰭結構中形成源極與汲極區。可在源極與汲極區25上形成Si或Ge之合金與例如Co、Ni、W、Ti或Ta之金屬。Si及/或SiGe層可於源極-汲極區中磊晶形成,以形成突起之源極-汲極結構並對通道層施加適當應力。
此外,側壁絕緣層80設置於閘極電極40之兩側。層間介電層70覆蓋閘極電極40與源極/汲極區,且設置必要之配線及/或通孔/接觸孔以完成半導體裝置。
在一些實施例中,包括功函數調整層42與金屬閘極層45之閘極電極40的寬度W2,界於約20nm到40nm之範圍內。在一些實施例中,當在寬度方向配置複數閘極電極40時(見圖1B),閘極電極的間距界於約60nm至100nm之範圍內。
如圖1A至圖1C所示,鄰近的閘極電極40藉由分離插塞60而彼此分離,分離插塞60係由絕緣材料製成。在圖1A所示之剖面圖中,分離插塞60具有錐形形狀,該錐形形狀具有較小的頂部尺寸(寬度)與較大的底部尺寸(寬度)。在特定實施例中,分離插塞頂部的寬度W3小於約20nm,且在一些實施例中可界於約5nm至約15nm範圍內。在特定實施例中,分離插塞底部的寬度W4小於約35nm,且在一些實施例中可界於約10nm至約30nm範圍內。此處,分離插塞之頂部,對應於閘極電極40之上表面;且分離插塞60之底部,對應於閘極介電層30之底部,或隔離絕緣層50與層間介電層70間之介面。用於分離插塞60之絕緣材料可包括氧化矽、氮化矽、氮氧化矽(SiON)、SiOCN、摻雜氟之矽酸鹽玻璃(FSG)、或低K介電材料,且其可與用於隔離
絕緣層50及/或層間介電層70之絕緣材料的材料相同或不同。
用於分離插塞60之絕緣材料,可與用於隔離絕緣層50及/或層間介電層70之絕緣材料相同或不同。
圖2至圖12E係根據本揭露之一實施例顯示的製造FinFET裝置之例示性順序製程的剖面圖。應理解可在圖2至圖12E所示的製程之前、期間與之後提供另外的操作,且對於該方法之另一實施例,可替換或取消下述內容中的一些操作。操作/製程之順序可互換。此外,在美國專利公開號為2013/0161762中已公揭露藉由閘極替代技術在鰭結構上方製造金屬閘極結構之一般操作,將其全體內容皆引用作為本說明書之揭示內容。
為了製造鰭結構,例如,藉由熱氧化製程及/或化學氣相沉積(CVD)製程而於基板10上方形成遮罩層。基板10,例如係具有界於約1.12×1015cm-3至約1.68×1015cm-3範圍內之雜質濃度的p型矽基板。於其他實施例中,基板10係具有界於約0.905×1015cm-3至約2.34×1015cm-3範圍內之雜質濃度的n型矽基板。例如,在一些實施例中,遮罩層包括襯墊氧化物(例如氧化矽)層及氮化矽遮罩層。
襯墊氧化物層,可藉由使用熱氧化或CVD製程而形成。氮化矽遮罩層,可藉由物理氣相沉積(PVD)(例如濺鍍方法)、CVD、電漿增強化學氣相沉積(PECVD)、大氣壓力化學氣相沉積(APCVD)、低壓CVD(LPCVD)、高密度電漿CVD(HDPCVD)、原子層沉積(ALD),及/或其他製程形成。
在一些實施例中,襯墊氧化物層的厚度界於約2nm至約15nm之範圍內,而氮化矽遮罩層的厚度界於約2nm至約50nm之範圍內。於遮罩層上方進一步形成遮罩圖案。遮罩圖案,例如係藉由光微影形成之光阻圖案。
藉由使用遮罩圖案作為蝕刻遮罩,而形成襯墊氧化物層106與氮
化矽遮罩層107之硬罩圖案100。在一些實施例中,硬罩圖案的寬度界於約5nm至約40nm之範圍內。在特定實施例中,硬罩圖案的寬度界於約7nm至約12nm之範圍內。
如圖2所示,藉由使用遮罩圖案作為蝕刻遮罩,藉由使用乾蝕刻方法及/或濕蝕刻方法之溝槽蝕刻將基板10圖案化為鰭結構20。鰭結構20的高度界於約100nm至約300nm之範圍內。在特定實施例中,鰭結構20的高度界於約50nm至約100nm之範圍內。當鰭結構的高度不均勻時,可從對應於鰭結構的平均高度之平面測量從基板起的高度。
於此一實施例中,使用矽塊材晶圓作為起始材料並構成基板10。然而,在一些實施例中,可使用其他類型之基板作為基板10。例如,可使用絕緣體上覆矽(SOI)晶圓作為起始材料,且SOI晶圓之絕緣層構成基板10,且將SOI晶圓之矽層使用在鰭結構20。
如圖3所示,於基板10上方形成隔離絕緣層50以完全覆蓋鰭結構20。
隔離絕緣層50,例如係由藉由LPCVD(低壓化學氣相沉積)、電漿CVD或可流動CVD形成之二氧化矽製成。在可流動CVD中,沉積可流動介電材料,而非氧化矽。正如其等之名稱所表示,可流動介電材料在沉積期間可「流動」以填充具有高寬高比之間隙或空間。一般而言,將各種化學物質加入含矽前驅物以允許沉積膜流動。在一些實施例中,添加氮氫鍵合物。可流動介電前驅物之範例,特別是可流動氧化矽前驅物之範例,包括矽酸鹽、矽氧烷、甲基倍半矽氧烷(methyl silsesquioxane,MSQ)、氫倍半矽氧烷(hydrogen silsesquioxane,HSQ)、MSQ/HSQ、全氫矽氮烷(perhydrosilazane,TCPS)、全氫聚矽氮烷(perhydro-polysilazane,PSZ)、四乙氧基矽烷(TEOS)、或矽烷基胺(silyl-amine)例如三甲矽烷基胺(trisilylamine,TSA)。在複數操
作製程中形成此等可流動氧化矽材料。於沉積可流動膜後,對可流動膜進行固化而後退火,去除非期望之元素而形成氧化矽。當去除非期望之元素後,可流動膜緻密化並收縮。在一些實施例中,進行複數退火製程。在例如約1000℃至約1200℃之範圍內的溫度,將可流動膜固化與退火一次以上,且一共持續例如30小時以上之時間段。隔離絕緣層50可藉由使用SOG而形成。在一些實施例中,可使用SiO、SiON、SiOCN或摻雜氟之矽酸鹽玻璃(FSG)作為隔離絕緣層50。
於形成隔離絕緣層50後,實施平坦化操作以去除隔離絕緣層50之部分、以及包括襯墊氧化物層106與氮化矽遮罩層107之遮罩層100。而後,進一步去除隔離絕緣層50,從而如圖4所示,暴露出鰭結構20之將成為通道層的上部。
於形成隔離絕緣層50後,可實施熱製程(例如退火製程)以改善隔離絕緣層50的品質。在特定實施例中,藉由使用快速熱退火(RTA)以實施熱製程,快速熱退火(RTA)之實施條件為:在惰性氣體環境中(例如N2、Ar或He環境中),界於約900℃至約1050℃之範圍內的溫度,且持續時間為1.5秒至約10秒。
於隔離絕緣層50與暴露出之鰭結構20上方形成閘極氧化物層105與多晶矽層,而後實施圖案化操作以獲得由多晶矽製成之多晶矽閘極層110。閘極氧化物層105可為藉由CVD、PVD、ALD、電子束蒸發或其他合適之製程形成的氧化矽。在一些實施例中,多晶矽層的厚度界於約5nm至約100nm之範圍內。
側壁絕緣層80亦形成於多晶矽閘極層110之兩側。
此外,層間介電層70形成於多晶矽閘極層110、側壁絕緣層80之間的空間中,以及多晶矽閘極層110上方。施行平坦化操作,例如回蝕製程及/或化學機械拋光(CMP)製程,以獲得如圖5A至圖5C所示之結構。圖5A係形成多晶矽閘極層110與層間介電層70後之
FinFET裝置的剖面圖;圖5B係形成多晶矽閘極層110與層間介電層70後之FinFET裝置的頂視圖;圖5C係形成多晶矽閘極層110與層間介電層70後之FinFET裝置的立體圖。圖5A係沿著圖5B中之X-X線截取的剖面圖,而圖5C對應於圖5B中之框選部分B。
如圖5B與圖5C所示,在特定實施例中,多晶矽閘極層110形成為線與空間配置,在一方向上以固定間距延伸。多晶矽閘極層110可包括另一線與空間配置,在垂直於上述一方向之另一方向延伸。
如圖6所示,遮罩圖案120形成於圖5C中所示之結構的上方。遮罩圖案120,例如係藉由具有狹縫125之光阻層形成。在一些實施例中,狹縫125的寬度界於約5nm至約100nm之範圍內。
如圖7所示,藉由使用遮罩圖案120,蝕刻多晶矽閘極層之一部分。在圖7中與之後,省略層間介電層70之一層70A以顯示蝕刻的多晶矽閘極層110,但仍顯示其他層70B與70C。在一些實施例中,藉由電漿蝕刻實施多晶矽閘極層之蝕刻,電漿蝕刻係使用包括處於3mTorr至20mTorr之壓力下的CH4、CF4、CH2F2、CHF3、O2、HBr、Cl2、NF3、N2及/或He之氣體。
藉由灰化製程及/或濕清洗製程,而去除遮罩圖案120(光阻圖案)。
圖8顯示形成使多晶矽閘極層110分隔之開口130後的組合結構。在圖8中,開口130之頂部形狀呈圓形。然而,取決於結構之尺寸、遮罩圖案120之圖案化條件、及/或多晶矽閘極層110之蝕刻條件,該形狀可為矩形、具有圓角之矩形、或橢圓形。
須注意,開口130之剖面圖具有倒錐形形狀,該倒錐形形狀具有較大的頂部尺寸與較小的底部尺寸。
例如,藉由使用CVD製程,在圖8中所示之結構上方形成絕緣材料,並以絕緣材料填充開口130。CVD製程可包括LPCVD製程、電
漿CVD製程、及/或可流動CVD製程。在一些實施例中,於可流動CVD製程中,可使用包括SiH4、NH3、N2、O2、N2O、Cl2、及/或NO2的氣體,並在約200℃至約1000℃之範圍內的溫度實施沉積。
在多晶矽閘極層上方形成絕緣材料之非必要部分後,藉由平坦化操作去除側壁絕緣層與層間介電層,而獲得如圖9所示之分離插塞60。平坦化操作可包括CMP及/或回蝕製程。
於形成分離插塞60後,藉由乾蝕刻及/或濕蝕刻去除多晶矽閘極層110。如圖10所示,藉由去除多晶矽閘極層110,暴露出分離插塞60。由於鰭結構20之上部被閘極氧化物105層覆蓋,故鰭結構20在多晶矽閘極蝕刻製程中未被蝕刻。
此處,由於開口130之剖面具有倒錐形形狀,故該倒錐形形狀具有較大的頂部尺寸與較小的底部尺寸,而使暴露出之分離插塞60具有倒錐形形狀,該倒錐形形狀具有較大的頂部尺寸與較小的底部尺寸。
如圖11所示,對暴露出之分離插塞60實施另一蝕刻製程以使分離插塞之剖面具有較小的頂部尺寸與較大的底部尺寸之錐形形狀。在一些實施例中,藉由電漿蝕刻實施分離插塞之另一蝕刻,電漿蝕刻係使用包括處於3mTorr至20mTorr之壓力下的CH4、CF4、CH2F2、CHF3、O2、HBr、Cl2、NF3、N2及/或He之氣體。分離插塞的電漿蝕刻可包括非等向性蝕刻及其之等向性蝕刻。
圖12A至圖12E顯示其他蝕刻操作之具體細節與變化。在去除多晶矽閘極層110後,暴露出倒錐形之分離插塞60。分離插塞60之底部處的錐角θ,為界於約80度至約87度之範圍內的銳角(小於90度)。
如圖12B所示,藉由實施其他蝕刻操作,減小分離插塞之上部的寬度,而獲得錐形形狀之分離插塞60。分離插塞60之底部處的錐角θ為90度以上。在一些實施例中,錐角θ界於約93度至約100度之
範圍內。
如圖12C至圖12D所示,在一些實施例中,取決於其他蝕刻操作之條件,分離插塞60在剖面中之形狀可具有圓形、六邊形或圓桶形。在圖12C至圖12D中,剖面中的最大寬度位於高度Hb處,高度Hb小於分離插塞的高度Ha的3/4。在一些實施例中,Hb小於Ha的1/2。
在分離插塞60之形狀的此等變化中,由於暴露出之分離插塞的頂部寬度減小,故開口區域OA變得更寬。更寬之開口OA可使金屬閘極結構之金屬材料更為共形地填充藉由去除多晶矽閘極層110而形成的空間。
在圖11的操作後,於分離插塞之間的空間中形成金屬閘極結構,分離插塞之間的空間係藉由去除多晶矽閘極層110而創造,從而獲得圖1A至圖1C中所示之結構。
圖13至圖18係根據本揭露之另一實施例顯示的製造FinFET裝置之例示性順序製程的剖面圖。應理解,可在圖13至圖18所示的製程之前、期間與之後提供另外的操作,且對於該方法之另一實施例,可替換或取消下述內容中的一些操作。操作/製程之順序可互換。
於形成圖5A至圖5C中所示之結構後,在多晶矽閘極層110、側壁絕緣層80與層間介電層70上方形成遮罩層200。遮罩層係對多晶矽具有高蝕刻選擇性之材料。在特定例子中,遮罩層200為具有界於約10nm至約300nm之範圍內的厚度之氧化矽。如圖13所示,於遮罩層200上,形成具有開口之光阻圖案210。
如圖14所示,藉由使用光阻圖案210作為遮罩,將遮罩層200圖案化。
如圖15所示,藉由使用圖案化的遮罩層200作為蝕刻遮罩,而將多晶矽閘極層110圖案化,從而使開口135具有錐形形狀。在一些實施例中,在開口中測量到的開口135之底部處的錐角θ’為90度以下,
且可界於約80度至約87度之範圍內。
為了形成開口135,可使用電漿蝕刻。在一些實施例中,可使用處於約10Pa至約100Pa之壓力下的氟碳化合物氣體、氯碳化合物氣體、氟氯碳化物氣體或其等之混合物作為蝕刻氣體。
如圖16所示,藉由使用例如CVD製程,而在圖15中所示之結構上方形成絕緣材料,並以絕緣材料填充開口135。
如圖17所示,藉由包括CMP及/或回蝕製程之平坦化操作,去除絕緣材料之一部分與遮罩層200,從而獲得具有錐形形狀之分離插塞60。
於形成分離插塞60後,藉由乾蝕刻及/或濕蝕刻去除多晶矽閘極層110。如圖18所示,藉由去除多晶矽閘極層110,而暴露出分離插塞60。
在圖18中,分離插塞60之底部處的錐角θ為90度以上。在一些實施例中,錐角θ界於約93度至約100度之範圍內。
在圖18的操作後,於分離插塞之間的空間中形成金屬閘極結構,分離插塞之間的空間係藉由去除多晶矽閘極層110而創造,從而獲得圖1A至圖1C所示之結構。
本說明書中描述之各實施例或範例提供各種優於現有技術之優點。例如,由於分離插塞之頂部的寬度被減小為具有小於底部寬度之頂部寬度,在去除多晶矽閘極層後之開口區域變得更寬,特別是,頂部寬度變得更寬。該更寬之開口可使金屬閘極結構之金屬材料更為共形地填充藉由去除多晶矽閘極層而形成的空間。
此外,由於蝕刻分離插塞,分離插塞的總寬度變得更小。因此,兩個相鄰的鰭結構之間的距離(圖1所示之鰭結構20A與20B)變得更小。
應理解,並非所有的優點皆必須在本說明書中論述,並無特定優
點係所有實施例或範例所必須,其他實施例或範例可提供不同優點。
根據本揭露之一方面,一種半導體裝置包括:第一FinFET電晶體、第二FinFET電晶體、及設置於第一FinFET電晶體與第二FinFET電晶體之間的分離插塞。第一FinFET電晶體包括在第一方向延伸之第一鰭結構、形成於第一鰭結構上方之第一閘極介電質、及形成於第一閘極介電質上方且在與第一方向垂直的第二方向延伸之第一閘極電極。第二FinFET電晶體包括第二鰭結構、形成於第二鰭結構上方之第二閘極介電質、及形成於第二閘極介電質上方且在第二方向延伸之第二閘極電極。分離插塞由絕緣材料製成。在沿著第二方向且橫穿第一閘極電極、第二閘極電極及分離插塞之剖面中,分離插塞的最大寬度位於高度Hb處,高度Hb小於分離插塞的高度Ha之3/4。
根據本揭露之另一方面,一種製造半導體裝置之方法包括:形成虛設電極結構,虛設電極結構包括虛設電極層及設置於虛設電極層之兩側的層間介電層。圖案化虛設電極層,以將虛設電極層分成藉由開口分隔之至少第一虛設電極與第二虛設電極。藉由以絕緣材料填充開口而形成分離插塞。去除第一虛設電極與第二虛設電極以形成第一電極空間與第二電極空間,分離插塞暴露在第一電極空間與第二電極空間之間。蝕刻暴露出的分離插塞,以使在橫穿第一電極空間、第二電極空間及分離插塞之剖面中,分離插塞的最大寬度位於高度Hb處,高度Hb小於分離插塞的高度Ha之3/4。分別於第一電極空間與第二電極空間中形成第一閘極結構與第二閘極結構。
根據本揭露之更另一方面,一種製造半導體裝置之方法包括:形成虛設電極結構,虛設電極結構包括虛設電極層、及設置於虛設電極層之兩側的層間介電層。圖案化虛設電極層,以將虛設電極層分成藉由開口分隔之至少第一虛設電極與第二虛設電極。藉由以絕緣材料填充開口而形成分離插塞。去除第一虛設電極與第二虛設電極,以形成
第一電極空間與第二電極空間,分離插塞暴露於第一電極空間與第二電極空間之間。分別於第一電極空間與第二電極空間中形成第一閘極結構與第二閘極結構。在形成分離插塞前。開口具有錐形形狀,該錐形形狀具有小於開口的底部尺寸(寬度)之開口的頂部尺寸(寬度)。
以上內容概述若干實施例的特徵,因而所屬技術領域中通常知識者可更為理解本申請案揭示內容之各方面。所屬技術領域中具有通常知識者應理解可輕易使用本申請案揭示內容作為基礎,用於設計或修改其他製程與結構而與本文所述之實施例具有相同目的及/或達到相同優點。所屬技術領域中具有通常知識者亦應理解此均等架構並未脫離本揭露之精神與範圍,且在不脫離本揭露之精神與範圍的情況下,所屬技術領域中具有通常知識者可進行各種變化、取代與替換。
1‧‧‧FinFET(Fin Field-Effect,鰭式場效)裝置
1A‧‧‧第一裝置區
1B‧‧‧第二裝置區
10‧‧‧基板
20、20A、20B‧‧‧鰭結構
30‧‧‧閘極介電層
40‧‧‧閘極電極
42‧‧‧功函數調整層
45‧‧‧金屬閘極層
50‧‧‧隔離絕緣層
60‧‧‧分離插塞
70‧‧‧層間介電層
80‧‧‧側壁絕緣層
Claims (10)
- 一種半導體裝置,包含:第一FinFET(Fin Field-Effect,鰭式場效)電晶體,包括在第一方向延伸之第一鰭結構、形成於該第一鰭結構上方之第一閘極介電質、及形成於該第一閘極介電質上方且在與該第一方向垂直的第二方向延伸之第一閘極電極;第二FinFET電晶體,包括第二鰭結構、形成於該第二鰭結構上方之第二閘極介電質、及形成於該第二閘極介電質上方且在該第二方向延伸之第二閘極電極;以及分離插塞,由絕緣材料製成且設置於該第一FinFET電晶體與該第二FinFET電晶體之間;其中,在沿著該第二方向且橫穿該第一閘極電極、該第二閘極電極及該分離插塞之剖面中,該分離插塞的最大寬度位於高度Hb處,該高度Hb小於該分離插塞的高度Ha之3/4。
- 如申請專利範圍第1項之半導體裝置,其中,於該剖面中,該分離插塞具有錐形形狀,該錐形形狀之頂部寬度小於底部寬度。
- 如申請專利範圍第2項之半導體裝置,其中,該分離插塞之底部處的該分離插塞之錐角為90度以上。
- 如申請專利範圍第1項之半導體裝置,其中:該第一閘極電極包括一層或複數層第一功函數調整金屬、及第一金屬閘極材料;該第二閘極電極包括一層或複數層第二功函數調整金屬、及第二金屬閘極材料。
- 如申請專利範圍第1項之半導體裝置,其中,該第一FinFET電晶 體與該第二FinFET電晶體具有相同通道型。
- 如申請專利範圍第1項之半導體裝置,其中,該第一FinFET電晶體之通道型與該第二FinFET電晶體之通道型不同。
- 如申請專利範圍第1項之半導體裝置,其中,該第一FinFET電晶體包括兩個以上之該第一鰭結構。
- 一種製造半導體裝置之方法,包含:形成虛設電極結構,該虛設電極結構包括虛設電極層、及設置於該虛設電極層之兩側的層間介電層;圖案化該虛設電極層,以將該虛設電極層分成藉由開口分隔之至少第一虛設電極與第二虛設電極;藉由以絕緣材料填充該開口而形成分離插塞;去除該第一虛設電極與該第二虛設電極以形成第一電極空間與第二電極空間,該分離插塞暴露於該第一電極空間與該第二電極空間之間;蝕刻該暴露出的分離插塞;以及分別於該第一電極空間與該第二電極空間中形成第一閘極結構與第二閘極結構;其中,於蝕刻該暴露出的分離插塞後,在橫穿該第一電極空間、該第二電極空間及該分離插塞之剖面中,該分離插塞的最大寬度位於高度Hb處,該高度Hb小於該分離插塞的高度Ha之3/4。
- 如申請專利範圍第8項之製造半導體裝置之方法,其中,於蝕刻該暴露出的分離插塞後,在該剖面中,該分離插塞具有錐形形狀,該錐形形狀之頂部寬度小於底部寬度。
- 一種製造半導體裝置之方法,包含:形成虛設電極結構,該虛設電極結構包括虛設電極層、及設置於該虛設電極層之兩側的層間介電層; 圖案化該虛設電極層,以將該虛設電極層分成藉由開口分隔之至少第一虛設電極與第二虛設電極;藉由以絕緣材料填充該開口而形成分離插塞;去除該第一虛設電極與該第二虛設電極以形成第一電極空間與第二電極空間,該分離插塞暴露於該第一電極空間與該第二電極空間之間;以及分別於該第一電極空間與該第二電極空間中形成第一閘極結構與第二閘極結構;其中,在形成該分離插塞前,該開口具有錐形形狀,該錐形形狀之該開口的頂部寬度小於該開口的底部寬度。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US14/611,159 US9331074B1 (en) | 2015-01-30 | 2015-01-30 | Semiconductor device and manufacturing method thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201639161A TW201639161A (zh) | 2016-11-01 |
| TWI572035B true TWI572035B (zh) | 2017-02-21 |
Family
ID=55807607
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104137844A TWI572035B (zh) | 2015-01-30 | 2015-11-17 | 半導體裝置及其製造方法 |
Country Status (4)
| Country | Link |
|---|---|
| US (3) | US9331074B1 (zh) |
| KR (1) | KR101709395B1 (zh) |
| CN (1) | CN105845578B (zh) |
| TW (1) | TWI572035B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10854603B2 (en) | 2018-06-29 | 2020-12-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US11398477B2 (en) | 2019-05-29 | 2022-07-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
Families Citing this family (93)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9530654B2 (en) * | 2013-04-15 | 2016-12-27 | Globalfoundaries Inc. | FINFET fin height control |
| CN204138341U (zh) * | 2013-04-18 | 2015-02-04 | 崔波 | 硅衬底上的硅柱阵列 |
| US9331074B1 (en) * | 2015-01-30 | 2016-05-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US10269802B2 (en) | 2015-05-15 | 2019-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| WO2017027224A1 (en) * | 2015-08-07 | 2017-02-16 | Tokyo Electron Limited | Method of patterning without dummy gates |
| US10177240B2 (en) * | 2015-09-18 | 2019-01-08 | International Business Machines Corporation | FinFET device formed by a replacement metal-gate method including a gate cut-last step |
| US9601567B1 (en) * | 2015-10-30 | 2017-03-21 | Taiwan Semiconductor Manufacturing Co., Ltd. | Multiple Fin FET structures having an insulating separation plug |
| US9659930B1 (en) * | 2015-11-04 | 2017-05-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US20170140992A1 (en) * | 2015-11-16 | 2017-05-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor and method for fabricating the same |
| US10020304B2 (en) * | 2015-11-16 | 2018-07-10 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor, semiconductor device and fabricating method thereof |
| EP3182461B1 (en) * | 2015-12-16 | 2022-08-03 | IMEC vzw | Method for fabricating finfet technology with locally higher fin-to-fin pitch |
| US9472447B1 (en) * | 2015-12-17 | 2016-10-18 | International Business Machines Corporation | Confined eptaxial growth for continued pitch scaling |
| CN108369959B (zh) | 2015-12-26 | 2022-04-12 | 英特尔公司 | 非平面晶体管中的栅极隔离 |
| US9704969B1 (en) * | 2015-12-31 | 2017-07-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin semiconductor device having multiple gate width structures |
| US9773912B2 (en) | 2016-01-28 | 2017-09-26 | Taiwan Semiconductor Manufacturing Company Limited | Semiconductor device and manufacturing method thereof |
| EP3244447A1 (en) * | 2016-05-11 | 2017-11-15 | IMEC vzw | Method for forming a gate structure and a semiconductor device |
| US9917085B2 (en) | 2016-05-31 | 2018-03-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | Metal gate isolation structure and method forming same |
| US9634143B1 (en) * | 2016-07-21 | 2017-04-25 | Globalfoundries Inc. | Methods of forming FinFET devices with substantially undoped channel regions |
| CN107799421B (zh) * | 2016-09-05 | 2021-04-02 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件的形成方法 |
| US10468310B2 (en) * | 2016-10-26 | 2019-11-05 | Globalfoundries Inc. | Spacer integration scheme for FNET and PFET devices |
| KR102588209B1 (ko) | 2016-11-22 | 2023-10-13 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
| TWI707473B (zh) | 2016-11-23 | 2020-10-11 | 聯華電子股份有限公司 | 半導體裝置以及其製作方法 |
| US10037912B2 (en) | 2016-12-14 | 2018-07-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method of manufacturing the same |
| US10079289B2 (en) | 2016-12-22 | 2018-09-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Metal gate structure and methods thereof |
| DE102017117800B4 (de) | 2016-12-29 | 2024-03-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Halbleitervorrichtungen und Verfahren für ihre Herstellung |
| US10164106B2 (en) * | 2016-12-29 | 2018-12-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and a method for fabricating the same |
| CN207396531U (zh) | 2017-01-31 | 2018-05-22 | 杭州探真纳米科技有限公司 | 一种悬臂末端纳米探针 |
| KR102675909B1 (ko) | 2017-02-20 | 2024-06-18 | 삼성전자주식회사 | 반도체 소자 |
| CN108573927B (zh) | 2017-03-07 | 2020-07-10 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US10038079B1 (en) | 2017-04-07 | 2018-07-31 | Taiwan Semicondutor Manufacturing Co., Ltd | Semiconductor device and manufacturing method thereof |
| US10157800B2 (en) * | 2017-04-24 | 2018-12-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US10204905B2 (en) * | 2017-04-25 | 2019-02-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure and manufacturing method thereof |
| TWI744333B (zh) | 2017-05-24 | 2021-11-01 | 聯華電子股份有限公司 | 半導體裝置及其製程 |
| KR102336784B1 (ko) * | 2017-06-09 | 2021-12-07 | 삼성전자주식회사 | 반도체 장치 |
| US10269787B2 (en) * | 2017-06-29 | 2019-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Metal gate structure cutting process |
| US10361113B2 (en) * | 2017-06-30 | 2019-07-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Formation and in-situ treatment processes for gap fill layers |
| US10396206B2 (en) * | 2017-07-07 | 2019-08-27 | Globalfoundries Inc. | Gate cut method |
| US10283503B2 (en) * | 2017-07-31 | 2019-05-07 | Taiwan Semiconductor Manufacturing Co., Ltd. | Metal gate structure and methods thereof |
| US10515952B2 (en) * | 2017-08-04 | 2019-12-24 | Taiwan Semiconductor Manufacturing Co., Ltd. | Fin field effect transistor (FinFET) device structure and method for forming the same |
| US10347751B2 (en) * | 2017-08-30 | 2019-07-09 | Taiwan Semiconductor Manufacturing Co., Ltd. | Self-aligned epitaxy layer |
| US10535654B2 (en) | 2017-08-30 | 2020-01-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Cut metal gate with slanted sidewalls |
| US10236220B1 (en) * | 2017-08-31 | 2019-03-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Fin field-effect transistor device and method |
| WO2019066768A1 (en) * | 2017-09-26 | 2019-04-04 | Intel Corporation | DIRECTIONAL SPACER REMOVAL FOR INTEGRATED CIRCUIT STRUCTURES |
| CN109585293B (zh) * | 2017-09-29 | 2021-12-24 | 台湾积体电路制造股份有限公司 | 切割金属工艺中的基脚去除 |
| US10811320B2 (en) * | 2017-09-29 | 2020-10-20 | Taiwan Semiconductor Manufacturing Company, Ltd. | Footing removal in cut-metal process |
| US10453936B2 (en) | 2017-10-30 | 2019-10-22 | Globalfoundries Inc. | Methods of forming replacement gate structures on transistor devices |
| US10325912B2 (en) | 2017-10-30 | 2019-06-18 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure cutting process and structures formed thereby |
| US20190139830A1 (en) * | 2017-11-03 | 2019-05-09 | Globalfoundries Inc. | Self-aligned gate isolation |
| US10468527B2 (en) | 2017-11-15 | 2019-11-05 | Taiwan Semiconductor Manufacturing Co., Ltd. | Metal gate structure and methods of fabricating thereof |
| DE102018124814A1 (de) | 2017-11-15 | 2019-05-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Metall-Gate-Struktur und Verfahren zu ihrer Herstellung |
| DE102018124812B4 (de) | 2017-11-20 | 2024-06-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate-dielektrium wahrender gate-schneidprozess |
| US10777466B2 (en) * | 2017-11-28 | 2020-09-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor Fin cutting process and structures formed thereby |
| US10741450B2 (en) | 2017-11-30 | 2020-08-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device having a metal gate and formation method thereof |
| US11031290B2 (en) | 2017-11-30 | 2021-06-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structure with cutting depth control and method for fabricating the same |
| US10510894B2 (en) * | 2017-11-30 | 2019-12-17 | Taiwan Semiconductor Manufacturing Co., Ltd. | Isolation structure having different distances to adjacent FinFET devices |
| US10229854B1 (en) | 2017-12-14 | 2019-03-12 | International Business Machines Corporation | FinFET gate cut after dummy gate removal |
| WO2019156673A1 (en) * | 2018-02-08 | 2019-08-15 | Intel Corporation | Silicide structure of an integrated transistor device and method of providing same |
| KR102472136B1 (ko) | 2018-03-12 | 2022-11-30 | 삼성전자주식회사 | 집적회로 소자 |
| KR102449898B1 (ko) * | 2018-04-10 | 2022-09-30 | 삼성전자주식회사 | 집적회로 소자 |
| US10418285B1 (en) * | 2018-05-30 | 2019-09-17 | Globalfoundries Inc. | Fin field-effect transistor (FinFET) and method of production thereof |
| US11456357B2 (en) * | 2018-06-29 | 2022-09-27 | Intel Corporation | Self-aligned gate edge architecture with alternate channel material |
| US10910471B2 (en) | 2018-07-11 | 2021-02-02 | Globalfoundries Inc. | Device with large EPI in FinFETs and method of manufacturing |
| CN110718582A (zh) * | 2018-07-12 | 2020-01-21 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| KR102647231B1 (ko) | 2018-08-02 | 2024-03-13 | 삼성전자주식회사 | 반도체 소자 및 이의 제조방법 |
| CN110858608B (zh) * | 2018-08-22 | 2023-11-07 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
| KR102663192B1 (ko) | 2018-09-06 | 2024-05-09 | 삼성전자주식회사 | 반도체 소자 및 이의 제조 방법 |
| US11210447B2 (en) * | 2018-09-26 | 2021-12-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Reconfiguring layout and sizing for transistor components to simultaneously optimize logic devices and non-logic devices |
| US10714347B2 (en) | 2018-10-26 | 2020-07-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Cut metal gate processes |
| KR102595606B1 (ko) * | 2018-11-02 | 2023-10-31 | 삼성전자주식회사 | 반도체 장치 |
| KR102714980B1 (ko) * | 2019-05-29 | 2024-10-10 | 삼성전자주식회사 | 집적 회로 반도체 소자 및 그 제조 방법 |
| US11043595B2 (en) | 2019-06-14 | 2021-06-22 | Taiwan Semiconductor Manufacturing Co., Ltd. | Cut metal gate in memory macro edge and middle strap |
| US20210020635A1 (en) * | 2019-07-17 | 2021-01-21 | Nanya Technology Corporation | Semiconductor structure and method of formation |
| US11101229B2 (en) | 2019-09-17 | 2021-08-24 | Nanya Technology Corporation | Semiconductor device and method for fabricating the same |
| US11211116B2 (en) | 2019-09-27 | 2021-12-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Embedded SRAM write assist circuit |
| US12002715B2 (en) * | 2019-10-29 | 2024-06-04 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and method |
| US11245028B2 (en) | 2020-01-30 | 2022-02-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Isolation structures of semiconductor devices |
| US11721694B2 (en) * | 2020-02-27 | 2023-08-08 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US11482524B2 (en) * | 2020-03-26 | 2022-10-25 | Intel Corporation | Gate spacing in integrated circuit structures |
| US11121138B1 (en) | 2020-04-24 | 2021-09-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Low resistance pickup cells for SRAM |
| DE102020128271B4 (de) | 2020-05-20 | 2025-10-30 | Taiwan Semiconductor Manufacturing Co., Ltd. | DUMMY-FINNENPROFIL-STEUERUNG ZUR VERGRÖßERUNG DES GATEPROZESSFENSTERS UND ZUGEHÖRIGE HALBLEITERVORRICHTUNG |
| US11600717B2 (en) * | 2020-05-20 | 2023-03-07 | Taiwan Semiconductor Manufacturing Co., Ltd | Dummy FIN profile control to enlarge gate process window |
| US11450758B2 (en) | 2020-06-12 | 2022-09-20 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate structure of semiconductor device and method of forming same |
| CN113823690B (zh) * | 2020-06-19 | 2024-12-17 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
| US11996411B2 (en) * | 2020-06-26 | 2024-05-28 | Intel Corporation | Stacked forksheet transistors |
| US11251092B2 (en) | 2020-06-29 | 2022-02-15 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate structure of a semiconductor device and method of forming same |
| US11374088B2 (en) | 2020-08-14 | 2022-06-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Leakage reduction in gate-all-around devices |
| KR102879540B1 (ko) | 2020-08-19 | 2025-10-30 | 삼성전자주식회사 | 반도체 장치 및 그 제조 방법 |
| CN114823902B (zh) * | 2021-01-28 | 2025-08-19 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构及其形成方法 |
| US11482518B2 (en) | 2021-03-26 | 2022-10-25 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor structures having wells with protruding sections for pickup cells |
| KR102848876B1 (ko) | 2021-07-30 | 2025-08-20 | 삼성전자주식회사 | 반도체 장치 |
| CN113782434B (zh) * | 2021-08-12 | 2024-08-06 | 上海华力集成电路制造有限公司 | 一种减小FinFET标准单元面积的方法及其形成的器件 |
| CN113782443A (zh) * | 2021-08-31 | 2021-12-10 | 上海华力集成电路制造有限公司 | 一种半导体器件及其形成方法 |
| US20230420302A1 (en) * | 2022-06-22 | 2023-12-28 | Taiwan Semicondutor Manufacturing Company, Ltd. | Methods for preventing epi damage during isolation processes |
Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050156202A1 (en) * | 2004-01-17 | 2005-07-21 | Hwa-Sung Rhee | At least penta-sided-channel type of FinFET transistor |
| US20140353741A1 (en) * | 2013-05-31 | 2014-12-04 | Stmicroelectronics, Inc. | Bottled epitaxy in source and drain regions of fets |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2009158813A (ja) | 2007-12-27 | 2009-07-16 | Elpida Memory Inc | 半導体装置の製造方法、及び半導体装置 |
| US8723236B2 (en) * | 2011-10-13 | 2014-05-13 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET device and method of manufacturing same |
| US8901665B2 (en) | 2011-12-22 | 2014-12-02 | Taiwan Semiconductor Manufacturing Company, Ltd. | Gate structure for semiconductor device |
| CN104160507B (zh) * | 2011-12-28 | 2017-10-24 | 英特尔公司 | 在三栅极(finfet)工艺上集成多个栅极电介质晶体管的方法 |
| US9530654B2 (en) * | 2013-04-15 | 2016-12-27 | Globalfoundaries Inc. | FINFET fin height control |
| JP2015061038A (ja) * | 2013-09-20 | 2015-03-30 | マイクロン テクノロジー, インク. | 半導体装置 |
| US9331074B1 (en) * | 2015-01-30 | 2016-05-03 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
| US10269802B2 (en) * | 2015-05-15 | 2019-04-23 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor device and manufacturing method thereof |
-
2015
- 2015-01-30 US US14/611,159 patent/US9331074B1/en active Active
- 2015-04-30 KR KR1020150061146A patent/KR101709395B1/ko active Active
- 2015-07-31 CN CN201510464936.4A patent/CN105845578B/zh active Active
- 2015-11-17 TW TW104137844A patent/TWI572035B/zh active
-
2016
- 2016-03-31 US US15/086,433 patent/US9559100B2/en active Active
- 2016-12-28 US US15/392,693 patent/US9935103B2/en active Active
Patent Citations (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20050156202A1 (en) * | 2004-01-17 | 2005-07-21 | Hwa-Sung Rhee | At least penta-sided-channel type of FinFET transistor |
| US20140353741A1 (en) * | 2013-05-31 | 2014-12-04 | Stmicroelectronics, Inc. | Bottled epitaxy in source and drain regions of fets |
Cited By (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US10854603B2 (en) | 2018-06-29 | 2020-12-01 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| TWI719518B (zh) * | 2018-06-29 | 2021-02-21 | 台灣積體電路製造股份有限公司 | 半導體裝置與其形成方法 |
| US11804488B2 (en) | 2018-06-29 | 2023-10-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US12094877B2 (en) | 2018-06-29 | 2024-09-17 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
| US11398477B2 (en) | 2019-05-29 | 2022-07-26 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
Also Published As
| Publication number | Publication date |
|---|---|
| CN105845578A (zh) | 2016-08-10 |
| KR101709395B1 (ko) | 2017-02-22 |
| US20170110454A1 (en) | 2017-04-20 |
| CN105845578B (zh) | 2019-01-08 |
| US9935103B2 (en) | 2018-04-03 |
| US20160225764A1 (en) | 2016-08-04 |
| KR20160094244A (ko) | 2016-08-09 |
| TW201639161A (zh) | 2016-11-01 |
| US9331074B1 (en) | 2016-05-03 |
| US9559100B2 (en) | 2017-01-31 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI572035B (zh) | 半導體裝置及其製造方法 | |
| US11508825B2 (en) | Semiconductor device and manufacturing method thereof | |
| US10879374B2 (en) | Semiconductor device and manufacturing method thereof | |
| US11107813B2 (en) | Semiconductor device and manufacturing method thereof | |
| KR102183123B1 (ko) | 반도체 디바이스 및 이의 제조 방법 | |
| CN106252231B (zh) | 包括鳍结构的半导体器件及其制造方法 | |
| TWI604516B (zh) | 半導體裝置及其製造方法 | |
| US9653604B1 (en) | Semiconductor device and manufacturing method thereof | |
| CN105789306B (zh) | 半导体器件及其制造方法 | |
| TW201730918A (zh) | 半導體裝置及其製造方法 |