TWI552245B - 結合晶圓實體測量結果與數位模擬資料以改善半導體元件之製程的方法 - Google Patents
結合晶圓實體測量結果與數位模擬資料以改善半導體元件之製程的方法 Download PDFInfo
- Publication number
- TWI552245B TWI552245B TW104110098A TW104110098A TWI552245B TW I552245 B TWI552245 B TW I552245B TW 104110098 A TW104110098 A TW 104110098A TW 104110098 A TW104110098 A TW 104110098A TW I552245 B TWI552245 B TW I552245B
- Authority
- TW
- Taiwan
- Prior art keywords
- data
- design
- points
- identifying
- critical
- Prior art date
Links
Classifications
-
- H10P74/23—
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
-
- H10P74/203—
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Testing Or Measuring Of Semiconductors Or The Like (AREA)
- Exposure And Positioning Against Photoresist Photosensitive Materials (AREA)
Description
本發明與半導體元件的製程相關,更具體而言,係關於一種改善製造半導體元件的微影製程之方法。
在本段落中所包含之以下的敘述與示例,並非為申請人所承認的先前技術。
半導體元件的製造,是藉由將多層電路圖案製作於晶圓上,以形成具有大量集成之電晶體的一複雜電路。在半導體元件的製造流程中,微影製程係負責將電路設計者所設計的電路圖案轉移至晶圓上之製程。
具有不透光以及透光之圖案的光罩係用來根據電路圖案在晶圓上將元件層圖案化。光罩上鄰近圖案的效應與光學繞射、晶圓上相鄰層的化學機械研磨(chemical-mechanical polishing,CMP),以及製造於晶圓上之相鄰層之圖案之間的幾何與重疊關係都有可能會造成元件層圖案的變形。由於積體電路(integrated circuits,ICs)之元件密度增加了積體電路圖案與配置的複雜度,元件層圖案的變形經常會產生系統性缺陷,而該些系統性缺陷會導致晶圓上的半導體元件之製作失敗,或者造成關鍵尺寸(critical dimension,CD)的誤差,而使半導體元件之效能降低。
第一圖為一習知的流程圖,其中顯示了製造半導體元件時,最佳化其微影製程所使用的初始設置以及後續調整之習知流程。用於製造一元件層之光罩的電路圖案,係由電路設計者所產生之一設計資料檔案所描述,如方塊101所示,所述設計資
料檔案為GDS或是OASIS格式。設計資料可以是由隨機邏輯產生器(random logic generator,RLG)所產生的隨機電路圖案,或者是廠商或試點客戶所提供之產品質量檢驗工具(product qualification vehicle,PQV)。方塊102中顯示了光學鄰近校正(optical proximity correction,OPC)創作,其中產生所需要的OPC所使用的OPC模型與配方係來自方塊103。在OPC創作後,方塊102係根據OPC模型以及可製造性設計(design for manufacturability,DFM)模型執行OPC認證與微影製程檢查(lithographic process check,LPC)認證。
OPC與LPC認證預期了可能造成產量限制的特定電路佈局以及圖案的重要點。如方塊104所示,透過微影製程使用OPC光罩所製造的晶圓,係由光學或電子束檢測器以及度量衡工具所檢測,藉此偵測晶圓中的缺陷,並且測量重要點的關鍵尺寸。預期的重要點之檢測資料以及測量資料係被回饋至方塊103,以調整OPC以及DFM之模型與配方。一般來說,由於圖案化的誤差來自包括了光學、化學、蝕刻、CMP與其他製程以及光罩/光標之誤差等,多種因鄰近與下方的環境影響所造成的效果,要達成完美的OPC/DFM模型與配方並非為容易的事情。更糟糕的是,上述的某些效果所影響的為近距離,而某些效果所影響的為長距離的效果。
若在微影製程中的光學狀況與用於獲得OPC解決方案的模擬光學狀況相同,OPC在線寬控制方面是可達成有效的結果。散焦與曝光劑量的不同,使得線寬即使在OPC後仍然會有差異。微影製程中的聚焦差異是由抗蝕劑厚度、晶圓表面高低之變化、以及晶圓平面與透鏡系統之間的相關距離的改變所造成。劑量的差異一般是由掃描器或者光學微影系統的照射所造成。聚焦深度以及曝光寬容度界定了微影系統的製程窗口。製程窗口的最新進步雖然使OPC能保證提供可接受的微影品質,但製程窗口中的線寬仍會有差異存在。線寬的差異對於設計電路的時序與洩漏電流具有直接的影響。
微影製程(Lithographic process,LP)模擬是一般用來模擬電路圖案並且預測容易造成圖案變形之重要點的方法,並且也可以透過在電路佈局上執行CMP模擬來判定重要點。除了這些方法之外,也可以在元件上執行物理性故障分析(Physical failure analysis,PFA)來辨識重要點。OPC與LPC為一般用於校正圖案變形時所使用的重要技術。
然而,在實務上來說,並非所有的重要點都會造成系統性的缺陷,而且並非所有的系統性缺陷都可以由模擬過程透過重要點所預測。為了確保系統性缺陷能夠被辨識且排除以使半導體元件的製程能夠具有高產量,透過晶圓的採樣與檢測所進行的製程監測是必要的程序。製程監測中一種常用的手段,是藉由在製造流程中對多個晶圓與晶粒進行採樣,以蒐集大量重要點之掃描式電子顯微鏡(scanning electron microscopic,SEM)的影像。該些重要點可以由LPC、CMP、PFA或其他經驗與知識來預測。
隨著微影製程的技術被推向其最大的極限,各種技術以及低介電材料亦被使用來追求解決方案以及降低線寬。結果,大幅地增加了光罩誤差增益效應,即,光罩上的關鍵尺寸誤差在晶圓上被大幅地放大。在先進技術節點中的多晶矽線寬的差異,是電晶體效能差異以及電路參數和生產良率的主要影響來源。目前已了解所觀察到的差異之很大一部份,是由在光學鄰近效應中之鄰近佈局圖案的系統性影響所造成。在進行設計的最佳化時應將這些差異納入考量,以將晶片設計的性能與產能最佳化。
在製程監測中,當藉由檢測SEM影像或PFA將造成系統性缺陷的重要點辨識出來後,進行圖案變形的校正為關鍵的過程。然而,當半導體製造的技術進步至20nm或者更小,其電路設計的架構也隨之縮小,而在設計上對幾何尺寸的減縮造成了許多系統性的製造變化,其對半導體的產量造成的限制也大於其他隨機性的變化。在光學鄰近效應中的小幾何尺寸內的相互作用、製程鄰近效應、...以及相鄰層之間等原因,導致辨識圖案變形的根本原因以供校正的過程變得困難。
本發明的目的在於解決為了改善半導體元件製程中的微影製程,在預測與揭露製程中的關鍵重要點時如上文中所提及之挑戰與缺點。據此,本發明係提供一種結合晶圓實體測量結果與數位模擬資料,以辨識半導體元件製程中的關鍵重要點的方法。
本發明係透過數位分析來辨識晶圓實體數據與模擬數據之間的相關性。接著,根據相關性分析的結果校正模擬數據,藉此捕捉在數位模擬結果中未預期到的效果所造成的圖案誤差。在本發明的一實施例中,CD數據為從製造半導體元件的加工晶圓上所取得的實體測量結果,而候選重要點為根據OPC/LPC模型、認證以及其他方法從半導體元件的設計資料中以數位化的模擬方法所產生的模擬數據。
在半導體元件的設計資料中準備了一定數量的CD目標。利用基於半導體元件的設計資料所進行的OPC/LPC認證以及OPC/DFM模型以取得多個重要點,作為預測的候選重要點。在半導體元件的晶圓上測量CD目標的CD數據。數據分析是根據所測量的CD數據以及候選重要點的模擬數據並參照設計資料所進行,以產生用於監測所製造的晶圓的關鍵重要點。
根據本發明,數據分析提供了在所測量的CD數據與候選重要點的模擬數據之間的數據相關性以及數據校正,以從該些候選重要點中辨識出關鍵重要點。在一較佳實施例中,係根據OPC與LPC認證所預測的邊緣定位誤差數據來選擇候選重要點。接著,進行測量CD數據與預測邊緣定位數據之間的相關性分析,以校正預測邊緣定位數據,藉此辨識關鍵重要點。
在本發明的一實施例中,以CD目標的測量CD數據校準預測的邊緣定位誤差,是根據與相對應的預測邊緣定位誤差數據的位置具有最接近的位置鄰近度的CD目標進行。在本發明的另一實施例中,預測邊緣定位誤差的校準,是根據與對應的預測
邊緣定位誤差數據的設計資料具有最佳相關性的CD目標所進行。此外,數據的相關性分析與校正亦可以基於從晶圓上所取得的光學或SEM影像,或是從設計資料中建模與呈現的模擬影像所進行。
為了配合晶圓與晶圓之間的差異性以及達到更好的精確度,本發明在晶圓的檢測與度量進行的同時產生並且監控關鍵重要點。本發明係提供一晶圓加工監測工具來執行晶圓的檢測與度量,而數據分析是在CD數據透過度量衡進行測量的同時在產線上執行,藉此即時應變的辨識關鍵重要點以供監控與檢測。此外,透過監控關鍵重要點所取得的CD數據以及缺陷,可以被用來調整OPC與DFM的模型與配方的初始設置,或者可以用來進行後續的調整。
101‧‧‧GDS或OASIS格式的設計資料
102‧‧‧OPC創作、OPC/LPC認證
103‧‧‧OPC/DFM模型與配方之設置與調整
104‧‧‧晶圓光學或電子束檢測與度量
201‧‧‧設計資料
202‧‧‧OPC創作、OPC/LPC認證
203‧‧‧OPC/DFM模型與配方
204‧‧‧CD目標
205‧‧‧重要點預測
206‧‧‧光學或電子束度量
207‧‧‧實體CD數據、數據分析
208‧‧‧關鍵重要點
301‧‧‧數據相關性分析與校正
302‧‧‧邊緣定位誤差數據
303‧‧‧CD數據
304‧‧‧設計資料
305‧‧‧關鍵重要點
403‧‧‧OPC與DFM模型的初始設置或後續調整
熟悉本領域的技術人士在配合附圖研讀下文中所述之較佳實施例後能夠對其充分了解並且據以實施,其中,本發明的圖示包括:第一圖為一方塊圖,其中顯示了製造半導體元件中,最佳化其微影製程的初始設置以及調整的習知流程;第二圖為一方塊圖,其中顯示了本發明透過CD測量、重要點預測以及數據分析所進行的關鍵重要點認證的流程;第三圖為一方塊圖,其中顯示了本發明藉由結合晶圓實體測量結果與數位模擬資料所進行之關鍵重要點認證的數據分析的流程;以及第四圖為一方塊圖,其中顯示了本發明為了將半導體元件製程中的微影製程最佳化,透過數據分析進行之重要點的產生與監控,以供初始設置以及後續調整的流程。
第二圖顯示了根據本發明中為了監控半導體元件的製程而進行之辨識關鍵重要點的方法。請參照第二圖,半導體晶圓上形成有作為CD目標的多個測試結構,以進行晶圓上的CD數據的一致性與差異性的監測。
如第二圖所示,所需的OPC是透過OPC/DFM模型與配方203由OPC創作202所創建。具有預期關鍵尺寸的CD目標204是基於設計資料201中以GDS或是OASIS格式所記載的CD目標圖案與位置製造於晶圓上。實體CD數據207是透過光學或電子束度量206在晶圓上進行測量所取得。
基於OPC與DFM模型的OPC/LPC認證202係被廣泛使用來預測重要點。候選重要點經常是根據由OPC/LPC認證202所預測之電路圖案的邊緣定位誤差所認定。然而,如上文中所述,當線寬低於20nm時,目前已觀察到有某些關鍵重要點已經無法由OPC與DFM模型正確的預測出來。
CD數據為反映晶圓製造完成後經由所有鄰近以及下方元件層所造成的影響之真實實體數據。由於在執行CD測量時設計晶片中可使用的區域以及所需的時間的緣故,CD目標的數量通常非常有限。雖然在光學的解析度與圖案的幾何被推向極限之後較難透過建模、模擬與預測的方式取得某些差異與誤差,邊緣定位誤差仍然能夠在OPC與DFM模型中有效的表示電路圖案在晶圓上的設置與印製的趨勢。此外,與測量大量的CD數據相較而言,以數位模擬產生密集的模擬數據也較為簡單。因此,本發明的方法之設計的目的,是將稀疏的晶圓實體測量結果與由數位模擬結果所預測之密集的邊緣定位誤差做結合,以改善半導體元件的製程。
根據本發明,以OPC/LPC認證202所預測的候選重要點,係進一步以實際的CD數據來做精準的調整與校準。重要點預測205的輸出亦包括了邊緣定位誤差數據。數據分析207是參
照設計資料201,並且以光學或電子束度量206所取得的測量CD數據以及重要點預測205中所取得的邊緣定位誤差數據作為輸入所進行。原則上來說,邊緣定位誤差數據代表了基於模型的模擬誤差數據,而測量CD數據代表了從晶圓實體測量所取得的真實誤差數據。
如第三圖所示,本發明的數據分析是參照設計資料304,根據從晶圓實體測量所取得的CD數據303以及由數位模擬所產生的邊緣定位誤差數據302進行數據相關性分析與校正301,以判定供監控的關鍵重要點305。
從多個CD目標中測量的CD數據,可以包括一個CD測量數據的清單。每一筆CD測量數據至少包括測量CD目標的位置、電路圖案類型、CD誤差以及晶圓區域資訊。此外,光罩或光標的場域資訊亦可以被包含在CD測量數據中,以捕捉由光罩或光標的CD誤差所造成的圖案誤差。邊緣定位誤差數據包括了多個位置以及對應位置之模擬邊緣定位誤差的清單。
應注意的是,本發明中用於取得晶圓實體測量結果的CD目標,可以為設置且分佈於半導體元件的整個晶片上的簡單CD圖案。簡單的CD圖案可以被放置在其鄰近或下方有某種特性之特定電路的一預定範圍中的各個位置處,該些特性包括如密度、方位、頂點、線端以及多層圖案的分裂點等特性,藉此捕捉該些特性所造成的效果。CD目標也可以為根據特定圖案的鄰近或下方特性,從設計資料中所選擇之既有的元件電路圖案。
在本發明的數據分析中,CD數據以及邊緣定位誤差數據之間的數據相關性分析與校正,可以由幾種不同的手段來完成。在一實施例中,是根據兩組數據之間的位置鄰近度來進行相關性分析。舉例來說,可以針對邊緣定位誤差數據的每一筆資料將最接近的CD目標辨識出來。為了能夠在晶圓上預測出更多正確的邊緣定位誤差數據,可以從最接近的CD目標中所測量的CD誤差數據校準模擬邊緣誤差數據。接著,可以針對校準後的模擬邊緣誤差數據進行分級,其中,較大的邊緣定位誤差,或較為容易
成為短路或斷路的邊緣定位誤差的位置,可以將其辨識和認定為關鍵重要點。
在另一實施例中,可以根據兩組數據之間的電路圖案來進行數據的相關性分析。設計片段代表了位於晶片之某一區域處的中心位置的電路圖案。在本發明中,數據分析步驟是從設計資料中為模擬邊緣定位誤差數據中的每一筆資料之位置擷取設計片段。每一個CD目標的設計片段亦可以根據其自身的電路圖案類型所取得,或者根據CD目標位置從設計資料中所擷取。
對邊緣定位誤差數據中的每一筆資料來說,可以辨識出與各個資料位置的設計片段具有最高相關性的CD目標的設計片段。此外,可以根據從具有最高設計片段相關性的CD目標處所測量的CD誤差數據,來校準模擬邊緣定位誤差數據。設計片段相關性可以從根據設計片段所建模與呈現的模擬影像或者從設計片段擷取的設計特徵中判定,其中,設計特徵包括了如頂點數量、具有不同方位的多邊形或者線條,或者任何上述特徵的組合。
在另一實施例中,相關性分析亦可以將下方元件層的設計圖案納入考量。換言之,為CD目標以及邊緣定位誤差位置所擷取的設計片段可以包括現在元件層下方的元件層的設計片段。雖然在模擬邊緣定位誤差時,有可能可以包括下方元件層或結構,但是模擬的複雜度使得取得正確的結果變得非常煩冗與困難。因此,藉由將下方元件層的設計片段包含在相關性分析之中,校準過的模擬邊緣定位誤差數據應當可以反映先前元件層的影響,並且可以更好的預測關鍵重要點。
雖然在上文中針對幾個透過數位模擬進行晶圓實體測量的相關性分析之示例性實施例進行了描述,本發明的數據分析亦可以透過許多其他的方式實施。晶圓實體測量結果亦可以包括如光學或SEM影像等實體影像。模擬影像亦可以由設計片段建模或產生。數據相關性分析可以根據從實體影像或模擬影像所擷取的設計特徵、多邊形特性或者影像特性來執行。此外,亦可以根據模擬影像以及實體影像之間的直接影像相關性分析來進行圖
案相關性分析。
值得一提的是,在判定數據相關性的習知技術中,有許多判斷如特徵、設計片段或者影像等兩組數據之間的相關性的技巧。其中一種示例性的方法,是計算兩組數據之間的標準化交叉相關係數。另一種示例性的方式,是計算兩組數據之間的平方差分的總和。這些方法都可用於本發明的數據相關性分析中,且可以選擇合適的技巧以提供最正確的相關性分析結果。
如上所述,在從CD目標測量CD數據後,由本發明中第二圖所示的方法所進行之數據分析判定的關鍵重要點,可以在半導體元件的製程中用於進行產線上的晶圓監控。此外,可以基於數據分析所判定的關鍵重要點進行晶圓檢測的智慧採樣,以更有效率的使用晶圓檢測的資源。為了配合晶圓與晶圓之間的差異性以及獲得更多的優點,數據分析亦可以在晶圓的度量與檢測在進行的同時在產線上執行,如第四圖所示。
請參照第四圖,可以設計一個具有檢測以及度量衡功能的晶圓加工監測工具。當由度量衡測量CD數據後,數據分析207可以根據已經可用的CD數據以及預測邊緣定位誤差數據來辨識關鍵重要點。接著,可以馬上以相同的晶圓加工監測工具執行關鍵重要點晶圓檢測,以加速發現可能嚴重影響半導體元件製程產量之系統性缺陷和縮短偵測時間。
根據本發明,一旦CD目標的CD數據準備好了之後,數據分析207便能透過模擬邊緣定位誤差數據執行數據相關性分析以及校正。產線上執行數據分析的優點之一,在於能夠根據CD測量所偵測到的製程差異即時應變的判別重要點。如此一來,便能在不需要將晶圓卸載的情形下,藉由數據分析所判定之晶圓上的重要點,在同一個晶圓加工監測工具上及時進行光學或電子束檢測。
如第四圖所示,亦可以將CD數據與檢測數據的結果回饋,以進行OPC與DFM模型的初始設置或後續調整403,藉此將半導體元件製程中的微影製程最佳化。數據分析207是在晶
圓度量與檢測進行的同時執行。透過在產線上測量晶圓所取得的CD數據,OPC/DFM模型與配方可以被更佳的調整,藉此將模型無法預測但在製造過程中出現的差異與誤差納入考量。
凡是利用本文內容及所附圖式而達成的等效結構,不論是直接或間接應用於此技藝或其他相關技術領域,均應視為屬於本發明的申請專利範圍內。
201‧‧‧設計資料
202‧‧‧OPC創作、OPC/LPC認證
203‧‧‧OPC/DFM模型與配方
204‧‧‧CD目標
205‧‧‧重要點預測
206‧‧‧光學或電子束度量
207‧‧‧數據分析
208‧‧‧關鍵重要點
Claims (22)
- 一種結合晶圓實體測量結果與數位模擬資料以在半導體元件的製造過程中辨識關鍵重要點的方法,該方法包括以下步驟:從一半導體元件的一加工晶圓上的複數個位置蒐集複數個實體數據;基於根據該半導體元件的一晶片設計資料所產生的數位模擬資料,產生複數個候選重要點的複數個模擬數據;以及基於該等實體數據以及該等模擬數據進行數據分析,以判別複數個關鍵重要點;其中,在判別該等關鍵重要點的步驟中,數據分析係包括該等實體數據以及該等模擬數據之間的數據相關性分析,以及根據與該等模擬數據最相關的該等實體數據針對該等模擬數據進行的數據校正。
- 根據申請專利範圍第1項之辨識關鍵重要點的方法,其中,蒐集該等實體數據的該步驟進一步包括以下步驟:根據該半導體元件的該晶片設計資料,準備位於該等位置上的複數個關鍵尺寸目標;以及測量該加工晶圓上的該等關鍵尺寸目標的關鍵尺寸數據。
- 根據申請專利範圍第2項之辨識關鍵重要點的方法,其中,產生該等候選重要點的該等模擬數據的該步驟係包括透過數位模擬資料預測邊緣定位誤差數據,並且包括根據預測邊緣定位誤差數據選擇該等候選關鍵重要點;此外, 在判別該等關鍵重要點的該步驟中,數據分析是由測量關鍵尺寸數據以及預測邊緣定位誤差數據之間的數據相關性分析,以及根據與預測邊緣定位誤差數據最相關的測量關鍵尺寸數據針對預測邊緣定位誤差數據進行的數據校正所完成。
- 根據申請專利範圍第3項之辨識關鍵重要點的方法,其中,測量關鍵尺寸數據以及預測邊緣定位誤差數據之間的數據相關性分析係根據位置近似度來進行,並且針對預測邊緣定位誤差數據的數據校正,係藉由預測邊緣定位誤差數據的校準而完成,其中,預測邊緣定位誤差數據的校準係根據在位置近似度上具有與對應於預測邊緣定位誤差數據的位置最接近的位置之該等關鍵尺寸目標的測量關鍵尺寸數據來進行。
- 根據申請專利範圍第3項之辨識關鍵重要點的方法,其中,進行數據分析以判別該等關鍵重要點的該步驟,係進一步整合應用從該晶片設計資料中在預測邊緣定位誤差數據對應的位置以及關鍵尺寸目標所擷取的設計片段。
- 根據申請專利範圍第5項之辨識關鍵重要點的方法,其中,測量關鍵尺寸數據以及預測邊緣定位誤差數據之間的數據相關性分析係根據設計片段來進行,並且針對預測邊緣定位誤差數據的數據校正,係藉由預測邊緣定位誤差數據的校準而完成,其中,預測邊緣定位誤差數據的校準係根據在設計片段相關性上具有與對應於預測邊緣定位誤 差數據的設計片段最良好相關性的設計片段之該等關鍵尺寸目標的測量關鍵尺寸數據來進行。
- 根據申請專利範圍第6項之辨識關鍵重要點的方法,其中,基於設計片段的數據相關性分析,是透過從設計片段中所擷取的設計特徵的相關性比對來進行。
- 根據申請專利範圍第6項之辨識關鍵重要點的方法,其中,基於設計片段的數據相關性分析,是透過根據設計片段而建模與呈現的模擬影像的相關性比對來進行。
- 根據申請專利範圍第6項之辨識關鍵重要點的方法,其中,基於設計片段的數據相關性分析,是透過從根據設計片段而建模與呈現的模擬影像中所擷取的影像特質的相關性比對來進行。
- 根據申請專利範圍第6項之辨識關鍵重要點的方法,其中,該等關鍵尺寸目標的設計片段以及對應於預測邊緣定位誤差數據的設計片段,係包括位於該半導體元件之現在一層的至少下方一層的設計片段。
- 根據申請專利範圍第6項之辨識關鍵重要點的方法,其中,該等關鍵尺寸目標的設計片段包括了該等關鍵尺寸目標的位置的鄰近區域的一預定尺寸的設計片段,且對應於預測邊緣定位誤差數據的設計片段包括了與預測邊緣定位誤差數據相對應之位置的鄰近區域的一預定尺寸的設計片段。
- 根據申請專利範圍第3項之辨識關鍵重要點的方法,其中,蒐集該等實體數據的該步驟進一步包括蒐集該等關鍵 尺寸目標的位置的鄰近區域的一預定尺寸的實體影像;此外,測量關鍵尺寸數據以及預測邊緣定位誤差數據之間的數據相關性分析,係基於該等關鍵尺寸目標的實體影像以及與預測邊緣定位誤差數據對應的該晶片設計資料中所擷取的設計片段建模與呈現的模擬影像之間的相關性比對來進行。
- 根據申請專利範圍第12項之辨識關鍵重要點的方法,其中,實體影像以及模擬影像之間的相關性比對,是透過從實體影像或者模擬影像中所擷取的設計特徵的相關性比對來達成。
- 根據申請專利範圍第12項之辨識關鍵重要點的方法,其中,實體影像以及模擬影像之間的相關性比對,是透過從實體影像或者模擬影像中所擷取的多邊形特質的相關性比對來達成。
- 根據申請專利範圍第12項之辨識關鍵重要點的方法,其中,實體影像以及模擬影像之間的相關性比對,是透過從實體影像或者模擬影像中所擷取的影像特質的相關性比對來達成。
- 一種在半導體元件的製造過程中辨識與監測關鍵重要點的方法,該方法包括以下步驟:從一半導體元件的一加工晶圓上的複數個位置蒐集複數個實體數據; 基於根據該半導體元件的一晶片設計資料所產生的數位模擬資料,產生複數個候選重要點的複數個模擬數據;基於該等實體數據以及該等模擬數據進行數據分析,以判別複數個關鍵重要點;以及檢測該半導體元件的該加工晶圓上的該等關鍵重要點;其中,在判別該等關鍵重要點的步驟中,數據分析係包括該等實體數據以及該等模擬數據之間的數據相關性分析,以及根據與該等模擬數據最相關的該等實體數據針對該等模擬數據進行的數據校正。
- 根據申請專利範圍第16項之辨識與監測關鍵重要點的方法,其中,蒐集該等實體數據的該步驟進一步包括以下步驟:根據該半導體元件的該晶片設計資料,準備位於該等位置上的複數個關鍵尺寸目標;以及測量該加工晶圓上的該等關鍵尺寸目標的關鍵尺寸數據。
- 根據申請專利範圍第17項之辨識與監測關鍵重要點的方法,其中,產生該等候選重要點的該等模擬數據的該步驟係包括透過數位模擬資料預測邊緣定位誤差數據,並且包括根據預測邊緣定位誤差數據選擇該等候選關鍵重要點;此外,在判別該等關鍵重要點的該步驟中,數據分析是由測量關鍵尺寸數據以及預測邊緣定位誤差數據之間的數據相關性分析,以及根據與預測邊緣定位誤差數據最 相關的測量關鍵尺寸數據針對預測邊緣定位誤差數據進行的數據校正所完成。
- 根據申請專利範圍第18項之辨識與監測關鍵重要點的方法,其中,判別該等關鍵重要點的該步驟係與測量關鍵尺寸數據的該步驟在產線上同步執行,藉以在關鍵尺寸數據的測量於同一個該加工晶圓上進行的同時,即時應變的判別該等關鍵重要點以供檢測與監控。
- 根據申請專利範圍第16項之辨識與監測關鍵重要點的方法,其中,檢測該等關鍵重要點的步驟以及蒐集該等實體數據的步驟是在不將該加工晶圓卸載下來的情形下於相同的一晶圓加工監測工具上執行。
- 根據申請專利範圍第16項之辨識與監測關鍵重要點的方法,其中,在該加工晶圓上的該等位置所蒐集的該等實體數據以及檢測複數個關鍵重要點所獲得的結果係被回饋,以調整該晶片設計資料之光學鄰近校正的模型與配方。
- 根據申請專利範圍第16項之辨識與監測關鍵重要點的方法,其中,從該加工晶圓上的該等位置所蒐集的該等實體數據以及檢測複數個關鍵重要點所獲得的結果係被回饋,以調整在製造半導體元件時的微影製程中所用的可製造性設計的模型與配方。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US14/607,352 US20160217240A1 (en) | 2015-01-28 | 2015-01-28 | Methodology Of Incorporating Wafer Physical Measurement With Digital Simulation For Improving Semiconductor Device Fabrication |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201628112A TW201628112A (zh) | 2016-08-01 |
| TWI552245B true TWI552245B (zh) | 2016-10-01 |
Family
ID=56433365
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW104110098A TWI552245B (zh) | 2015-01-28 | 2015-03-27 | 結合晶圓實體測量結果與數位模擬資料以改善半導體元件之製程的方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US20160217240A1 (zh) |
| CN (1) | CN106158679B (zh) |
| TW (1) | TWI552245B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI834969B (zh) * | 2020-04-30 | 2024-03-11 | 美商福昌公司 | 製造光罩的系統及方法以及遮罩設計校正系統 |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| WO2017108432A1 (en) | 2015-12-22 | 2017-06-29 | Asml Netherlands B.V. | Apparatus and method for process-window characterization |
| US10365617B2 (en) | 2016-12-12 | 2019-07-30 | Dmo Systems Limited | Auto defect screening using adaptive machine learning in semiconductor device manufacturing flow |
| CN108268684B (zh) * | 2016-12-30 | 2021-07-13 | 中芯国际集成电路制造(上海)有限公司 | 建立可制造性设计模型的数据处理方法及其数据处理装置 |
| TWI644190B (zh) * | 2017-06-29 | 2018-12-11 | 台灣積體電路製造股份有限公司 | 製程系統與製程方法 |
| US11393084B2 (en) * | 2018-04-10 | 2022-07-19 | Hitachi, Ltd. | Processing recipe generation device |
| CN110033470B (zh) * | 2019-04-17 | 2021-08-24 | 英特尔产品(成都)有限公司 | 一种晶圆边缘管芯判定方法及系统 |
| CN110134688B (zh) * | 2019-05-14 | 2021-06-01 | 北京科技大学 | 一种在线社交网络中热点事件数据存储管理方法及系统 |
| US11231376B2 (en) * | 2019-08-29 | 2022-01-25 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for semiconductor wafer inspection and system thereof |
| US12197133B2 (en) | 2019-10-08 | 2025-01-14 | International Business Machines Corporation | Tool control using multistage LSTM for predicting on-wafer measurements |
| US11586794B2 (en) | 2020-07-30 | 2023-02-21 | Applied Materials, Inc. | Semiconductor processing tools with improved performance by use of hybrid learning models |
Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20080007284A1 (en) * | 2006-07-05 | 2008-01-10 | Optimaltest Ltd. | Methods and systems for semiconductor testing using reference dice |
| US20130204960A1 (en) * | 2012-02-03 | 2013-08-08 | International Business Machines Corporation | Allocation and balancing of storage resources |
| US20140153814A1 (en) * | 2012-11-12 | 2014-06-05 | Kla-Tencor Corporation | Method and System for Mixed Mode Wafer Inspection |
Family Cites Families (17)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP3848236B2 (ja) * | 2002-10-18 | 2006-11-22 | 株式会社東芝 | 欠陥情報検出感度データの決定方法及び欠陥情報検出感度データの決定装置、欠陥検出装置の管理方法、半導体装置の欠陥検出方法及び半導体装置の欠陥検出装置 |
| JP4904034B2 (ja) * | 2004-09-14 | 2012-03-28 | ケーエルエー−テンカー コーポレイション | レチクル・レイアウト・データを評価するための方法、システム及び搬送媒体 |
| JP4768251B2 (ja) * | 2004-11-01 | 2011-09-07 | 株式会社東芝 | 半導体集積回路の設計方法、半導体集積回路の設計システム及び半導体集積回路の製造方法 |
| US7760929B2 (en) * | 2005-05-13 | 2010-07-20 | Applied Materials, Inc. | Grouping systematic defects with feedback from electrical inspection |
| US7769225B2 (en) * | 2005-08-02 | 2010-08-03 | Kla-Tencor Technologies Corp. | Methods and systems for detecting defects in a reticle design pattern |
| US7954072B2 (en) * | 2006-05-15 | 2011-05-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Model import for electronic design automation |
| US7904845B2 (en) * | 2006-12-06 | 2011-03-08 | Kla-Tencor Corp. | Determining locations on a wafer to be reviewed during defect review |
| CN100587934C (zh) * | 2007-02-23 | 2010-02-03 | 台湾积体电路制造股份有限公司 | 光学式关键尺寸量测准确度的改善系统及其方法 |
| CN101308517B (zh) * | 2007-03-21 | 2010-12-08 | 台湾积体电路制造股份有限公司 | 检测并校正半导体装置的方法 |
| US7962863B2 (en) * | 2007-05-07 | 2011-06-14 | Kla-Tencor Corp. | Computer-implemented methods, systems, and computer-readable media for determining a model for predicting printability of reticle features on a wafer |
| US7962864B2 (en) * | 2007-05-24 | 2011-06-14 | Applied Materials, Inc. | Stage yield prediction |
| US7937179B2 (en) * | 2007-05-24 | 2011-05-03 | Applied Materials, Inc. | Dynamic inline yield analysis and prediction of a defect limited yield using inline inspection defects |
| US7673278B2 (en) * | 2007-11-29 | 2010-03-02 | Tokyo Electron Limited | Enhanced process yield using a hot-spot library |
| US8139844B2 (en) * | 2008-04-14 | 2012-03-20 | Kla-Tencor Corp. | Methods and systems for determining a defect criticality index for defects on wafers |
| CN101621016B (zh) * | 2008-07-02 | 2011-10-05 | 中芯国际集成电路制造(上海)有限公司 | 在制造集成电路中用于缺陷检测的方法和系统 |
| JP5235719B2 (ja) * | 2009-02-27 | 2013-07-10 | 株式会社日立ハイテクノロジーズ | パターン測定装置 |
| JP5417358B2 (ja) * | 2011-02-28 | 2014-02-12 | 株式会社日立ハイテクノロジーズ | 画像処理装置、及び画像処理を行うためのコンピュータープログラム |
-
2015
- 2015-01-28 US US14/607,352 patent/US20160217240A1/en not_active Abandoned
- 2015-03-27 TW TW104110098A patent/TWI552245B/zh active
- 2015-03-30 CN CN201510141237.6A patent/CN106158679B/zh active Active
-
2019
- 2019-07-30 US US16/526,845 patent/US11120182B2/en active Active
Patent Citations (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20080007284A1 (en) * | 2006-07-05 | 2008-01-10 | Optimaltest Ltd. | Methods and systems for semiconductor testing using reference dice |
| US20130204960A1 (en) * | 2012-02-03 | 2013-08-08 | International Business Machines Corporation | Allocation and balancing of storage resources |
| US20140153814A1 (en) * | 2012-11-12 | 2014-06-05 | Kla-Tencor Corporation | Method and System for Mixed Mode Wafer Inspection |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI834969B (zh) * | 2020-04-30 | 2024-03-11 | 美商福昌公司 | 製造光罩的系統及方法以及遮罩設計校正系統 |
| US12164225B2 (en) | 2020-04-30 | 2024-12-10 | Photronics, Inc. | System, method, and program product for manufacturing a photomask |
Also Published As
| Publication number | Publication date |
|---|---|
| CN106158679B (zh) | 2020-02-21 |
| US11120182B2 (en) | 2021-09-14 |
| US20160217240A1 (en) | 2016-07-28 |
| CN106158679A (zh) | 2016-11-23 |
| US20190384882A1 (en) | 2019-12-19 |
| TW201628112A (zh) | 2016-08-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI552245B (zh) | 結合晶圓實體測量結果與數位模擬資料以改善半導體元件之製程的方法 | |
| CN101305320B (zh) | 采用独立掩模误差模型的掩模验证系统和方法 | |
| CN111882552B (zh) | 一种确定将对样品执行的计量过程的一或多个参数的系统、方法及介质 | |
| JP6215330B2 (ja) | 位置ずれ対象の不正確性を概算および補正するための方法 | |
| TWI594067B (zh) | 在半導體製程的晶片設計佈局中發現未知問題圖案的系統與方法 | |
| US10712672B2 (en) | Method of predicting patterning defects caused by overlay error | |
| CN102027418B (zh) | 通过opc模型空间中的局部化监视结构进行集成电路制造的实时监视的方法 | |
| KR102451533B1 (ko) | 마이크로리소그라피용 마스크의 검증 방법 | |
| TW201636883A (zh) | 使用內建目標之供設計之檢查之對準 | |
| TWI807442B (zh) | 程序控制之晶粒內度量衡方法及系統 | |
| TW201804547A (zh) | 電腦輔助弱圖案偵測及量化系統 | |
| US20160110859A1 (en) | Inspection method for contact by die to database | |
| KR20110001140A (ko) | 광 근접효과 보정 방법 | |
| JP2007081292A (ja) | 検査方法、検査システムおよびプログラム | |
| JP2026502003A (ja) | 故障率予測の精度を改善するための、予想されるクリティカルディメンジョンからの欠陥確率のモデル化 | |
| CN118511130A (zh) | 用于对基本上不规则的图案布局的图案特征进行分组的方法和计算机程序 | |
| KR20080102654A (ko) | 웨이퍼 패턴 측정을 이용한 광근접효과 보정 방법 | |
| Choi et al. | Control of CD errors and Hotspots by using a design based verification system |