TWI541872B - 形成於半導體基板上的整合晶片及其製造方法 - Google Patents
形成於半導體基板上的整合晶片及其製造方法 Download PDFInfo
- Publication number
- TWI541872B TWI541872B TW103146197A TW103146197A TWI541872B TW I541872 B TWI541872 B TW I541872B TW 103146197 A TW103146197 A TW 103146197A TW 103146197 A TW103146197 A TW 103146197A TW I541872 B TWI541872 B TW I541872B
- Authority
- TW
- Taiwan
- Prior art keywords
- channel
- implant
- regions
- transistor
- substrate
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/751—Insulated-gate field-effect transistors [IGFET] having composition variations in the channel regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/022—Manufacture or treatment of FETs having insulated gates [IGFET] having lightly-doped source or drain extensions selectively formed at the sides of the gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0223—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
- H10D30/0227—Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate having both lightly-doped source and drain extensions and source and drain regions self-aligned to the sides of the gate, e.g. lightly-doped drain [LDD] MOSFET or double-diffused drain [DDD] MOSFET
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/351—Substrate regions of field-effect devices
- H10D62/357—Substrate regions of field-effect devices of FETs
- H10D62/364—Substrate regions of field-effect devices of FETs of IGFETs
- H10D62/371—Inactive supplementary semiconductor regions, e.g. for preventing punch-through, improving capacity effect or leakage current
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/82—Heterojunctions
- H10D62/822—Heterojunctions comprising only Group IV materials heterojunctions, e.g. Si/Ge heterojunctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0128—Manufacturing their channels
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/013—Manufacturing their source or drain regions, e.g. silicided source or drain regions
- H10D84/0133—Manufacturing common source or drain regions between multiple IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
-
- H10P30/222—
-
- H10P30/225—
Landscapes
- Insulated Gate Type Field-Effect Transistor (AREA)
- Physics & Mathematics (AREA)
- High Energy & Nuclear Physics (AREA)
- Engineering & Computer Science (AREA)
- Toxicology (AREA)
- Health & Medical Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
Description
本發明係有關於半導體,且更特別是有關於具有反向環形佈植的磊晶通道。
電晶體高度地被使用於現今的積體電路(ICs)以放大或切換電子訊號。現今的半導體IC在單一的IC上包括了數百萬或甚至數十億的電晶體。為了保證適當的良率,電晶體元件的各種成分和組成都必須在準確及精確的位置被製造。這種要素之一為摻雜物雜質(dopant impurities),其被導入至電晶體的通道區域中。摻雜物雜質直接地影響電晶體的功能性和性能。摻雜物雜質的特色和位置,或“摻雜輪廓”,必須被小心地控制。半導體製程中的變數可造成電晶體元件中的變數,性能下降,及可能的良率損失。
根據一實施例,本發明提供一種方法,包括:形成複數個第一閘極結構於一基板上,其中第一閘極結構具有一垂直尺寸(h)且被一第一水平間隔(s1)隔離;形成複數個第二閘極結構於基板上,其中第二閘極結構具有垂直尺寸(h)且被一第二水平間隔(s2)隔離,其大於第一水平間隔(s1);
以及以一垂直角度實施一佈植以將摻雜物雜質導入基板中,其中此角度大於一第一閾值以使得佈植被第一閘極結構阻擋以免到達基板。
根據另一實施例,本發明提供一種方法,包括:將一第一雜質類型的摻雜物雜質導入一基板的第一和第二電晶體區域中,其中第一和第二電晶體區域分別包括第一和第二通道區域及第一和第二源極/汲極區域;凹陷基板至第一和第二電晶體區域之上;形成第一和第二含碳材料層於第一和第二電晶體區域之上;形成第一和第二基板材料層於第一和第二含碳材料層之上;形成第一和第二閘極介電質於第一和第二基板材料層之上;形成第一和第二閘極結構於第一和第二通道區域中的第一和第二閘極介電質之上,其中第一閘極結構被一第一水平間隔(s1)自一第三閘極結構隔離,其中第二閘極結構被一第二水平間隔(s2)自一第四閘極結構隔離,且其中s2大於s1;以一第一角度實施一第一佈植以將更多第一雜質類型的摻雜物雜質導入基板的第一和第二通道區域的邊緣中;以及以一第二垂直角度實施一第二佈植以導入一第二雜質類型的摻雜物雜質,其與第一雜質類型相反,其中第二角度大於一第一閾值以使得第二佈植被第三閘極結構阻擋以免到達第一通道區域。
又根據另一實施例,本發明提供一種形成於一半導體基板上的整合晶片,包括:一第一電晶體,其包括一第一閘極電極和具有第一通道長度L1的一第一通道區域;一第二電晶體,包括一第二閘極電極和具有第二通道長度L2的一第二通
道區域;其中第一和第二通道區域已被摻雜物雜質摻雜以使得第一和第二通道區域的一摻雜物濃度於第一和第二通道區域的邊緣高於第一和第二通道區域的中央;以及其中摻雜物濃度於第一通道區域的邊緣高於第二通道區域的邊緣。
為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,下文特舉出較佳實施例,並配合所附圖式,作詳細說明如下:
100A‧‧‧短通道電晶體
102、302‧‧‧基板
104A、104B‧‧‧閘極結構
106‧‧‧閘極電極
108‧‧‧硬罩幕(HM)
110‧‧‧源極/汲極區域
112A、112B、402A、402B‧‧‧通道區域
200、600‧‧‧方法
202-206、602-616‧‧‧步驟
400A‧‧‧短通道電機體
400B‧‧‧長通道電機體
304‧‧‧Vth佈植
306‧‧‧含碳材料
308‧‧‧基板材料
310‧‧‧閘極介電質
312、314‧‧‧閘極結構
316‧‧‧環形佈植
318‧‧‧LDD區域
320‧‧‧高度摻雜區域
322‧‧‧反向環形佈植
324‧‧‧間隔
326‧‧‧源極/汲極佈植
328‧‧‧源極/汲極區域
500A、500B‧‧‧圖
h‧‧‧高度
L1、L2‧‧‧長度
S1、S2‧‧‧間隔
θ1、θ2‧‧‧角度
d‧‧‧深度
A-A’‧‧‧線
第1A-1B圖顯示在長通道電晶體中施行反向環形佈植並同時在短通道電晶體中遮蔽(shadowing)反向環形佈植的一些實施例的剖面圖。
第2圖顯示在複數個長通道電晶體中施行反向環形佈植並同時在複數個短通道電晶體中遮蔽反向環形佈植的方法的一些實施例。
第3A-3J圖顯示形成具有反向環形佈植的電晶體的一些實施例的剖面圖。
第4圖顯示利用第3A-3J圖的實施例形成於相同的基板上的短通道電晶體和長通道電晶體的一些實施例之剖面圖。
第5A-5B圖顯示給予接收反向環形佈植的長通道電晶體和因為遮蔽(shadowing)而未接收反向環形佈植的短通道電晶體的摻雜物濃度的一些實施例的圖。
第6圖顯示形成具有反向環形佈植的長通道電晶體且同時避免短通道電晶體接收反向環形佈植的方法的一些實施例。
此處的描述參照圖式進行,其中全文中相似的參考符號一般用來代表相似的元件,且其中各結構未必按照比例繪製。在以下的描述中,為了解釋的目的,列舉眾多具體細節以便於理解。然而,顯而易見的,對於本技術領域具有通常知識者來說,可藉由比這些具體細節較少的程度來實施此處描述的一個或多個方面。在其他實例中,已知的結構及裝置以方框圖的形式顯示以便於理解。
由短通道長度電晶體形成的半導體基板相對長通道電晶體受到汲極-誘導的位障降低(drain-induced barrier lowing;DIBL),是因為低通道摻雜或過深的源極/汲極界面。DIBL導致電晶體的源極和汲極之間的漏損(leakage),其可導致閘極控制損耗。為了抵抗這種影響,一種局部的(localized)環形(halo)佈植被用來增加靠近通道的源極/汲極區域的通道摻雜物濃度。在這些區域中,較高的摻雜降低了源極和汲極之間的交互作用而不影響元件的閾值電壓(Vth)。然而,雖然環形佈植可改良性能並降低短通道電晶體中的漏損,它可降低長通道電晶體的源極-至-汲極跨導(transconductance;Gds)。
因此,本發明的一些實施例係有關於一佈植技術,此技術能改善長通道電晶體性能但對於短通道電晶體性能卻只有很小的影響,甚至沒有任何影響。為了減少DIBL,基板上的長通道和短通道電晶體都必須實施環形佈植(halo implant)。雖然環形佈植改良短通道電晶體的性能,它卻降低了長通道電晶體的性能。因此,反向環形佈植(counter-halo implant)必
須進一步被施行在長通道電晶體上使能恢復它們的性能。為了達到此目的,反向環形佈植以一角度被施行,其將摻雜物雜質(dopant impurities)導入靠近長通道電晶體的源極/汲極區域中以抵消環形佈植的影響,在實施反向環形佈植的同時,短通道電晶體的通道必須被遮蔽以避免受到影響。在此揭露的實施例可改良長通道電晶體的DIBL,Gds,並對短通道電晶體性能上造成很小的影響至沒有影響,且沒有額外的光罩花費。
第1A圖顯示形成於基板102上的一對短通道電晶體100A的一些實施例的剖面圖,包括具有通道長度L1的第一和第二通道區域112A、112B,位於複數個源極/汲極區域110之間。該對短通道電晶體也包括第一和第二閘極結構104A、104B,每一個是由位於一閘極電極106上的硬罩幕(HM)108所組成。對於短通道電晶體100A,第一和第二閘極結構104A、104B具有一垂直尺寸(h)且被一第一水平間隔(s1)隔離。第1B圖顯示一對長通道電晶體100B的一些實施例的剖面圖,其與該對短通道電晶體100A由相同的元件和成分所組成,但有具有通道長度L2的第一和第二通道區域112A、112B,其中L2>L1。此外,此對長通道電晶體100B被一第二水平間隔(s2)隔離。
短通道電晶體100A和長通道電晶體100B都實施環形佈植以緩和短通道電晶體100A中的DIBL。為了抵消長通道電晶體100B中Gds降低的影響,反向環形佈植被實施在此對長通道電晶體100B上使能恢復它們的性能。為了達到此目的,一佈植角度被選擇以使得被佈植的摻雜物雜質到達長通道電晶體100B的第一和第二通道區域112A、112B,但被阻擋以防到
達短通道電晶體100A的第一和第二通道區域112A、112B。
對於短通道電晶體100A,大於反正切(s1/h)的第一角度(θ1)將不允許反向環形佈植到達短通道電晶體100A的第一和第二通道區域112A、112B,因為遮蔽相鄰閘極結構的佈植。相反的,對於長通道電晶體100B,小於反正切(s2/h)的第二角度(θ2)將使反向環形佈植到達長通道電晶體100B的第一和第二通道區域112A、112B。因此,θ2>θ>θ1的反向環形佈植角度將使反向環形佈植僅到達長通道電晶體100B的第一和第二通道區域112A、112B,而不影響短通道區域100A。如此避免產生專用的罩幕所需的額外的成本和製造費用以只在長通道電晶體100B上實施反向環形佈植。
第2圖顯示在複數個長通道電晶體上實施反向環形佈植並同時在複數個短通道電晶體上遮蔽反向環形佈植的方法200之一些實施例。雖然方法200,及隨後的方法400,是以一系列的動作或事件被描述,應當理解的是,所示的這些動作或事件的順序不應被解讀為一種限制。例如,一些動作可以不同的順序發生及/或與所示及/或此處描述之外的其他動作或事件同時發生。此外,未必需要所有顯示的動作以實施在此描述的一個或多個方面或實施例。再者,在此描述的一個或多個動作可透過一個或多個分開的動作及/或階段被實施。
於202,複數個第一閘極結構形成於一基板上。第一閘極結構具有垂直尺寸(h)且被一第一水平間隔(s1)隔離。
於204,複數個第二閘極結構形成於一基板上。第
二閘極結構具有垂直尺寸(h)且被一第二水平間隔(s2)隔離,其大於第一水平間隔(s1)。
於206,以一垂直角度(angle with vertical)實施反向環形佈植以將摻雜物雜質導入基板中。此角度大於第一閾值反正切(s1/h)以使得佈植被第一閘極結構阻擋以免到達基板。並且,此角度小於一第二閾值反正切(s2/h)以使得佈植不被第二閘極結構阻擋而無法到達基板。
第3A-3J圖顯示形成具有反向環形佈植的電晶體的一些實施例之剖面圖。
第3A圖顯示基板302的一些實施例的剖面圖,其中一井(well)和Vth佈植304被用來將第一雜質類型的摻雜物雜質導入基板302的電晶體區域中。Vth佈植將第一雜質類型的摻雜物雜質導入基板302的電晶體區域中以校正形成於後續製程步驟中形成的電晶體的Vth。在一些實施例中,摻雜物雜質包括p-型摻雜物雜質,像是硼、碳、銦、等。在一些實施例中,摻雜物雜質包括n-型摻雜物雜質,像是磷、銻、或砷等。在各實施例中,Vth佈植使用一佈植能量,其範圍介於約5keV至約150keV。
第3B圖顯示基板302的一些實施例的剖面圖,其中退火操作係用以活化植入的雜質,或用以消除於井(well)和Vth佈植304期間導入的晶體缺陷(crystalline defects),並促進摻雜物雜質的擴散和重分佈。各種傳統的退火操作可被使用且退火操作可驅使植入的摻雜物雜質更深入半導體基板302中,如第3B圖中基板302的黑色梯度所示。
第3C圖顯示基板302的一些實施例的剖面圖,其在電晶體區域中凹陷至一深度(d)。在一些實施例中,凹陷的形成包括一個或多個蝕刻製程,包括但不限於乾蝕刻像是電漿蝕刻製程、濕蝕刻製程、或兩者的組合。在一些實施例中,濕蝕刻被用來形成凹陷。例如,蝕刻劑像是四氟化碳(CF4)、HF、四甲基氫氧化銨(TMAH)、或前述之組合、或其類似物可被用來實施濕蝕刻並形成凹陷。
第3D圖顯示基板302的一些實施例的剖面圖,其中一含碳材料306層位於電晶體區域之上。在一些實施例中,含碳材料306包括碳化矽(SiC)。
第3E圖顯示基板302的一些實施例的剖面圖,其中一基板材料308層位於含碳材料306層之上。在一些實施例中,基板材料308層包括矽(Si)。在各實施例中,含碳材料306層和基板材料308層透過合適的磊晶法被配置,像是化學氣相沉積(CVD)、低壓CVD(LPCVD)、原子層CVD(ALCVD)、超高真空CVD(UHCVD)、減壓CVD(RPCVD)、任何合適的CVD;分子束磊晶(MBE)製程、或任何合適的前述組合。在一些實施例中,含碳材料306層具有一厚度,其範圍介於約2奈米(nm)至約15nm。在一些實施例中,基板材料308層具有一厚度,其範圍介於約5nm至約30nm。
第3F圖顯示基板302的一些實施例的剖面圖,其中閘極介電質310位於基板材料308層之上。在各實施例中,閘極介電質310的配置是透過前述的磊晶法,或透過各種合適的介電質沉積製程完成的。在一些實施例中,閘極介電質310包括
一高介電常數(high-k)層像是二氧化鉿(HfO)。其他實施例可使用其他合適的高介電常數介電材料。其他實施例可使用一氧化層像是二氧化矽(SiO2)。在一些實施例中,閘極介電質310具有一厚度,其範圍介於約1nm至約30nm。
第3G圖顯示基板302的一些實施例的剖面圖,其中閘極結構(312、314)位於基板302的通道區域中的閘極介電質310之上。對於第3G圖的實施例,閘極結構包括一閘極電極312(例如:多晶矽),其位於閘極介電質310之上,及一硬罩幕314形成於閘極電極312之上。在各實施例中,閘極結構是透過一合適的微影方法形成的,包括但於,光學微影、多重圖案化(MP)光學微影(例如:雙重-圖案化)、深紫外光(UV)微影、極紫外光(EUV)微影、或其他合適的圖案化技術。
第3H圖顯示基板302的一些實施例的剖面圖,其中輕-摻雜-汲極(LDD)佈植(未顯示)和環形佈植316在圖案化閘極結構以形成LDD區域318之後被實施。LDD佈植使用一第二雜質類型(亦即,n-型或p-型)的摻雜物,與第3A圖所示第一雜質類型的井和Vth佈植相反。對於第3A-3J圖的實施例,LDD區域318使用n-型摻雜物(例如:磷、銻、或砷、等)且井和Vth佈植304使用P-型摻雜物(例如:硼、碳、銦、等)。
在各實施例中,環形佈植316以相對於垂直為20度或更小的第一傾角(θ1)被實施。環形佈植316將第一雜質類型(亦即,與井和Vth佈植304相同)的摻雜物雜質導入形成於閘極結構下的通道區域的相反邊緣的高度摻雜區域320中,以減緩DIBL效應。在一實施例中,環形佈植316被用來導入銦和碳
的混合物。在另一個實施例中,環形佈植316被用來將銦、硼、或BF2導入高度摻雜區域320。
第3I圖顯示基板302的一些實施例的剖面圖,其中反向環形佈植322被實施以沉積第二雜質類型(亦即,與井和Vth佈植304相反)的摻雜物雜質。反向環形佈植322補償位於通道區域的相反邊緣的高度摻雜區域320。對於基板302包括具有多個通道長度的電晶體的實施例,反向環形佈植322以第二垂直傾角(θ2)(second tilt angle with vertical)被實施。第二傾角(θ2)被選擇以使得相對地長通道電晶體接收到佈植,而相對短通道電晶體因為鄰近的閘極結構所造成的短通道電晶體的通道區域的遮蔽(shadowing)而不接收佈植,如第1A-1B圖的實施例所示。反向環形佈植322導致的結果為,長通道電晶體的DIBL、Gds和增益被改善,而短通道電晶體保持不被影響。
在一些實施例中,由基板材料308層和含碳材料306層形成的磊晶通道受到額外的“大劑量(heavy dose)”Vth佈植。此額外的Vth佈植提升了短通道元件的磊晶通道中的源極-至-汲極的電流控制。然而,此額外的Vth佈植也可增加長通道電晶體的Vth約30mV至約100mV。因此,用來僅曝露長通道電晶體至反向環形佈植322的遮蔽方法也可以用來抵抗(counter-act)大劑量Vth佈植的效應。長通道電晶體的磊晶通道可為了“長通道Vth還原”佈植而透過遮蔽方法被隔離。長通道Vth還原佈植以第二傾角(θ2)被實施,以使得相對地長通道電晶體再一次接收佈植,而相對地短通道電晶體再一次因為
遮蔽而不接收佈植。長通道Vth還原佈植的條件(例如:劑量、能量等)可被調整以降低長通道元件的閾值電壓,降低的量與大劑量Vth佈植所增加的量相同(例如:約30mV至約100mV)。因此,包括基板材料308層和含碳材料306層的磊晶通道的長通道電晶體的Vth可大約等於具有直接形成於基板302中的通道(亦即,沒有磊晶通道)的長通道電晶體的Vth。
第3J圖顯示基板302的一些實施例的剖面圖,其中間隔324被形成。在各實施例中,間隔324包括氧化物、矽化物、和氮化物的結合。間隔形成後,基板302接著實施源極/汲極佈植326、或嵌入式源極/汲極磊晶(未顯示),以形成源極/汲極區域328。源極/汲極區域328包括第二摻雜物雜質類型(亦即,與LDD區域318相同)。
第4圖顯示透過第3A-3J圖的實施例形成於相同基板302上的短通道電機體400A和長通道電晶體400B的一些實施例的剖面圖。短通道電晶體400A不接收反向環形佈植322,而長通道電晶體400B接收反向環形佈植322。短通道電晶體400A具有第一通道區域,其具有通道長度L1,且長通道電晶體400B具有第二通道區域,其具有通道長度L2,其中L2>L1。對於第4圖的實施例,短通道和長通道電晶體400A、400B包括形成於矽基板302上的n-型金氧半場效電晶體(MOSFETs)。短通道和長通道電晶體400A、400B更包括第一和第二通道區域402A、402B,其已被比第一和第二通道區域402A、402B的其他部分更高濃度水平的p-型摻雜物雜質(例如:硼、碳、銦等)所摻雜。LDD和源極/汲極區域318、328係以n-型摻雜物雜質(例如:
磷、銻、或砷)所形成。
第5A-5B圖顯示沿著第4圖線AA’的短通道電晶體400A和長通道電晶體400B的摻雜濃度的一些實施例的圖500A、500B。第5A-5B圖顯示在反向環形佈植322之前和之後,在第一和第二通道區域402A、402B邊緣的摻雜濃度都較高。然而,可觀察到第二通道區域402B的每一個端點上的摻雜濃度在反向環形佈植322之後被降低了△的量。在長通道電晶體400B中,由環形佈植316所創造出的摻雜濃度可被反向環形佈植322所補償,相對於短通道電晶體400A,使得長通道電晶體400B沿著通道方向AA’具有更平坦的通道輪廓。
應注意的是,雖然以上的實施例描述的是n-型MOSFET,所揭露的實施例也可透過與此述相反的摻雜類型而應用於p-型MOSFET。
第6圖顯示形成具有反向環形佈植的長通道電晶體,同時避免短通道電晶體接收反向環形佈植的方法600的一些實施例。
於602,第一雜質類型的摻雜物雜質被導入基板的第一和第二電晶體區域中,其中第一和第二電晶體區域分別包括第一和第二通道區域及第一和第二源極/汲極區域。在一些實施例中,退火在將第一雜質類型的摻雜物雜質導入基板的第一和第二電晶體區域中之後被實施。
於604,凹陷基板至第一和第二電晶體區域之上。
於606,第一和第二含碳材料(例如:碳化矽)層被形成在第一和第二電晶體區域之上。
於608,第一和第二基板材料(例如:矽)層被形成在第一和第二含碳材料層之上。
於610,第一和第二閘極介電質(例如:HfO)被形成在第一和第二基板材料層之上。
於612,第一和第二閘極結構被形成在第一和第二通道區域中的第一和第二介電質之上。第一閘極結構被第一水平間隔(s1)自第三閘極結構隔離。且,第二閘極結構被第二水平間隔(s2)自第四閘極結構隔離,其中s2>s1。第一到第四閘極結構都具有垂直尺寸(h)。
於614,第一佈植(亦即,環形佈植)以第一角度被實施以將更多第一雜質類型的摻雜物雜質導入基板的第一和第二通道區域的邊緣中。
於616,第二佈植(亦即,反向環形佈植)以一第二垂直角度被實施以將第二雜質類型的摻雜物雜質,其與第一雜質類型相反,導入第一和第二通道區域中。第二角度大於第一閾值反正切(s1/h),以使得第二佈植被第三閘極結構阻擋以免到達第一通道區域。第二角度也小於第二閾值反正切(s2/h),以使得佈植不被第四閘極結構阻擋而無法到達第二通道區域。
在一些實施例中,第三佈植(例如:“大劑量”Vth佈植)被實施以將第一額外摻雜物雜質導入第一和第二通道區域中。第三佈植提升第一通道區域中源極-至-汲極的電流控制,但增加第二通道區域中的閾值電壓一△(delta)值(例如:介於一範圍約30mV至約100mV)。在這樣的實施例中,
第四佈植(例如:“長通道Vth還原”佈植)可以第二垂直角度被實施以將第二額外摻雜物雜質導入第二通道區域中。第二額外摻雜物雜質再次被第三閘極結構阻擋以免到達第一通道區域。第四佈植降低第二通道區域中的閾值電壓約△(delta)值。因此,具有包括磊晶通道的第二通道區域的電晶體的Vth可約等於具有直接襲成在基板302中的第二通道區域的電晶體的Vth。
應理解的是,本技術領域具有通常知識者基於閱讀及/或瞭解本說明書和附圖,可進行相等的置換及/或修飾。本揭露包括所有的這種修飾及置換且一般不限於此。此外,雖特定元件或方面僅以數個實施例之一揭露,這種特徵或方面可因應需求而與其他實施例的一或多個其他特徵及/或方面結合。此外,此處“包括(includes)”、“具有(having)”、“具有(has)”、“具有(with)”、及/或其變化被使用的範圍中,這樣的用語被用來代表與“包括(comprising)”類似的包容性意義。並且,“實施例(exemplary)”僅意味著代表一個範例,而不是最好的。也應理解的是,此處所描述的特徵、層及/或元件係以相對於彼此的特定尺寸及/或方位顯示以達到簡化及易於了解的目的,其實際尺寸及/或方位可大致上不同於此處所示。
因此,本發明的一些實施例係有關於一佈植技術,此技術能改善長通道電晶體性能但對於短通道電晶體性能卻只有很小的影響,甚至沒有任何影響。為了減少DIBL,基板上的長通道和短通道電晶體都必須實施環形佈植(halo implant)。雖然環形佈植改良短通道電晶體的性能,它卻降低了長通道電
晶體的性能。因此,反向環形(counter-halo implant)佈植必須進一步被實施在長通道電晶體上使能恢復它們的性能。為了達到此目的,反向環形佈植以一角度被實施,其將摻雜物雜質導入靠近長通道電晶體的源極/汲極區域中以抵消環形佈植的影響,在實施反向環形佈植的同時,短通道電晶體的通道必須被遮蔽以避免受到影響。在此揭露的實施例可改善長通道電晶體的DIBL、Gds、增益,並對短通道電晶體性能上造成很小的影響至沒有影響,且沒有額外的光罩花費。
在一些實施例中,本揭露係關於一種方法,包括形成複數個第一閘極結構於一基板上,其中這些第一閘極結構具有一垂直尺寸(h)且被一第一水平間隔(s1)隔離。這種方法更包括形成複數個第二閘極結構於基板上,其中第二閘極結構具有垂直尺寸(h)且被一第二水平間隔(s2)隔離,其大於第一水平間隔(s1)。這種方法更包括以一垂直角度實施一佈植以將摻雜物雜質導入基板中,其中此角度大於一第一閾值以使得此佈植被第一閘極結構阻擋以免到達基板。
在一些實施例中,本揭露係關於一種方法,包括將一第一雜質類型的摻雜物雜質導入一基板的第一和第二電晶體區域中,其中第一和第二電晶體區域分別包括第一和第二通道區域及第一和第二源極/汲極區域。這種方法更包括凹陷基板至第一和第二電晶體區域之上,並形成第一和第二含碳材料層於第一和第二電晶體區域之上。這種方法更包括形成第一和第二基板材料層於第一和第二含碳材料層之上,且形成第一和第二閘極介電質於第一和第二基板材料層之上。這種方法更
包括形成第一和第二閘極結構於第一和第二通道區域中的第一和第二閘極介電質之上。第一閘極結構被一第一水平間隔(s1)自一第三閘極結構隔離,且第二閘極結構被一第二水平間隔(s2)自一第四閘極結構隔離(s2>s1)。這種方法更包括以一第一角度實施一第一佈植以將更多第一雜質類型的摻雜物雜質導入基板的第一和第二通道區域的邊緣中。這種方法更包括以一第二垂直角度實施一第二佈植以將一第二雜質類型的摻雜物雜質導入第一和第二通道區域中。第二雜質類型的摻雜物雜質與第一雜質類型相反。第二角度大於第一閾值以使得第二佈植被第三閘極結構阻擋以免到達第一通道區域。
在一些實施例中,本揭露係關於一種形成於一半導體基板上的整合晶片,包括一第一電晶體,其包括一第一閘極電極和具有第一通道長度L1的一第一通道區域;且一第二電晶體包括一第二閘極電極和具有第二通道長度L2的一第二通道區域。第一和第二通道區域已被摻雜物雜質摻雜以使得摻雜物濃度在第一和第二通道區域的邊緣高於第一和第二通道區域的中央。並且,摻雜物濃度於第一通道區域的邊緣高於第二通道區域的邊緣。
600‧‧‧方法
602-616‧‧‧步驟
Claims (10)
- 一種形成於半導體基板上的整合晶片之製造方法,包括:將一第一雜質類型的摻雜物雜質導入一基板的第一和第二電晶體區域中,其中該第一和第二電晶體區域分別包括第一和第二通道區域及第一和第二源極/汲極區域;凹陷該基板至該第一和第二電晶體區域之上;形成第一和第二含碳材料層於該第一和第二電晶體區域之上;形成第一和第二基板材料層於該第一和第二含碳材料層之上;形成第一和第二閘極介電質於該第一和第二基板材料層之上;形成第一和第二閘極結構於該第一和第二通道區域中的該第一和第二閘極介電質之上,其中該第一閘極結構被一第一水平間隔(s1)自一第三閘極結構隔離,其中該第二閘極結構被一第二水平間隔(s2)自一第四閘極結構隔離,且其中s2大於s1;以一第一角度實施一第一佈植以將更多該第一雜質類型的摻雜物雜質導入該基板的該第一和第二通道區域的邊緣中;以及以一第二垂直角度實施一第二佈植以導入一第二雜質類型的摻雜物雜質,其與該第一雜質類型相反,其中該第二角度大於一第一閾值以使得該第二佈植被該第三閘極結構阻擋以免到達該第一通道區域。
- 如申請專利範圍第1項所述之製造方法,其中該第二角度小於一第二閾值以使得該佈植不被該第四閘極結構阻擋而無法到達該第二通道區域,其中該第一到第四閘極結構具有垂直尺寸(h)。
- 如申請專利範圍第2項所述之製造方法,其中該第二閾值大約等於反正切(arctangent)(s2/h)。
- 如申請專利範圍第2項所述之製造方法,其中該第一閾值大約等於反正切(arctangent)(s1/h)。
- 如申請專利範圍第1項所述之製造方法,其中該第一雜質類型的該摻雜物雜質包括硼、碳、銦(indium)、或前述之組合。
- 如申請專利範圍第1項所述之製造方法,其中該第二雜質類型的該摻雜物雜質包括磷、銻、砷、或前述之組合。
- 如申請專利範圍第1項所述之製造方法,尚包括:實施一第三佈植以將第一額外摻雜物雜質導入該第一和第二通道區域中,其中該第三佈植提高該第一通道區域中的源極-至-汲極的電流控制,但增加該第二通道區域中的一閾值電壓一△(delta)值;以及以該第二垂直角度實施一第四佈植以將第二額外摻雜物雜質導入該第二通道區域中,以該第三閘極結構阻擋該第二額外摻雜物雜質以免到達該第一通道區域,其中該第四佈植降低該第二通道區域中的該閾值電壓約該△(delta)值。
- 一種形成於一半導體基板上的整合晶片,包括:一第一電晶體,包括一第一閘極電極和具有第一通道長度 L1的一第一通道區域;一第二電晶體,包括一第二閘極電極和具有第二通道長度L2的一第二通道區域;其中該第一和第二通道區域已被摻雜物雜質摻雜以使得該第一和第二通道區域的一摻雜物濃度於該第一和第二通道區域的邊緣高於該第一和第二通道區域的中央;以及其中該摻雜物濃度於該第一通道區域的邊緣高於該第二通道區域的邊緣。
- 如申請專利範圍第8項所述之整合晶片,其中該半導體基板包括一碳化矽層,其位於一矽層之下。
- 如申請專利範圍第8項所述之整合晶片,其中該第一和第二閘極電極位於包括一高介電常數(high-k)介電質的第一和第二閘極介電質之上。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US14/156,496 US9425099B2 (en) | 2014-01-16 | 2014-01-16 | Epitaxial channel with a counter-halo implant to improve analog gain |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201539549A TW201539549A (zh) | 2015-10-16 |
| TWI541872B true TWI541872B (zh) | 2016-07-11 |
Family
ID=53521973
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW103146197A TWI541872B (zh) | 2014-01-16 | 2014-12-30 | 形成於半導體基板上的整合晶片及其製造方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (2) | US9425099B2 (zh) |
| DE (1) | DE102014019413B4 (zh) |
| TW (1) | TWI541872B (zh) |
Families Citing this family (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US4884974A (en) * | 1987-12-21 | 1989-12-05 | View-Master Ideal Group, Inc. | Interactive talking book and audio player assembly |
| US10811528B2 (en) | 2018-03-21 | 2020-10-20 | International Business Machines Corporation | Two step fin etch and reveal for VTFETs and high breakdown LDVTFETs |
| US11031461B2 (en) * | 2019-08-25 | 2021-06-08 | Genesic Semiconductor Inc. | Manufacture of robust, high-performance devices |
| US12519010B2 (en) * | 2022-05-03 | 2026-01-06 | Newport Fab, Llc | SOI structures with carbon in body regions for improved RF-SOI switches |
Family Cites Families (53)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2823393B2 (ja) * | 1991-09-09 | 1998-11-11 | シャープ株式会社 | 半導体メモリ素子及びその製造方法 |
| US5561302A (en) | 1994-09-26 | 1996-10-01 | Motorola, Inc. | Enhanced mobility MOSFET device and method |
| US6040208A (en) * | 1997-08-29 | 2000-03-21 | Micron Technology, Inc. | Angled ion implantation for selective doping |
| US6215148B1 (en) * | 1998-05-20 | 2001-04-10 | Saifun Semiconductors Ltd. | NROM cell with improved programming, erasing and cycling |
| US6541343B1 (en) | 1999-12-30 | 2003-04-01 | Intel Corporation | Methods of making field effect transistor structure with partially isolated source/drain junctions |
| US6566204B1 (en) * | 2000-03-31 | 2003-05-20 | National Semiconductor Corporation | Use of mask shadowing and angled implantation in fabricating asymmetrical field-effect transistors |
| US6589847B1 (en) * | 2000-08-03 | 2003-07-08 | Advanced Micro Devices, Inc. | Tilted counter-doped implant to sharpen halo profile |
| US7064399B2 (en) * | 2000-09-15 | 2006-06-20 | Texas Instruments Incorporated | Advanced CMOS using super steep retrograde wells |
| US6489223B1 (en) * | 2001-07-03 | 2002-12-03 | International Business Machines Corporation | Angled implant process |
| US6906350B2 (en) | 2001-10-24 | 2005-06-14 | Cree, Inc. | Delta doped silicon carbide metal-semiconductor field effect transistors having a gate disposed in a double recess structure |
| JP4463482B2 (ja) | 2002-07-11 | 2010-05-19 | パナソニック株式会社 | Misfet及びその製造方法 |
| JP3857622B2 (ja) * | 2002-07-15 | 2006-12-13 | 株式会社東芝 | 半導体装置およびその製造方法 |
| US7491988B2 (en) | 2004-06-28 | 2009-02-17 | Intel Corporation | Transistors with increased mobility in the channel zone and method of fabrication |
| JP4149980B2 (ja) * | 2004-09-17 | 2008-09-17 | シャープ株式会社 | 半導体製造装置の製造方法 |
| US20060065937A1 (en) | 2004-09-30 | 2006-03-30 | Thomas Hoffmann | Short channel effect of MOS devices by retrograde well engineering using tilted dopant implantation into recessed source/drain regions |
| KR100673001B1 (ko) * | 2005-04-04 | 2007-01-24 | 삼성전자주식회사 | 비휘발성 메모리 장치 및 그 제조방법 |
| US7952149B2 (en) * | 2005-05-12 | 2011-05-31 | International Business Machines Corporation | Anti-halo compensation |
| US7569443B2 (en) | 2005-06-21 | 2009-08-04 | Intel Corporation | Complementary metal oxide semiconductor integrated circuit using raised source drain and replacement metal gate |
| US7838369B2 (en) * | 2005-08-29 | 2010-11-23 | National Semiconductor Corporation | Fabrication of semiconductor architecture having field-effect transistors especially suitable for analog applications |
| US7608515B2 (en) | 2006-02-14 | 2009-10-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Diffusion layer for stressed semiconductor devices |
| US7761278B2 (en) | 2007-02-12 | 2010-07-20 | International Business Machines Corporation | Semiconductor device stress modeling methodology |
| US20080242032A1 (en) | 2007-03-29 | 2008-10-02 | Texas Instruments Incorporated | Carbon-Doped Epitaxial SiGe |
| US7485519B2 (en) | 2007-03-30 | 2009-02-03 | International Business Machines Corporation | After gate fabrication of field effect transistor having tensile and compressive regions |
| WO2008137480A2 (en) | 2007-05-01 | 2008-11-13 | Dsm Solutions, Inc. | Active area junction isolation structure and junction isolated transistors including igfet, jfet and mos transistors and method for making |
| WO2008137724A1 (en) | 2007-05-03 | 2008-11-13 | Dsm Solutions, Inc. | Strained channel p-type jfet and fabrication method thereof |
| US7943468B2 (en) * | 2008-03-31 | 2011-05-17 | Intel Corporation | Penetrating implant for forming a semiconductor device |
| US7838887B2 (en) | 2008-04-30 | 2010-11-23 | Taiwan Semiconductor Manufacturing Company, Ltd. | Source/drain carbon implant and RTA anneal, pre-SiGe deposition |
| US20090289280A1 (en) | 2008-05-22 | 2009-11-26 | Da Zhang | Method for Making Transistors and the Device Thereof |
| KR20100080159A (ko) | 2008-12-31 | 2010-07-08 | 주식회사 동부하이텍 | 반도체 소자 및 그 제조방법 |
| JP5350815B2 (ja) | 2009-01-22 | 2013-11-27 | 株式会社東芝 | 半導体装置 |
| KR20100133676A (ko) * | 2009-06-12 | 2010-12-22 | 삼성전자주식회사 | 경사 이온 주입을 이용한 비휘발성 메모리 장치의 제조 방법 |
| US8017483B2 (en) * | 2009-06-29 | 2011-09-13 | International Business Machines Corporation | Method of creating asymmetric field-effect-transistors |
| US20110031503A1 (en) | 2009-08-10 | 2011-02-10 | International Business Machines Corporation | Device with stressed channel |
| US20110079861A1 (en) | 2009-09-30 | 2011-04-07 | Lucian Shifren | Advanced Transistors with Threshold Voltage Set Dopant Structures |
| US20110215376A1 (en) | 2010-03-08 | 2011-09-08 | International Business Machines Corporation | Pre-gate, source/drain strain layer formation |
| US8304840B2 (en) * | 2010-07-29 | 2012-11-06 | Taiwan Semiconductor Manufacturing Company, Ltd. | Spacer structures of a semiconductor device |
| US8659054B2 (en) | 2010-10-15 | 2014-02-25 | International Business Machines Corporation | Method and structure for pFET junction profile with SiGe channel |
| US8357579B2 (en) | 2010-11-30 | 2013-01-22 | Taiwan Semiconductor Manufacturing Company, Ltd. | Methods of forming integrated circuits |
| US8569156B1 (en) | 2011-05-16 | 2013-10-29 | Suvolta, Inc. | Reducing or eliminating pre-amorphization in transistor manufacture |
| US8298895B1 (en) * | 2011-10-31 | 2012-10-30 | International Business Machines Corporation | Selective threshold voltage implants for long channel devices |
| US8993424B2 (en) | 2011-11-03 | 2015-03-31 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for forming a semiconductor transistor device with optimized dopant profile |
| KR20130049541A (ko) | 2011-11-04 | 2013-05-14 | 삼성전자주식회사 | 이동통신 시스템에서 데이터를 전송하기 위한 장치 및 방법 |
| KR101868803B1 (ko) | 2011-11-04 | 2018-06-22 | 삼성전자주식회사 | 스트레스 기억 기술(smt)을 이용한 반도체 장치의 제조 방법 |
| US20130200455A1 (en) | 2012-02-08 | 2013-08-08 | Taiwan Semiconductor Manufacturing Company, Ltd. | Dislocation smt for finfet device |
| TWI521574B (zh) | 2012-05-23 | 2016-02-11 | 聯華電子股份有限公司 | 半導體製程 |
| US8669167B1 (en) * | 2012-08-28 | 2014-03-11 | International Business Machines Corporation | Techniques for metal gate workfunction engineering to enable multiple threshold voltage FINFET devices |
| US9202917B2 (en) | 2013-07-29 | 2015-12-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Buried SiGe oxide FinFET scheme for device enhancement |
| US8916442B2 (en) | 2013-01-17 | 2014-12-23 | Globalfoundries Inc. | Method of forming step doping channel profile for super steep retrograde well field effect transistor and resulting device |
| US9972524B2 (en) | 2013-03-11 | 2018-05-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Method for fabricating a semiconductor device |
| US9224814B2 (en) | 2014-01-16 | 2015-12-29 | Taiwan Semiconductor Manufacturing Co., Ltd. | Process design to improve transistor variations and performance |
| US9252236B2 (en) * | 2014-02-25 | 2016-02-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Counter pocket implant to improve analog gain |
| US9466670B2 (en) | 2014-03-12 | 2016-10-11 | Taiwan Semiconductor Manufacturing Co., Ltd. | Sandwich epi channel for device enhancement |
| US9419136B2 (en) | 2014-04-14 | 2016-08-16 | Taiwan Semiconductor Manufacturing Co., Ltd. | Dislocation stress memorization technique (DSMT) on epitaxial channel devices |
-
2014
- 2014-01-16 US US14/156,496 patent/US9425099B2/en not_active Expired - Fee Related
- 2014-12-22 DE DE102014019413.2A patent/DE102014019413B4/de active Active
- 2014-12-30 TW TW103146197A patent/TWI541872B/zh not_active IP Right Cessation
-
2016
- 2016-06-03 US US15/172,417 patent/US9899475B2/en active Active
Also Published As
| Publication number | Publication date |
|---|---|
| US9899475B2 (en) | 2018-02-20 |
| DE102014019413A1 (de) | 2015-07-30 |
| US9425099B2 (en) | 2016-08-23 |
| TW201539549A (zh) | 2015-10-16 |
| US20150200139A1 (en) | 2015-07-16 |
| DE102014019413B4 (de) | 2018-05-17 |
| US20160284800A1 (en) | 2016-09-29 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7741138B2 (en) | Semiconductor device and fabricating method thereof | |
| CN100399576C (zh) | 于沟道区域中具有退化掺杂分布的半导体组件及用于制造该半导体组件的方法 | |
| US20150295085A1 (en) | Dislocation Stress Memorization Technique (DSMT) on Epitaxial Channel Devices | |
| US8962416B1 (en) | Split gate non-volatile memory cell | |
| US9553150B2 (en) | Transistor design | |
| US20120256240A1 (en) | Method for increasing penetration depth of drain and source implantation species for a given gate height | |
| US9768297B2 (en) | Process design to improve transistor variations and performance | |
| CN103367163B (zh) | 栅极下方具有选择性掺杂剂去活化的mosfet | |
| TWI541872B (zh) | 形成於半導體基板上的整合晶片及其製造方法 | |
| US9525031B2 (en) | Epitaxial channel | |
| US9362399B2 (en) | Well implant through dummy gate oxide in gate-last process | |
| US9312378B2 (en) | Transistor device | |
| US7279386B2 (en) | Method for forming a semiconductor arrangement with gate sidewall spacers of specific dimensions | |
| US20090114957A1 (en) | Semiconductor device and method of manufacturing the same | |
| US7122862B2 (en) | Reduction of channel hot carrier effects in transistor devices | |
| CN111129107A (zh) | 半导体器件及其制作方法 | |
| US9437494B2 (en) | Semiconductor arrangement and formation thereof | |
| US7736961B2 (en) | High voltage depletion FET employing a channel stopping implant | |
| JP3348517B2 (ja) | 薄膜電界効果トランジスタの製造方法 | |
| CN106033726B (zh) | 场效应晶体管的制作方法 | |
| KR100573274B1 (ko) | 전계 효과 트렌지스터 및 그의 제조방법 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |