TWI460585B - 除錯系統及執行除錯系統操作之方法 - Google Patents
除錯系統及執行除錯系統操作之方法 Download PDFInfo
- Publication number
- TWI460585B TWI460585B TW101141309A TW101141309A TWI460585B TW I460585 B TWI460585 B TW I460585B TW 101141309 A TW101141309 A TW 101141309A TW 101141309 A TW101141309 A TW 101141309A TW I460585 B TWI460585 B TW I460585B
- Authority
- TW
- Taiwan
- Prior art keywords
- debug
- breakpoint
- breakpoints
- processor
- software breakpoint
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Prevention of errors by analysis, debugging or testing of software
- G06F11/362—Debugging of software
- G06F11/3636—Debugging of software by tracing the execution of the program
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Prevention of errors by analysis, debugging or testing of software
- G06F11/362—Debugging of software
- G06F11/3644—Debugging of software by instrumenting at runtime
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/36—Prevention of errors by analysis, debugging or testing of software
- G06F11/362—Debugging of software
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Debugging And Monitoring (AREA)
Description
本發明係有關於軟體斷點處理領域,特別是有關於通過在特定條件下刪除指令替換(instruction replacement)與執行來提高軟體斷點處理的性能。
一些除錯器,例如GNU計划除錯器(GNU Project debugger,GDB),提供了當處理器停止時,決定如何處理斷點的選項。斷點可留在記憶體中或者自記憶體移除。假若斷點留在記憶體中,並且要求除錯器讀取記憶體中斷點存在的區域,則除錯器在將此區域內容顯示給用戶前,以原始記憶體內容來遮蔽斷點。
本發明通過在特定條件下刪除指令替換與執行來提高處理特定種類斷點的速度及性能,相較於現有技術有了很大進步。
有鑒於此,本發明提供除錯系統及執行除錯系統操作之方法。
根據本發明之一實施例,提供一種除錯系統,包含除錯模塊。除錯模塊接收包含至少一軟體斷點之應用,當目標系統遇到軟體斷點時,除錯模塊開始處理軟體斷點,決定軟體斷點是否為選擇性軟體斷點,假若決定遇到選擇性軟體斷點,則刪除對所有其他剩餘斷點之指令替換以及於遇到軟體斷點處應用之原始指令之執行,或者刪除對所有其他剩餘斷點之指令替換並且於遇到軟體斷點處重新安裝該選擇性軟體斷點。
根據本發明之另一實施例,提供執行除錯系統之操作之方法,包含:提供應用以執行;使用除錯模塊來接收包含至少一軟體斷點之該應用,當目標系統遇軟體斷點時,除錯模塊開始處理軟體斷點,決定軟體斷點是否為選擇性軟體斷點,假若決定遇到選擇性軟體斷點,則刪除對所有其他剩餘斷點之指令替換以及於遇到選擇性軟體斷點處應用之原始指令之執行,或者刪除對所有其他剩餘斷點之指令替換並且於遇到選擇性軟體斷點處重新安裝該選擇性軟體斷點。
本發明所提出之除錯系統及執行除錯系統操作之方法,其通過在決定遇到選擇性軟體斷點時刪除指令替換來提高處理特定種類斷點的速度及性能。
本發明提供一種基於斷點的個別屬性(individual attribute),而不是影響所有斷點的總體選項(global option)來處理特定軟體斷點之技術方法。特別地,本發明依靠兩種軟體斷點應用之特定場景來確定如何繼續進行以及如何處理指令集(instruction set)中剩餘的斷點。上述指令集為所提供之待處理指令集。除錯器基於遇到哪一個斷點場景來決定如何繼續進行對所加載的應用中其他剩餘斷點之處理。
第1圖為依本發明一實施例,顯示所使用之除錯系統2之示意圖。除錯系統2包括主機4。主機4包含由用戶控制的計算機,一般為具有處理器、處理器記憶體、硬碟儲存器(hard disk storage)、以及其他週邊裝置(peripheral device)之個人計算機。主機4使用其處理器以及處理器記憶體來完成耦接於除錯介面10之除錯器8。除錯器8與除錯介面10可視為運行於除錯模塊中。除錯器8為運行於主機4上之軟體應用,用於控制目標系統6,並且顯示資訊來允許用戶診斷並且分析待運行於目標系統6上之應用代碼。除錯介面10為目標系統6與運行於主機4上之除錯器8之間的介面模塊。
目標系統6執行包括軟體斷點之所加載之應用。軟體斷點為一種特別指令,當執行軟體斷點時會使得處理器進入除錯模式,除錯模式中除錯器8具有控制權。一般地,通過保留應用之原始指令,並且將其替換為特別之斷點指令來設置
軟體斷點。除錯器還支援自動斷點。自動斷點係基於所加載之應用中預定義標記(predefined label)之存在而被自動設置之斷點。
假若存在特定預定義標記,除錯器8或者除錯介面10在這些位置自動設置斷點,而無需用戶明確地進行設置。當發現自動或者條件性的(conditional)軟體斷點(即選擇性軟體斷點)時,除錯器8或者除錯介面10基於位址、屬性、以及可能來源於處理器自身之資料評估特定條件,並且無需與用戶之交互動作就決定處理器是否應該保持停止狀態亦或自動返回運行狀態。
目前之現有技術中,當在目標系統中觸發斷點事件(breakpoint event)時,除錯器或者除錯介面基於事件發生之位址來決定如何處理此斷點事件。假若斷點為自動或者條件性的斷點,則除錯器8或者除錯介面10評估斷點之條件,並且可選擇地(optionally)於執行一些特定動作後,不受用戶干預地將處理器設置為再次運行。每當發現一個斷點且處理器停止,則自記憶體移除系統中之所有其他斷點,並且以所保存之其原始指令來替換。假若將處理器設置為再次運行,則必須首先於指令之前停止的地方執行單步(single step)指令,以越過(get beyond)目前斷點之位址,接著將所有斷點寫入記憶體,並且再次保存原始指令以待後續使
用。接著,可將處理器設置為運行。
本發明識別兩種斷點使用場景,第一斷點使用場景為斷點位於當被執行時,對目標系統之處理器狀態沒有副作用之指令上。例如,位於無操作(No Operation,以下稱為NOP)指令上。當遇到位於NOP指令上之斷點時,不再需要自記憶體中移除斷點,並且可跳過單步指令以加快斷點處理。這是因為NOP指令作為斷點之佔位(placeholder),於不被執行時,對應用沒有副作用。第二斷點使用場景為使用簡化斷點處理之輕量斷點(Lightweight Breakpoint,以下稱為LWBP)。一般地,當遇到斷點並且處理器停止,則自記憶體移除系統中所有其他斷點,並且以其原始指令替換。當遇到標示為LWBP之斷點時,除錯器/除錯介面僅移除LWBP,並且保持等待,直到做出於自記憶體移除系統中所有其他斷點前確實保持處理器停止之決定。假若於處理LWBP之後,決定應該將處理器設置為再次運行,則僅需要重新安裝LWBP。自動斷點亦可為LWBP,但是並非所有LWBP都是自動斷點。
第2圖為顯示於執行所加載之應用期間,當發現NOP指令上之軟體斷點時,本發明之除錯系統2所執行步驟之處理流程圖。處理流程16中,如步驟18所示,加載之應用具有於所選擇之位址設置之斷點(包含自動斷點),即斷點(包
含自動斷點)設置於所選擇之位址。主機4之處理器執行除錯器8。於目標系統6上執行應用。如步驟20所示,當執行於目標系統6上之應用執行軟體斷點指令時,觸發斷點,即處理器運行,並且觸發斷點事件。由此如步驟22所示,啟動除錯器8來評估斷點之位址與屬性。除錯器8啟動斷點處理器(handler)來執行處理流程24所示之處理斷點之動作。如步驟26所示,自除錯器8接收資訊之後,斷點處理器決定原始指令是否為NOP指令。假若決定原始指令係NOP指令,則如步驟28所示,個人計算機不降速(decrement),並且如步驟30所示,不卸載任何剩餘斷點(即刪除對所有其他剩餘斷點之指令替換與於遇到該選擇性軟體斷點處該應用之原始指令之執行)。假若決定斷點並非NOP指令,則如步驟32所示,個人計算機降速,並且如步驟34所示,卸載所有斷點。
此外,步驟35決定斷點是否為自動斷點,以及是否滿足允許除錯器8將處理器設置為再次運行之條件。假若處理器待設置為再次運行則需要完成處理流程36所示任務,並且假若處理器於除錯器8之控制下待保持停止,則需要完成處理流程38所示步驟。具體地,處理流程36顯示,假若自動斷點位於NOP指令上,則如步驟40所示,不執行目前的單步指令,並且如步驟42所示,沒有斷點重新安裝。步驟48中將處理器設置為運行。如處理流程36所示,假若決定
自動斷點不位於NOP指令上,則如步驟44所示接著執行目前的單步指令並且如步驟46所示,重新安裝所有斷點。再次說明,步驟48中將處理器設置為運行。處理流程38顯示於除錯器8之控制下,當要保持處理器停止時所需步驟。此狀況下,假若斷點位於NOP指令上,則如步驟50所示,卸載所有斷點。
當遇到位於NOP指令上之斷點時,不再需要移除斷點,並且還可以跳過單步指令,以加快斷點處理,這是因為NOP指令作為斷點之佔位,於不被執行時,對應用沒有副作用。這一點,於重複遇到自動或者條件性斷點,並且除錯器8或者除錯介面10一般地於處理斷點後自動恢復(resume)應用時,特別有用。
第3圖為顯示於執行所加載之應用期間,當遇到LWBP時,本發明之除錯系統2所執行步驟之處理流程圖。處理流程60中,如步驟62所示,加載之應用具有於所選擇之位址設置之斷點(包含自動斷點),即斷點(包含自動斷點)設置於所選擇之位址。主機4之處理器執行除錯器8。於目標系統6上執行應用。如步驟64所示,當於目標系統6上運行之應用執行軟體斷點指令時,觸發斷點,即處理器運行,並且觸發斷點事件。由此如步驟66所示,啟動除錯器8來評估斷點之位址與屬性。除錯器8啟動斷點處理器來執行處
理流程68所示之處理斷點之動作。如步驟70所示,斷點處理器使個人計算機降速來決定是否遇到LWBP。假若遇到LWBP,則如步驟72所示,僅卸載LWBP,而不卸載剩餘斷點(即刪除對所有其他剩餘斷點之指令替換),否則,假若遇到的並非LWBP,則如步驟74所示,卸載所有斷點。
此外,步驟76決定斷點是否為自動斷點,以及是否滿足允許除錯器8將處理器設置為再次運行之條件。假若處理器待設置為再次運行則需要完成處理流程78所示任務,並且假若處理器於除錯器8之控制下待保持停止,則需要完成處理流程80所示步驟。具體地,處理流程78顯示,如步驟82所示,執行目前的單步指令。假若斷點為LWBP,則如步驟84所示,僅重新安裝LWBP。步驟88中將處理器設置為運行。如步驟82所示,假若決定自動斷點並非LWBP,則如步驟86所示,重新安裝所有斷點。再次說明,步驟88中將處理器設置為運行。處理流程80顯示,當處理器於除錯器8之控制下待保持停止時所需之步驟。此狀況下,假若斷點為LWBP,則如步驟90所示,卸載所有剩餘斷點。
此場景中,當遇到LWBP時,由於不需要交換所有已安裝斷點,性能得以提高。本實施例中,最初僅將LWBP移除。此外,當除錯器8決定自動將處理器設置為再次運行,性能進一步得到提高。這是因為,無需重新安裝所有斷點,而僅
重新安裝LWBP。條件性軟體斷點以及用於文檔輸入/輸出(File I/O)操作之軟體斷點係LWBP能夠提高性能之好範例。
雖然本發明已以較佳實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作更動與潤飾,因此本發明之保護範圍當視後附之申請專利範圍所界定者為準。
2‧‧‧除錯系統
4‧‧‧主機
6‧‧‧目標系統
8‧‧‧除錯器
10‧‧‧除錯介面
18、20、22、26、28、30、32、34、35、40、42、44、46、48、50、62、64、66、70、72、74、76、82、84、86、88、90‧‧‧步驟
16、24、36、38、60、68、78、80‧‧‧處理流程
第1圖為依本發明一實施例,顯示所使用之除錯系統之示意圖。
第2圖為顯示於執行所加載之應用期間,當發現NOP指令上之軟體斷點時,本發明之除錯系統所執行步驟之處理流程圖。
第3圖為顯示於執行所加載之應用期間,當遇到LWBP時,本發明之除錯系統所執行步驟之處理流程圖。
2‧‧‧除錯系統
4‧‧‧主機
6‧‧‧目標系統
8‧‧‧除錯器
10‧‧‧除錯介面
Claims (20)
- 一種除錯系統,包含:一除錯模塊,接收包含至少一軟體斷點之應用,當一目標系統遇到該至少一軟體斷點時,該除錯模塊開始處理該至少一軟體斷點,決定該至少一軟體斷點是否為選擇性軟體斷點,假若決定遇到選擇性軟體斷點,則該除錯模塊刪除對所有其他剩餘斷點之指令替換以及於遇到該選擇性軟體斷點處該應用之原始指令之執行,或者刪除對所有其他剩餘斷點之指令替換並且於遇到該選擇性軟體斷點處重新安裝所遇到之該選擇性軟體斷點。
- 如申請專利範圍第1項所述之除錯系統,更包含一主機系統,執行該除錯模塊。
- 如申請專利範圍第2項所述之除錯系統,其中該主機系統使用該除錯模塊來控制該目標系統。
- 如申請專利範圍第1項所述之除錯系統,其中該除錯模塊包含一除錯器以及一除錯介面。
- 如申請專利範圍第1項所述之除錯系統,其中該選擇性軟體斷點位於對該目標系統之處理器之狀態沒有副作用之一指令上。
- 如申請專利範圍第5項所述之除錯系統,其中該除錯模塊於決定該目標系統上之該處理器保持停止或者繼續運行之前,保留所有已安裝斷點。
- 如申請專利範圍第6項所述之除錯系統,其中該除錯模塊於處理該選擇性軟體斷點後,決定自動將該處理器設置為運行,並且自動恢復執行該應用。
- 如申請專利範圍第1項所述之除錯系統,其中該選擇性軟體斷點包含一輕量斷點。
- 如申請專利範圍第8項所述之除錯系統,其中該除錯模塊於決定該目標系統上之一處理器保持停止或者繼續運行之前,保留除該輕量斷點之外的所有已安裝斷點。
- 如申請專利範圍第9項所述之除錯系統,其中該除錯模塊決定自動將該處理器設置為運行,以重新安裝之該輕量斷點以及其他已安裝斷點來恢復執行該應用。
- 一種執行除錯系統之操作之方法,包含:提供一應用以執行;使用一除錯模塊來接收包含至少一軟體斷點之該應 用,當一目標系統遇到該至少一軟體斷點時,該除錯模塊開始處理該至少一軟體斷點,決定該至少一軟體斷點是否為選擇性軟體斷點,假若決定遇到選擇性軟體斷點,則該除錯模塊刪除對所有其他剩餘斷點之指令替換以及於遇到該選擇性軟體斷點處該應用之原始指令之執行,或者刪除對所有其他剩餘斷點之指令替換並且於遇到該選擇性軟體斷點處重新安裝所遇到之該選擇性軟體斷點。
- 如申請專利範圍第11項所述之執行除錯系統之操作之方法,其中由一主機系統執行該除錯模塊。
- 如申請專利範圍第12項所述之執行除錯系統之操作之方法,其中該主機系統使用該除錯模塊來控制該目標系統。
- 如申請專利範圍第11項所述之執行除錯系統之操作之方法,其中該除錯模塊包含一除錯器以及一除錯介面。
- 如申請專利範圍第11項所述之執行除錯系統之操作之方法,其中該選擇性軟體斷點位於對該目標系統之處理器之狀態沒有副作用之一指令上。
- 如申請專利範圍第15項所述之執行除錯系統之操作之方法,其中該除錯模塊於決定該目標系統上之一處理器保持 停止或者繼續運行之前,保留所有已安裝斷點。
- 如申請專利範圍第16項所述之執行除錯系統之操作之方法,其中該除錯模塊於處理該選擇性軟體斷點後,決定自動將該處理器設置為運行,並且自動恢復執行該應用。
- 如申請專利範圍第11項所述之執行除錯系統之操作之方法,其中該選擇性軟體斷點包含一輕量斷點。
- 如申請專利範圍第18項所述之執行除錯系統之操作之方法,其中該除錯模塊於決定該目標系統上之一處理器保持停止或者繼續運行之前,保留除該輕量斷點之外的所有已安裝斷點。
- 如申請專利範圍第19項所述之執行除錯系統之操作之方法,其中該除錯模塊決定自動將該處理器設置為運行,以重新安裝之該輕量斷點以及其他已安裝斷點來恢復執行該應用。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US13/293,099 US8726244B2 (en) | 2011-11-09 | 2011-11-09 | Software breakpoint handling by eliminating instruction replacement and execution under certain conditions |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW201319802A TW201319802A (zh) | 2013-05-16 |
| TWI460585B true TWI460585B (zh) | 2014-11-11 |
Family
ID=48224642
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW101141309A TWI460585B (zh) | 2011-11-09 | 2012-11-07 | 除錯系統及執行除錯系統操作之方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US8726244B2 (zh) |
| CN (1) | CN103123603B (zh) |
| TW (1) | TWI460585B (zh) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US9122792B2 (en) * | 2013-05-17 | 2015-09-01 | International Business Machines Corporation | Step over operation for machine code function calls |
| US9507691B2 (en) | 2014-01-10 | 2016-11-29 | International Business Machines Corporation | Conditional component breakpoint setting system and method |
| US10540253B2 (en) | 2017-11-30 | 2020-01-21 | International Business Machines Corporation | Breakpoint with specified anchor points |
Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20060015853A1 (en) * | 2004-07-14 | 2006-01-19 | International Business Machines Corporation | Method and apparatus for on demand debugging, tracing, and logging of applications |
| US20060026582A1 (en) * | 2004-07-28 | 2006-02-02 | Jean-Francois Collard | Method and system for optional code scheduling |
| US20100083052A1 (en) * | 2008-09-30 | 2010-04-01 | International Business Machines Corporation | Apparatus, System, and Method for Multi-Address Space Tracing |
| TW201104427A (en) * | 2009-06-11 | 2011-02-01 | Freescale Semiconductor Inc | Processor and method for dynamic and selective alteration of address translation |
| TW201128348A (en) * | 2009-09-30 | 2011-08-16 | Via Tech Inc | Method for generating multiple serial bus chip selects using single chip select signal and modulation of clock signal frequency |
| TW201135456A (en) * | 2009-05-05 | 2011-10-16 | Freescale Semiconductor Inc | Address translation trace message generation for debug |
Family Cites Families (8)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| EP0992906B1 (en) * | 1998-10-06 | 2005-08-03 | Texas Instruments Inc. | Apparatus and method for software breakpoint in a delay slot |
| KR100802606B1 (ko) * | 2001-04-13 | 2008-02-13 | 엘지전자 주식회사 | 데이터의 천이 상태에 따른 디버깅 장치 및 방법 |
| US7296259B2 (en) * | 2002-09-11 | 2007-11-13 | Agere Systems Inc. | Processor system with cache-based software breakpoints |
| US7225431B2 (en) * | 2002-10-24 | 2007-05-29 | International Business Machines Corporation | Method and apparatus for setting breakpoints when debugging integrated executables in a heterogeneous architecture |
| US7360204B2 (en) * | 2003-05-08 | 2008-04-15 | International Business Machines Corporation | Grouping breakpoints by a criteria |
| US7383539B2 (en) * | 2003-09-18 | 2008-06-03 | International Business Machines Corporation | Managing breakpoints in a multi-threaded environment |
| CN101295279B (zh) * | 2007-04-29 | 2012-05-09 | 国际商业机器公司 | 多线程环境下的调试程序的方法和系统 |
| CN101364253A (zh) * | 2007-08-06 | 2009-02-11 | 电子科技大学 | 反恶意程序隐蔽调试引擎与方法 |
-
2011
- 2011-11-09 US US13/293,099 patent/US8726244B2/en not_active Expired - Fee Related
-
2012
- 2012-11-07 TW TW101141309A patent/TWI460585B/zh not_active IP Right Cessation
- 2012-11-09 CN CN201210447912.4A patent/CN103123603B/zh not_active Expired - Fee Related
Patent Citations (6)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20060015853A1 (en) * | 2004-07-14 | 2006-01-19 | International Business Machines Corporation | Method and apparatus for on demand debugging, tracing, and logging of applications |
| US20060026582A1 (en) * | 2004-07-28 | 2006-02-02 | Jean-Francois Collard | Method and system for optional code scheduling |
| US20100083052A1 (en) * | 2008-09-30 | 2010-04-01 | International Business Machines Corporation | Apparatus, System, and Method for Multi-Address Space Tracing |
| TW201135456A (en) * | 2009-05-05 | 2011-10-16 | Freescale Semiconductor Inc | Address translation trace message generation for debug |
| TW201104427A (en) * | 2009-06-11 | 2011-02-01 | Freescale Semiconductor Inc | Processor and method for dynamic and selective alteration of address translation |
| TW201128348A (en) * | 2009-09-30 | 2011-08-16 | Via Tech Inc | Method for generating multiple serial bus chip selects using single chip select signal and modulation of clock signal frequency |
Also Published As
| Publication number | Publication date |
|---|---|
| TW201319802A (zh) | 2013-05-16 |
| CN103123603A (zh) | 2013-05-29 |
| US8726244B2 (en) | 2014-05-13 |
| US20130117732A1 (en) | 2013-05-09 |
| CN103123603B (zh) | 2016-01-27 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US7992042B2 (en) | Debug support device, and program for directing computer to perform debugging method | |
| US7836430B2 (en) | Reversing execution of instructions in a debugger | |
| CN105528284B (zh) | 一种内核故障注入方法及电子设备 | |
| US8910126B2 (en) | Compiling source code for debugging with variable value restoration based on debugging user activity | |
| US8752024B2 (en) | Resuming a prior debug session | |
| US8225289B2 (en) | Method and system for improved tool interaction with a target | |
| US8806447B2 (en) | Step-type operation processing during debugging by machine instruction stepping concurrent with setting breakpoints | |
| US9298536B2 (en) | Creating an operating system dump | |
| CN104778116B (zh) | 一种多断点的软件调试装置和方法 | |
| CN102388368A (zh) | 一种内存监控方法及装置 | |
| US8756583B2 (en) | Thread-specific event management in a non-stop debugging environment | |
| TWI460585B (zh) | 除錯系統及執行除錯系統操作之方法 | |
| CN111208893B (zh) | 一种cpu复位的控制方法、系统及存储介质 | |
| US8701094B2 (en) | Event management in a non-stop debugging environment | |
| CN104536870B (zh) | 一种进程监控方法和装置 | |
| US20200272553A1 (en) | Configurable system for interaction with system or processor states in development tools | |
| US20240320031A1 (en) | Computer, control method, and computer readable medium | |
| JP5906789B2 (ja) | メッセージ出力制御装置及びメッセージ出力制御方法 | |
| US20090217014A1 (en) | Processor, memory device, processing device, and method for processing instruction | |
| CN106897083A (zh) | 一种安全扫描的方法及装置 | |
| JP5782389B2 (ja) | エミュレーションシステム、エミュレーションシステムの制御方法、エミュレーション装置、プログラム | |
| CN106021041B (zh) | 基于有限状态机的多周期非流水线cpu调试方法 | |
| JP5086823B2 (ja) | 半導体集積回路 | |
| CN106897051A (zh) | 一种进程清理的方法及装置 | |
| JP2007213396A (ja) | デバッグシステム、オペレーションシステム、デバッグ方法、プログラム |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |