[go: up one dir, main page]

TWI337765B - Semiconductor device and manufacturing method of the same - Google Patents

Semiconductor device and manufacturing method of the same Download PDF

Info

Publication number
TWI337765B
TWI337765B TW096104834A TW96104834A TWI337765B TW I337765 B TWI337765 B TW I337765B TW 096104834 A TW096104834 A TW 096104834A TW 96104834 A TW96104834 A TW 96104834A TW I337765 B TWI337765 B TW I337765B
Authority
TW
Taiwan
Prior art keywords
layer
electrode pad
copper
semiconductor device
electrode
Prior art date
Application number
TW096104834A
Other languages
English (en)
Other versions
TW200805531A (en
Inventor
Yutaka Makino
Tadahiro Okamoto
Takaki Kurita
Original Assignee
Fujitsu Semiconductor Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Semiconductor Ltd filed Critical Fujitsu Semiconductor Ltd
Publication of TW200805531A publication Critical patent/TW200805531A/zh
Application granted granted Critical
Publication of TWI337765B publication Critical patent/TWI337765B/zh

Links

Classifications

    • H10W72/00
    • H10W72/20
    • H10W72/012
    • H10W72/01255
    • H10W72/01257
    • H10W72/01935
    • H10W72/251
    • H10W72/252
    • H10W72/29
    • H10W72/923
    • H10W72/952

Landscapes

  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Chemically Coating (AREA)

Description

1337765 九、發明說明: C發明所屬之技術領域3 發明領域 本發明係基於且主張2006年7月14曰的曰本專利申請 5 案第2006-194852號的權益,該申請案的全部内容接併入本 發明作為參考文獻。 本發明係有關於一種藉由在電極墊上設置凸塊電極所 構成的半導體裝置及其製造方法。 C先前技術3 10 發明背景 現今對於電子裝置之小型化及高度性能存在著需求, 也存在著對於安裝在該電子裝置上之半導體裝置的高度性 能高度積體性以及高密度安裝的需求。 因此,為滿足高密度安裝的需求,以所謂的裸晶安裝 15 (bare chip mounting)作為一半導體元件(半導體晶片)的安 裝形式係引起了注意。 在此裸晶安裝中’連接半導體元件的電極及該半導體 元件形成於其上之一基材中的電極線路的方法傾向被使 用,即所謂的面朝下安裝(覆晶安裝),其中該半導體元件係 20 藉由在一半導體晶片上設置一凸塊電極,且連接該凸塊電 極至該基材的電極上而被安裝在該基材上。 當一包含該上部凸塊電極之半導體裝置被製造時,鋅 (Zn)被沉澱在電極墊上,例如,由無電電鍍方法以鋁-矽 (Al-Si)所製造,且隨後一鎳(Ni)層係藉由無電電鍍方法以鋅 5 1337765 (Zn)作為催化劑而形成,藉此形成一凸塊基座層。 隨後,一金(Au)被形成之後,覆蓋錄層,該凸塊電極 利用焊料或類似物作為材料在該鎳層上被形成在(例如, 見專利文件1)。 5 [專利文件1]日文專利第3615206號 然而,若一習知所使用之以鋁-矽(Al-Si)製造的電極墊 (Si : 1 wt%)被用來作為電極墊,當該凸塊電極以上述習知 技藝所形成時,很有可能凸塊電極與電極墊的黏著力不 足,其使得該凸塊電極分開。 10 通常地,如第10a圖所示,在一測試該凸塊電極的黏著 強度的剪切測試中,該測試係藉由將一剪切工具111拉至與 一凸塊電極105接觸,該凸塊電極形成在一電極墊103之表 面上且具有一鎳(Ni)所製成的基座層104介於凸塊電極及電 極墊之間,該電極墊103被設置在一半導體基材101上,且 15 具有一絕緣層102介於電極墊及半導體基材之間。 即,該刀刃鋒利的剪切工具111被使用,且藉由在一平 行該半導體基材101之表面的方向關於該凸塊電極105移動 此剪切工具111,且使其接觸該凸塊電極105,橫向的壓力 被施用至該凸塊電極105。 20 附帶地,在此圖中,元件符號106代表一氮化矽、聚醯 亞胺或其類似物所製成的鈍態層,且l〇6a代表一開口(窗), 其形成在該純態層106中。 若該凸塊電極105穩固地與該電極墊103連接,如第10B 圖所示,即使當該剪切工具1Π與其接觸,該凸塊電極105 6 不會與該電極墊103分離,且該凸塊電極105保留其未與剪 切工具111接觸的部份被分離及移除。 然而,當電極墊103及凸塊電極105之間的黏著力不充 足時,如第10C圖所示,由於剪切工具ill施予凸塊電極丨〇5 的壓力,電極墊丨〇3及基座層104之間會發生分離,且因此 該凸塊電極丨〇5會與該基座層104—起與該電極墊1〇3分離。 如上所述,以鋁-石夕(Al-Si)所製成的電極墊1〇3與該基 座層104之間的黏著力較低,且因此很難提供凸塊電極1〇5 與該電極墊1〇3之高黏著力。 本案發明人發現,電極墊103與基座層104之間的接觸 沒有足夠黏著力的一個原因是鋅(Zn)的形式,其在上述鎳 電鍍中作為一催化劑,當其被形成在該電極墊1〇3上時。 即,當該基座層104被形成時,作為催化劑的鋅(zn)對 於上述以鋁·矽(Al-Si)所製成的電極墊1 〇3具有較低的黏著 力,因此,如第11A圖所示,鋅(Zn)1〇7不存在的區域發生 在電極塾103的表面。 鋅(Zn)107係藉由諸如雙鋅酸鹽方法(d〇uble zincate method)之無電電鍍方法利用一含有鋅的浴液被沈積,但很 難使含有鋅的浴液均勻地接觸該電極墊的表面,致使沈 澱/沈積鋅(Zn)時,發生不均勻的密度或單側的分散。 辞(Zn)的單側分散也會造成鎳所製造的基座層1〇4之 單側的形成,且如第11B圖所示,該基座層1〇4不存在的一 區域S發先在該電極塾1〇3的表面。 由於上述發生的區域不存在基座層1〇4,如第11C圖所 示’該凸塊電極105於單側地形成在電極㈣⑽基座層ι〇4 及電極塾1G3之表面曝露部份處形成,且藉此出現了凸塊電 極105與電極墊1〇3直接接觸的—部份。 在此-連接的結構中,不只是電極塾1〇3與基座層1〇4 之間的黏著力會更加地惡化,而且包含於該凸塊電極ι〇5的 焊料,‘且f”會被擴散至電極塾1()3,此會嚴重地損害該半導體 裝置的可信賴度。 【發·明内容】 發明概要 本發明係為避免上述問題而研發完成,且本發明之目 的係提供—種半導體裝置,其係藉由在例如紹,Al-Si)之 主要以鋁(A1)所形成之電極墊上設置一凸塊電極所製造,且 在該電極墊及凸塊電極之間具有一鎳(Ni)基座層,其中該凸 鬼電極可&供對於該電極整足夠的點著力,且本發明亦提 ”―種可形成上述具有高度可信賴度結構之製造方法。 本發明之一半導體裝置包括:—半導體基材;一設置 在°玄半導體基材之一主要表面、利用鋁作為其主要材料, 且在其表層部份具有一銅層的電極墊;一設置在該電極墊 上之凸塊基座層;以及一設置在該電極墊上的凸塊,該凸 塊基座層位於該電極墊及凸塊之間。 本發明之一半導體裝置包括:一半導體基材;設置在 °亥半導體基材之一主要表面、利用鋁作為其主要材料,且 在其表層部份具有一銅層的電極墊,其中銅的濃度在一厚 度方向由該表面部份降低;一設置在該電極塾上之凸塊基 1337765 座層;以及一設置在該電極墊上的凸塊,該凸塊基座層位 於該電極墊及凸塊之間。 本發明之半導體裝置的製造方法包括下述的步驟:在 一半導體基材的主要表面上形成一以鋁作為主要材料之電 5 極墊;在該電極墊的表面上形成一銅層;在該銅層形成於 其上之電極墊上沈積鋅;以鋅作為一催化劑在該電極墊上 形成一凸塊基座層;且在該凸塊基座層上形成一凸塊。 圖式簡單說明 第1A至1F圖為概要戴面圖,其等係根據本發明之第 10 一具體實施例顯示一半導體裝置之製造方法; 第2A至2F圖為概要截面圖,其等係根據本發明之第 一具體實施例顯示該半導體裝置之製造方法; 第3A至3C圖為概要截面圖,其等係根據本發明之第 一具體實施例,以放大的方式,顯示該半導體裝置之製造 15 方法的特定步驟; 第4A至4G圖為概要截面圖,其等係根據本發明之第二 具體實施例顯示一半導體裝置之製造方法; 第5A及5F圖為概要截面圖,其等係根據本發明之第 二具體實施例顯示該半導體裝置之製造方法; 20 第6A至6C圖為概要戴面圖,其等係根據本發明之第 二具體實施例,以放大的方式,顯示該半導體裝置之製造 方法的特定步驟; 第7A至7G圖為概要截面圖,其等係根據本發明之第 三具體實施例逐步的顯示一半導體裝置之製造方法; 25 第8A至8F圖為概要截面圖,其等係根據本發明之第 三具體實施例逐步的顯示該半導體裝置之製造方法; 9 第9A至9C圖為概要截面圖,其等係根據本發明之第 二具體貫施例’以放大的方式’顯示該半導體裝置之製造 方法的特定步驟; 第10A至10C圖為概要截面圖,用來解釋一習知半導 體裝置的問題,以及 第11A至11C圖為概要截面圖,顯示習知半導體裝置的 製造方法的步驟。 C貧施方式3 較佳實施例之詳細說明 -本發明之基本要點- 本發明研究的問題是,當以鎳(Ni)所製成的基座層被形 成在以主要由鋁(A1)組成的材料所製成的電極墊之表面上 時,如上所述,作為催化劑之鋅(Zn)的電鍍沈積性質降低, 且此外電極墊及基座層之間的黏著力降低。 因此,發明人發現到此一現象在諸如銘石夕(AI_Si)之含 有矽(S i)的以鋁(a丨)為主的合金所製成的電極墊中特地明 顯,然而其並不會發生在含有銅(Cu)(例如鋁-銅鈦 (A1 Cu-T〇、鋁-矽-銅(A1_Si Cu),或其等之類似物)之以鋁(^) 為主的合金所製成的電極替甲。 然而,由於以鋁-矽(A丨-Si)所製成的上述材料使用性很 '、 若用於電極墊的材料係為多用途的,致使其常用來 作為電極势的材料。 。因此本發明研究的是,在以紹-石夕(Al-Si)所製成的電 。塾的實例中,作為催化劑用於形成錄(Ni)層的鋅(Zn)被均 句地沈殿在該電極塾上,而完成本發明。 在本發明中,當鋅(Zn)被沈;殿在以諸如鋁-矽(Al-Si)之 不含銅的金屬材料製成的電極墊之表面時,一銅(Cu)係事 先被設置在該電極墊的表面,或銅(Cu)被製成包含於該電 極塾的表面中,且在此狀態下,鋅(Zn)被沈積/沈澱。 該鎳(Ni)層係利用辞(Zn)作為一催化劑被形成,且一凸 塊電極被形成在此鎳層上。 在本發明中,藉由沈積銅(Cu)層(其厚度由約1 nm至約 20 nm),銅(Cu)係以點狀或島狀的形式被沈積,藉此形成一 不連續的覆蓋層。 藉由在該電極墊的表面以不連續的點狀或島狀的形式 設置銅(Cu)作為覆蓋層,鋅(Zn)以高密度被沈澱在一邊界部 份的表面,該邊界部份係位於銅(Cu)之不連續的覆蓋層及 其周圍之電極墊表面曝露部份之間,再者,鋅(Zn)也被沈 澱在介於銅(Cu)覆蓋層之點狀或島狀部份之間的電極墊之 曝露的表面上,雖為低密度的。 因此,以含有高密度部份的分散排列的鋅(Zn)所製成 的催化劑層被形成在該電極墊的表面。 同時,也可能的是,如上所述,薄鋼(Cu)層被形成在 6亥電極的表面之後,銅(Cu)藉由執行熱處理被分佈在該電 極墊的表面。 在此實例中,該銅(Cu)被分佈為在該電極墊的表面之 具有不連續點狀或島狀形式的分佈區域,且其濃度在其 之厚度方向由該電極塾的表面變低。 藉由在該電極墊的表面設置此銅分佈區域,鋅(Zn)於 1337765 相當於該銅分佈區域之存在/形成且以高密度被沈澱。 因此,含有高密度部份的分散排列的鋅(Zn)所製成的 催化劑層被形成在該電極墊的表面。 再者,也可能是,該銅(Cu)層係以約50 nm的厚度在該 5 電極墊的表面被形成,銅(Cu)藉由執行熱處理被分佈在該 電極墊的表面。 在此實例中,該銅(Cu)被形成為一連續覆蓋在該電極 墊之表面上的薄膜。 因此,該銅(Cu)被分佈同時在該電極墊的表面形成一 10 連續的區域,且其濃度在其之厚度方向由該電極墊的表面 變低。 藉由設置該銅分散區域,其可均勻地在該電極墊之表 面的全部區域沈澱鋅(Zn),此確保該電極墊及以鎳(Ni)製成 的基座層之間的高度黏著力。 15 附帶地,根據此方法,熱處理之後,必須移除殘留在 該電極塾之表面的銅(Cu)。 本發明之不同的具體實施例將參照圖式詳細描述如 後。在下述具體實施例中,一半導體裝置之構造將以其之 製造方法被描述。 20 (第一具體實施例) 在本發明之第一具體實施例中,一半導體裝置的製造 方法係顯示於第1A至1F圖、第2A至2F圖,及第3A至3C圖。 在複數個半導體元件被形成之主要表面上一半導體基 材被製備。此半導體基材也稱為半導體晶圓,且以例如矽
12 1337765 (Si)所製造。 一所謂的晶圓方法被施用至此半導體基材,且在其之 主要表面上,諸如邏輯電路元件或具有如MOS電晶體之主 動元件的半導體記憶元件之複數個半導體元件、一諸如電 5 容器元件之被動元件,及一配線層被形成。 在半導體基材之每個半導體元件區域中,一用於外部 連接之電極墊被設置在其之表面上,一絕緣層或一多層的 配線層被形成在其等之間。 在凸塊電極(其將在下述内容中描述)形成之後,該半導 10 體基材藉由切小塊(dicing)被分割成各別的半導體元件。 附帶地,在此具體實施例中,在該半導體元件中,主 動元件、被動元件及配線層的構造之描述及圖式將被省略。 第1A圖顯示該電極墊被設置在該半導體基材上的狀 態。 15 也就是說,電極墊13被選擇性地設置在覆蓋一半導體 基材11之主要表面的一絕緣層(或在一多層配線層上之一 絕緣層)12,且一氮化矽(SiN)層所製造的鈍態層14、一聚醯 亞胺層,或其類似物係被設置以選擇性地覆蓋該絕緣層12 及該等電極墊13。 20 附帶地,元件編號14a表示一開口(窗),其形成在該電 極墊13上且在該鈍態層14中。 上述的結構係藉由在該半導體基材11的主要表面上形 成一氧化矽(SiO)所製造的絕緣層(或該絕緣層在多層配線 層上)12而完成,其中在該半導體基材的主要表面上,一諸 丨:.S ) 13 1337765 如MOS電晶體之主動元件、一諸如電容器元件之被動元 件,及一配線層係藉由一蒸汽生長方法或類似的方法被形 成,且隨後藉由一喷濺方法或類似的方法在該絕緣層12上 形成一厚度約為1 μπι之含有矽(Si)的鋁(A1)合金層。 5 隨後,此含有矽(Si)的鋁(A1)合金層被圖案化以形成複數的 電極墊13以及佈線(未顯示)。 隨後,氮化矽(SiN)所製成的鈍態層14以約1 μπι的厚 度被沈積以覆蓋該電極墊13。 如同該鈍態層14的生長方法,一標準的蒸汽生長方法 10 可被使用。 如同用於該鈍態層14的材料,聚醯亞胺或其類似物也 可被使用。 之後,利用一光蝕刻方法,該鈍態層14被圖案化以形 成開口 14a,該電極墊13的表面由該開口曝露。 15 隨後,一銅(Cu)層15被沈積/形成在該電極墊13及該鈍 態層14之經曝露的表面上(見第1B圖)。 即,利用該喷濺方法、蒸汽沈積方法,或類似的方法, 銅(Cu)以約1 nm至約20 nm的厚度被沈積在曝露於開口 14a 之鈍態層14及電極墊13上,藉此形成該銅(Cu)層15。 20 此時,如第3 A圖所示,銅(Cu)層15係以不連續的點狀 或島狀的形式被沈積(第3A圖以放大的形式顯示第1B圖中 電極墊13部份)。 附帶地,在第1C至1F圖及第2A至2F圖以及第1B圖中, 顯示銅(Cu)層15具有一均勻的分布,但在第3A至3C圖中, 14 1337765 銅(Cu)層15係為不連續的點狀或島狀的形式。 在此具體實施例中,在第1B圖中及之後,該半導體基 材11部份係未顯示。 隨後,鋅(Zn)被沈積在該電極墊1S的表面,藉此形成 5 一鋅(Zn)層16 (見第1C圖)。 該鋅(Zn)層I6係藉由-雙鋅酸鹽方法被形成,其係利 用含有鋅(Zn)的電鍍液且將該半導體基材n浸於該無電電 錢冷液中。 此時’鋅(Zn)層16被沈積/形成在該電極塾13的表面, 10該表面曝露於該鈍態層14的開口 14a且具有一銅(Cu)層15 在其表面上。 δ玄鋅(Zn)層16在下述的鎳的無電電鍍中作為一催化劑。 在鋅(Zn)的無電電鍍中,構成銅((:11)層15的銅(Cu)具 有一比鋁(A1)及鋅(Zn)還要小的離子化傾向,因此在該電極 15塾13之表面上的殘餘物不被離子化。 該銅(Cu)層15以上述之不連續的點狀或島狀的形式存 在該電極塾13的表面。 因此’如第3Β圖所示’該經沈積的辞(Ζη)被沈澱在沒 有銅(Cu)層15的區域之電極墊13的表面(第3Β圖以放大的 20 形式顯示第1C圖中電極墊π部份)。 如上所述,在此具體實施中’該銅(Cu)層15以不連續 的點狀或島狀的形式存在該電極墊13的表面,使該鋅(Zn) 層16以一經分散的狀態形成在該電極墊13的表面。 即,在該電極墊13的表面上,銅(Cu)被設置為具有不 15 1337765 連續的點狀或島狀的形式之覆蓋層15,鋅(Zn)以高密度被 沈積在該銅(Cu)層15及其圍繞該電極墊13的表面之間的 邊界部份,且再者鋅(Zn)也沈澱在銅((:11)層15之點狀·或島 狀-形狀部份之間的電極墊13之經曝露的表面,但鋅係以 5 低密度被沈積。 因此,一分散地排列的鋅(Zn)層16所製成的催化層係 被設置在該電極墊13的表面。 隨後,一鎳(Ni)層π係藉由無電電鍍方法利用該鋅(zn) ^ 層16作為催化劑被形成在該電極墊13上(見第1D圖)。 1〇 鎳(Ni)的電鍍係藉由利用含有磷(P)及硼(B)以及鎳(Ni)之無 電電鍍浴液,並將該半導體基材11浸在該電鍍液中執行。 在此無電電鍍中,該鋅(Zn)層作為一催化劑,且鎳(Ni) 被沈澱在曝露於該鈍態層14之開口 14a的電極墊13之表 面,藉此形成鎳(Ni)層17。 15 即,鎳(Ni)取代鋅(Zn)作為催化劑’且沈澱以形成鎳(Ni) 層17。 φ 此時,鎳(Ni)在取代鋅(Zn)之後被沈澱,鋅係沈積在曝 露於以點狀或島狀的形式沈積的銅(C u)層15之間隙中的電 極墊部份上,然而鎳(Ni)不沈澱在鋅(Zn)層16不存在之鋼 2〇 (Cu)層 15。 隨後,由於鎳(Ni)層17的生長,在該電極墊13之表面 的銅(Cu)層15以鎳(Ni)層17覆蓋。 因此,該鎳(Ni)層17被設置在該電極墊13之表面,該 表面係曝露於鈍態層14的開口 14a’銅(Cu)層15以不連續 16 1337765 的點狀或島狀的形式沈積在其等之間。 根據此一結構,由於銅(Cu)層15的存在,錄(Ni)層17 係以高黏度設置在電極墊13的表面。 鎳(Ni)層17構成一基座層,該基座層係作為抵抗該凸 5 塊電極之焊料組份之阻障金屬,且其厚度係與可防止該焊 料組份被分佈至電極墊13的厚度相等於更薄,例如,選自 於3 μηι至10 μιη的厚度。附帶地,本發明有一實例係藉由 鎳(Ni)層17之形成,該鋅(Ζη)層16係消失於所顯示之電極 W 墊i3的頂部,但鋅(Zu)層16可留在該電極墊13上,雖然 10 該鋅層非常地薄但沒有消失。 隨後,銅(Cu)層15之不必要的部份被移除。 即,剩餘圍繞鈍態層14上之鎳(Ni)層17的銅(Cu)層 15藉由濕蝕刻方法被移除(見第1E圖)。 此濕蝕刻係藉由將該半導體基材11浸在蝕刻液中,例 15 如含有作為主要組份之過氧化氫的蝕刻液。 結果,如第3C圖所示,鎳(Ni)層17經由形成在曝露 ® 於開口 14a中的電極墊13之表面的銅(Cu)覆蓋層15被設 置的一結構被獲得(第3C圖以放大的形式顯示第1E圖中電 極墊13部份)。 20 隨後,金(Au)層18被形成以覆蓋該鎳(Ni)層17 (見第 1F 圖)。 金(Au)層18被設置用來防止鎳(Ni)層17的表面氧化,且 改善隨後步驟中所形成之凸塊電極之焊料可溼性,且其之 厚度係可滿足焊料可溼性,例如,厚度為約30 nm至70 nm。
17 t: S 藉由利用含有金(Au)之電鍍各液的替代之無電電鍍方法, 金(Au)層ι8藉由將半導體基材丨丨浸在該電鍍浴液中而形 成0 藉此’金(Au)被沈澱在鎳(Ni)層〗7的表面上,以覆蓋 5 錄(Ni)層17的表面,藉此形成金(Au)層18。 隨後* 一厚度約3〇 μιΏ的光阻層19係形成在半導體 ^ ’以覆蓋在經金層18等所覆蓋的鎳(Ni)層17(見第 2A 圖)。 隨後’該光阻層19係利用光加工方法被製造,藉此形 成抗餘遮罩層20 (見第2B圖)。 P ^姓遮罩層20被形成在其表面,該抗ϋ遮罩層20 签開〇 2〇a ’鎳(Nl)層17由該開口被金(Au)層18所覆 盍,且該開口的周圍。 15 隨後,一焊料糊21 20a(見第2C圖)。 被填充於該抗蝕遮罩層20的開口 當該焊料糊21被填充時, 該抗蝕遮罩20的上表面。 所欲的是該焊料糊不殘留在 (未顯示),屎只使焊料糊被填 抗蝕遮罩20上的焊料糊被刮 因此,利用一橡膠清潔器 充至開口 20a ’也使施用在該 20 去。 之 為確實填充i定量的㈣物21 此擠壓的步驟進行了許多^ 至έ玄開口 20a中,總 添加/混合焊料粉末至/與松 的類似物所製成的助溶劑組 作為焊料糊21,其係藉由 香、溶劑、活化劑或可被使用 18 1337765 成物而獲得。 作為構成該焊料粉末的材料,一選自於錫(Sn)、鉛 (Pb)、銅(Cu)、銀(Ag)、銦(in)、鋅(Zn)、M(Bi)、銻(Sb)、 金(Au)之金屬的多種類的合金等係被使用。 5 隨後’焊料糊21被平坦化熱處理(reflowing)。 在本發明中,為了使該焊料糊21緊密的黏著/整合至/ 與鎮(Ni)層17 ’係進行平坦化熱處理。平坦化熱處理係在 等於或高於焊料之熔點的預定溫度,於氮大氣壓下被進行。 附帶地’若平坦化熱處理於後續的方法再次被進行 10時’為獲得預定凸塊電極形狀及表面狀態所進行的加熱便 不再需要了。 由於平坦化熱處理的步驟,焊料糊21變成幾乎為球面 體21a ’且構成金(Au)層18的金被分散至該焊料糊21a中 (見第2D圖)。 15 隨後’該抗蝕遮罩層20被移除(見第2E圖)。 移除該抗姓遮罩層2〇所需的溶劑及移除條件之選舉係 根據構成抗蝕遮罩層20之抗蝕材料而決定。 隨後’焊料糊21被再次平坦化熱處理(見第2F圖)。 此平坦化熱處理也可在等於或高於焊料之熔點的溫 20度,於氮大氣壓下被進行。 藉由上述之再次熔化’幾乎為球面的焊料糊21a被調整 為一所欲的凸塊形,並具有一光滑的表面狀態,且緊密地 與該鎳(N〇層17黏著與結合,藉此形成一凸塊電極22。 由於上述的步驟’藉由將鎳(Ni)層Π設置在由具有銅 19 (Cu)層15在其間之開口所曝露之電極墊13上,且將凸塊 電極22設置在該鎳(Ni)層17上所構成的半導體裝置被形 成。 在此具體實施例中,在該鈍態層14之開口 14a所曝露 的電極塾13之表面上,鋅(Zn)層16被沈積在以不連續的 點狀或島狀沈積的銅(Cu)層之間,且更進一步的,該錄(Ni) 層17作為鋅(Zn)層之催化劑。 根據此結構,0玄電極塾13之表面,在銅(Cu)層15選 擇性地設置的狀態’該鋅(Zn)層16被沈搬/形成,代替鋅(zn) 10層16且具有均勻厚度之鎳(Ni)層17被設置,且該凸塊電極 22被形成在此鎳(Ni)層17上。 正如上所述’凸塊電極22被設置在該電極墊丨3的上 方,且具有幾乎均勻的厚度之鎳(Ni)層〗7形成在其等之 間,此確實可防止構成該凸塊電極22之焊料組份被分佈於 15 該電極塾13中。 再者,由於以不連續的點狀或島狀的形式沈積之銅(Cu) 層15的存在,鎳(Ni)層17與該電極墊13的黏著力顯著地 增加。因此,具有強大黏著至電極墊13能力的凸塊電極22 被形成,且確保高度的可信賴性。 20 如上所述,根據此具體實施例,當利用鋁-石夕(Al-Si)或 類似物所製造的電極墊時’凸塊電極被設置於其上,以不 連續的點狀或島狀的形式所沈積的銅(Cu)層被設置在該電 極墊上,其可確保該凸塊電極之足夠的黏著力且獲得穩定 地連接至該電極墊之凸塊電極,藉此確保得一高度可信賴 20 1337765 的半導體裝置。 (第二具體實施例) 本發明之第二具體實施例將被描述於下述内容中。 類似於上述第一具體實施例,此具體實施例揭示一種 5 半導體裝置,其係藉由以鎳(Ni)層連接電極墊及凸塊電極所 構成,且揭示其之製造方法,但不同於上述第一具體實施 例的是,其多了一銅(Cu)熱分佈的步驟。 第二具體實施例中半導體裝置的製造方法係顯示於第 4A至4G圖、第5A至5F圖,及第6A至6C圖。 10 附帶地,被使用於表示相當於上述第一具體實施例之 相同的元件編號及符號以及相同步驟之詳細描述將被省 略。 首先,在顯示於第4A及4B圖的步驟中,如上述第1 具體實施例之第1A及1B圖中所顯示之相同的步驟係被執 15 行。 附帶地,在此具體實施例中,在第4B圖中及之後,該 半導體基材11之圖示係被省略。 該半導體基材11被熱處理,該熱處理的狀態係為上述 步驟中(見第4C圖)銅(Cu)薄膜層15以不連續的點狀或島狀 20 的形式被形成在曝露於鈍態層14之開口 14a的電極墊13 之表面的狀態。 此熱處理在例如300°C之一真空大氣壓下被執行3分 鐘。 由於熱處理,如第6A圖所示,構成銅(Cu)層15之銅 21 (CU)被熱分佈於該電極墊13之表層部份中,且具有由表面 開私 。’愈深而濃度愈低之濃度梯度的銅(Cu)分佈區域被形 成在該電極墊13中(第6A圖以放大的形式顯示第4C圖中 電極墊13部份)。 鋼(Cu)分佈區域i5a以如上述之不連續的點狀或島狀 的%式之分佈狀態被形成在該電極墊13的表面部份。 再者’銅(Cu)分佈區域15a具有在該電極墊13之厚度方 向由該電極墊13之表面濃度逐漸增加的濃度分佈。 附帶地,在第4D至4G圖及第5A至5G圖以及第4C 圖中,該銅(Cu)分佈區域15a被顯示為一具有均勻深度的 區域,但銅(Cu)分佈區域15a相當於該銅(Cu)薄層15的沈 積狀態,且如第6A至6C圖所示,其被形成為島狀或連續 的島狀,且其濃度隨深度的方向而變化。 隨後,鋅(Zn)被沈澱在該電極墊η的表面,藉此形成 鋅(Zn)層16(見第4D圖)。 如上所述,藉由利用雙鋅酸鹽方法,以含有鋅(Zn)的 電鍍液,將半導體基材11浸入該無電電鑛浴液中,使該鋅 (Zn)層16被沈積/形成在該電極每13的表面上,該電極勢13 係曝露於該鈍態層14的開口 14 a且其表面具有銅(c u)分佈 區域15a。 鋅(Zn)層16作為下述鎳(Ni)的無電電鍍之催化劑。 在此具體實施例中,銅(Cu)分佈區域i5a被形成在電 極墊13的表層,且銅(Cu)層不單獨存在。 因此,在開口 14a曝露的電極墊13之表面上,鋅 1337765 以高密度被沈澱在銅(Cu)分佈區域15a,且在銅分佈區域 15a之點狀的或島狀的部份之間,鋅(Zn)層16被形成同時 以低密度被沈澱(第6B圖以放大的形式顯示第4D圖中電極 墊13部份)。 5 隨後,鎳(Ni)層17藉由無電電鍍方法利用鋅(Zn)層16作 為催化劑被形成在電極墊13上(見第4E圖)。 鎳的電鍍係利用含有磷(P)及硼(B)與鎳(Ni)的無電電鍍浴 液’將半導體基材11浸潰於該電錢浴液中被執行。 W 在此無電電链令,辞(Zn)層16作為催化劍;且錄(Ni) 10 被沈澱在曝露於鈍態層14之開口 I4a之電極墊13的表面, 藉此形成鎳(Ni)層17。 即,鋅(Zn)代替鎳(Ni)作為催化劑且被沈澱,藉此形成 鎳(Ni)層 17。 結果’如第6C圖所示,在曝露於開口 14a的電極塾 15 13之表面上,鎳(Ni)層17被形成(第6C圖以放大的形式顯 ^ 示第4E圖中電極墊丨3部份)。 在此具體實施例中,足夠量的鋅(Zn)被沈積在無銅(cu) 單獨存在於電極墊13之表面處的電極墊13上,且因此取 代鋅(Zn)且沈積至該電極墊13的鎳(\〇層17之黏著力足夠 20強。 錄(Ni)層17構成一基座層,其作為防止下述之凸塊電 極22的焊料組份的阻障金屬,且其厚度係與可防止該焊料 紐份被分佈至電極墊13的厚度相等於更薄,例如,厚度為 3 Mm 至 1〇 μπι。 23 1337765 附帶地,在本發明中也有該鎳(Ni)層17的形成之實 例,該辞(Zn)層16由所顯示的電極墊13之頂部消失,但 辞(Zn)層16可殘留在該電極墊π上,同時顯著地變薄但 不消失。
隨後,如第4F及40圖,及第认至邛圖所示,顯示 於上述第一具體實施例中第1£及1F圖及第2八至汗圖之 相同的步驟依序被執行,且一半導體裝置係藉由在銅(Cu) 分佈區域15a被形成在曝露於開口 14a之電極墊i3之表層 之狀態中,在該電極墊13上設置鎳(^^)層17,且在該鎳(Ni) 層17上設置凸塊電極22而被形成。 在此具體實施例中,在銅(Cu)分佈區域15a以不連續 的點狀或島狀被形成於曝露於開口 14a之電極墊13的表層 部份之後,鋅(Zn)層被沈積在該電極墊13上,且該鎳(Ni) 層17以鋅(Zn)層為催化劑被形成。 根據此結構,在該電極墊13的表面部份上,鋅(Zn)依 照銅(Cu)薄層15之分佈狀態被沈殿,藉此形成鋅(Zn)層 16。隨後,鎳(Ni)層17以鋅(2„)層16作為催化劑被形成 在電極塾13的表面。 因此,該凸塊電極22被設置在該電極墊丨3的表面且 2〇具有均勻厚度的鎳(Ni)層Π形成於其等之間,其確保構成 凸塊電極22之焊料組份分佈於電極墊13中。 再者,由於以不連續點狀或島狀形式沈積的銅(Cu)分 佈區域15a之存在,錄(Ni)層17與電極塾13的黏著力顯著 的增加。因此,對於電極墊13具有強黏著力之凸塊電極22 24 (S ) 被形成,且可確保高度可信賴性。 如上所述,根據此具體實施例,即使利用鋁-矽(Al-Si) 或類似物所製成的電極墊,該凸塊電極被設置於其上,以 不連續的點狀或島狀的形式所形成的銅(Cu)分佈區域被設 5 置在該電極墊的表層部份,其可確保凸塊電極具足夠的黏 著力,且獲得穩定連接至該電極墊的凸塊電極,藉此使一 高度可信賴的半導體裝置可被獲得。 (第三具體實施例) 本發明之第三具體實施例將於下方内容中被描述。 10 相同於上述具體實施例,此具體實施例揭示經由鎳(Ni)層連 接電極墊及凸塊電極所構成的一半導體裝置,及其製造方 法,但不同於上述具體實施例的在於銅(Cu)薄膜的形成狀 態及銅的分佈形式。 第三具體實施例之半導體裝置的製造方法將描述於第 15 7A至7G、第8A至8F圖,及第9A至9C圖。 附帶地,被使用於表示相當於上述第一及第二具體實 施例之相同的元件編號及符號以及相同步驟之詳細描述將 被省略。 首先,如第7A圖所示,顯示於第1A圖之上述第一具 20 體實施例中相同的步驟被執行。 隨後,一銅(Cu)層25被形成於該電極墊13的表面(見 第7B圖)。 即,銅(Cu)係藉由噴濺方法或蒸汽沈積方法被沈積在 包括由鈍態層14之開口曝露的電極墊13之表面的全部表 25 1337765 面,藉此形成銅(Cu)層25。 此時,銅(Cu)層25的厚度約為50 nm,該厚度比第二 具體實施例中之銅(Cu)層15的厚度還要厚。 附帶地,在此具體實施例中,在第7B圖中或之後,該 5 半導體基材11的圖示將被省略。 隨後,該半導體基材11在銅(Cu)層25被形成於由鈍 態層14之開口 14a曝露的電極墊13之表面的狀態被熱處 理(見第7C圖)。 此熱處理係在下述的狀態下被執行,例如,在300°C 10 的真空下執行3分鐘。 由於此熱處理,如第9A圖中所示,構成銅(Cu)層25 之銅(Cu)被熱分佈於該電極墊13之表層部份中,且具有由 表面開始,愈深而濃度愈低之濃度梯度的銅(Cu)分佈區域 被形成在該電極墊13中(第9A圖以放大的形式顯示第7C 15 圖中電極墊13部份)。 在此,銅(Cu)分佈區域25a以一均勻的厚度被連續地 形成,與上述第二具體實施例中的銅(Cu)分佈區域15a比 較,其在該電極墊13之表層部份之一平坦表面被形成為更 均勻的濃度分佈,且其具有在該電極墊13之厚度方向上由 20 表面開始,愈深而濃度愈低之濃度梯度。 隨後,該銅(Cu)層25被移除(見第7D圖)。 也就是說,在曝露於開口 14a之電極墊13的表面之殘 餘部份,即,沒有經上述熱處理方法被分佈於電極墊13之 未反應的銅(Cu)及存在於開口周圍之鈍態層14上的銅(Cu) 26 1337765 係藉由濕蝕刻方法被移除。 此濕蝕刻方法係藉由將半導體基材11浸入―钱刻溶液 中,例如,含有主要組份為過氧化氫溶液的餘刻溶液 因此,該銅(Cu)層25不會殘留在該電極墊丨3的表面, 5且該電極墊13的表層部份變成含有經分佈的鋼(^^彡之鋁-石夕(Al-Si)合金的狀態。 隨後,鋅(Zn)被沈澱在該電極墊13的表面,藉此形成 鋅(Zn)層16(見第7E圖)。 金 10 如上所述,利用雙鋅酸鹽方法’利用含有鋅(Zn)的電 鍍液且將該半導體基材11浸於該無電電鍍浴液中,該鋅(Zn) 層16被沈積/形成在曝露於鈍態層14之開口 14a之電極墊 13的表面,且其之表層部份具有銅(Cu)分佈區域25a。 該鋅(Zn)層16在下述鎳(Ni)的無電電鑛中作為催化劑。 在此,該電極墊13的表面變成含有上述銅(〇1)之鋁· 15 矽(Al-Si)合金的狀態。 因此’如第9B圖所示,鋅(Zn)以幾乎均勻分佈的狀態 被沈積/形成在該電極墊13之經曝露的表面之全部區域(第 9B圖以放大的形式顯示第7E圖中電極墊13部份)。 隨後’鎳(Ni)層17藉由無電電鍍方法利用鋅(Zn)層16 20作為催化劑被形成在該電極墊13上(見第7F圖)。 錄(Nl)的電鍍係藉由利用含有磷(P)及硼(B)以及鎳(Ni) 之無電電鍵浴液,並將該半導體基材11浸在該電鍍液中執 行。 在此無電電鍍中,該鋅(Zn)層作為一催化劑,且鎳(Ni) 27 1337765 被沈澱在曝露於該鈍態層Η之開口 14a的電極墊13之表 面,藉此形成鎳(Ni)層17。 即,鎮(Ni)取代鋅(Zn)作為催化劑’且沈澱以形成鎳(Ni) 層17。 5 因此,如第9C圖所顯示,在曝露於開口 14a之電極墊 13的表面上,鎳(Ni)層17被形成(第9C圖以放大的形式顯 示第7F圖中電極墊13部份)° 正如此具體實施例所述’由於形成在電極墊13之經曝 φ 露的表面之全部區域的鈉(Cu)分佈區域25a表面之平面的 10均勻度,鎳(Ni)層17對於該電極墊】3的黏著力顯著的增加。 鎳(Ni)層17作為防土下述凸塊電極之焊料組份的阻障 金屬,且其其厚度係與<防止該焊料組份被分佈至電極塾 13的厚度相等於更薄,例如’厚度為3 μιη至1〇 μηι。 附帶地,在本發明中也有該鎳(Ni)層17的形成之實 15例,該鋅(Zn)層.16由所顯示的電極墊13之頂部消失,但 鋅(Zn)層16可殘留在該電極墊13上,同時顯著地變薄但 鲁 不消失。 隨後,如第7G圖’及第8A至8F圖所示,顯示於上 述第一具體實施例中第1F圖及第2A至2F圖之相同的步 20驟依序被執行,且一半導體裝置係藉由在銅(Cu)分佈區域 25a被形成在曝露於開口 14a之電極墊13之表層之狀態 中,在該電極墊丨3之表面上設置鎳(Ni)層17,且在該鎳(Ni) 層17上設置凸塊電極22而被形成。 在此具體實施例中,在銅(Cu)分佈區域25a被形成在 28 13^37765 由開口14a曝露的電極塾13之表層的幾乎全部區域的狀態 中,錄(Ni)層17被升〉成在電極塾13的表面 藉由此結構’具有―幾乎均勻分佈之鋅㈣層Μ被沈 殿在該電極㈣的表面上。隨後,該鎳(Ni)層⑽均句的 厚度並將鋅(Zn)層作騎化劑㈣成在電㈣η之表面。 因此’構成凸塊電極22之焊料組份的分佈被確實地防 止,該凸塊電極22係設置在該電極塾13的上方,且錄⑽ 層17形成在其等之間。
10 再者,由於電極塾13中銅(Cu)分佈區域…的存在, 錄(N!)層17對於電極墊13的黏著力顯著地增加。因此,該 凸塊電極22在更穩定的狀態下被設置,對於電極墊η具 尚度的黏著力,且可確保高度可信賴度。 如上所述,根據此具體實施例,即使利用鋁矽(A1_Si) 或類似物所製成的電極墊,該凸塊電極被設置於其上,銅 15 (Cu)分佈區域被設置在該電極墊的表層部份之幾乎全部的 區域,其可確保凸塊電極具足夠的黏著力,且獲得穩定連 接至該電極墊的凸塊電極,藉此使一高度可信賴的半導體 裝置可被獲得。 根據本發明’一高度可信賴的半導體裝置可藉由一結 20構被獲得,在該結構中當一凸塊電極被設置在不含銅(Cu) 之電極墊上時’例如以鋁所製造’且鎳(Ni)所製 造的一基座層形成於其等之間,且藉由上述凸塊電極形成 步驟’對於電極墊具有高黏著力之凸塊電極被設置,且其 等之間具有基座層。 29 1337765 本發明在各方面之描述皆非限制本發明所欲保護的範 圍,且所有的改變皆落在本發明之申請專利範圍的保護範 圍内。本發明以其他形式在不偏離本發明之必要特徵的情 況下被具體化。 5 【圖式簡單說明】 第1A至1F圖為概要截面圖,其等係根據本發明之第 一具體實施例顯示一半導體裝置之製造方法; 第2A至2F圖為概要截面圖,其等係根據本發明之第 一具體實施例顯示該半導體裝置之製造方法; 10 第3A至3C圖為概要載面圖,其等係根據本發明之第 一具體實施例,以放大的方式,顯示該半導體裝置之製造 方法的特定步驟; 第4A至4G圖為概要截面圖,其等係根據本發明之第二 具體實施例顯示一半導體裝置之製造方法; 15 第5A及5F圖為概要載面圖,其等係根據本發明之第 二具體實施例顯示該半導體裝置之製造方法; 第6A至6C圖為概要截面圖,其等係根據本發明之第 二具體實施例,以放大的方式,顯示該半導體裝置之製造 方法的特定步驟; 20 第7A至7G圖為概要截面圖,其等係根據本發明之第 三具體實施例逐步的顯示一半導體裝置之製造方法; 第8A至8F圖為概要截面圖,其等係根據本發明之第 三具體實施例逐步的顯示該半導體裝置之製造方法; 第9A至9C圖為概要截面圖,其等係根據本發明之第 25 三具體實施例,以放大的方式,顯示該半導體裝置之製造 方法的特定步驟; 第10A至10C圖為概要截面圖,用來解釋一習知半導 體裝置的問題,以及 30 1*7765 第11A至11C圖為概要截面圖,顯示習知半導體裝置的 製造方法的步驟。
【主要元件符號說明】 11 半導體基材 12 絕緣層 13 電極墊 14 純態層 14a 開口 15 銅層 15a 銅分佈區域 16 鋅層 17 鎳層 18 y η 19 光阻層 20 抗餘遮罩層 20a 開口 21 焊料糊 21a 焊料糊 22 凸塊電極 25 銅層 25a 銅分佈區域 101 半導體基材 102 絕緣層 103 電極墊 104 基座層 105 凸塊電極 106 鈍態層 106a 開口 107 鋅 111 剪切工具 31

Claims (1)

1337765 1 第96104834號專利申請案申請專利範圍修正本修正日期:99年08月23曰 十、申請專利範圍: 1. 一種半導體裝置,包括: " 一半導體基材; ·, 一電極墊,其設置在該半導體基材之一主要表面上方, 5 利用鋁作為其之主要原料,且在其表層部份上具有一銅 . 層; 一凸塊基座層,其設置在該電極墊上;以及 一凸塊,其設置在該電極墊上方,且該凸塊基座層位於 其等之間, 10 其中該銅層係一具有不連續的點狀或島狀形式之層。 2. 如申請專利範圍第1項之半導體裝置,其中該凸塊基座 層以鎳層被形成。 3. 如申請專利範圍第1項之半導體裝置,其中形成之銅 . (Cu)層的厚度為等於或大於1 nm,以及等於或小於20 15 nm。 4. 如申請專利範圍第1項之半導體裝置,其中該電極墊被 設置在一絕緣層上,該絕緣層係設置在該半導體基材的 該主要表面上。 5. 一種半導體裝置,包括: 20 一半導體基材; 一電極墊,其設置在該半導體基材之一主要表面上,利 用鋁作為其之主原料,且其表層部份中含有的銅之濃度 在厚度方向上,由表層部份變低; 一凸塊基座層,其設置在該電極墊上;以及 32 13^7765 一凸塊,其設置在該電極墊上方,且該凸塊基座層位於 其等之間, 其中包含於該電極墊之表層部份,且其之濃度在該電極 墊之厚度方向上由表層部份變低的銅係以點狀或島狀 5 的形式不連續地設置在該電極墊之表層部份。 6. 如申請專利範圍第5項之半導體裝置,其中該凸塊基座 層以鎳層被形成。 7. 如申請專利範圍第5項之半導體裝置,其中形成之銅 ^广%,、成ΛΛ陌办友榮七^ 土丄七V 1 e w . i、f U楚七\ A丄七V OA wv /又 /r、;/ ^Λ. yV i niii /人寸々《; ’人'j,"《; 10 nm ° 8. 如申請專利範圍第5項之半導體裝置,其中該電極墊被 設置在一絕緣層上,該絕緣層係設置在該半導體基材的 該主要表面上。 9. 一種半導體裝置的製造方法,包括下述的步驟: 15 以鋁作為主要原料在一半導體基材的一主要表面上形 成一電極墊; 在該電極墊之表面形成一具有不連續的點狀或島狀形 式之銅層; 在該銅層被形成於其上的電極墊上方沈積鋅; 20 在該電極墊上以鋅作為催化劑形成一凸塊基座層;以及 在該凸塊基座層上形成一凸塊。 10. 如申請專利範圍第9項的半導體裝置之製造方法,更進 一步包括下述的步驟,在該電極墊之表面上形成該銅層 33 1337765 的步驟之後,使銅包含於該電極墊之一表層部份,藉此 其之濃度在該電極墊之厚度方向上由該表層部份變低。 11. 如申請專利範圍第10項的半導體裝置之製造方法,其 中在該使銅包含於該電極墊之該表層部份,藉此其之濃 5 度在該電極墊之厚度方向上由該表層部份變低的步驟 中,銅係藉由熱處理被分佈於該電極墊之表面。 12. 如申請專利範圍第9項的半導體裝置之製造方法,其中 該銅層係藉由喷濺方法或蒸汽沈積方法所形成。 13. 如申讀專利範圍第9項的半導體裝置之製造方法,其中 10 由鎳所製造的基座層被形成在該電極墊上,其中該銅層 係藉由無電電鍍方法所形成。 14. 如申請專利範圍第9項的半導體裝置之製造方法,其中 形成的銅(Cu)層之厚度為等於或大於1 nm,以及等於 或小於20 nm。 15 15.如申請專利範圍第9項的半導體裝置之製造方法,更進 一步包括在該基座層被形成之後,移除該基座層周圍的 銅(Cu)的步驟。 34
TW096104834A 2006-07-14 2007-02-09 Semiconductor device and manufacturing method of the same TWI337765B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006194852A JP5162851B2 (ja) 2006-07-14 2006-07-14 半導体装置及びその製造方法

Publications (2)

Publication Number Publication Date
TW200805531A TW200805531A (en) 2008-01-16
TWI337765B true TWI337765B (en) 2011-02-21

Family

ID=38948418

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096104834A TWI337765B (en) 2006-07-14 2007-02-09 Semiconductor device and manufacturing method of the same

Country Status (5)

Country Link
US (1) US7723847B2 (zh)
JP (1) JP5162851B2 (zh)
KR (1) KR100778041B1 (zh)
CN (1) CN100524715C (zh)
TW (1) TWI337765B (zh)

Families Citing this family (36)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7952207B2 (en) * 2007-12-05 2011-05-31 International Business Machines Corporation Flip-chip assembly with organic chip carrier having mushroom-plated solder resist opening
US20090206480A1 (en) * 2008-02-20 2009-08-20 Atmel Corporation Fabricating low cost solder bumps on integrated circuit wafers
US8211583B2 (en) * 2008-05-08 2012-07-03 Bloom Energy Corporation Derivation of control parameters of fuel cell systems for flexible fuel operation
US8513843B2 (en) * 2008-06-23 2013-08-20 Mitsubishi Electric Corporation Insulating housing for motor terminal
JP5432543B2 (ja) * 2009-02-21 2014-03-05 新日本無線株式会社 半導体装置の製造方法
WO2011140272A2 (en) 2010-05-04 2011-11-10 Remy Technologies, Llc Electric machine cooling system and method
DE112011101912T5 (de) 2010-06-04 2013-03-28 Remy Technologies Llc. Kühlsystem und -verfahren für eine elektrische Maschine
EP3413441B1 (en) 2010-06-08 2025-08-13 Remy Technologies, LLC Electric machine cooling system and method
US8482169B2 (en) 2010-06-14 2013-07-09 Remy Technologies, Llc Electric machine cooling system and method
US8614538B2 (en) 2010-06-14 2013-12-24 Remy Technologies, Llc Electric machine cooling system and method
US8446056B2 (en) 2010-09-29 2013-05-21 Remy Technologies, Llc Electric machine cooling system and method
US8492952B2 (en) 2010-10-04 2013-07-23 Remy Technologies, Llc Coolant channels for electric machine stator
US8395287B2 (en) 2010-10-04 2013-03-12 Remy Technologies, Llc Coolant channels for electric machine stator
US8593021B2 (en) 2010-10-04 2013-11-26 Remy Technologies, Llc Coolant drainage system and method for electric machines
US8508085B2 (en) 2010-10-04 2013-08-13 Remy Technologies, Llc Internal cooling of stator assembly in an electric machine
US8648506B2 (en) 2010-11-09 2014-02-11 Remy Technologies, Llc Rotor lamination cooling system and method
US8497608B2 (en) 2011-01-28 2013-07-30 Remy Technologies, Llc Electric machine cooling system and method
WO2012145302A2 (en) 2011-04-18 2012-10-26 Remy Technologies, Llc Electric machine module cooling system and method
US8692425B2 (en) 2011-05-10 2014-04-08 Remy Technologies, Llc Cooling combinations for electric machines
US8803380B2 (en) 2011-06-03 2014-08-12 Remy Technologies, Llc Electric machine module cooling system and method
US9041260B2 (en) 2011-07-08 2015-05-26 Remy Technologies, Llc Cooling system and method for an electronic machine
US8803381B2 (en) 2011-07-11 2014-08-12 Remy Technologies, Llc Electric machine with cooling pipe coiled around stator assembly
US8546982B2 (en) 2011-07-12 2013-10-01 Remy Technologies, Llc Electric machine module cooling system and method
US9048710B2 (en) 2011-08-29 2015-06-02 Remy Technologies, Llc Electric machine module cooling system and method
US8975792B2 (en) 2011-09-13 2015-03-10 Remy Technologies, Llc Electric machine module cooling system and method
WO2013067659A1 (zh) * 2011-11-11 2013-05-16 Chu Tse-Ming 晶圆焊垫的凸块结构及其制造方法
US9099900B2 (en) 2011-12-06 2015-08-04 Remy Technologies, Llc Electric machine module cooling system and method
US9331543B2 (en) 2012-04-05 2016-05-03 Remy Technologies, Llc Electric machine module cooling system and method
JP2013229491A (ja) * 2012-04-26 2013-11-07 Kyocera Corp 電極構造、半導体素子、半導体装置、サーマルヘッドおよびサーマルプリンタ
US10069375B2 (en) 2012-05-02 2018-09-04 Borgwarner Inc. Electric machine module cooling system and method
KR101936232B1 (ko) * 2012-05-24 2019-01-08 삼성전자주식회사 전기적 연결 구조 및 그 제조방법
KR102513360B1 (ko) * 2016-02-22 2023-03-24 삼성디스플레이 주식회사 범프 구조물, 범프 구조물을 포함하는 구동 칩 및 범프 구조물의 제조 방법
KR101924261B1 (ko) * 2016-08-30 2018-11-30 아주대학교산학협력단 서지 흡수 장치 및 이의 제조방법
KR102342552B1 (ko) * 2017-03-09 2021-12-23 삼성전자주식회사 3차원 반도체 소자 및 그 형성방법
IT201900024259A1 (it) * 2019-12-17 2021-06-17 St Microelectronics Srl Dispositivo a semiconduttore e corrispondente procedimento
WO2025004877A1 (ja) * 2023-06-27 2025-01-02 三菱電機株式会社 半導体装置、電力変換装置および半導体装置の製造方法

Family Cites Families (30)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0734449B2 (ja) * 1987-11-30 1995-04-12 三菱電機株式会社 半導体装置の電極接合部構造
JP3015436B2 (ja) * 1990-09-25 2000-03-06 株式会社東芝 半導体装置およびその接続方法
JPH0684919A (ja) * 1992-09-03 1994-03-25 Sharp Corp フリップチップ形半導体装置のフェイスダウンボンディング用バンプ電極及びその作製方法
JPH11214421A (ja) * 1997-10-13 1999-08-06 Matsushita Electric Ind Co Ltd 半導体素子の電極形成方法
JP4428832B2 (ja) * 1999-08-27 2010-03-10 富士通株式会社 金属配線構造、半導体装置及び半導体装置の製造方法
JP4196314B2 (ja) * 1999-10-05 2008-12-17 富士通株式会社 Ni電極層の形成方法
US6638847B1 (en) 2000-04-19 2003-10-28 Advanced Interconnect Technology Ltd. Method of forming lead-free bump interconnections
US6612977B2 (en) * 2001-01-23 2003-09-02 American Medical Systems Inc. Sling delivery system and method of use
JP4051893B2 (ja) * 2001-04-18 2008-02-27 株式会社日立製作所 電子機器
JP3615206B2 (ja) 2001-11-15 2005-02-02 富士通株式会社 半導体装置の製造方法
JP3829325B2 (ja) * 2002-02-07 2006-10-04 日本電気株式会社 半導体素子およびその製造方法並びに半導体装置の製造方法
JP4260405B2 (ja) * 2002-02-08 2009-04-30 株式会社ルネサステクノロジ 半導体集積回路装置の製造方法
US6767411B2 (en) * 2002-03-15 2004-07-27 Delphi Technologies, Inc. Lead-free solder alloy and solder reflow process
JP2004056020A (ja) * 2002-07-23 2004-02-19 Fujitsu Ltd 電極構造および電極構造を形成する方法
JP2004273956A (ja) 2003-03-11 2004-09-30 Seiko Epson Corp バンプ構造、半導体チップ、半導体装置、電子デバイスおよび電子機器
JP4571781B2 (ja) * 2003-03-26 2010-10-27 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
JP2004332068A (ja) * 2003-05-09 2004-11-25 Kobe Steel Ltd 磁気ディスク用クラッドアルミニウム合金基板及びその製造方法
KR20050036464A (ko) * 2003-10-16 2005-04-20 삼성테크윈 주식회사 웨이퍼 상에 범프를 형성하는 방법 및, 그에 의한 범프를구비한 반도체 팩키지
KR100585104B1 (ko) * 2003-10-24 2006-05-30 삼성전자주식회사 초박형 플립칩 패키지의 제조방법
JP3981089B2 (ja) * 2004-02-18 2007-09-26 株式会社東芝 半導体装置とその製造方法
US6995084B2 (en) * 2004-03-17 2006-02-07 International Business Machines Corporation Method for forming robust solder interconnect structures by reducing effects of seed layer underetching
US8044511B2 (en) * 2004-07-29 2011-10-25 Kyocera Corporation Function element and function element mounting structure
KR100605315B1 (ko) 2004-07-30 2006-07-28 삼성전자주식회사 집적회로 칩의 입출력 패드 구조
JP4322189B2 (ja) * 2004-09-02 2009-08-26 株式会社ルネサステクノロジ 半導体装置
TWI288447B (en) * 2005-04-12 2007-10-11 Siliconware Precision Industries Co Ltd Conductive bump structure for semiconductor device and fabrication method thereof
JP4428337B2 (ja) * 2005-12-02 2010-03-10 ソニー株式会社 半導体装置の製造方法
KR100809706B1 (ko) * 2006-10-10 2008-03-06 삼성전자주식회사 반도체 장치의 범프 형성방법 및 그에 의해 형성된 범프
DE102006051491A1 (de) * 2006-10-31 2008-05-15 Advanced Micro Devices, Inc., Sunnyvale Metallisierungsschichtstapel mit einer Aluminiumabschlussmetallschicht
US7727876B2 (en) * 2006-12-21 2010-06-01 Stats Chippac, Ltd. Semiconductor device and method of protecting passivation layer in a solder bump process
US7456090B2 (en) * 2006-12-29 2008-11-25 Taiwan Semiconductor Manufacturing Co., Ltd. Method to reduce UBM undercut

Also Published As

Publication number Publication date
US20080012128A1 (en) 2008-01-17
JP5162851B2 (ja) 2013-03-13
KR100778041B1 (ko) 2007-11-21
CN100524715C (zh) 2009-08-05
CN101106115A (zh) 2008-01-16
JP2008021950A (ja) 2008-01-31
TW200805531A (en) 2008-01-16
US7723847B2 (en) 2010-05-25

Similar Documents

Publication Publication Date Title
TWI337765B (en) Semiconductor device and manufacturing method of the same
TWI223427B (en) Interconnections to copper ICS
TWI285406B (en) Semiconductor device
JP4629042B2 (ja) 導電性バンプの構造およびその製作方法
US7863741B2 (en) Semiconductor chip and manufacturing method thereof
CN102347284B (zh) 半导体元件及其形成方法
TW201107071A (en) Improvement of solder interconnect by addition of copper
TW201222752A (en) Packaging assembly, integrated circuit device and method of forming the same
TW201133748A (en) Integrated circuit devices and flip-chip assemblies
TW200915452A (en) Stable gold bump solder connections
TW201103093A (en) Metal pillar bump structure and method for forming the same
JP2009094249A (ja) 半導体装置、半導体装置の実装方法、および半導体装置の実装構造
TWI313492B (en) Method for fabricating low resistance, low inductance interconnections in high current semiconductor devices
US11227826B2 (en) Semiconductor device having chip stacked and molded
US20050082552A1 (en) Large bumps for optical flip chips
US20110198750A1 (en) Semiconductor chip and method for manufacturing same, electrode structure of semiconductor chip and method for forming same, and semiconductor device
TW201227853A (en) Contact pad
JP2006114827A (ja) 半導体装置
JP4597940B2 (ja) 外部接続端子
JPH11233542A (ja) 半導体装置及びその製造方法
CA2782581C (en) Method for the production of an electronic component and electronic component produced according to this method
JP2725611B2 (ja) 半導体装置
JPH1174298A (ja) はんだバンプの形成方法
CN113496995B (zh) 半导体装置和其制造方法
JP3297717B2 (ja) 半導体装置の電極形成方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees