1333075 Ο) 九、發明說明 【發明所屬之技術領域】 本發明關於評估具有MOS (金屬氧化 構的半導體裝置的方法,具體而言,關於評 的方法,其藉由漏電路徑來分離閘極漏電流 【先前技術】 近年來,積極地發展了使用半導體裝 路。爲了實現高功能性電路,必須使裝置以 實現高功能性電路,對此必須減小裝置的尺 成。但是,當裝置變的更小時,引起了臨界 穿,産生所謂的短通道效應,其意味著不能 控制汲極電流。爲了抑制短通道效應:將鬧 很有效的。但是,當閘絕緣膜變薄時,閘極 引起電路操作的失效。 另一方面’依照非專利文獻〗( Brews , MOS Physics and Technology ’ 9.4 ),在基底中具有較小雜質濃度的MOS 下,空乏層從閘電極的邊緣橫向延伸。由於 分的寬度比閘電極正下方的空乏層寬度要小 邊緣部分具有比閘電極正下方的空乏層更 此,來自空乏層邊緣部分的閘極漏電流增力口 底中具有低雜質濃度的MOS電容器中産生 包括從整個的電極平面中流動的平面內(i 物半導體),結 估半導體裝置 置的功能性電 高速工作以便 寸並將裝置集 電壓下降或擊 通過閘極電壓 絕緣膜減薄是 漏電流增大而 N i c ο 11 i a n and ρ. 378 ,圖 電容器的情況 空乏層邊緣部 ,因此空乏層 大的電場。因 。由此,在基 的閘極漏電流 η - ρ 1 a n e )漏電 -4- (2) (2)明 3075 '流和來自空乏層邊緣部分的漏電流。 此外’在例如電晶體的場效半導體裝置中,從半導體 的邊緣部分沿源極至汲極的方向(通道長度方向)産生漏 電流。與此相關的’使用圖1 2 A與1 2 C的電晶體的頂視 圖’以及圖]2B與1 2D的電晶體的截面圖,來簡單描述 來自上述空乏層邊緣部分的漏電流和來自半導體邊緣部分 的漏電流。 空乏層邊緣漏電流對應於來自空乏層邊緣部分的漏電 流’其爲圖]2 A的電晶體頂視圖中虛線圍繞的區域中産 生的電流,並且與電晶體的截面圖12B中的箭頭指示的方 向流動的電流對應。矽邊緣漏電流對應於來自半導體邊緣 部分的沿源極至汲極方向(通道長度方向)的漏電流對 應,其爲電晶體的頂視圖]2 C中虛線圍繞的區域中産生的 電流,並且與電晶體的截面圖1 2 D中的箭頭指示的方向 流動的電流對應。當絕緣體變薄時,該區域變得較其他區 域更薄。因此,施加高電場而産生漏電流。矽邊緣漏電流 取決於半導體的蝕刻形狀,並且是只在場效應電晶體中産 生的漏電流。 【發明內容】 如上所述,已知在導體(閘電極)的平面中産生來自 空乏層的邊緣部分和來自半導體的邊緣部分的漏電流。但 是,不可能通過漏電路徑定量地分離閘極漏電流。由此’ 定量地改進閘絕緣膜以進行適當的回應是不可能的。 -5- (3) (3)1333075 考慮到貫際的狀況,本發明的一個目的是一種用於評 估半導體裝置的方自’其通過漏電路徑分離閘極漏電流。 而且’本發明的另一個目的是適當地反饋至製程中以使得 閘絕緣膜能夠得到量化改進。 依照本發明的評估半導體裝置的方法包括:向具有半 徑r的導體(鬧電極)施加電壓以測量閘極漏電流的第一 步驟’將閘極漏電流除以其中半導體與導體交叠的區域面 積來計算電流密度Jg的第二步驟,以及通過使用具有半 徑r的倒數和電流密度;fg的公式jg = 2A/r + B ( a與B分別 爲常數)的係數來計算空乏層邊緣漏電流和平面內漏電流 的第三步驟。 第一步驟是提供半導體與導體之間的電位差的步驟, 較佳地’半導體的電位等於較低電位電源V s s的電位。許 多情況下較低電位電源的電位是接地電位(=0 V )。第二 步驟中,其中半導體與導體交叠的區域面積對應於導體的 面積7rr2。因此,可使用該値Trr2。第三步驟中,係數與 2A和B對應。空乏層邊緣漏電流與2A成比例,面內漏 電流與B成比例。 依照本發明的另一種評估半導體裝置的方法包括:向 導體施加電壓以測量閘極漏電流的第一步驟,將閘極漏電 流除以其中半導體與導體交叠的區域面積來計算電流密度 Jg的第二步驟,以及通過使用具有半導體的通道寬度W 和通道長度 L 的倒數與電流密度 jg 的公式 Jg = A/W + B/L + C ( A、B與C分別爲常數)的係數=來計 (4) (4)1333075 算空乏層邊緣漏電流、面內漏電流和矽邊緣漏電流的第三 步驟。 第一步驟是提供半導體與導體之間的電位差的步驟, 其較佳地包括在半導體中的雜質區的電位等於較低電位電 源Vss的電位。第二步驟中,其中半導體與導體交叠的區 域面積對應於包括在半導體中的通道形成區,並具有與通 道寬度乘以通道長度所給出的面積 WxL(W是通道寬 度,L是通道長度)相對應的區域。因此,可使用該値W xL。第三步驟中,係數與A、B和C對應。空乏層邊緣 漏電流與A成比例,面內漏電流與B成比例,矽邊緣漏 電流與C成比例。 本發明中,半導體裝置具有MOS結構(半導體、絕 緣體和導體的疊層結構),並且與例如MO S電容器或電 晶體的裝置相對應。此外,如上所述,空乏層邊緣漏電流 與來自空乏層邊緣部分的漏電流相對應,面內漏電流與來 自閘電極平面的漏電流相對應,矽邊緣漏電流與來自半導 體邊緣部分的沿源極至汲極方向.(通道長度方向)的漏電 流相對應。 【實施方式】 (實施例模式) 本發明的實施例模式將參照附圖來描述。 首先,作爲具有M OS結構的半導體裝置,將介紹 MOS電容器的例子。來自導體邊緣部分的漏電流被認爲 (5) (5)1333075 與導體的週邊長度成比例。在這種關係下,當包括圓形導 體的MOS電容器具有電極半徑r和比例常數a時,來自 導體邊緣部分的漏電流Igi以Igi=27rrxA (公式])來表 示。同樣的,來自導體平面的漏電流Ig2以Ig2= α Γ2 ΧΒ (公式2)來表示。但是,在公式1和2中,通過閘絕緣 膜的厚度 '施加於導體的電壓和矽晶片基底的摻雜密度的 函數來給出比例常數A與B。因此,包括來自導體邊緣部 分和來自導體平面的漏電流的閘極漏電流Ig3由公式].和 公式2之和來給出,其表不爲Ig3= Ig|+ ig2 = 27T rxA+π r x B (公式3 )。 從公式3中得出,以Jg= Ig3/?rr2 = 2A/r + B (公式4) 來表示閘極漏電流的電流密度Jg。接著,從公式4,得出 電流密度]g與電極半徑r的倒數成比例。因此,可從通 過使用公式4所給出的線的斜率(2 A )和截距(B )分別 得到來自導體邊緣部分的漏電流和來自導體平面的漏電 流,以適合電流密度和電極半徑r的倒數(線性方程)之 間的關係。 依照本發明的使用上述模式用於評估半導體裝置的方 法,包括如圖1A所示的三個步驟。 第一步驟中,向具有半徑r的導體施加電壓以測量閘 極漏電流。這裏,在半導體和導體之間提供電位差,使得 半導體的電位等於較低電位電源Vss的電位(許多情況下 爲〇V ),並測量向導體施加電壓時流過的電流(閘極漏 電流)。 -8- (6) 1333075 第二步驟中,計算電流密度Jg。更具體的, 電流除以其中半導體與導體交叠的區域的面積來計 密度】g。得到其中半導體與導體交叠的區域的面 導體的面積π r2。 第三步驟中,從具有導體半徑r的倒數和電流 的公式Jg = 2A/r + B ( A和B分別是常數)的係數, 空乏層邊緣漏電流和平面內漏電流。更具體的,計 漏電流的電流密度的値。空乏層邊緣漏電流與公式 率2 A成比例,面內漏電流與其截距成比例。.如果 話,可通過使用所計算的每個漏電流密度和其中半 導體交叠的區域面積來計算每個漏電流。 下面,作爲具有MOS結構的半導體裝置,將 晶體的例子。在電晶體結構中,閘極漏電流被認爲 平面中 '自空乏層的邊緣部分以及自半導.體的邊緣 生,並且面內漏電流、矽邊緣漏電流和空乏層邊緣 被認爲分別與導體面積、通道長度和通道寬度成比 於通過這些漏電流之和給出實際測量的閘極漏電流 用 Ig5 = LxA + WxB+LxWxC (公式 5)表示 Ig5, 代表TFT的通道長度(閘極長度),W代表通 (閘極寬度),比例常數A、B與C通過閘絕緣 度 '通道的摻雜密度和向導體施加的電壓的函數來 公式5中,第一項(LxA)、第二項(WxB)和 (L X \V X C )分SU代表矽邊緣漏電流、空乏層邊緣 和平面內漏電流。從公式5中得出,由J g =〗g 5 / (】 閘極漏 算電流 積作爲 密度Jg 來計算 算每個 中的斜 必要的 導體與 介紹電 在導體 部分産 漏電流 例。由 ’因此 其中L 道寬度 膜的厚 給出。 胃Ξ項 漏電流 -X W ) -9- (7) (7)1333075 = A/W + B/L + C (公式6 )來表示閘極漏電流的電流密度
Ig 〇 依照本發明的使用上述模式評估半導體裝置的方 '法, 包括如圖1 B所示的三個步驟。 第一步驟中,向導體施加電壓來測量閘極漏電流。這 裏’在半導體和導體之間提供電位差,使得包含於半導p 中的雜質區的電位等於較低電位電源的電位,以及測量當 向導體施加電壓時流過的電流(閘極漏電流)。 第二步驟中,計算電流密度Jg。更具體的,閘極漏 電流的値除以其中半導體與導體交叠的區域面積,來計算 電流密度Jg。第二步驟中,可使用通道寬度乘以通道長 度而給出的面積WxL來作爲其中半導體與導體交叠的區 域面積,以計算電流密度:i g。 第三步驟中’使用具有半導體的通道寬度W和通道 長度L的倒數和電流密度Jg的公式jg = A/ W + B/ L + C(A、 B與C分別爲常數)的係數來計算空乏層邊緣漏電流、面 內漏電流和矽邊緣漏電流》更具體地,計算每個漏電流的 電流密度値。矽邊緣漏電流與公式第一項的常數A成比 例’空乏層邊緣漏電流與其第二項的常數B成比例,面內 漏電流與其第二項的常數C成比例。如果必要的話,可通 過使用計算出的每一個漏電流的電流密度和其中半導體與 導體交叠的區域面積來計算每一個漏電流。 也可把包括上述方法的本發明應用到通過使用非晶半 導體或多晶半導體製造的任意η通道FET和p通道 -10 - (8) (8)1333075 FET,其中多晶半導體是在單晶矽晶片基底或玻璃基底上 結晶或澱積的。此外,可把本發明應用於任意的具有單汲 極結構的FET、具有LDD結構的FET和具有GOLD結構 的FET。如用於上述FET的半導體,除了例如矽(Si )和 鍺(Ge)的簡單物質以外,也可使用例如 GaAs、InP、 SiC、ZnSe與 GaN的化合物半導體和例如 SiGe與 AJxGaASl-x的合金半導體。關於絕緣體,可以使用例如根 據熱氧化處理製造的薄膜、根據 TEOS(四乙基原矽酸 鹽)氣體的製造工藝製造的薄膜、氮氧化矽膜、氮化矽膜 的單層膜,以及單層膜組合的多層膜。作爲導體(閘電 極),除了多晶半導體(p - S i )以外,也可使用包括鎢 (W ) '鋁(A])、鈦(Ti )或鉅(Ta )的單層膜或單層 膜組合的多層膜。 此外,η通道FET對應於具有其中注入了作爲施體的 例如磷(Ρ )、砷或銻(S b )的雜質的源極區 '汲極區和 LDD區,以及其中注入了作爲受主的例如硼(B )、錫 (Sn)或鋁(A1)雜質的通道區的FET。ρ通道FET對應 於具有其中注入了作爲受體的例如硼、錫或鋁雜質的源極 區、汲極區和LD D區’以及其中注入了作爲施體的例如 磷、砷或銻雜質的通道區的FET。 (實施例1 ) 以MOS電容器作爲半導體裝置的實施例來描述以下 通過漏電路徑來分離M OS電容器的閘極漏電流的方法。 -11 - (9)1333075 首先,將參照截面圖2 A和頂視圖2 B來簡單描述用 來在下面評估的製造河05電容器的方法。 最初,在P型矽晶片基底10上(電阻爲2-7Ω) > 通過C V D形成氮氧化矽膜作爲絕緣膜]]。該絕緣膜11 形成爲具有20nm、30nm、40nm、50nm和80nm的每一不 同厚度。接著,對於閘電極1 2,通過濺射來分別澱積氮 化鉅(TaN )和鎢(W )爲30nm與3 7 0nm的厚度。接下 來,爲了得到0.125mm、0.25mm和〇.5mm的半徑r,使 用光阻掩罩來進行圖化型和乾蝕刻。然後,形成具有分別 包括氮化鉅和鎢的兩層的閘電極1 2。在矽晶片基底1 0的 背表面上,通過濺射來澱積 4〇〇nm厚度的矽化鋁 (AlSi)。此後,在350。(:進行熱處理用於氫退火。利用 依照上述工藝製造的MOS電容器來測量閘極漏電流,其 中矽晶片基底]〇的底部接地,並向閘電極1 2施加〇 - .5 0 V 的電壓。 圖3 A示出了閘極漏電流的電流密度對於電極半徑的 依賴關係’其中當向絕緣膜施加4 MV/cm的電場時産生 鬧極漏電流’在對數刻度中,橫坐標表示電極半徑Γ (mm),縱坐標表示電流密度Jg( Α/μηι2 )。更具體. 3. 〇 Ε + 〇 〇 *' 、 “ 5.0Ε -1 5 ” ' “ 2 . 〇 £ - 1 4 ::與 “ 2.5 Ε - ] 4 ” ,’ 、.0 X 1 (Γ 14 ’’ 、**1.5 .5 X 1 〇 + ” 5在隨後的曲線 地,對於對數刻度,“ < “ 1 · 0 Ε - 1 4 !,、 1 -5Ε-1 4 分別表示“ 0 ” 、 5.0x10 與 圖中相同 12- (10) (10)1333075 進而,圖3 A中,通過連接圓形標記(0 )給出的線 示出絕緣膜爲20nm厚度時的結果’通過連接三角形標記 (△)給出的線示出絕緣膜爲30nm厚度時的結果’通過 連接菱形標記(◊)給出的線示出絕緣膜爲40nm厚度時 的結果,通過連接矩形標記(□)給出的線示出絕緣膜爲 5 Onm厚度時的結果,通過連接交叉標記(X )給出的線 示出絕緣膜爲80nm厚度時的結果,其與圖3B中相同。 從圖3A中,得出隨著電極半徑變大,電流密度的增 加不依賴於的絕緣膜的膜厚度。如果閘極漏電流主要取決 於面內漏電流,則電流密度不取決於電極半徑。因此,得 出閘極漏電流包括來自電極平面以外的區域中的漏電流。 圖3 B示出閘極漏電流的電流密度對於電極半徑倒數 的依賴關係,其中當向絕緣膜施加4 MV/cm的電場時g 生閘極漏電流,在對數刻度中,橫坐標表示電極半徑的倒 數1 /r ( mm 1 ),縱坐標表示電流密度J g ( Α/μηι2 )。
從圖3 B,得出電流密度與電極半徑的倒數成正比, 而不依賴於絕緣膜的膜厚度。這裏,從上述的公式4中, 得出當閘極漏電流爲面內漏電流和空乏層邊緣漏電流之和 時,電流密度與電極半徑的倒數成正比。因此,從圖3 B 中得出閘極漏電流爲面內漏電流和空乏層邊緣漏電流之 和。 接著,圖4示出在圖3B中線的斜率和截距基礎上, έ十算出的面內漏電流和空乏層邊緣漏電流,其中電極半严 爲:在對數刻度中’橫坐標表示絕緣膜的膜厚度 -13- (11) (11)1333075 (nm) ’縱坐標表示電流密度。 從圖4中得出當絕緣膜的膜厚度爲4 〇nm或更大時, 閘極漏電流主要取決於空乏層邊緣漏電流,當絕緣膜的膜 厚度爲40nm或更小時,除了空乏層邊緣電流以外還産生 面內漏電流。 閘極漏電流以及電流値中面內漏電流對於電流値中空 乏層邊緣漏電流的比率根據向閘電極施加的電壓變化。 (實施例2 ) 將TFT作爲半導體裝置的實施例來描述以下通過漏 電路徑來分離Μ Ο S電容器的閘極漏電流的方法。 首先’將參照截面圖5 Α和頂視圖5 B來簡單描述用 來在下面評估中的製造TFT的方法。 最初’在玻璃基底20上,形成厚度爲150nm的氧化 矽膜作爲絕緣膜2 1,然後,在絕緣膜2 1上,形成5 On m 厚的非晶半導體(a· Si/非晶矽)膜。接著,在非晶半導體 膜中添加催化劑(較佳地爲鎳),並進行熱處理或雷射輻 照以形成結晶半導體膜。接著,關於通道摻雜,在形成n 通道TFT的情況下,進行摻雜製程以向結晶半導體膜摻 雜濃度爲4x〗〇13原子/cm2的磷,而在形成p通道丁^:丁的 情況下1進行摻雜製程以向結晶半導體膜摻雜濃度爲2 x 1 〇 1 °原子/cm2的硼。然後,在進行完結晶化半導體膜的構 圖之後’形成絕緣膜(閘絕緣膜)2 5。分別地將絕緣膜 25形成爲具有20nm' 30】im、40nm、50nm和80nm的不 -14- (12) (12)1333075 同厚度的每一種。 然後,通過濺射分別澱積30nm厚度和370nm厚度的 氮化鉬和鎢,之後,使用光阻掩膜以進行圖型化和乾蝕 刻。接著,形成具有分別包括氮化鉬和鎢的兩層的閘電極 26 ·>接下來,爲了形成源極區和汲極區(對應圖5B的截 面結構中的雜質區2 2和2 3 )及通道形成區2 4,依照絕緣 膜2 5的膜厚度,適當地改變加速電壓,使得在形成n通 道TFT時,進行摻雜工序以向結晶半導體膜摻雜濃度爲3 xlO15至1χ]016原子/cm2的磷,而適當地改變加速電壓 使得在形成P通道TFT時,進行摻雜製程以向結晶半導 體膜摻雜濃度爲1 X 1 Ο'6原子/cm2的硼。之後,在5 5 0 °C 進行4小時的熱處理來啓動摻雜劑。 使用依照上述製程製造的電晶體來測量閘極漏電流, 其中源極區和汲極區接地,在η通道TFT的情況下向閘 電極施加〇到50 V的電壓,而在p通道TFT的情況下向 閘電極施加〇到· 5 0V的電壓。 圖 6A示出閘極漏電流密度對於通道長度的依賴關 係,其中當向具有8μιη的通道寬度(W)的η通道電晶體 的閘絕緣膜施加6 MV/cm的電場時産生閘極漏電流,在 對數刻度中,橫坐標表示通道長度L ( μηι ),縱坐標表示 電流密度Jg ( Α/μΐΏ2 )。 然後,通過連接黑色菱形標記(♦)給出的線示出絕 緣膜爲20nm厚度時的結果,通過連接三角形標記(△) 給出的線示出絕緣膜爲30n m厚度時的結果,通過連接白 -15- (13) 1333075 色菱形標記(◊)給出的線示出絕緣膜爲40nm厚度 結果’通過連接矩形標記(□)給出的線示出絕緣 5 On m厚度時的結果,通過連接圓形標記(〇)給出 示出絕緣膜爲80nm厚度時的結果,其與圖6B、 7B、8A、8B' 10A 和 10B 中相同。 從圖6A中,得出電流密度對於通道寬度的依賴 低。此外,還得出其趨向不取決於絕緣膜的厚度。 圖6B示出閘極漏電流的電流密度對於通道寬度 賴關係’其中當向具有〗· 5 um的通道長度(L )的n 電晶體的鬧絕緣膜施加6 MV/cm的電場時,産生閘 電流’在對數刻度中,橫坐標表示通道寬度 W ( μηι 縱坐標表示電流密度Jg ( Α/μηθ )。 從圖6 Β得出隨著通道寬度變寬,電流密度減小 趨向表明矽邊緣漏電流包含在閘極漏電流中。 從圖6Α和6Β中,得出面內漏電流和矽邊緣漏 産生作爲η通道電晶體的閘極漏電流。 圖7 Α示出閘極漏電流的電流密度對於通道長度 賴關係,其中當向具有8 μ m的通道寬度(W )的p通 晶體的閘絕緣膜施加6 Μ V / c m的電場時産生閘極漏電 在對數刻度中,橫坐標表示通道長度L ( μΐΒ ),縱坐 不電流密度)。 從圖7 Α中得出電流密度隨通道長度變大而減小 杲閘極漏電流僅包括面內漏電流和矽邊緣漏電流,則 密度不取決於通道長度。因此,該結果表明閘極漏電 時的 膜爲 的線 7A、 性較 的依 通道 極漏 ), 。該 電流 的依 道電 流, 標表 。如 電流 流中 -16 - (14) (14)1333075 還包括其他漏電流’例如空乏層邊緣漏電流。 圖7B示出閘極漏電流密度對於通道寬度的依賴關 係’其中當向具有1·5μπι的通道長度(L)的p通道電晶 體的閘絕緣膜施加6 Μ V /c m的電場時産生閘極漏電流,在 對數刻度中,橫坐標表示通道寬度W ( μηι ),縱坐標表 示電流密度Jg ( Α·/μηι2 )。 從圖7 Β得出’作爲η通道電晶體,電流密度隨通道 寬度變寬而減小。該趨向表明矽邊緣漏電流包含在閘極漏 電流中。 從圖7 Α和7 Β中’可以相信,ρ通道電晶體的閘極漏 電流包括矽邊緣漏電流和其他漏電流,例如空乏層邊緣漏 電流。 接著’爲了硏究閘極漏電流的起因,證實密度對於通 道長度的倒數與通道寬度的倒數的依賴性是否適合公式 6 ° 圖8A示出n通道電晶體的閘極漏電流密度對於通道 長度倒數的依賴關係。 從圖8A得出電流密度幾乎不取決於通道長度的倒 數。該結果表明來自空乏層邊緣的漏電流非常小,可從公 式6中排除。 圖8B示出n通道電晶體的閘極漏電流密度對於通道 寬度倒數的依賴關係。 從圖8B中,在20nm厚的閘絕緣膜時,測量閘極漏 電流的雜訊很大,其示出測量的限度。除了 2 0 n m厚的閘 -17 - (15) (15)1333075 絕緣膜的情況,得出電流密度與通道寬度的倒數成正比。 因此,該結果表明矽邊緣漏電流包括在閘極漏電流中。此 外,依照公式6,由於根據擬合的線的截距表示根據公式 6的面內漏電流,其不爲零’因此閘極漏電流還.包括面內 漏電流。 下面,在通道長度爲8Km及通道寬度爲8μη3的情況 下,按照圖8 Α或8 Β擬合的線得到斜率和截距,並且使 用公式6來得到閘絕緣膜的厚度和電流密度之間的關係。 圖9示出其結果。空乏層邊緣漏電流的密度小於1 X 】0·Ι6Α/μ1Ώ2,並大大/」、於矽邊緣漏電流和平面內漏電流的 密度,因此,圖9中未示出空乏層邊緣漏電流的密度。 從圖9,得出閘極漏電流主要包括面內漏電流和矽邊 緣漏電流,其趨向於隨閘絕緣膜的厚度變小而增加。 下面,還是對於Ρ通道電晶體,以同樣的方式搜索電 流密度對於通道長度的倒數和通道寬度的倒數的依賴關 係。 圖10Α示出ρ通道電晶體的閘極漏電流密度對於通 道長度的倒數的依賴關係。從1 0 Α得出電流密度與通道 長度的倒數成正比。 圖】〇B示出ρ通道電晶體的閘極漏電流的密度對於 通道寬度的倒數的依賴關係。從1 0 B得出電流密度與通道 寬度的倒數成正比。 這些結果表明閘極漏電流包括矽邊緣漏電流和空乏層 邊緣漏電流。 -18 - (16) (16)1333075 下面’當通道長度爲8μηΐ及通道寬度爲8μπΊ的情況 下’按照圖1 0Α或1 0Β擬合的線得到斜率和截距,並使 用公式6來得到閘絕緣膜的厚度和電流密度之間的相關 性。圖]1不出其結果。 從圖1 1得出閘極漏電流包括面內漏電流、矽邊緣漏 電流和空乏層邊緣漏電流。 比較圖9和圖]],得出與Ρ通道電晶體相比,η通道 電晶體的面內漏電流和矽邊緣漏電流都更大。作爲該趨勢 的原因,考慮如下。 在η通道電晶體的情況下,由於在閘電極上施加正電 壓,電子被感應到閘絕緣膜和矽之間的介面,並注入到絕 緣膜中。相反,在Ρ通道電晶體的情況下,由於在閘電極 上施加負電壓,因此電洞被感應到閘絕緣膜和矽之間的介 面,並注入到絕緣膜中。由於矽與閘絕緣膜之間相對於電 洞的障壁比相對於電子的障壁更高’假設施加給η通道電 晶體的閘極電壓的絕對値等於施加於η通道電晶體的閘極 電壓的絕對値,則電子更可能被注入。因此’由於電子更 可能被注入到絕緣膜’因此在η通道電晶體的情況下認爲 面內漏電流是主要的。同時’由於電洞不太可能注入到絕 緣膜中,因此在ρ通道電晶體的情況下,認爲面內漏電流 很小,而很可能泄漏的來自邊緣部分的漏電流很大° 如上所述,本發明能夠通過_胃Α徑來胃彳匕地分離閘 極漏電流,並能夠向製程適當地反饋使閘'絕緣膜得到量化 的改進。 -19- (17) 1333075 儘管通過參考附圖舉例的方式全面的描述了本發明, 對於本領域技術的人員來說應當理解各種改變和修改。因 此,不脫離本發明以下的限定的改變和修改,都理解爲包 括於其中。 [圖式簡單說明】 在附圖中: 圖1 A和1 B分別是描述依照本發明評估半導體裝置 的方法的流程圖; 圖2 A和2 B分別是Μ Ο S電容器的截面圖和頂視圖; 圖3 Α和3 Β分別是示出Μ 0 S電容器的閘極漏電.流密 度對於電極半徑和關於電極半徑倒數的依賴關係曲線圖; 圖4是示出MOS電容器的閘極漏電流對於絕緣膜厚 度的依賴關係曲線圖; 圖5 Α和5 Β是電晶體的截面圖和頂視圖; 圖6A和6B分別是示出η通道電晶體的閘極漏電流 密度對於通道長度和關於通道寬度的依賴關係曲線圖; 圖7 Α和7 Β分別是示出ρ通道電晶體的閘極漏電流 密度對於通道長度和關於通道寬度的依賴關係曲線圖; 圖8 A和8 B分別是示出η通道電晶體的閘極漏電流 密度對於通道長度的倒數和對於通道寬度倒數的依賴關係 曲線圖; 圖9是示出η通道電晶體的閘極漏電流對於絕緣膜膜 厚度的依賴關係曲線圖; -20- (18) 1333075 圖1 0 A和1 0 B分別是示出p通道電晶體的閘極漏電 流密度對於通道長度倒數和對於通道寬度倒數的依賴關係 曲線圖; 圖1 1是示出P通道電晶體的閘極漏電流對於絕緣膜 膜厚度的依賴關係曲線圖;和 圖12A到1 2D是描述矽邊緣漏電流和空乏層邊緣漏 電流的圖。
【主要元件符號說明】
10 石夕晶圓基底 11 絕緣膜 12 閘電極 20 玻璃基底 2 1 絕緣膜 22 雜質區 23 雜質區 24 通道形成區 2 5 絕緣膜 26 閘電極 -21 -