[go: up one dir, main page]

TWI330001B - Dynamic bias control circuit and related apparatus for digital-to-analog converter - Google Patents

Dynamic bias control circuit and related apparatus for digital-to-analog converter Download PDF

Info

Publication number
TWI330001B
TWI330001B TW095129906A TW95129906A TWI330001B TW I330001 B TWI330001 B TW I330001B TW 095129906 A TW095129906 A TW 095129906A TW 95129906 A TW95129906 A TW 95129906A TW I330001 B TWI330001 B TW I330001B
Authority
TW
Taiwan
Prior art keywords
switch
coupled
current
control circuit
network chip
Prior art date
Application number
TW095129906A
Other languages
English (en)
Other versions
TW200810368A (en
Inventor
Ming Han Lee
Original Assignee
Realtek Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Realtek Semiconductor Corp filed Critical Realtek Semiconductor Corp
Priority to TW095129906A priority Critical patent/TWI330001B/zh
Priority to US11/836,771 priority patent/US7714755B2/en
Publication of TW200810368A publication Critical patent/TW200810368A/zh
Application granted granted Critical
Publication of TWI330001B publication Critical patent/TWI330001B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/06Continuously compensating for, or preventing, undesired influence of physical parameters
    • H03M1/0602Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic
    • H03M1/0604Continuously compensating for, or preventing, undesired influence of physical parameters of deviations from the desired transfer characteristic at one point, i.e. by adjusting a single reference value, e.g. bias or gain error
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/66Digital/analogue converters
    • H03M1/74Simultaneous conversion
    • H03M1/742Simultaneous conversion using current sources as quantisation value generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Description

1330001 九、發明說明: 【發明所屬之技術領域】 本發明係提供一種使用於數位類比轉換器之動態偏壓控制電 路’尤指一種利用一差動放大器來動態調整之動態偏壓控制電路。 【先前技術】 先前技術中,一 10/100高速網路晶片的數位類比轉換器 (Digital-t〇-anal〇g Converter,DAC)係由數十組切換電流源所組 成’例如二十、四十、或六十組切換電流源以並聯的方式輕接在 -起來組成。請參考第1圖。第丨圖為高速網路晶片1()之部分電 路的示意圖,高速網路晶片1()尚包括一數位類比轉換器阳以及 厂切換電流源103。隨著積體電路製程的進步,供應電麗端I 逐漸降低。例如在.18製程中,供應電壓端I為l 8v,第一輸出 電壓端v〇uti的信號大小落在電壓Vdd—125與m ^之間, 則最低電壓與接地GND只減55GmV,很有可能麵到下方之 切換電流源103使其以三極區,造成魏L變小,細訊號之 振幅下降。當供應電壓端Vdd躲纽時,此觀象將更加嚴重。 習知解決辦法為增加電流源元件之面積,降低其飽和沒源賴 (Vdsat),使其%粒三祕。但絲十_赋錢源之元件 面積一齊增加’在面積成本之考量上是較為不利的。 6 1330001 【發明内容】 如上所述本發明之目的之一為提供一應用於數位類比轉換器 之動態偏壓控制電路,湘—差動放大器來祕補償電流,且不 需增加電流元件面積。 . 本發明係提供—種制於數位類比轉換11之_偏壓控制電 路’其包含-電流源、-第-開關、一差動放大器及一第三開關。 籲該電流源係用來輸出-第一電流。該第一開關之控制端係輕接於 該電流源之輸出m生該第n該差紐大器具有一 第-輸入端絲接收-參考電壓,及―第二輸人端減於該第一 開關之第-端。該第三開_接於該差動放大器之輸出端與該第 -關之間,絲根據該差動放Ail輸出之結果調整該第一開關 之第-端的電壓。該第-開關之控制端係耗接於—第二開關,該 第二開關係用以將與該第-電流為—特定比例之—第二電流輸入 該第二開關。 /;11^
本發明係提供•種高速網路晶片,其包含—動態偏壓 路及-數位類比轉換電路。該動態偏壓控制電路包含—電^原、 -第-開關、-差動放大器以及-第三開關。該電流源係^來輸 出-第-電流。該第-開關之控制端係輕接於該電流源 端,用以產生該第-電流。該差動放大器具有1—輸入端用來 接收-參考電壓’及-第二輸人端耗接於該第—開關之第一端。 該第三開_接於該差動放大器之輸出端與該第—開關之間,用 7 該第四 來根據該差動放大器輸出之結果調整該第—一 壓。該數位類比轉換電路包含一第四開關及—第 知的電 二端係输於該第二開關之第一端。該第; 丨之一控制端 _輕接於該第二開關之第—端。其中,該第—門_ 卓- 第之控制端’該第四開關之;二端係摘於 電流為一特定比例之 關:;:端,該第五開關之-第二端係趣於該第二開 關之第一端。該第二開關係用以將與該第 第二電流輸入該第二開關 【實施方式】 請參考第2圖。第2圖為一高速網路晶片2〇之部分電路的示 意圖,高速網路晶片20包括有本發明之一數位類比轉換器 (Dlgital-t〇-Anal〇g Converter,DAC)202 以及一偏壓 204。偏壓㈣電路204包含一電流源42、一第一開關⑽、一差 動放大器44以及-第三開_ Q33。電流源42之輸入端422係輕 接於一電壓輸入端Vin,電流源42係用來輸出一第一電流^。第 一開關Q31具有一控制端312耦接於電流源42之輸出端424,用 以產生第一電流1〗,一第一端314,以及一第二端316耦接於地。 高速網路晶片20尚包含數位類比轉換器2〇2之一電流源元件 (Current Cell)—一第二開關Q32,第二開關Q32具有一控制端322 耦接於第一開關Q31之控制端312,一第一端324,以及一第二端 326耦接於地,用以將一大小等於第一電流l之2.5倍之電流輸入 第一開關Q32。差動放大器44具有一第一輸入端442用來接收由 1330001 數位編碼決定之一參考電壓Vref,及一第二輸入端444搞接於第 —開關Q31之第一端314。第三開關Q33具有一控制端332耦接 於差動放大器44之輸出端446,一第一端334耦接於電流源42 之輸出端424,及一第二端336耦接於第一開關Q31之第一端 3H,第三開關Q33係用來根據差動放大器44輸出之結果調整第 . 二開關Q33之控制端332,使第一開關Q31之第一端314的電壓 等於參考電壓Vref之電壓值。其中,第一開關Q31與第二開關 鲁 Q32係為一電流鏡電路(Current Mirror Circuit)之兩電晶體。而 電流源42、第一開關Q3卜差動放大器44及第三開關Q33構成 數位類比轉換器202之偏壓控制電路。 請繼續參考第2圖。數位類比轉換器202包含一第四開關q34 及一第五開關Q35。第四開關Q34具有一第一端344耦接於一第 一輸出電壓端Vout卜及一第二端346耦接於第二開關q32之第一 端324。第五開關Q35具有一第一端354耦接於一第二輸出電壓 籲端Vout2,及一第二端356耦接於第二開關Q32之第一端324。高 速網路晶片20尚包含一第一電感Ll、一第二電感L2、一第_ = 阻R!以及一第二電阻&,該些元件係為網路線的等效電路,供電 路模擬之用。第一電感L!具有一第一端242耦接於第一輸出電壓 端Voutl,第二電感L2具有一第一端252耦接於第一電感I〗之第 二端244且耦接於一供應電壓端Vdd,及一第二端254耦接於第 二輸出電壓端V〇ut2。第一電阻R,具有一第一端262耦接於第— •輸出電壓端Voutl,第二電阻&具有一第一端272耦接於第—電 9 垃歸-第一端264且耗接於供應電壓端VDD,及一第二端274耦 ;第二輪出電壓端Vout2。其中,第一開關Q31、第二開關Q32、 第二開關Q33、第四_ Q34及第五_ Q35可為N型金氧半導 體電晶體或者NPN型雙極電晶體。 …月 > 考第3圖。第3圖為第2圖的的第一輸出電壓端v〇utl與 電壓Vdsl之波形圖。電壓Vdsl為第一開關⑼的第一端似之 電壓。右數位類比轉換器202需達到蜂對峰值(驗例減涵e) 為5V之電壓k號,則第一輸出電壓端以供應電壓端 為中〜點’振幅落在電壓乂㈤—丨25與L〗25之間。隨著積體 電路製程的進步供應電壓端Vdd逐漸降低。假設供應電麗端Vdd 為1.8V ’如第3圖所示’第一輸出電壓端v〇utl的信號大小落在 電壓VDD—1.25與VDD+1.25之間,與接地GND只相差55〇mV。 請繼續參考第3圖與第2圖。透過差動放大器44的應用,其 輸入端442係用來接收由數位編碼決定之參考電壓Vref,則第三 開關Q33之電壓會同時調整,進而控制第一端314的電壓vdsl, 使得第一開關Q31工作於三極區。而第一開關Q31與第二開關 Q32係為一電流鏡電路之兩電晶體,若流經第一開關Q31的電流 值被固定在第一電流,則流經第二開關Q32的電流值被固定在 第一電流1!之2.5倍。在此請注意,在此實施例中,流經第一開關 Q31之第一電流1丨與流經第二開關Q32的電流值之比例1:2.5,但 此僅為一實施例,本發明之範圍不限定於此。 1330001 請參考第4圖。第4圖為本發明另一高速網路晶片4〇之部分 電路的不思圖。南速網路晶片4〇與高速網路晶片2〇不同之處在 於多串疊了-級電路。高速網路日日日片4G包括有本發明之一數位類 .2轉換器卩及-偏壓控制電路404。數位类員比轉換器4〇2另包 - 含一第六開關Q51及-第七開關Q52 ’偏壓控制電路彻另包含 —第八開關Q53。第六開關Q51具有一控制端512输於第八開 φ 胃Q 3之控制知532’一第一端514輕接於第-輸出電壓端Voutl, 第516輕接於第四開關Q34之第一端344。第七開關Q52 八有控制端522輕接於第八開關Q53之控制端532,一第一端 524雛於第二輸出電壓端彻2,及一第二端你祕於第五開 關Q35之第一端354。第八開關Q53具有一第一端别搞接於電 流源42之輸出端424,及一第二端536输於第三開關卿之第 一端 334。 _ 繼續參考第2圖與第4圖。由於差紐大^ 44之兩輸入端 係用來接收該數位編碼所決定之參考電壓Vref及第一開關Q3i之 第4 314的電壓,當該參考電壓vref發生改變時,也就是第二 開關Q32因為過低的電壓被迫進入三極區時,此時差動放大器44 會調整第三開關Q33之控制端332之電壓,進而控制第一開關⑼ 之第一端314的電壓,使得第一開關Q31同樣工作於三極區⑽如 region),並且使第一開關Q31之第一端314的電壓值近似於第二 .開關Q32之第一端324的電壓值。而第一開關⑼與第二開關
II 1330001 Q32係為一電流鏡電路之兩電晶體,若流經第一開關q3i的電流 值被固定在第一電流h,因為Q31與Q32之三端電壓相同,流經 第一開關Q32的電流值亦被固定在第一電流I〗之2.5倍。如此一 來’可以維持數位類比轉換器202及數位類比轉換器402的電流 維持不變。 以上所述的實施例僅用來說明本發明,並不侷限本發明之範 φ 轉。文中所提到的各個開關並不侷限於N型金氧半導體電晶體及 NPN型雙極電晶體,亦可由其他元件代替。而本發明所提供之高 速網路晶片20、高速網路晶片4〇僅用來說明本發明,也不限定為 本發賴舉的實酬。喊轉—關Q31 H流^與流經 第二開關Q32的電流值之比例1:2 5,但此僅為—實施例,本發明 之範圍不限定於此。此外’第三關Q33的位置不—定要放置在 差動放大器44之輸出端,也可以放置在其他的位置,譬如說放在 籲差動放大器44之第二輸入端’可隨著參考電魔财改變。 由上可知,本發日月提供一動態調整電流之數位类員比轉換器。利 差動放大H 44輪看軸触編碼校之參考電壓¥的 化,並隨著參考電壓财的變化來調整第一開關Q31及第三開關 ⑼的齡使得第-„Q31在特植 _ 過低的被迫進人三極_ 側φ2 口為 極區並且使得Q32之 二發明,輕易達到動態補償電流之 果又不而增加電流元件面積,可以節省不少成本。此外’由 參考為高速晴晶片2G及高速網路晶片 40原先具有之魏’絲再透過其财式取得。 、斤述僅為本發明之較佳實施例 ㈣ 圍所做之均轉倾修飾,皆_本_之涵蓋專^ 【圖式簡單說明】 籲第1圖為先前技術一高速網路晶片之部分電路的示意圖。 第2圖為本發明—高速網路晶片之部分電路的示意圖。 第3圖為第2圖的的第一輸出電|端與電愿之波形圖。 第4圖為本發明另—高速網路晶片之部分電路的示意圖。 【主要元件符號說明】 10、20、40 204、404 φ 102、202、402 1〇3 切換電流源 42 電流源 44 差動放大器 Ql、Q2卜 Q31 Q2 ' Q22 > Q32 Q33 第三開關 . Q35 第五開關 高迷網路晶片 偏壓控制電路 數位類比轉換器 第一開關 第二開關 Q34 第四開關 Q51 第六開關 1330001 Q52 第七開關 Q53 第八開關 L, 第一電感 l2 第二電感 Ri 第一電阻 r2 第二電阻 Voutl 第一輸出電壓端 Vout2 第二輸出電壓端 Vdd 供應電壓端 Yin 電壓輸入端 Ii 第一電流 212、222、314、324、334、344、354、 242、252、262、272、514、524、534 第一端 214、224、316、326、336、346、356、 244、254、264、274、516、526、536 第二端 312、322、332、512、522、532 控制端 442 第一輸入端 444 第二輸入端 422 輸入端 424、446 輸出端 14

Claims (1)

1330001 十、申請專利範圍: 1. 一種應用於一數位類比轉換器之動態偏壓控制電路(Bias Control Circuit),包含有: 一電流源,用來輸出一第一電流; 一第一開關,其控制端係耦接於該電流源之輸出端,用以產生 該第一電流;
一差動放大器,其具有一第一輸入端,用來接收一參考電壓, 及一第二輸入端,耦接於該第一開關之第一端,其中該參 考電壓係由數位編碼所決定;以及 一第三開關’耦接於該差動放大器之輸出端與該第一開關之 間’用來根據該差動放大器輸出之結果調整該第一開關之 第一端的電壓; 其中該第一開關之一控制端耦接(Coupled To)於一第二開關, 該第二開關係用以將與該第一電流為一特定比例之一第二 電流輸入該第二開關。 2.如請求項丨所述之動態偏壓控制電路,其中該第一開關與該第 二開關係為一電流鏡電路之兩電晶體。 3.如請求項1所述之動態偏壓控制電路,其中該第一開關之第二 端係耦接於地。 4·如請求項1所述之動態偏壓控制電路,其中該第二開關之第二 15 1330001 端係耦接於地。 5. 如請求項1所述之動態偏壓控制電路,其中該電流源之輪入端 係耦接於一電壓輸入端。 6. 如請求項1所述之動態偏壓控制電路,其中該第三開關係為— ' 電晶體’其包含一控制端耦接於該差動放大器之輸出端,一第— · 端係耦接於該電流源,以及一第二端耦接於該第一開關之第一端。 7. 如請求項1所述之動態偏壓控制電路,其中該第一開關、該第 二開關及該第三開關各為一 N型金氧半導體電晶體。 8. 如請求項1所述之動態偏壓控制電路,其中該第一開關、該第 二開關及該第三開關各為一 NPN型雙極電晶體。 9. 如請求項1所述之動態偏壓控制電路,其中該第二開關係為一 電流源元件(Current Cell)。 鲁 10. —種高速網路晶片,包含有: 一動態偏壓控制電路,該動態偏壓控制電路包含有: 一電流源,用來輸出一第一電流; 一第一開關’其控制端係耦接於該電流源之輸出端,用 以產生該第一電流; 一差動放大器,其具有一第一輸入端,用來接收一參考 16 明0001 電壓,及一第二輸入端,耦接於該第一開關之第一 端;及 第二開關’搞接於該差動放大器之輸出端與該第一開 關之間,用來根據該差動放大器輸出之結果調整該 第一開關之第一端的電壓;以及 數位類比轉換電路,該數位類比轉換電路包含有: —第四開關;及 一第五開關; 控制端’該第四開關之—第二端係耦接於該第二開關之第一端, 該第五開關之—第二端係祕於該第二開關之第—端,該第二開
其中该第一開關之一控制端耦接(Coupled To)於一第二開關之 開關係為一 11.如請求項1G所述之高速網路晶片,其中該第—開關與該第二 電机鏡電路(Current Mirror Circuit)之兩電晶體。 12·如請求項1〇所述之高速網路晶片 係耦接於地。 ,其中該第一開關之第二端 3’如5月求項1〇所述之高速網路晶片 係轉接於地。 其中該第二開關之第二端 17 1330001 14.如請求項10所述之高速網路晶片,其中該電流源之輸入端係 耦接於一電壓輸入端。 1 曰5·如印求項1G所述之高速網路晶片,其中該第三開關係為—電 阳體其包含一控制端耦接於該差動放大器之輸出端,一第—端 係輕接於該電流源’以及—第二雜接於該第—關之第—端。 16‘如明求項10所述之咼速網路晶片,其中該第一開關、該第二 開關、該第三開關、該第四開關及該五開關各為一N型金氧半導 體電晶體(N type Metal Oxide Semiconductor,NMOS )。 17.如請求項10所述之高速網路晶片,其中該第一開關、該第二 開關、該第三開關、該第四開關及該五開關各為一 NpN型雙極電 晶體(NPN type Bipolar Junction Transistor,BJT)。 18·如請求項10所述之高速網路晶片,其中該參考電壓係由數位 編碼所決定。 19.如請求項ίο所述之高速網路晶片,其中該第二開關係為—電 流源元件(Current Cell)。 18
TW095129906A 2006-08-15 2006-08-15 Dynamic bias control circuit and related apparatus for digital-to-analog converter TWI330001B (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
TW095129906A TWI330001B (en) 2006-08-15 2006-08-15 Dynamic bias control circuit and related apparatus for digital-to-analog converter
US11/836,771 US7714755B2 (en) 2006-08-15 2007-08-09 Dynamic bias control circuit and related apparatus for digital-to-analog converters

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW095129906A TWI330001B (en) 2006-08-15 2006-08-15 Dynamic bias control circuit and related apparatus for digital-to-analog converter

Publications (2)

Publication Number Publication Date
TW200810368A TW200810368A (en) 2008-02-16
TWI330001B true TWI330001B (en) 2010-09-01

Family

ID=39101310

Family Applications (1)

Application Number Title Priority Date Filing Date
TW095129906A TWI330001B (en) 2006-08-15 2006-08-15 Dynamic bias control circuit and related apparatus for digital-to-analog converter

Country Status (2)

Country Link
US (1) US7714755B2 (zh)
TW (1) TWI330001B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102008026019B4 (de) * 2008-05-30 2010-04-08 Micronas Gmbh Digital-Analog-Wandler-Schaltungsanordnung
US20100327844A1 (en) * 2009-06-23 2010-12-30 Qualcomm Incorporated Current mirror, devices including same, and methods of operation thereof

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6518906B2 (en) * 2000-07-25 2003-02-11 Agere Systems Guardian Corp. Use of current folding to improve the performance of a current -steered DAC operating at low supply voltage
DE10053914C2 (de) * 2000-10-31 2003-05-22 Infineon Technologies Ag Digital/Analog-Wandler mit programmierbarer Verstärkung
US6650265B1 (en) * 2001-04-30 2003-11-18 Engim, Inc. Method and architecture for varying power consumption of a current mode digital/analog converter in proportion to performance parameters
US6674382B1 (en) * 2002-05-08 2004-01-06 Analog Devices, Inc. Line driver structures that enhance driver performance
US6759975B1 (en) * 2003-06-19 2004-07-06 National Semiconductor Corporation Digital-to-analog converter with a shifted output and an increased range
US7095351B2 (en) * 2004-09-20 2006-08-22 Analog Devices, Inc. Digital-to-analog converter structures

Also Published As

Publication number Publication date
TW200810368A (en) 2008-02-16
US7714755B2 (en) 2010-05-11
US20080043735A1 (en) 2008-02-21

Similar Documents

Publication Publication Date Title
US7804328B2 (en) Source/emitter follower buffer driving a switching load and having improved linearity
TW201106126A (en) Reference voltage circuit and electronic device
US20020089377A1 (en) Constant transconductance differential amplifier
US6894555B2 (en) Bandgap reference circuit
US8193863B2 (en) Push-pull output circuit
TW202121833A (zh) 高線性度輸入緩衝器
US8723593B2 (en) Bias voltage generation circuit and differential circuit
TWI364163B (en) Telescopic operational amplifier and reference buffer
TWI330001B (en) Dynamic bias control circuit and related apparatus for digital-to-analog converter
KR100768240B1 (ko) 전압 레벨 변환 회로
TW200847618A (en) Class AB amplifier
US7365589B2 (en) Bandgap reference circuit
JP4753968B2 (ja) 半導体集積回路
JP4238106B2 (ja) 論理回路
TWI377781B (en) Subtractor circuit and operational amplifier
CN101521510B (zh) 使用于数字模拟转换器的动态偏压控制电路及其相关装置
RU2284564C1 (ru) Источник опорного тока
TWI600995B (zh) 電壓箝制電路
CN101510106A (zh) 应用于晶体管的电流控制装置
TW200824299A (en) Digital-to-analog converter
TW556070B (en) Low operation-voltage constant-current circuit
CN112825003B (zh) 放大装置以及电压电流转换装置
JP4820544B2 (ja) リニア動作の電力増幅回路および電力増幅器
JP3526213B2 (ja) リミッタ回路
JP2004145702A (ja) 電圧発生回路