TWI325629B - Method and structure for integrated thermistor - Google Patents
Method and structure for integrated thermistor Download PDFInfo
- Publication number
- TWI325629B TWI325629B TW094100073A TW94100073A TWI325629B TW I325629 B TWI325629 B TW I325629B TW 094100073 A TW094100073 A TW 094100073A TW 94100073 A TW94100073 A TW 94100073A TW I325629 B TWI325629 B TW I325629B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- self
- forming
- aligned
- ild
- Prior art date
Links
Classifications
-
- H10W20/0698—
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01K—MEASURING TEMPERATURE; MEASURING QUANTITY OF HEAT; THERMALLY-SENSITIVE ELEMENTS NOT OTHERWISE PROVIDED FOR
- G01K7/00—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements
- G01K7/16—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using resistive elements
- G01K7/22—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using resistive elements the element being a non-linear resistance, e.g. thermistor
- G01K7/226—Measuring temperature based on the use of electric or magnetic elements directly sensitive to heat ; Power supply therefor, e.g. using thermoelectric elements using resistive elements the element being a non-linear resistance, e.g. thermistor using microstructures, e.g. silicon spreading resistance
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01C—RESISTORS
- H01C7/00—Non-adjustable resistors formed as one or more layers or coatings; Non-adjustable resistors made from powdered conducting material or powdered semi-conducting material with or without insulating material
- H01C7/006—Thin film resistors
-
- H10W20/031—
-
- H10W10/014—
-
- H10W10/17—
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electromagnetism (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Nonlinear Science (AREA)
- General Physics & Mathematics (AREA)
- Semiconductor Integrated Circuits (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
Description
1325629 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種製造溫度敏感導電元件之結構與方 法’且更特定言之,係關於一種製造超大型積體(VLSI)電 路之熱阻器之結構與方法。 【先前技術】 積體電路(ic)之成功小型化已成為電腦技術快速發展之 主要促動因子(enabler)。固態處理技術亦已使包含於此等 IC中之電子裝置的小型化能夠連續進步。然而,在小型化 環境中’需要小心監控所有物理因子,因為即使此等因子 之最微小變化亦會有害地影響IC之效能。為能夠小心監 控,已發展出亦稱為”感應器"之感應裝置,且已將其併入 至大多數1C中。感應器本身係被選擇性地設計成量測包含 力、加速度、壓力、化學濃度及溫度之各種物理量的電子 裝置。亦已使感應器小型化,但最經常地,於一類似於目 前超大型積體(VLSI)裝置之尺寸規模的尺寸規模上製造感 應器。 溫度f系需要小心監控之多個更重要物理因子中之一者。 外部曝露於某些溫度下會損害裝置,而且内部溫度變化是 存在於1C中別處之其它嚴重設計或運作問題之徵兆。在小 型化裝置中,由於減小了裝置尺寸而使裝置愈容易受甚至 最微小之溫度變化的影響,所以溫度控制變得愈加重要。 除已列舉之狀況外,在使用VLSI裝置之1C中溫度感應尤 其有用。此等電路依賴於溫度感應來進行自主處理器控 98535.doc '29 制。在損害於(諸如)特定電晶體或電路區塊中發生前,經局 部監控之溫度偏移可隨著可接受範圍外之最微小溫度變化 而觸發電流重繞路(currentreroute)。類似地,積體溫度感 應器電路可用於局部地及動態地調整特定電晶體及電路區 塊之供給電壓’以使晶片上之溫度差異最小化並保護免受 此損害且改良效能與時序。特定電晶體之效能可能藉由供 給電壓之局部調整而降低。然而,因為晶片上之電晶體經 更好的匹配,所以使整個晶片或系統效能與時序最優化。 罔此,在一系列ic電路之運作中溫度監控是極端關鍵且 有用的。已引入了溫度感應器來處理此需要。 孤度感應器或溫度感應裝置是多樣的,且包含一系列諸 如熱電偶、反向偏壓二極體及溫度敏感電阻器之裝置。此 等溫度感應裝置中每-者均具有其優點及其缺點,且因此 選擇性地用於不同任務中以使其益處最大化或使其缺點最 舉例而5,熱阻器"是具有隨溫度變化而變化之導 電率的裝置’其可有利地用於VLSI處理機制中,尤其係歸 因於其製造之簡單性。 諸如熱阻H之溫度感應!I的有效性是其敏感度之直接函 數。感應器之導電率變化相對於溫度變化之百分比愈大, 則該感應器愈敏感。熱阻器因其在製造㈣容易處理整合 而在風行度上增長。最近幾年内’已持續努力來提供更多 的敏感熱阻器。雖然如此,但是仍必須使熱阻器裝置之敏 感度與製造之容易度相平衡。以此方式在結合凡幻裝置使 用之熱阻器上尤其真實。 98535.doc 1325629
熱阻器在VLSI裝置中之使用提供了優於先前技術之感應 器之額外優點。在許多具有VLSI裝置之1(:中,亦稱為熱二 極體之反向偏壓二極體因其特定溫度敏感度及其容易整合 進VLSI製造處理流中而得以利用。然而,最近研究已顯示 到,當使用二極體時,尤其係在絕緣物上矽(s〇I)或應變s〇i 基板中應變接點導致對熱二極體量測之雜訊與可變性。 熱阻器因巾成為一在此等環境中代替反向偏壓二極體之有 吸引力之選項。雖然如此,但是可改良此等熱阻器之溫度 敏感度而不影響其製造處理之容易度的任何改良將使其甚 至成為此等狀況中更有吸引力之選項。 因此,需要提供一種積體電路熱阻器結構。 進一步需要提供一種用於在VLSI電路中結合s〇i及應變 SOI結構而使用之積體電路熱阻器結構。 進-步需要提供用於製造熱阻器之之方法,該等方法可 整合進現有積體電路製造處理中。 【發明内容】 根據本發明之多個態樣,其提供—種用於形成熱阻器之 結構與m離結構形纽—包含單晶半導體之至少一 層的基板中。—自對準石夕化物前驅體層沈積於該隔離區 、“層之上。自對準石夕化物前驅體接著與該上層反 應’以形成自對準於該上層之自對㈣化物。最終,接著 將自對準石夕化物前驅體之未反應部分移 =前驅體之-部分作為熱阻器之本體而保存於隔離匚: 98535.doc 據本心月之另一態樣,其提供一種用於形成積體電路
Mu之替代方m方法中…層間介電層仙卿成 於積體電路之配線層上。—壓印區域接著形成於該ild中。 熱阻器材料沈積於該壓印區域中及該ILD之上。將熱阻 料圖案化,且對圖案化熱阻器材料選擇性地娜ld,以在 該ILD内於第_配線層之上界定開口,熱阻器材料在姓刻處 ㈣間充當硬式光罩。隨後’―第二配線層形成於ILD中之 蝕刻開口中。接著將熱阻器材料自斷一表面移除,同時 允許熱阻器材料殘留㈣印區域中。最終,形成對熱阻器 材料之多個接觸。 【實施方式】 本發明引入一新型溫度感應裝置及用於製造該裝置之方 法。該裝置為-高度敏感熱阻器,其易於製造且可容易地 併入於所有種類之IC中。本發明之熱阻器甚至可容易地用 於具有VLSI裝置之1C中並可整合至s〇I或s〇I應變基板 中,且更能避免先前技術之感應器的問題。 圖1-4說明本發明之一第一實施例。在本發明之該第一實 施例中,熱阻器形成於一亦用於形成自對準之矽化物(即, "自對準石夕化物")之處理中。 在圖1中,其提供一使用諸如絕緣物上矽(SC)I)基板之絕 緣物上半導體基板之初始製造階段的橫截面圖。最近幾年 内,絕緣物上矽(SOI)技術作為改良電晶體效能之方式已開 始獲得風行度。SOI基板之使用傾向於減少寄生接點電容, ‘致了速率改良、功率消耗減少、更佳之頻率回應及耐軟 98535.doc 式錯誤,同時有助於處理可製造性問題β S〇1基板所提供之許多優點源於其結構。SOI基板之結構 為其中,一諸如矽之單晶半導體的主動裝置層形成於基 板之絕緣層之上。該絕緣層用來消除形成於該基板之主動 裝置層與下部表體層中之裝置之間的電容,並防止形成穿 過》亥基板之電路控,該等電路徑最終會使表面裝置降級或 u又壞’絕緣層通常為由—諸如植人氧加以分隔(sim〇x) 之處理所形成之形成於石夕晶圓表面之下的内埋氧化物 (BOX)層或者,熟知之結合處理亦可用於形成s〇I晶圓。 在圖1中,基板之表體石夕部分亦顯示在50處,且Βοχ層顯 示在120處。殘留於該Β〇χ層12〇之上的Si之薄層顯示在u〇 處初始處理階段假定裝置將已經形成於s〇I層 110中。為 增加導電率,將薄Si層110之上部分轉換成矽化物。此外’ 為電隔離形成於基板上之相鄰主動區域,將顯示在130處之 淺渠溝隔離(STI)結構形成於BOX層12〇上。 為了於SOI層Π〇上形成該自對準矽化物層,將下文稱為 自對準矽化物前驅體之導電材料薄層1〇〇沈積於薄s〇I ιι〇 及STI 130結構之上。導電材料層100之厚度較佳於約5奈米 至100奈米之間的範圍内。 應注意’自對準矽化物前驅體最終將用於在隨後處理階 段中形成熱陴器。因此,對自對準矽化物前驅體材料之選 擇是重要的,因為其可能影響熱阻器之敏感度,且因此影 響熱阻器之有效性。雖然各種金屬可用於形成熱阻器,但 是吾人判定某些物質提供更有效之溫度感應功能。判定熱 98535.doc -10· 1325629 阻器有效性之最常見的優值(figure of merit)係電阻溫度係 數(RTC)。RTC係定義為攝氏一度之溫度變化引起之電阻百 分比變化。雖然RTC可能為正或負,但是RTC的絕對值可指 示裝置之敏感度。RT C之量值愈高,則熱阻器愈敏感。 以下表格提供一些常見熱阻器材料之RTC值。此等材料 中之一些因其裝置整合特徵而顯示為將會是VLSI裝置製造 處理中之有效候選者。
表格1-熱阻器材料之RTC
熱阻Is材料 RTC 銘(Pt) +0.3927%/C 銅(Cu) +0.68%/C 钻(Co) +0.604%/C 鎳(Ni) +0.69%/C 矽(内在Si) +0.70%/C SiC(碳化矽) -2.01 %/C 硼摻雜之SiC -2.85%/C 諸如碳化矽(SiC)且尤其諸如硼摻雜之SiC的材料顯示了 用作熱阻器的巨大前景,此係歸因於其RTC之大量值。SiC 薄膜熱阻器優於習知陶瓷熱阻器,且其已藉由用於高可靠 性、高準確性及製造容易度的射頻(RF)濺鍍技術而得以製 造。由於此等離散裝置之低功率耗散因子,所以由SIC膜薄 層製成之熱阻器亦被認為是有利的。 除了 SiC外,基本材料或其相關矽化物或其它導電材料可 容易地整合為VLSI裝置之熱阻器材料。用作自對準矽化物 前驅體之材料的一些實例為Pt、Cu、Co、Ni(其都提供於表 格1中)及其它諸如鎢(W)或鈦(Ti)(表格1中未顯示)之金 屬。此等基本材料之自對準矽化物的一些實例為CoSix、 98535.doc 1325629
NiSix及PtSir應瞭解,此等實例僅提供來作為說明性目 的,且其它基本材料或具有合適改良之RTC的其它材料可 在被選擇來製造熱阻器之材料中。 在本發明之另一實施例中,導電層(自對準矽化物前驅體 層)1〇〇可由一或多種金屬及/或金屬化合物層之堆疊組成。 舉例而言,可於原始金屬或金屬化合物層上形成一由諸如 氮化鈦(TiN)或氮化鈕(TaN)之物質組成的障壁/黏接層。 各種方法可用於沈積自對準矽化物前驅體。可使用若干 習知薄膜沈積技術中之任一者來沈積自對準矽化物前驅 體。其中’此等技術包含化學氣相沈積(CVD)處理(尤其用 於沈積鎢)、物理氣相沈積(PVD)技術及濺鍍。 圖2說明一隨後處理階段。圖2係矽層11 〇及自對準矽化物 前驅體100在進行進一步處理使得形成矽化物層或自對準 石夕化物層(如矽110之上的140處所示)之後的橫截面描繪。此 外,各種處理可用於導致带化。在一較佳實施例中,於導 電或自對準矽化物前驅體層100上提供熱反應來導致矽 化。矽化僅發生於矽層上。因此,在熱反應之後,矽化物 層140僅形成於矽層110上。不存在矽之STI 130區域上的導 電層保持未反應。為更好地區分熱反應後剩餘之未反應導 電層與充當自對準矽化物前驅體之導電層,儘管本質上該 等兩層是相同的,但是未反應導電層在下文中將以150引 用。 圖3說明一隨後處理階段。在圖3之橫截面圖中,區塊光 罩層160顯示為圖案化於未反應導電層150之上。隨著區塊 98535.doc -12- 1325629
光罩160處於適當位置,未反應導電層150藉由諸如(但不限 於)垂直银刻之钮刻而得以圖案化。此垂直飯刻之一此實例 為反應性離子蝕刻(RIE)及各向同性蝕刻,此等兩者均必須 對矽化物層140及區塊光罩材料具有選擇性。在一較佳實施 例中,各向異性濕式蝕刻用於此移除。其它可使用之钱刻 方法包含化學乾式蝕刻、離子研磨或其它類似方法。在圖3 中所示之自對準矽化物140未受區塊光罩16〇保護之實施例 中,蝕刻必須對自對準矽化物及區塊光罩材料具有選擇性。 蝕刻處理後接著繼之以藉由習知方法移除整個區塊光 罩。若須要或需要則亦可進行後清除程序。剩餘之未反應 金屬層150現在已被圖案化為熱阻器之本體,且在下文中稱 為熱阻器170’如圖4中所示。 在一替代實施例(未圖示)中,將區塊光罩丨6()圖案化以覆 蓋未反應導電層150之區域與自對準石夕化區域14〇兩者。在
此狀況下,對層150之蝕刻可藉由無需對自對準矽化物材料 具有選擇性之蝕刻來執行。 如圖4中所示之一隨後處理階段提供如顯示在19〇處之層 間介電層(ILD)的沈積。ILD可由各種諸如通常使用之材料 的材料製成。此外,ILD可包括複數個層之沈積,形成了一 ILD堆疊。然而,在一較佳實施例中,將硼磷矽酸鹽玻璃 )用作ILD 190。若使用了多個層間介電層,則BpS〇 車乂佳為此介電堆疊之第一層。使用bpsg之一優點在於其提 供均句且良好形成之覆蓋,纟留下孔且填補小間隙,使得 190對所有表面提供優良的黏接。應注意,! 9〇毯 98535.doc 1325629 . I式沈積於灯1區域13G(包含其上覆熱阻器17())及自對準石夕 • 化物層140兩者之上。根據本發明之-特定實施例,在沈積 之後’使ILD190平面化。任何習知平面化方法可用於使此 情況之結構平面化,例如,咕l 丄 J 诸如藉由化學機械研磨(CMP) 方法。 如說明性顯示在180處之接觸通道接著可藉由使用習知 方法將ILD 19G圖案化來建立,以便形成熱阻器接觸。在一 較佳實施例中,導電圖案192、194亦可藉由將ildi9〇中水 平延伸之凹槽圖案化為配線圖案,或者’以提供隨後較高 層導電通道(未圖示)所互連之著床表面而同時形成。作為水 平配線圖案,導電圖案192、194沿橫向方向中延伸例如, 圖案192可於基板之上在上下方向中延伸,且圖案…可於 基板之上在左右方向中延伸。 在一特定實施例中,接觸通道18〇及導電圖案i92、194 藉由s知金屬鑲嵌技術將層間介電層i 9〇圖案化來形成。用 • 於形成互連至通道180之導電圖案之替代方案包含將一沈 積導電層圖案化於ILD190之上’如藉由反應性離子蝕刻處 理。 在本發明之一特定實施例中,熱阻器17〇可充當耦接至個 別通道180之同層導電圖案192、194之間的局部互連。在另 —實施例中,熱阻器於不同配線層處局部互連導電圖案。 舉例而言,熱阻器局部互連圖案192與194,但圖案194充當 —用於對高於導電圖案192、194之配線層提供至進一步互 連的焊盤’如圖4中所示。 98535.doc 14 1325629 在此狀況下’熱阻器提供一局部互連功能以替代或添加 至溫度感應功能。在本文之局部互連中,術語”熱阻器•,廣 泛應用於所達成之結構,且不要求將熱阻器17〇用於溫度感 應功能。 本發明之另-實施例說明於圖5至圓12中。在該實施例 中’自亦用於將層間介電層圓案化之硬式光罩層之—圖案 化。p刀形成一熱阻器。硬式光罩材料是多變的,但可包含: 諸如用於半導體處理中之各種抗反射層(arc)之有機聚合 材料;諸如二氧化石夕、氮化石夕、氮氧化石夕及w之無㈣料; 或以非晶系、多晶或單晶形態之任何金屬性或半導電性材 料》 圖5說明根據本發明之第二實施例之熱阻器製造中的初 始階段。圖5係形成於層間介電層(ILD)2〇〇之下之配線層 21 〇的橫截面圖。該配線係經說明性地提供,且可代表用於 諸如互連配線及位元線配線之各種功能的配線。ild2⑻形 成於配線層210之上。 圖6說明一隨後處理階段。如圖6中所示,一較佳由光阻 材料組成之光罩層220沈積於層間介質層2〇〇之上,且接著 經圖案化。接著,根據光罩層220藉由濕式蝕刻或各向異性 RIE將ILD 200蝕刻。接著形成一壓印區域225。接著將光罩 層220移除。 圖7說明一隨後處理階段。如圖7中所示,材料層23〇沈積 於ILD 200之上以作為隨後圖案化ILD 2〇〇及熱阻器之硬式 光罩。硬式光罩層之材料較佳具有一等形特徵,使得其以 98535.doc 15 1325629 相對均勻之厚度覆蓋表面。 圖8說明一後續處理階段。在圖8之橫截面圖說明中,除 了其它處理中,還對ILD 200執行雙金屬鑲嵌圖案化。藉由 金屬鑲嵌處理,將圖案化層嵌入於另一層之上及其中,使 得該等兩層之頂部表面共平面。在半導體製造中,金屬鑲 嵌處理包含在適當位置中建立凹槽及孔。該等凹槽係形成 於諸如層間介電層之絕緣材料中。該等凹槽及孔可藉由包 含蝕刻之各種技術來建立,接著用諸如金屬之導電材料填 補該等凹槽及孔。 將此概念應用於圖8,當進行雙金屬鑲嵌處理時建立了一 開口 245。在一如圖8中所示之較佳實施例中,開口2牦形成 後其包含一上區域244,該上區域通常在自左至右之方向中 延伸過頁面,或在來回方向中延伸入及延伸出該頁面。上 區域244在水平方向中通常比下區域242延伸得更遠。下區 域242通常被配置為大體上垂直之通道。 其後,如在圖8中240處所示,配置一稱為互連内襯之導 電内襯240。注意,互連内襯24〇係以接觸配線層21〇之方式 配置。繼續該處理,經内襯24〇填襯之填襯開口 245係藉由 諸如金屬之導體而得以填襯,如圖9中所示。導體材料25〇 毯覆式沈積於或電鍍於基板之上,以填襯開口 245並黏附至 壓印區域225之上之熱阻器材料23 0的表面。導體層25〇形成 了 後多又製程(back-end-of-the-line)(BEOL)互連。如圖 1 〇 中所示,接著藉由諸如化學機械研磨(CMp)方法之習知平面 化方法來使結構平面化,於内襯240上停止。接著亦將硬式 98535.doc 1325629 光罩層230進一步研磨至ILD 200之頂部,使得該硬式光罩 層僅殘留於壓印區域255中。下文中將填補於壓印區域225 中之硬式光罩材料稱為260,如圖11中所示。在該處理階段 結束時’導電通道254接觸配線層210及一第二配線層252。 壓印區域中之硬式光罩材料260接著用於形成熱阻器,如 圖12中所示。較佳地,頂蓋層28〇於形成接觸通道27〇前形 成於硬式光罩材料260上。頂蓋層280較佳地係一諸如沈積 氮化矽層或沈積二氧化矽層之容易圖案化之介電層。其 ® 後,/尤積另一層間介電層(ILD)290 ’較佳地繼之以平面化。 接著於ILD 290中圖案化通道開口。一旦通道開口經蝕刻, 則藉由於開口中沈積諸如金屬之導電材料來形成接觸通道 270。在一較佳實施例中’導電圖案300及310亦藉由於ILD 290中圖案化水平定向之圖案、且接著沈積導電材料以同時 形成接觸通道270及該等導電圖案而形成。 如在上述實施例中,熱阻器26〇可充當耦接至通道27〇之 φ 個別通道之導電圖案300與310之間的局部互連。 根據本發明之一實施例,其提供一積體電路熱阻器結 構。根據本發明之一特定實施例,藉由一亦用於形成自對 準矽化物之處理來製造一積體電路熱阻器。根據另一特定 貫施例,藉由一亦用於形成諸如後段製程(BEOL)配線之積 體電路配線的處理來製造一熱阻器。 雖然本發明已根據其特定較佳實施例而加以描述,但是 熟S此項技術者將瞭解到,可對其進行許多修改及增進而 不脫離本發明之真實範疇與精神,此僅受以下附加之申請 98535.doc 1325629 專利範圍所限制。 【圖式簡單說明】 圖1至圖4說明根據本發明之一實施例之用於使用自對準 矽化物處理來製造熱阻器的處理階段。 圖5至圖12說明根據另一實施例之用於使用積體硬式光 罩來製造溫度敏感電阻器以在基板表面之上的配線層處形 成熱阻器的處理階段。 【主要元件符號說明】 50 基板之表體矽部分 100 導電材料層(自對準矽化物前驅體層) 110 矽(Si)層 120 内埋氧化物(BOX)層 130 淺渠溝隔離(STI)結構 140 石夕化物層或自對準矽化物層 150 未反應導電層 160 區塊光罩層 170 熱阻器 180 接觸通道 190 層間介電層(ILD) 192 導電圖案 194 導電圖案 200 層間介電層(ILD) 210 配線層 220 光罩層 98535.doc 1325629 225 β-印區域 230 硬式光罩層 、熱阻器材料 240 互連内襯 242 下區域 244 上區域 245 開口 250 導體材料、 導體層 252 配線層 254 導電通道 260 硬式光罩材料、熱阻器 270 接觸通道 280 頂蓋層 290 層間介電層(ILD) 300 導電圖案 310 導電圖案 ❿ 98535.doc -19-
Claims (1)
132.562 第094100073號專利申請案 _文申請專利範圍替換本(98年12月) 十、申請專利範圍: 1' 一種形成一熱阻器之方法,其包括:
於一包含單晶半導體之至少—上層的基板中形成一隔 於該隔離區域及單晶半導體之該上層之上沈積一自對 準石夕化物前驅體;
使該自對準矽化物前驅體與該上層反應,以形成—自 對準於該上層的自對準碎化物,該自對準碎化物前驅體 並不與該隔離區域反應以形成一自對準矽化物;及 移除未反應之該自對準石夕化物前驅體之一部分,同時 將未反應之該自對準矽化物前驅體之一部分作為該熱阻 器之一本體而保存於該隔離區域之上。 如請求項1之方法,其進一步包括: 於6玄熱阻器之該本體之上形成一層間介電層(ILD);及 對由該ILD所絕緣之該熱阻器的該本體形成多個導電 接觸。 3_如吻求項1之方法,其中該自對準矽化物前驅體基本上由 選自由下列各物組成之群中的至少-金屬組成:Pt、Cu、 Co、Ni、W、Ή 〇 4·如凊求項3之方法’其中該熱阻器之該本體具有5至1〇〇奈 米之間的一厚度。 5. 如请求項2之方法’其中該層間介電質包含硼磷矽酸鹽玻 璃(BPSG)。 6. 如印求項3之方法,其中該單晶半導體大體上由矽組成, 98535-981211.doc 1325629 二=板係—於單晶♦之該上層與單晶…主體層之 八—内埋氧化物層的絕緣物上矽基板。 7.如請求項6之太& ^ ' ,其中該隔離區域係一渠溝隔離區域。 .π 2细項3。之方法,其中將該自對準矽化物前驅體以一使 付。乂 ‘、、、阻器本體僅上覆一隔離區域之方式移除。 9 ·如請求項8 $ f、、+ ^ ' 、,其中該隔離區域係一渠溝隔離區域。 10.如請求項1之古 、,八中使該自對準石夕化物前驅體與該上 層反應,以获+ . 糟由—退火處理而形成一自對準於該上層之 自對準妙化物。 11 ·如請求項3 $ t、+ ^ 、 法,其中藉由濺鍍將該自對準矽化物前驅 體沈積於該隔離區域及單晶半導體之該上層之上。 12.如:月求項2之方法,其進一步包括:將第一導電圖案與第 Y圖案互連至該等接觸之個別接觸,使得該熱阻器 於该第一導電圖案與該第二導電圖案之間提供局部互 連。 13_ 一種形成-熱阻器之積體方法,其包括: 二):積體電路之一第一配線層上形成一層間介電層 於該ILDt形成—壓印區域; ;/ I P區域中及該ILD之上沈積一熱阻器材料; 圖案化該熱阻器材料; 才”亥圖案化熱阻器材料選擇性地蝕刻該,以於該 ILJD中在該第—配線層之上界定多個開口,該熱阻器材料 在δ亥钱刻期間用作一硬式光罩· 98535-9812Il.doc 1325629 於該等開口中形成一第二配線層; 。。自該ILD之-表面移除該熱阻器材料,同時允許該熱阻 器材料殘留於該壓印區域中;及 … 對該熱阻器材料形成多個接觸。 14.如請求項13之方法,其中對該剩餘熱阻器材料形成今等 接觸之該步驟包含:於該熱阻器材料之上形成一第二層 間介電質(第二ILD)、於該第二ILD中形成多個 一導體填襯該等開口^ 用 如請求項13之方法,其中形成料接觸之該步驟進一步 包含·在形成該第二ILD之前,於該剩餘熱阻器材料之上 形成一絕緣頂蓋層;及將該等開口延伸過該絕緣頂蓋層。 16. 如請求項13之方法,其中於該等開口中形成該第二^線 層之該步驟包含:於該等開口中形成-導電内襯;及其 後於該等填襯開口中沈積一導體。 17. 如4求項16之方法,其中該熱阻器材料係選自由下列各 成之群.有機聚合材料,諸如用於半導體處理中之 各種抗反射塗層(ARC);無機材料,諸如二氧化石夕、氮化 石夕、氮氧化碎及Sic ;或呈非晶系、多晶或單晶形態之任 何金屬性或半導電性材料。 如明求項13之方法,其進一步包括:將第一導電圖案與 第一導電圖案互連至該等接觸之個別接觸,使得該熱阻 益於5亥第一導電圖案與該第二導電圖案之間提供局部互 連。 19. 一種積體電路熱阻器,其包括: 98535-981211.doc 1325629 一形成於一層間介電質(ILD)之一壓印區域中之熱阻器 材料區域;及 對s亥熱阻器材料之多個接觸。 20 21. 22. .如請求項19之積體電路熱阻器,其中該aD係一形成於— 於其_形成-第-配線層之第—助上的第二助。 如請求項19之積體電路熱阻器,其中該熱阻器材料係選 自由下列各物組成之群:諸如用於半導體處理中之各種 抗反射塗層(ARC)的多種有機聚合材料;諸如二氧化矽、 ^曰匕石夕氮氧切及SiC之多種無機材料;或呈非晶系' 多晶或單晶形態之任何金屬性或半導電性特料。 如請求項19之積體電路熱阻器,复 /、甲5亥專接觸係連接至 別導電圖案,使得該熱阻器於 提供局部互連。 心料個別導電圖案之間 98535-981211.doc
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/707,746 US7078259B2 (en) | 2004-01-08 | 2004-01-08 | Method for integrating thermistor |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200532715A TW200532715A (en) | 2005-10-01 |
| TWI325629B true TWI325629B (en) | 2010-06-01 |
Family
ID=34738963
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW094100073A TWI325629B (en) | 2004-01-08 | 2005-01-03 | Method and structure for integrated thermistor |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7078259B2 (zh) |
| JP (1) | JP4016035B2 (zh) |
| TW (1) | TWI325629B (zh) |
Families Citing this family (9)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2005268578A (ja) * | 2004-03-19 | 2005-09-29 | Toudai Tlo Ltd | サーミスタ素子 |
| US8129816B2 (en) * | 2007-06-20 | 2012-03-06 | Kabushiki Kaisha Toshiba | Semiconductor device and method of manufacturing the same |
| US20090019170A1 (en) * | 2007-07-09 | 2009-01-15 | Felix Immanuel Wyss | System and method for secure communication configuration |
| KR100928504B1 (ko) * | 2007-10-19 | 2009-11-26 | 주식회사 동부하이텍 | 반도체 소자 및 반도체 소자의 제조방법 |
| US7838958B2 (en) * | 2008-01-10 | 2010-11-23 | International Business Machines Corporation | Semiconductor on-chip repair scheme for negative bias temperature instability |
| US7890893B2 (en) * | 2008-01-10 | 2011-02-15 | International Business Machines Corporation | Design structure for semiconductor on-chip repair scheme for negative bias temperature instability |
| US9022644B1 (en) | 2011-09-09 | 2015-05-05 | Sitime Corporation | Micromachined thermistor and temperature measurement circuitry, and method of manufacturing and operating same |
| US10302504B1 (en) * | 2017-01-27 | 2019-05-28 | Xilinx, Inc. | On-die temperature sensing and digitization system |
| CN118362218A (zh) * | 2023-01-18 | 2024-07-19 | 北京有竹居网络技术有限公司 | 芯片中的温度传感器系统和芯片 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPS6223077A (ja) | 1985-07-23 | 1987-01-31 | Sharp Corp | 定着装置の異常温度防止装置 |
| US5847436A (en) | 1994-03-18 | 1998-12-08 | Kabushiki Kaisha Tokai Rika Denki Seisakusho | Bipolar transistor having integrated thermistor shunt |
| JPH10173135A (ja) * | 1996-12-16 | 1998-06-26 | Matsushita Electron Corp | 半導体集積回路とその製造方法 |
| US6297135B1 (en) * | 1997-01-29 | 2001-10-02 | Ultratech Stepper, Inc. | Method for forming silicide regions on an integrated device |
| JPH1114449A (ja) * | 1997-06-20 | 1999-01-22 | Terumo Corp | 赤外線センサ |
| US5975485A (en) | 1997-10-16 | 1999-11-02 | Industrial Technology Research Institute | Integrated micro thermistor type flow control module |
| US6002132A (en) * | 1997-10-27 | 1999-12-14 | The United States Of America As Represented By The Secretary Of The Air Force | Thermionic thermal detector and detector array |
| US5915199A (en) * | 1998-06-04 | 1999-06-22 | Sharp Microelectronics Technology, Inc. | Method for manufacturing a CMOS self-aligned strapped interconnection |
| JP3409848B2 (ja) * | 2000-08-29 | 2003-05-26 | 日本電気株式会社 | 熱型赤外線検出器 |
| CN100440522C (zh) * | 2003-11-20 | 2008-12-03 | 斯欧普迪克尔股份有限公司 | 硅基肖特基势垒红外光检测器 |
-
2004
- 2004-01-08 US US10/707,746 patent/US7078259B2/en not_active Expired - Fee Related
-
2005
- 2005-01-03 TW TW094100073A patent/TWI325629B/zh not_active IP Right Cessation
- 2005-01-05 JP JP2005000921A patent/JP4016035B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| TW200532715A (en) | 2005-10-01 |
| US20050151213A1 (en) | 2005-07-14 |
| JP2005197743A (ja) | 2005-07-21 |
| US7078259B2 (en) | 2006-07-18 |
| JP4016035B2 (ja) | 2007-12-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US12009394B2 (en) | Source/drain contacts and methods of forming same | |
| US8546956B2 (en) | Three-dimensional (3D) integrated circuit with enhanced copper-to-copper bonding | |
| US11532714B2 (en) | Semiconductor device and method of forming thereof | |
| US8658488B2 (en) | Method for forming semiconductor chip with graphene based devices in an interconnect structure of the chip | |
| US8609505B2 (en) | Method of forming MIM capacitor structure in FEOL | |
| CN100524755C (zh) | 微电子结构和制造微电子结构的方法 | |
| US7397087B2 (en) | FEOL/MEOL metal resistor for high end CMOS | |
| US20140008764A1 (en) | High-nitrogen content metal resistor and method of forming same | |
| TW201351653A (zh) | 半導體元件與其製法 | |
| US7790611B2 (en) | Method for FEOL and BEOL wiring | |
| TWI325629B (en) | Method and structure for integrated thermistor | |
| CN114639644B (zh) | 用于半导体器件的散热隔离结构 | |
| JP2004289009A (ja) | 半導体装置の製造方法 | |
| US20260007080A1 (en) | Phase change material radio-frequency (rf) switch having a reduced dielectric constant around a heater element and method for forming the same | |
| CN103563083B (zh) | 半导体开关器件及其制造方法 | |
| TW202347842A (zh) | 半導體元件的形成方法 | |
| JP2000243835A (ja) | 半導体装置及びその製造方法 | |
| JP2004103889A (ja) | 半導体装置及びその製造方法 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |