[go: up one dir, main page]

TWI313401B - Data receiving system - Google Patents

Data receiving system Download PDF

Info

Publication number
TWI313401B
TWI313401B TW092123790A TW92123790A TWI313401B TW I313401 B TWI313401 B TW I313401B TW 092123790 A TW092123790 A TW 092123790A TW 92123790 A TW92123790 A TW 92123790A TW I313401 B TWI313401 B TW I313401B
Authority
TW
Taiwan
Prior art keywords
transmission path
voltage
data
signal transmission
switch
Prior art date
Application number
TW092123790A
Other languages
English (en)
Other versions
TW200411353A (en
Inventor
Shiro Dosho
Yusuke Tokunaga
Yasuyuki Doi
Hirofumi Nakagawa
Yoshito Date
Tetsuro Ohmori
Kaori Nishikawa
Original Assignee
Panasonic Corporatio
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corporatio filed Critical Panasonic Corporatio
Publication of TW200411353A publication Critical patent/TW200411353A/zh
Application granted granted Critical
Publication of TWI313401B publication Critical patent/TWI313401B/zh

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/38Synchronous or start-stop systems, e.g. for Baudot code
    • H04L25/40Transmitting circuits; Receiving circuits
    • H04L25/49Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
    • H04L25/4902Pulse width modulation; Pulse position modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Chemical & Material Sciences (AREA)
  • Theoretical Computer Science (AREA)
  • Spectroscopy & Molecular Physics (AREA)
  • Logic Circuits (AREA)
  • Dc Digital Transmission (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

1313401 五、發明說明(1) 【發明所屬之技術領域屬 本發明係有關於用以傳送時鐘信號及和該時鐘信號同 步之多種資料信號之資料發送接收系統。 二、 【先前技術】 在吳國專利說明圖第54 1 84 78號及第5 6 940 60號公開以 小振幅驅動雙絞線對之CM〇s(c〇mplementa
Sedconductor,互補式金氧半導體)差動驅動器。〇Xlde #荽5 : t :寺開平1卜1 94748號公報公開之液晶顯示器, 者液曰曰面板之一邊配置多個資料驅動器之晶元, 口口各自接又個時鐘信號輸入和多個資料耠Α,品加 晶面板所要之資料電壓,同時供給相鄰之“驅哭…:夜 時鐘信號輸出和多個資料輸出。 貝钭驅動器一個 三、 【發明内容】 在液晶顯示器用之資料驅動器也 EMI(Electro-Magnetic Interference) 了 化及降低 料發送接收。可是’隨著液晶顯示 =小振幅之資 驅動器之晶元尺寸之限制變得嚴苛,盔ρ ,對於資料 驅動器之技術。 ,、,、音棟用該CMOS差動 本發明之目的在於用小規模之電路 時鐘信號傳送及資料傳送。 •貫現小振幅之 為達成上述之目的,依據本發明, 首先控制時鐘信號之振幅,而使用該控制:貧料傳送時’ 1313401 五、發明說明(2) -- 制,0在:^利用開關之驅動脈衝控制實現輸出振幅控 耗電力化見 之電源電壓控制輸出振幅,同時可實現低 此夕卜,葬装k 接收資料 四、【實施方式 著在時鐘及制開關之導通時間控制輸出振幅,還藉 接收資料。、收系統利用該導通時間,使得可正確的 例 以下’按照附 之圖面砰細說明本發明之最佳實施 圖1表示在液曰二上 發送接收系統之例曰曰子板之資料驅動器利用本發明之資料 之多個資料驅動器f次。在圖1,1係液晶面板,2係相串接 送路,4係資料信1號送:送接收系統),3係時鐘信號傳 圖2表示圖1中之夂 之資料驅動器2具備時鐘用、料收驅動=之内部構造例。圖2 多個資料用接收系統u 收系統0 ’接收時鐘信號; 用傳送系統12 ’以小振p 6 ^各自對應之資料信號;時鐘 用接收系統10供給之時二里信號傳送路3傳送自時鐘 以小振幅向資料信號傳送^’、多個資料用傳送系統! 3, 收系統11經由對應之挪移 ^自各自對應之資料用接
Analog)變暫換存 态1 4所得到之數位資料信號、、王邛之挪移暫存 路1 6,接受該類比信號後^认、:、、、類比仏號;以及緩衝電 仏給液晶面板1所要之資料電
第10頁 1313401 五、發明說明(3) 壓。時鐘用傳送系統12及多個資料用傳送系統"係 第一電源V d d (例如2 V)及繁-雪、、择V , 、 ’、各自和 之系統。例如2V)及第-電源Vss(例如〇v)連接後動作 圖3中之時鐘用傳送系統12之詳細構造例。在 圖3 20係時鐘信號輸入端子,21係和時鐘信 ^ 接之驅動器輪出端子。 才里1口就傳迗路3連 電、二 =用傳送系統12具有第一開關22,位於第- ί ί Γ出H器1?端子21之間;第:開關23,位於驅 =二電源Vss之間;第-驅動脈衝產生 =第2時鐘信號輸入端子2。輪入之時鐘信號後產 庳自時鐘r ; J22之脈衝,第二驅動脈衝產生電路25,響 輪;端=入;時鐘信號後產生驅動第二 <狐衝,第二開關3 〇,在響應 20 =入之時鐘信號後向驅動器輸出;’心::二 之情況轡忐道、s 丁 ώ i掏出冋位準電壓 電且在向驅動器輸出端子21輸出低位準 輸入端子20衿入t 1二第四開關31 ’在響應自時鐘信號 位準電壓之;況j m後向驅動器輸出端子η輸出高 輸出低位準在向驅動器輸出端子21 三開關30供成導通;第-緩衝器32,經由第 5V);以及第二緩衝哭“二1/—基準電壓Vrl(例如1. 出端子2 1第-其隹希°。 、坐第四開關3 1供給驅動器輸 時鐘用接如0·5ν)。這些元件… 號後驅動時鐘俨辦時釭仏號輸入端子20供給之時鐘信 ”“唬傳达路3之時鐘驅動電路。第一及第二 I麵 第11頁
1313401 五、發明說明(4) 緩衝器32、33係在第―及第二開關22、2 況具有保持驅動器輪出端子21之高位準 之作用。 1千电& -乂低位準電壓 電:,卜伯圖3之時鐘用傳送系統12具有輸出高位準偵測 、’則驅動益輸出端子21之高位準電壓;輪出低位 f J測,路27,偵測驅動器輸出端子21之低位準電壓:第 :士器28,將輸出高位準偵測電路26所偵測之高位準電 壓和第一基準電壓Vrl之罢充+電 給;以及當-被4· 差放大後作為弟一控制信號C1供 及弟—放大态29,將輸出低位準偵測電路2 =準電壓和第二基準電壓Vr2之差放大後作為第二偵: ”供給。第一控制信船向第一驅動脈衝產工 24回,’第二控制信號C2向第二驅動脈衝產生電路^回 :驅動生Γ24依據第一控制信號C1控 準電壓和第m:vi,使得驅動器輸出端子21之高位 2R4t μ ^ - 土準電壓Vrl 一致。第二驅動脈衝產生電路 驅2。。仏—控制信號C2控制驅動第二開關23之脈寬,使得 致。态輸出端子21之低位準電壓和第二基準電壓矸2 —、 動财^信號輸入端子2〇之電壓上升至高位準時,第一弓區 電路24動作’因只在用第-控制信號Π所指ί 弟-開關22變成導通,驅動器輸出端子 : 準時,第- 輪入端子20之電壓下降至低位 nr Jri 電路25動作,因只在用第二控制 ° 扣疋之時間令第二開關23變成導通,驅動器輪出
1313401 五、發明說明(5) 端子21之電壓位準下降。於是,由輸出高位準及低位準偵 測電路26、27及第一及第二放大器28、29構成之回授電路 將各時鐘信號傳送路3傳送之時鐘信號之高位準電壓控制 成比第一電源Vdd之電髮低之第一基準電壓Vrl,將向時鐘 信號傳送路3傳送之時鐘信號之低位準電壓控制成比第二 電源Vss之電壓高之第二基準電壓Vr2。
以上所示之脈寬控制方式具有和數位電路一樣可低耗 電力且高速化,而且如類比缓衝器(例如電壓隨耦電路)般 可正確的控制輸出電壓值之優點。此外,圖3中之第一及 第二緩衝器3 2、3 3係類比緩衝器,但是其目的只是安定的 保持驅動器輸出端子21之電壓,不是用這些缓衝器32、33 將驅動器輸出端子21之負載充放電。因此,可將時鐘用傳 送系統1 2之耗電力抑制得很低。
圖4表示圖3中之第一及第二驅動脈衝產生電路24 '25 之詳細構造例。第一開關2 2用P通道型Μ 0 S電晶體構成,第 二開關23用Ν通道型M0S電晶體構成。若依據圖4,第一驅 動脈衝產生電路24由電壓控制延遲電路60、反相電路6丨以 及OR電路62構成。又’第二驅動脈衝產生電路25由電麼控 制延遲電路63、反相電路64以及AND電路65構成。 圖5表示圖4中之電壓控制延遲電路60之詳細構造例。 若依據圖5,電壓控制延遲電路60由】組!^通道型M〇s電晶體 66與P通道型M〇s電晶體67及多個電流控制反相器68構$。 圖6表示圖3中之輸出高位準/低位準偵測電路26、u 之詳細構造例之電路圖。輸出高位準/低位準偵測電路
1313401 五、發明說明(6) _____ ϊ的要iL—及第二取樣保持電路50、51串聯就可簡 ί產= 谓測電路26之情況,使用自第'驅動脈 期間使;動脈衝’控制成在產生驅動脈衝之 器成導通,可偵測驅動 情況,使用自第:驅動脈衝產備測電路27之 控制成在產生驅動脈衝之期間使:路=出之驅動脈衝, 圖7表示心口 :11…準電壓。 例。在圖7,2〇a係資料 2糸統13之詳細構造 傳送路4連接之驅動器輸^輸子子係和資料信號 電源:3料,系統13具有第五開關…,位於第一 二 驅動器輪出端子2 1 a之間;第丄彳 、 驅動器輸出端子21a和第 U關23a ’位於 生電物a,響應自資料信號輸入端之;;二三驅動脈衝產 後產生驅動第五開關22a之脈衝.第 3輸入之貝料仏號 25a,響應自資料信號輸入端手⑽輪四入驅動次脈衝^產生電路 驅動第六開關23a之脈衝;第七開關;貞料仏號後產生 號輸入端子20a輸入之資 a ’在響應自資料信 出高位準電㈣況變成導。通#=驅動器輸出端子…輸 2以出低位準電壓之情況變成?動:出端: 響應自資料信號輸入端子2 第八開關31a,在 輸出端子…輪出高位準電壓:情況;向=
1313401 五、發明說明(7) 出端子仏輸出低位準電壓之情; 兄變成導通. 二^衝器32a,經由第七開關3〇a供給驅動器輸’ 二:基準電?Vrl;以及第四緩衝織,經由第八門 株播^、’、給驅動器輪出端子2la第二基準電壓Vr2。這些一 芦麥給響,自資料用接收系統11經由挪移暫存器14及''資疋料 二資U料ί :子203輪入之資料信號後驅動資料信號傳送路4 :::動電路。第三及第四緩衝器…、…係在:路4 ς 1關22a、23a雙方不導通之情況具有保持驅 知子21a之高位準電壓或低位準電壓之作用。助咨輪出 a - ^24a'25a^ ^ ^ « C2。第-二 所產生之第一及第二控制信號Cl、 驅動第Ϊ S 衝產生電路24a依據第一控制信號C1控制 準電壓和之脈寬,使得驅動器輸出端子…之高位 25a依據第一:/準電壓Vrl 一致。第四驅動脈衝產生電路 得驅動器輸—出工端子^號驅動第六輔^ ffi 子2 1 a之^ 4氏位^维雷厭名rt错—姑进*3^ «* 致。即,h ,+、★士 诅旱窀壓和第一基準電壓Vr2 — 位準偵測電路26 :具有土輸出高位準及低 授電路,但是在各個資料用傳二8置29 回授電路,也可和時鐘信號傳送^⑴不二置與其對應之 動資料信號傳送路4。 樣的此以小振幅驅 系统!圖3 8之表驅示Λ3 Γ寺鐘用傳送系統1 2及圖7之資料用傳送 8,得知第Λ 電產和電源電塵之關係。若依據圖 電源Vdd係约2V之低電壓,也可傳送約丨ν之小 1313401 發明說明(8) 振幅資料。若依據上述之脈寬控制方式,原理上任 器輸出電壓都可產生。第一電源Vdd之電壓上升至約〇 一樣0 圖9表示圖2中之時鐘用傳送系統12之別的詳細構造 例。若依據圖9,利用單一之(第_)驅動脈衝產生電路 驅動第一及第二開關22、23。電流源7〇位於第一電源Vdd 和第一開關22之間,電壓控制電流源71位於第二開關23和 第二電源Vss之間。第一放大器35將輸出高位準及低位準
偵測電路26、27所偵之在驅動器輸出端子21之時鐘作號之 振,和所要之輸出振幅(Vrl 一 Vr2)之差放大後作為^二控 制信號C3供給。第二放大器36將輸出低位準偵測電路27戶^ 偵測之,位準電壓和第二基準電壓Vr2之差放大後作為第 二控制信號C4供給。而,第一驅動脈衝產生電路24分別依 據第一控制信號C3控制驅動第一及第二開關22、23之脈 寬,使得在驅動器輸出端子21a之時鐘信號之振幅和所要 之,,振巾田(Vrl - vr2) —致。又,依據第二控制信號C4輸 入=壓控制電流源71之驅動能力控制端子37,依據第二控 =L號C 4控制電壓控制電流源7丨之驅動能力,使得驅動器
輸出端子21之低位準電壓和第二基準電壓訐2 一致。其他 貝m3之構造一樣。此外,圖9中之pu表示第一驅^脈 厂屋生電路24所產生之驅動脈衝,OCK表示輸出時鐘俨 號。 σ 圖1 〇表示圖2中之各個資料用傳送系統丨3之別的詳細 造例。若依據圖1 0,利用單一之(第三)驅動脈衝產生電
第16頁 1313401
五、發明說明(9) 路24a驅動第五及第六開關22a、23a。電流源7〇a位於第— 電源vdd和第五開關22a之間,電壓控制電流源71 a位於第 六開關23 a和第二電源Vss之間。第三驅動脈衝產生電路 2 4 a及電壓控制電流源7 1 a各自接受在圖g之時鐘用傳送系 統1 2所產生之第一及第二控制信號㈡、C4。然後,第三驅 動脈衝產生電路24a分別依據第一控制信號㈡控制驅動第 五及第六開關22a、23a之脈寬,使得在驅動器輸出端子 21a之資料信號之振幅和該所要之輸出振幅(Vrl —Vr2) 一
,。又,第二控制信號C4輸入電壓控制電流源7丨a之驅動 月力控制&子3 7 a,依據第二控制信號c 4控制電壓控制電 流源71a之驅動能力,使得驅動器輸出端子21a之低位準電 壓和第二基準電壓Vr2 —致。其他則和圖7之構造一樣。 此外,在圖9,驅動器輸出端子2丨之電壓位準因利用 第一及第二緩衝器32、33也可決定,可省略電流源7〇、^ 壓控制電流源71以及第二放大器36。又,在圖1〇,驅動5 輸出端子21a之電壓位準因利用第三及第四緩衝器32及、 3 3 a也可决疋,可省略電流源7 〇 a及電壓控制電流源71 &。
圖11表示圖2中之時鐘用接收系統丨〇及各個資料用接 收系統11之詳細構造例。在圖n,40係輸入時鐘信號ick 之緩衝器(第一緩衝器),41係電壓控制型之延遲電路,4‘ 係輸入資料信號IDT之緩衝器(第二緩衝器),43係資料之 =鎖。延遲電路41令第—、緩衝器4〇所接收之輸人時鐘信费 ick只延遲按照自時鐘用傳送系統12所輸入之第一控制信 號C3之量。DCK表示自該延遲電路41輸出之延遲時鐘信 1313401 五、發明說明(10) 號。閃鎖43和延遲時鐘信號DCK同步的取樣第二 所接收之輸入資料信號IDT。 野杰42 #^1』表不圖11之電路構造之動作。1>係圖9中之第-驅,脈衝產生電路24所產生之驅動脈衝pLs之脈寬。f 在時鐘信號及時鐘信號傳送路3、4無特性上之差1 :、舍要八 別用接收系統ίο、1 i收到輸入時鐘信號ick和輸田刀 號IDT時,如圖12所示,轉移時刻—致,昭 沐二二 filCK r-11¾ ^ ^ t # ^IDT :'s ^ 路41令輸入時鐘信號ICK只延遲驅動脈寬^之時間後,得 到延遲時鐘信號DCK,閃鎖43可和延遲時鐘信號DCK之轉移 同步的動作,正確的閂鎖輸入資料信號丨DT。因此,不需 要PLL(Phase-Locked Loop)電路等大規模電路。 產生上利用千生 如以上之說明所不,本發明之資料發送接收系統因係 用小規模之電路構造可實現小振幅之時鐘傳送及資料傳送 的,對於液晶顯示器用之資料驅動器等有用。
第18頁 1313401 圖式簡單說明 五、【圖式簡單說明】 圖1係表示在液晶面板之資料驅動器利用本發明之資 料發送接收系統之例子之方塊圖。 圖2係表示圖1中之各個資料驅動器之内部構造例之方 塊圖。 圖3係表示圖2中之時鐘用傳送系統之詳細構造例之方 塊圖。 圖4係表示圖3中之第一及第二驅動脈衝產生電路之詳 細構造例之電路圖。 圖5係表示圖4中之電壓控制延遲電路之詳細構造例之 電路圖。 圖6係表示圖3中之輸出高位準/低位準偵測電路之詳 細構造例之電路圖。 圖7係表示圖2中之各個資料用傳送系統之詳細構造例 之方塊圖。 圖8係表示圖3之時鐘用傳送系統及圖7之資料用傳送 系統之驅動器輸出電壓和電源電壓之關係圖。 圖9係表示圖2中之時鐘用傳送系統之別的詳細構造例 之方塊圖。 圖1 0係表示圖2中之各個資料用傳送系統之別的詳細 構造例之方塊圖。 圖11係表示圖2中之時鐘用接收系統及各個資料用接 收系統之詳細構造例之方塊圖。 圖12係表示圖11之電路構造之動作之時序圖。
第19頁 1313401 圖式簡單說明 元件符號說明 1 液 晶 面 板 2 資 料 發 送 接 收 系統 3 時 鐘 信 號 傳 送 路 4 資 料 信 號 傳 送 路 10 時 鐘 用 接 收 系 統 12 時 鐘 用 傳 送 系 統 C1 第 一 控 制 信 號 C2 第 二 控 制 信 號 11 資 料 用 接 收 糸 統 1 4挪移暫存器 1 3資料用傳送系統、資料信號輸出、數位資料信號、 15DA變換器 1 6緩衝電路 2 0 時鐘信號輸入端子 2 1 驅動器輸出端子 22第一開關 2 3第二開關 24第一驅動脈衝產生電路 2 5第二驅動脈衝產生電路 2 6輸出高位準偵測電路 2 7輸出低位準偵測電路 2 8 第一放大器 2 9第二放大器
第20頁 1313401 圖式簡單說明 30 第 二 開 關 31 第 四 開 關 32 第 一 緩 衝 器 33 第 二 緩 衝 器 35 第 一 緩 衝 器 36 第 二 緩 衝 器 37 驅 動 能 力 控 制 端 子 40 第 — 緩 衝 器 41 延 遲 電 路 、 資 料 輸入 42 第 二 緩 衝 器 43 閂 鎖 50 第 一 取 樣 保 持 電 路 51 第 二 取 樣 保 持 電 路 52 反 相 電 路 53 開 關 54 電 容 器 70 電 流 源 71 電 壓 控 制 電 流 源 、Vdd
Vss第二電源、Vrl 第一基準電壓、Vr 2第二基準電壓 Φ
第21頁

Claims (1)

1313401 六、申請專利範圍 1. 一種資 時鐘信號同步 具備: 時鐘用接 多個資料 之中之對應之 時鐘用傳 該時鐘用接收 多個資料 路傳送自該多 系統供給之資 該時鐘用 第一電 該 鐘用接 及回授 準電壓 號,使 電壓控 遠時鐘 該第二 該 回授電 送之資 源及第 時鐘用 收系統 電路, ,而產 得將向 制成比 信號傳 電源之 資料用 路所產 料信號 料發送接 之多種資 收系統, 用接收系 資料信號 送系統, 系統供給 用傳送系 個資料用 料信號; 傳送系統 二電源連 傳送系統 供給之時 觀測該時 生輸入該 該時鐘信 該第一電 送路傳送 電壓高之 傳送系統 生之控制 進行一樣 收系統,田料作卞用以傳送時鐘信號及和該 σ观,其特徵為: 用以抵,1Α_ & 要收该時鐘信 統,各 以小 號; 用以接收該多種資料信 號 之時時鐘信號傳送路傳送自 * β唬;及 統,各έ 接收 g以小振幅向資料信號傳送 系統之中 之對應之資料用接收 及該多 接而動 具有: 鐘信號 鐘信號 時鐘驅 號傳送 源之電 之時鐘 第二基 各自具 信號對 之振幅 個資料用 作之系統 時鐘驅動 而驅動該 傳送路之 動電路之 路傳送之 壓低之第 信號之低 準電壓; 有資料驅 於應向該 控制下, 傳送系統係各自和 j 電路,響應自該時 時鐘信號傳送路; 高位準電壓和低位 至少一個控制信 時鐘信號之高位準 一基準電壓,將向 位準電壓控制成比 動電路 資料信 響應自 ,在依據該 號傳送路傳 該多個資料
1313401 六、申請專利範圍 用接收系統之中之對應之資料用接收系統所供給之資料信 號而驅動該資料信號傳送路。 2.如申請專利範圍第1項之資料發送接收系統,其 中: 該時鐘驅動電路具有 第一開關,位於該第一電源和該時鐘信號傳送路之 間; 第二開關,位於該時鐘信號傳送路和該第二電源之 間; 第一驅動脈衝產生電路,驅動該第一開關; 第二驅動脈衝產生電路,驅動該第二開關; 第三開.關,在向該時鐘信號傳送路輸出高位準電壓之 情況變成導通,而且在向該時鐘信號傳送路輸出低位準電 壓之情況變成不導通; 第四開關,在向該時鐘信號傳送路輸出高位準電壓之 情況變成不導通,而且在向該時鐘信號傳送路輸出低位準 電壓之情況變成導通; 第一緩衝器,經由該第三開關供給該時鐘信號傳送路 該第一基準電壓; 以及第二緩衝器,經由該第四開關供給該時鐘信號傳 送路該第二基準電壓; 該回授電路具有 偵測電路,偵測該時鐘信號傳送路之高位準電壓及低 位準電壓;
第23頁 1313401 六、申請專利範圍 及第一 電壓及低位 大而作 該 動該第 壓和該 該 動該第 壓和該 3. 中: 該 第 為第 第一 一開 第一 第二 二開 第二 如申 資料 五開 間 與第二放大器,將該偵測電路所偵測之高位準 準電壓和該第一及第二基準電壓之各自之差放 一及苐二控制信號供給; 驅動脈衝產生電路依據該第—控制信號控制驅 關之脈寬,使得該時鐘信號傳送路之高位準電 基準電壓一致; 驅動脈衝產生電路依據該第二控制信號控制驅 關之脈寬,使得該時鐘信號傳送路之低位準電 基準電壓一致。 請專利範圍第2項之資料發送接收系統,其 驅動電路各自具有 關’位於該第—電源和該資料信號傳送路之 第六開關,位於該資料信號傳送路和該第二電 之 第 第 第 情況變 壓之情 第 情況變 電壓之 三驅 四驅 七開 成導 況變 八開 成不 情況 動脈衝產生電路,驅動該第五開關; 動脈衝產生電路,驅動該第六開關; 關’在向該資料信號傳送路輸出高位準電壓之 通’而且在向該資料信號傳送路輸出低位準電 成不導通; 關’在向該資料信號傳送路輸出高位準電壓之 導通’而且在向該資料信號傳送路輸出低位準 變成導通;
第24頁 1313401 六、申請專利範圍 第三緩衝 該第一基準電 以及第四 送路該第二基 該第三驅 動該第五開關 壓和該第一基 該第四驅 動該第六開關 壓和該第二基 4.如申請 中: 器,經由該第七開關供給該資料信號傳送路 壓; 緩衝器,經由該第八開關供給該資料信號傳 準電壓; 動脈衝產生電路依據該第一控制信號控制驅 之脈寬,使得該資料信號傳送路之高位準電 準電壓一致; 動脈衝產生電路依據該第二控制信號控制驅 之脈寬,使得該資料信號傳送路之低位準電 準電壓一致。 專利範圍第1項之資料發送接收系統,其 該時鐘驅動電路具有 第一開關,位於該第一電源和該時鐘信號傳送路之 第二開關,位於該時鐘信號傳送路和該第二電源之 間; 第一驅動 第三開關 情況變成導通 壓之情況變成 第四開關 情況變成不導 電壓之情況變 脈衝產生 ,在向該 ’ 而且在 不導通; ’在向該 通,而且 成導通, 電路,驅動該第一及第二開關; 時鐘信號傳送路輸出高位準電壓之 向該時鐘信號傳送路輸出低位準電 時鐘信號傳送路輸出高位準電壓之 在向該時鐘信號傳送路輸出低位準
第25頁 1313401 六、申請專利範圍 第一緩衝器’經由該第三開關供給該時鐘信號傳送路 該第一基準電壓; 以及第二緩衝器’經由該第四開關供給該時鐘信號傳 送路該第二基準電壓; 該回授電路具有 電路裝置’偵測該時鐘信號傳送路上之時鐘信號之振 幅; 及第一放大器,將所偵測之振幅和所要之輸出振幅之 差放大而作為第一控制信號供給; 該第一驅動脈衝產生電路分別依據該第一控制信號控 制驅動該第一及第二開關之脈寬,使得該時鐘信號傳送路 上之時鐘信號之振幅和該所要之輸出振幅一致。 5.如申請專利範圍第4項之資料發送接收系統,其 中: 該貢料驅動電路各自具有 第五開關,位於該第一電源和該資料信號傳送路之 間; 第六開關,位於該資料信號傳送路和該第二電源之 間; 第二驅動脈衝產生電路,驅動該第五及第六開關; 第七開關,在向該資料信號傳送路輸出高位準電壓之 情況變成導通,而且在向該資料信號傳送路輸出低位準電 壓之情況變成不導通; 第八開關,在向該資料信號傳送路輸出高位準電壓之
第26頁 1313401 六、申請專利範圍 情況變成不導通,而且在向該資料信號傳送路輸出低位準 電壓之情況變成導通; 第三緩衝器,經由該第七開關供給該資料信號傳送路 該第一基準電壓; 以及第四緩衝器,經由該第八開關供給該資料信號傳 送路該第二基準電壓; 該第二驅動脈衝產生電路分別依據該第一控制信號控 制驅動該第五及第六開關之脈寬,使得該資料信號傳送路 之資料信號之振幅和所要之輸出振幅一致。 6. 如申請專利範圍第4項之資料發送接收系統,其 中: 該回授電路還具有第二放大器,將該時鐘信號傳送路 之低位準電壓和該第二基準電壓之差放大而作為第二控制 信號供給; 該時鐘驅動電路還具有第一電壓控制電流源,位於該 第二開關和該第二電源之間; 依據該第二控制信號控制該第一電壓控制電流源之驅 動能力,使得該時鐘信號傳送路之低位準電壓和該第二基 準電壓一致。 7. 如申請專利範圍第6項之資料發送接收系統,其 中: 該資料驅動電路各自具有 第五開關,位於該第一電源和該資料信號傳送路之 間;
第27頁 1313401 六、申請專利範圍 第六開關與第二電壓控制電流源,在該資料信號傳送 路和該第二電源之間串聯; 第二驅動脈衝產生電路,驅動該第五及第六開關; 第七開關,在向該資料信號傳送路輸出高位準電壓之 情況變成導通,而且在向該資料信號傳送路輸出低位準電 壓之情況變成不導通; 第八開關,在向該資料信號傳送路輸出高位準電壓之 情況變成不導通,而且在向該資料信號傳送路輸出低位準 電壓之情況變成導通; 第三緩衝器,經由該第七開關供給該資料信號傳送路 該第一基準電壓; 以及第四緩衝器,經由該第八開關供給該資料信號傳 送路該第二基準電壓; 該第二驅動脈衝產生電路分別依據該第一控制信號控 制驅動該第五及第六開關之脈寬,使得該資料信號傳送路 之資料信號之振幅和所要之輸出振幅一致; 依據該第二控制信號控制該第二電壓控制電流源之驅 動能力,使得該時鐘信號傳送路之低位準電壓和該第二基 準電壓一致。 8.如申請專利範圍第4項之資料發送接收系統,其 中, 該時鐘用接收系統具有延遲電路,令該接收之時鐘信 號只延遲按照該回授電路所產生之第一控制信號之量; 該多個資料用接收系統各自具有閂鎖,和自該延遲電
第28頁 1313401 六、申請專利範圍 路輸出之延遲時鐘信號同步的將該接收之資料信號取樣。 ΙΙΙ··1 第29頁
TW092123790A 2002-08-28 2003-08-28 Data receiving system TWI313401B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2002248086 2002-08-28

Publications (2)

Publication Number Publication Date
TW200411353A TW200411353A (en) 2004-07-01
TWI313401B true TWI313401B (en) 2009-08-11

Family

ID=31972502

Family Applications (1)

Application Number Title Priority Date Filing Date
TW092123790A TWI313401B (en) 2002-08-28 2003-08-28 Data receiving system

Country Status (5)

Country Link
US (1) US7009426B2 (zh)
JP (1) JP4324106B2 (zh)
CN (1) CN100514945C (zh)
TW (1) TWI313401B (zh)
WO (1) WO2004021656A1 (zh)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100737887B1 (ko) * 2003-05-20 2007-07-10 삼성전자주식회사 구동회로, 이를 갖는 평판표시장치 및 이의 구동방법
KR100583631B1 (ko) * 2005-09-23 2006-05-26 주식회사 아나패스 클록 신호가 임베딩된 멀티 레벨 시그널링을 사용하는디스플레이, 타이밍 제어부 및 컬럼 구동 집적회로
KR101192781B1 (ko) * 2005-09-30 2012-10-18 엘지디스플레이 주식회사 액정표시장치의 구동회로 및 이의 구동방법
US7783911B2 (en) * 2006-06-27 2010-08-24 International Business Machines Corporation Programmable bus driver launch delay/cycle delay to reduce elastic interface elasticity requirements
US7734944B2 (en) * 2006-06-27 2010-06-08 International Business Machines Corporation Mechanism for windaging of a double rate driver
US7882322B2 (en) * 2006-06-27 2011-02-01 International Business Machines Corporation Early directory access of a double data rate elastic interface
US7752475B2 (en) * 2006-06-27 2010-07-06 International Business Machines Corporation Late data launch for a double data rate elastic interface
US7739538B2 (en) * 2006-06-27 2010-06-15 International Business Machines Corporation Double data rate chaining for synchronous DDR interfaces
JP2008158226A (ja) * 2006-12-22 2008-07-10 Toshiba Corp 出力回路及び液晶表示装置
KR100883778B1 (ko) * 2008-03-20 2009-02-20 주식회사 아나패스 블랭크 기간에 클록 신호를 전송하는 디스플레이 및 방법
KR101125504B1 (ko) 2010-04-05 2012-03-21 주식회사 실리콘웍스 클럭 신호가 임베딩된 단일 레벨의 데이터 전송을 이용한 디스플레이 구동 시스템
US10812138B2 (en) 2018-08-20 2020-10-20 Rambus Inc. Pseudo-differential signaling for modified single-ended interface
US11527195B2 (en) * 2021-04-22 2022-12-13 Novatek Microelectronics Corp. Display control system and related method of signal transmission

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2973695B2 (ja) * 1992-03-12 1999-11-08 船井電機株式会社 車載用ナビゲーションシステム
US5418478A (en) * 1993-07-30 1995-05-23 Apple Computer, Inc. CMOS differential twisted-pair driver
JPH10228733A (ja) * 1997-02-17 1998-08-25 Matsushita Electric Ind Co Ltd データ復号装置
JP3416045B2 (ja) * 1997-12-26 2003-06-16 株式会社日立製作所 液晶表示装置
US6775328B1 (en) * 1999-08-11 2004-08-10 Rambus Inc. High-speed communication system with a feedback synchronization loop
JP2001251283A (ja) * 2000-03-06 2001-09-14 Hitachi Ltd インターフェース回路
JP2002094489A (ja) 2000-09-18 2002-03-29 Hitachi Ltd データ伝送回路
JP2002101076A (ja) 2000-09-21 2002-04-05 Canon Inc シリアル通信システム、シリアル通信装置、シリアル通信方法、および、シリアル通信制御プログラムを記録した媒体

Also Published As

Publication number Publication date
TW200411353A (en) 2004-07-01
WO2004021656A1 (ja) 2004-03-11
US7009426B2 (en) 2006-03-07
JP4324106B2 (ja) 2009-09-02
CN1653767A (zh) 2005-08-10
CN100514945C (zh) 2009-07-15
US20050174145A1 (en) 2005-08-11
JPWO2004021656A1 (ja) 2005-12-22

Similar Documents

Publication Publication Date Title
TWI313401B (en) Data receiving system
CN102270423B (zh) 模式转换方法、显示驱动集成电路和图像处理系统
TWI452834B (zh) 電壓位準移相電路及其方法
US8138832B2 (en) Class-D amplifier
CN203537367U (zh) 用于进行电平移位的装置和具有该装置的系统
CN106898292B (zh) 扫描驱动电路及其驱动方法、阵列基板和显示装置
US8952725B2 (en) Low voltage differential signal driving circuit and electronic device compatible with wired transmission
CN103227648A (zh) 参考接地的单端信令
TW200527260A (en) Combined output driver
US20120217999A1 (en) Low Voltage Differential Signal Driving Circuit and Digital Signal Transmitter
US11139843B1 (en) SerDes driver with common-gate-based buffer to use core devices in relatively high power supply domain
CN101465643A (zh) 电平移位电路及使用该电路的驱动器和显示装置
CN111934669A (zh) 电容耦合的电平移位器及相关的系统
TW202301010A (zh) 高速驅動顯示裝置及其驅動方法
US20070115034A1 (en) Low-voltage differential signal driver with pre-emphasis circuit
US7750687B2 (en) Circuit arrangement comprising a level shifter and method
TW200809751A (en) Voltage buffer and source driver thereof
KR100881457B1 (ko) 반도체 장치의 레벨 쉬프터 및 이 장치의 듀티비 제어 방법
US11967395B2 (en) Buffers and multiplexers
US20150229300A1 (en) Receiver circuit
US20100052764A1 (en) Level shifter concept for fast level transient design
TWI225333B (en) Class D amplifier
TW201030723A (en) Output buffer and source driver using the same
US20050134249A1 (en) Circuit arrangement for regulating the duty cycle of electrical signal
TWI309504B (en) Level shift circuit

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees