[go: up one dir, main page]

TWI396071B - 顯示裝置之待機電路及方法 - Google Patents

顯示裝置之待機電路及方法 Download PDF

Info

Publication number
TWI396071B
TWI396071B TW97144026A TW97144026A TWI396071B TW I396071 B TWI396071 B TW I396071B TW 97144026 A TW97144026 A TW 97144026A TW 97144026 A TW97144026 A TW 97144026A TW I396071 B TWI396071 B TW I396071B
Authority
TW
Taiwan
Prior art keywords
display device
standby
positive
path
signal
Prior art date
Application number
TW97144026A
Other languages
English (en)
Other versions
TW201019097A (en
Inventor
Hui Min Wang
Original Assignee
Himax Media Solutions Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Himax Media Solutions Inc filed Critical Himax Media Solutions Inc
Priority to TW97144026A priority Critical patent/TWI396071B/zh
Publication of TW201019097A publication Critical patent/TW201019097A/zh
Application granted granted Critical
Publication of TWI396071B publication Critical patent/TWI396071B/zh

Links

Landscapes

  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Description

顯示裝置之待機電路及方法
本發明係有關電源管理(power management),特別是關於一種電腦液晶顯示器之低功率待機(standby)電路及其方法。
數位視訊界面(Digital Visual Interface,DVI)係由數位顯示工作組(Digital Display Working Group,DDWG)所發展的一種視訊界面標準,用以增強數位顯示裝置(例如電腦液晶顯示器)的視訊效能。根據此DVI標準,像素的亮度係以未壓縮之二位元資料串流(stream)形式傳送至顯示器。
高解析度多媒體界面(High-Definition Multimedia Interface,HDMI)則是另一種較新的視訊界面標準,也是以未壓縮之二位元資料串流(stream)形式傳送至顯示裝置(例如電腦液晶顯示器及數位電視)。由於DVI信號電性上相容於HDMI信號,因此HDMI可以回溯相容至DVI。
近年來可攜式或電池供電之電子裝置的快速成長,使得裝置操作時間的增長成為迫切的需求。但是,由於電池續航力的成長緩不濟急,因此,降低功率消耗便成為達到該需求的一種替代可行方案。對於下一世代或特定之節能規範,當液晶顯示器於待機(standby)時,其顯示控制積體電路的最大功率消耗可能必須小至0.5瓦(W)。根據這樣的規範,顯示裝置內的顯示控制器最多僅能分配到20毫安(mA)的電流。通常,此20毫安的一大部分,甚至一半,可能都浪費掉了。
鑑於傳統顯示控制器無法有效節省功率以符合現代的節能規範,因此亟需提出一種低功率待機的機制,用以實質地節省功率消耗。
鑑於上述,本發明的目的之一為提出一種低功率待機電路及其方法,使得顯示控制器及顯示裝置於待機模式時,得以節省功率消耗。
根據本發明實施例,使用一偵測器來偵測脈波通道之正路徑的第一終端電阻之壓降,以及負路徑的第二終端電阻之壓降。當偵測到壓降時,開關控制器即根據偵測器之輸出以控制正路徑的正開關及負路徑的負開關,用以將偵測到壓降之正或負開關予以啟斷(open),藉此得以在顯示裝置待機模式下節省功率消耗。
第一圖顯示數位視訊界面(Digital Visual Interface,DVI)的架構。雖然此處以DVI標準來作說明,然而其他(之前或未來的)視訊標準也可以適用於本發明。第一圖所示的DVI架構包含一傳送器(transmitter,Tx)10,用以將接收自圖形控制器(graphics controller)12的像素資料/控制信號經由鏈結(link)16而傳送至一接收器(receiver,Rx)14。於圖式中,鏈結16包含(但不限定)六個資料/控制通道(通道0至通道5)及一個時脈通道。接著,接收器14將所接收的像素資料/控制信號送至顯示裝置(例如電腦液晶顯示器)的顯示控制器(例如液晶控制積體電路)18。在本發明中,顯示裝置係設置於(但不限定為)可攜式或電池供電之有限電源電子裝置內。根據DVI標準,像素資料係以傳輸最小化差動信號(transition minimized differential signaling,TMDS)格式來傳送,其將8位元資料轉換為10位元的TMDS信號。每一通道以一絞線對(twist pair)來實施,用以承載資料、控制信號或脈波信號。
第二圖顯示第一圖的接收器(Rx)14之詳細功能方塊圖。於圖式中,顯示了三個資料通道CH0、CH1、CH2(亦即,RX0+/RX0-、RX1+/RX1-、RX2+/RX2-)及一個脈波通道(RXC+/RXC-)。壓控電阻(voltage-controlled resistor,VCR)141的電阻值(例如50歐姆(Ω))可經由控制而維持於固定值。鎖相迴路(PLL)142根據接收之脈波信號以產生鎖住脈波信號。方塊144則使用此鎖住脈波信號以回復每一通道的資料,使得每一資料信號之相位可以被鎖住。接下來,方塊146根據遮沒期(blanking period)的同步信號(SYNC)將每一方塊144的資料串流進行同步。最後,資料串流由解碼器148予以解碼,用以將10位元之TMDS信號轉變回8位元資料,以顯示於顯示裝置上。於本發明的一些實施例中,上述的方塊會在待機(standby)模式時關閉,以節省功率消耗。
第三A圖顯示接收器(Rx)14端的TMDS差動對(differential pair),特別是脈波對。傳送器(Tx)10藉由一插座(receptacle)30傳送差動信號至接收器(Rx)14。其中,插座30及接收器(Rx)14通常設置於同一個印刷電路板32上。參考電壓(或供應電壓)AVcc用以設定差動電壓之高電壓。接收器(Rx)14端的終端電阻(termination resistor)RT (例如第二圖之壓控電阻(VCR)141)係用以和鏈結16的絞線對(twist pair)之阻抗作匹配。差動信號輸入至差動放大器34,其通常作為脈波檢測放大器(或運算放大器(OP))之用。當傳送器(Tx)10處於主動模式時,其藉由接收器(Rx)14端的脈波通道(RXC+及RXC-)而傳送脈波信號,因此差動放大器34的正輸入端(In+)或負輸入端(In-)會有週期性的電壓變化,變化於高電壓(例如3.3伏(V))與低電壓(例如0伏)之間。
第三B圖例示當顯示裝置處於待機模式時的接收器(Rx)14脈波對。如圖所示,當處於待機模式時,正輸入端(In+)的電壓為3.3伏,因此沒有電流通過路徑160;負輸入端(In-)的電壓為2.8伏,因此有10毫安電流通過另一路徑162而流至傳送器(Tx)10。亦即,RXC+=0mA,RXC-=10mA。由此可知,顯示裝置即使處於待機模式且沒有接收到任何脈波時,其仍然在消耗著功率。對於下一世代或特定之節能規範,當液晶顯示器於待機時,其最大功率消耗可能必須小至0.5瓦。根據這樣的規範,顯示控制器18(第一圖)最多僅能分配到20毫安的電流。根據第三B圖,此20毫安的一半流出接收器(Rx)14而被浪費掉了。
第三C圖例示當顯示裝置處於待機模式時的另一種接收器(Rx)14脈波對。如圖所示,當處於待機模式時,正輸入端(In+)的電壓為2.8伏,因此有10毫安電流通過路徑160而流至傳送器(Tx)10;負輸入端(In-)的電壓為3.3伏,因此沒有電流通過路徑162。亦即,RXC+=10mA,RXC-=0mA。和第三B圖比較,第三C圖的10毫安電流係通過路徑160而非第三B圖之路徑162。不管是第三B圖或第三C圖,都有電流流出接收器(Rx)14而被浪費掉了。
第三D圖例示當顯示裝置處於待機模式時的又一種接收器(Rx)14脈波對。如圖所示,當處於待機模式時,正輸入端(In+)的電壓為3.3伏,因此沒有電流通過路徑160;負輸入端(In-)的電壓也是3.3伏,因此也沒有電流通過路徑162。亦即,RXC+=0mA,RXC-=0mA。和第三B圖、第三C圖比較,第三D圖的路徑160和路徑162都沒有電流通過。
上述第三B圖至第三D圖所示待機模式的三種情形概述於以下的表一。
第四圖顯示本發明實施例之低功率待機電路,第五圖則顯示本發明實施例之低功率待機方法的流程圖。如前所述,當傳送器(Tx)10處於主動(active)模式時,其藉由接收器(Rx)14端的脈波通道(RXC+及RXC-)而傳送脈波信號,因此差動放大器34的正輸入端(In+)或負輸入端(In-)會有週期性的電壓變化,變化於高電壓(例如3.3伏)與低電壓(例如0伏)之間。脈波信號的週期性變化可根據正輸入端(In+)和負輸入端(In-)的電壓,由偵測器(例如圖示之電壓比較器40)加以偵測(步驟50)。在另一實施例中,電壓比較器40則是根據端點A及B的電壓來進行偵測。偵測器40的輸出401控制一多工器(MUX)42,使得正輸入端(In+)電壓或負輸入端(In-)電壓得以通過而饋至脈波檢測放大器(或運算放大器(OP))44(例如第三A圖中的差動放大器34)。脈波檢測放大器44的輸出可以再饋至一喚醒(wake up)產生器45,當偵測到脈波信號時,喚醒產生器45會輸出喚醒信號。
當傳送器(Tx)10處於非主動(inactive)模式時,其不再藉由接收器(Rx)14端的脈波通道(RXC+及RXC-)而傳送脈波信號,因此偵測器40於正輸入端(In+)或負輸入端(In-)即偵測不到週期性的電壓變化,表示正處於待機模式中。待機模式的三種情形分別討論如下。
情形(1)
當偵測器40偵測到正輸入端(In+)電壓為3.3伏且負輸入端(In-)電壓為2.8伏時,偵測器40的輸出402即控制一開關控制器46以閉合(close)第一開關SW_In+且啟斷(open)第二開關SW_In-(步驟51)。前述偵測器40的輸出401及402可以是相同或者相異的信號。在本實施例中,開關控制器46可以使用多工器來實施。藉此,即可避免原本流經路徑162的10毫安電流,因而實質地節省功率消耗。因此,偵測器40可藉由路徑160以偵測傳送器(Tx)10的主動/非主動狀態,且正輸入端(In+)的信號可以經由多工器42而饋至脈波檢測放大器44。
情形(2)
當偵測器40偵測到正輸入端(In+)電壓為2.8伏且負輸入端(In-)電壓為3.3伏時,偵測器40的輸出402即控制開關控制器46以啟斷(open)第一開關SW_In+且閉合(close)第二開關SW_In-(步驟52)。藉此,即可避免原本流經路徑160的10毫安電流,因而實質地節省功率消耗。因此,偵測器40可藉由路徑162以偵測傳送器(Tx)10的主動/非主動狀態,且負輸入端(In-)的信號可以經由多工器42而饋至脈波檢測放大器44。
情形(3)
當偵測器40偵測到正輸入端(In+)及負輸入端(In-)電壓均為3.3伏時,偵測器40的輸出402即控制開關控制器46以啟斷(open)第一開關SW_In+、第二開關SW_In-其中之一,且閉合(close)另一開關(步驟53)。因此,偵測器40可藉由路徑160/162之一以偵測傳送器(Tx)10的主動/非主動狀態,且正輸入端(In+)或負輸入端(In-)的信號可以經由多工器42而饋至脈波檢測放大器44。
第一開關SW_In+或第二開關SW_In-將保持啟斷(open)狀態,直到正輸入端(In+)或負輸入端(In-)偵測到週期性電壓變化,表示傳送器(Tx)10進入主動狀態。此時,偵測器40將閉合(close)第一開關SW_In+及第二開關SW_In-(步驟54),且喚醒產生器45會產生喚醒信號以啟動(activate)接收器(Rx)14(步驟55)。
根據本發明實施例,於待機模式下,絞線對的其中一個脈波路徑會被中斷(disconnect),因而實質地節省功率消耗;而另一路徑則繼續用於檢測脈波信號的存在。當檢測到脈波信號時,該中斷路徑則予以回復。
以上所述僅為本發明之較佳實施例而已,並非用以限定本發明之申請專利範圍;凡其它未脫離發明所揭示之精神下所完成之等效改變或修飾,均應包含在下述之申請專利範圍內。
10...傳送器(Tx)
12...圖形控制器
14...接收器(Rx)
141...壓控電阻(VCR)
142...鎖相迴路(PLL)
144...資料回復
146...通道同步(SYNC)
148...解碼器
16...鏈結
18...顯示控制器
30...插座
32...印刷電路板
34...差動放大器
40...偵測器(電壓比較器)
42...多工器
44...脈波檢測放大器
45...喚醒產生器
46...開關控制器
50-55...低功率待機方法的
160...連接至正輸入端的路徑
162...連接至負輸入端的路徑
401、402...偵測器的輸出
RX0+/RX0-、RX1+/RX1-、RX2+/RX2-...資料通道
RXC+/RXC-...脈波通道
SYNC0、SYNC1、SYNC2...同步信號
AVcc...參考電壓
RT ...終端電阻
In+/In-...差動放大器的正/負輸入端
SW_In+...第一開關
SW_In-...第二開關
A、B...端點
第一圖顯示數位視訊界面(DVI)的架構。
第二圖顯示第一圖的接收器(Rx)之詳細功能方塊圖。
第三A圖顯示接收器(Rx)端的TMDS差動對(differential pair)。
第三B圖例示當顯示裝置處於待機模式時的接收器(Rx)脈波對(RXC+=0mA,RXC-=10mA)。
第三C圖例示當顯示裝置處於待機模式時的另一種接收器(Rx)脈波對(RXC+=10mA,RXC-=0mA)。
第三D圖例示當顯示裝置處於待機模式時的又一種接收器(Rx)脈波對(RXC+=0mA,RXC-=0mA)。
第四圖顯示本發明實施例之低功率待機電路。
第五圖則顯示本發明實施例之低功率待機方法的流程圖。
40...偵測器(電壓比較器)
42...多工器
44...脈波檢測放大器
45...喚醒產生器
46...開關控制器
160...連接至正輸入端的路徑
162...連接至負輸入端的路徑
401、402...偵測器的輸出
RXC+/RXC-...脈波通道
AVcc...參考電壓
RT ...終端電阻
In+/In-...差動放大器的正/負輸入端
SW_In+...第一開關
SW_In-...第二開關
A、B...端點

Claims (15)

  1. 一種顯示裝置之待機電路,包含:一正開關,連接於第一終端電阻與脈波通道之正路徑之間;一負開關,連接於第二終端電阻與該脈波通道之負路徑之間;一偵測器,用以偵測該脈波通道是否有週期性的變化,以判定該顯示裝置是否進入待機狀態,並偵測該第一和第二終端電阻之壓降,以輸出一輸出訊號;及一開關控制器,其根據該輸出訊號以控制該正開關及負開關;其中,當該偵測器判定該顯示裝置進入待機狀態時,該偵測器輸出該輸出訊號以控制該開關控制器將偵測到壓降之該正或負開關予以啟斷(open),並在該第一和第二終端電阻均未產生壓降時將該正或負開關之其中之一啟斷。
  2. 如申請專利範圍第1項所述顯示裝置之待機電路,更包含一多工器,其根據該偵測器之輸出而讓該正路徑和負路徑之一的信號得以通過。
  3. 如申請專利範圍第2項所述顯示裝置之待機電路,更包含一脈波檢測放大器,其接收該多工器的輸出。
  4. 如申請專利範圍第3項所述顯示裝置之待機電路,更包含一喚醒產生器,當該脈波檢測放大器檢測到脈波信號時,該喚醒產生器則產生一喚醒信號。
  5. 如申請專利範圍第1項所述顯示裝置之待機電路,其中上述之偵測器包含一電壓比較器。
  6. 如申請專利範圍第5項所述顯示裝置之待機電路,其中上述之電壓比較器為差動放大器。
  7. 如申請專利範圍第1項所述顯示裝置之待機電路,其中上述之開關控制器包含一多工器。
  8. 如申請專利範圍第1項所述顯示裝置之待機電路,其中上述之待機電路符合數位視訊界面(DVI)規格或高解析度多媒體界面(HDMI)規格。
  9. 一種顯示裝置之待機方法,包含:偵測脈波通道是否有週期性的電壓變化,以判定該顯示裝置是否進入待機狀態,並偵測與該脈波通道之正路徑相連的第一終端電阻之壓降,以及與該脈波通道之負路徑相連的第二終端電阻之壓降;及當判定該顯示裝置進入待機狀態且偵測到壓降時,則中斷(disconnect)與該偵測壓降相關之正路徑或負路徑,藉此得以在該顯示裝置待機模式下節省功率消耗,並於未偵測到壓降時將該正路徑或負路徑之其中之一中斷。
  10. 如申請專利範圍第9項所述顯示裝置之待機方法,更包含一多工處理(multiplex)步驟,根據該偵測之結果而讓該正路徑和負路徑之一的信號得以通過。
  11. 如申請專利範圍第10項所述顯示裝置之待機方法,更包含一步驟,用以檢測經多工處理之信號的脈波信號。
  12. 如申請專利範圍第11項所述顯示裝置之待機方法,更包含一步驟,當檢測到該脈波信號時,則產生一喚醒信號。
  13. 如申請專利範圍第11項所述顯示裝置之待機方法,更包含一步驟,當檢測到該脈波信號時,則連接該正路徑及負路徑。
  14. 如申請專利範圍第9項所述顯示裝置之待機方法,其中上述之偵測步驟包含比較該第一終端電阻及第二終端電阻之壓降。
  15. 如申請專利範圍第9項所述顯示裝置之待機方法,其中上述之待機方法符合數位視訊界面(DVI)規格或高解析度多媒體界面(HDMI)規格。
TW97144026A 2008-11-14 2008-11-14 顯示裝置之待機電路及方法 TWI396071B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
TW97144026A TWI396071B (zh) 2008-11-14 2008-11-14 顯示裝置之待機電路及方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW97144026A TWI396071B (zh) 2008-11-14 2008-11-14 顯示裝置之待機電路及方法

Publications (2)

Publication Number Publication Date
TW201019097A TW201019097A (en) 2010-05-16
TWI396071B true TWI396071B (zh) 2013-05-11

Family

ID=44831602

Family Applications (1)

Application Number Title Priority Date Filing Date
TW97144026A TWI396071B (zh) 2008-11-14 2008-11-14 顯示裝置之待機電路及方法

Country Status (1)

Country Link
TW (1) TWI396071B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114374814B (zh) * 2020-10-15 2025-10-24 瑞昱半导体股份有限公司 侦测电路和唤醒方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW498300B (en) * 1999-12-28 2002-08-11 Koninkl Philips Electronics Nv LCD device
US20020196223A1 (en) * 1998-04-16 2002-12-26 Kotoyoshi Takahashi Method for controlling liquid crystal display device, device for driving liquid crystal display device, liquid crystal display device, and electronic apparatus
TW200623862A (en) * 2004-12-30 2006-07-01 Tatung Co Ltd Control circuit and method thereof for reducing power consumption of a display device
US20070117533A1 (en) * 2005-11-18 2007-05-24 Han Jin S Apparatus and method for reducing power consumption in digital broadcast receiver

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20020196223A1 (en) * 1998-04-16 2002-12-26 Kotoyoshi Takahashi Method for controlling liquid crystal display device, device for driving liquid crystal display device, liquid crystal display device, and electronic apparatus
TW498300B (en) * 1999-12-28 2002-08-11 Koninkl Philips Electronics Nv LCD device
TW200623862A (en) * 2004-12-30 2006-07-01 Tatung Co Ltd Control circuit and method thereof for reducing power consumption of a display device
US20070117533A1 (en) * 2005-11-18 2007-05-24 Han Jin S Apparatus and method for reducing power consumption in digital broadcast receiver

Also Published As

Publication number Publication date
TW201019097A (en) 2010-05-16

Similar Documents

Publication Publication Date Title
US9093020B2 (en) Mode conversion method, and display driving integrated circuit and image processing system using the method
TWI812887B (zh) 偵測電路和喚醒方法
US7835289B2 (en) Methods for managing a multi data type communication link
CN102469289B (zh) 用以控制电子装置的操作状态的方法与装置
JP5068983B2 (ja) Dcバランスコントロールを有するクロックエッジ変調されたシリアルリンク
WO2007049556A1 (ja) 映像音声出力装置
WO2019199982A1 (en) Low-power mode for usb type-c power delivery controller
CN101211551B (zh) 显示装置的电源监视和控制装置
KR20070019304A (ko) 호스트 및 클라이언트로 구성된 데이터 통신 시스템 및데이터 통신 시스템의 작동 방법
KR20200007283A (ko) 표시장치 및 이의 구동방법
US9426006B2 (en) Low power partial functionality communication link
US20090158066A1 (en) Power management using automatic load/unload detection of DAC
TWI396071B (zh) 顯示裝置之待機電路及方法
US8049696B2 (en) Standby circuit and method for a display device
US20100003927A1 (en) Apparatus and method for power-saving and wake-up
KR101007162B1 (ko) 수신 회로
US20130155258A1 (en) Determination circuit
US20070115025A1 (en) Receiver circuit
TWM654579U (zh) 用於顯示器之附加式節能控制器
CN101930277B (zh) 省电及唤醒装置与方法
US20130103970A1 (en) Network device, network notifying device applied to network device and associated network notifying method
CN210722404U (zh) 驱动装置
TWI424716B (zh) 用於一最小化傳輸差分訊號傳輸系統之一接收器中的訊號偵測方法及其相關裝置
CN101330580A (zh) 平板电视机
CN114374814B (zh) 侦测电路和唤醒方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees