TWI391905B - 多影像訊號共存系統及其方法 - Google Patents
多影像訊號共存系統及其方法 Download PDFInfo
- Publication number
- TWI391905B TWI391905B TW096124319A TW96124319A TWI391905B TW I391905 B TWI391905 B TW I391905B TW 096124319 A TW096124319 A TW 096124319A TW 96124319 A TW96124319 A TW 96124319A TW I391905 B TWI391905 B TW I391905B
- Authority
- TW
- Taiwan
- Prior art keywords
- signal
- image
- switch
- screen
- image signal
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING OR CALCULATING; COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
- G06F3/14—Digital output to display device ; Cooperation and interconnection of the display device with other functional units
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/18—Timing circuits for raster scan displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/36—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of a graphic pattern, e.g. using an all-points-addressable [APA] memory
- G09G5/39—Control of the bit-mapped memory
- G09G5/395—Arrangements specially adapted for transferring the contents of the bit-mapped memory to the screen
- G09G5/397—Arrangements specially adapted for transferring the contents of two or more bit-mapped memories to the screen simultaneously, e.g. for mixing or overlay
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2370/00—Aspects of data communication
- G09G2370/24—Keyboard-Video-Mouse [KVM] switch
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/003—Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
- G09G5/005—Adapting incoming signals to the display format of the display terminal
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Multimedia (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- Controls And Circuits For Display Device (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
本發明係有關一種多影像訊號共存系統及其方法,尤指一種多影像訊號共存系統,其能交替輸出複數影像訊號,用以於螢幕構成連續之影像幀。
為了螢幕設定或鍵盤-螢幕-滑鼠切換器的操作便利,一種螢幕顯示選單(on-screen display menu)介面的概念被提出。然而當調用一螢幕顯示選單顯示於螢幕時,其係以非透明之方式顯示於螢幕。而遮蔽住螢幕上原始畫面的部份。尤其一般螢幕顯示選單的位置均設定位於螢幕的正中央。對於使用者而言,無法看到螢幕上完整原始畫面,獲得於螢幕所揭露的資訊,係為一大困擾。雖然一具有透明化功能的螢幕顯示選單電路(on-screen display circuit)能解決前述問題,其已開發許久且為一習知之技術,惟相較於一般的螢幕顯示選單電路,具透明化功能的螢幕顯示選單電路非常昂貴且因透明化功能而電路較複雜。其透明化功能在輸出影像至螢幕前,須要大量有關影像訊號計算、邏輯判斷以及結合的處理。而就更多層面地考量,如欲展示複數圖像,則必須準備相同數量的螢幕,各別地展示該些圖像。例如:欲顯示攝影方式、角度相同兩物件之側視圖,並此展示之重點即欲證實其中一物件之高度較另一物件之高度為高。是以,如能使兩圖像共同存在於單一螢幕,便能清楚解釋兩不同圖像中兩物件的關係。
必然地,最佳的展示方式為同時顯示兩圖像於單一螢幕中以為具說服力之示範。觀看者僅需一暼,便馬上能完全理解於
單一螢幕顯示兩物件之對比。並且,能同時顯示兩圖像於單一螢幕之技術能提供多重影像處理及應用更多的可能性,例如動畫之結合。
總而言之,確有必要發展一種多影像訊號共存系統及其方法,用以交替輸出複數影像訊號,以於一螢幕構成連續之影像幀。
本發明之主要目的在於提供一種多影像訊號共存系統及其方法,交替輸出複數影像訊號,以於一螢幕構成連續之影像幀。
本發明之另一目的在於提供一種多影像訊號共存系統及其方法,能於一螢幕同時顯示一半透明影像以及其他影像。
本發明之多影像訊號共存系統包括一第一切換器以及一第二切換器。第一切換器依據選擇訊號,交替輸出第一影像訊號之部分與第二影像訊號之部分,用以於一螢幕構成連續之影像幀。第二切換器則依據該些影像訊號所包括之觸發訊號產生選擇訊號。觸發訊號可包括水平同步訊號與垂直同步訊號。本發明之多影像訊號共存系統更包括一微控制器產生致能訊號至第二切換器,用以開始輸出多影像共存訊號,於螢幕構成連續之影像幀。
本發明之多影像訊號共存系統可更包括一像素時脈產生器依據水平同步訊號與垂直同步訊號,為第二切換器產生一像素時脈。是以,第二切換器便利用像素時脈產生選擇訊號,以輸出多影像共存訊號至螢幕。本發明之多影像訊號共存系統可更包括一螢幕顯示選單(OSD)電路,接收觸發訊號以產生第二影
像訊號。並且螢幕顯示選單(OSD)電路更可提供範圍控制訊號至第二切換器,用以於螢幕構成之連續影像幀中一預定範圍內,輸出第二影像訊號。
本發明之第二切換器更包括一第一電路單元、一第二電路單元並且可更包括一第三電路單元。第一電路單元接收水平同步訊號以產生選擇訊號至第一切換器。第二電路單元接收垂直同步訊號以產生一初始訊號至第一切換器,用以決定先輸出第一影像訊號之部分或第二影像訊號之部分,於螢幕構成連續影像幀。第三電路單元接收前述範圍控制訊號,以於螢幕構成之連續影像幀中之一預定範圍內,輸出第二影像訊號。第一電路單元可以是一正反器。第二電路單元可以是一三態緩衝器(3-state buffer)。第三電路單元則可以是一邏輯組合閘電路。
本發明亦提供一種以多影像共存訊號於一螢幕構成連續之影像幀之方法,包括下列步驟:接收複數影像訊號;自一第二切換器依據觸發訊號,為一第一切換器產生選擇訊號;以及依據選擇訊號,輸出包括選自該些影像訊號之第一影像訊號之部分與第二影像訊號之部分的多影像共存訊號,以於一螢幕構成連續之影像幀。
依據本發明利用像素時脈產生選擇訊號時,本發明之方法於產生選擇訊號之步驟前更包括一步驟,即依據觸發訊號,為第二切換器產生像素時脈。
依據本發明利用一螢幕顯示選單電路產生第二影像訊號時,本發明之方法於接受該些影像訊號之步驟前更包括一步驟,即
螢幕顯示選單電路接收觸發訊號,產生第二影像訊號之步驟。再者本發明之方法於產生選擇訊號之步驟前可更包括一步驟,即提供一範圍控制訊號至第二切換器,用以產生選擇訊號,以於螢幕構成連續之影像幀中一預定範圍內,輸出第二影像訊號。
本發明於產生選擇訊號之步驟前可更包括一步驟,即接收垂直同步訊號以產生初始訊號,用以決定先輸出第一影像訊號或第二影像訊號於螢幕構成連續之影像幀。
總之,本發明提供一多影像訊號共存系統及其方法,交替輸出選自複數影像訊號之第一影像訊號與第二影像訊號,用以於一螢幕構成連續之至少一影像幀,是以,能於單一螢幕顯示複數影像(圖像),或者同時顯示半透明影像以及其他之影像。特別的是,能於一螢幕顯示半透明之螢幕顯示選單。
為讓本發明之上述和其他目的、特徵、和優點能更明顯易懂,配合所附圖式,作詳細說明如下:
請參考第1圖,係繪示依據本發明第一實施例之多影像訊號共存系統。該多影像訊號共存系統至少包括一第一切換器102以及一第二切換器104。於此實施例中,該多影像訊號共存系統更包括一微控制器108。首先,該多影像訊號共存系統接收一第一影像(紅,綠,藍)20以及一第二影像(紅',綠',藍')30。同時傳送一擷取自第一影像20或第二影像30之觸發訊號40至第二切換器104。第二切換器104接收觸發訊號40並產生一選擇訊號80至第一切換器102。第一切換器102依據選擇訊號80,交替輸出第一影像訊號(紅,綠,藍)20與第二影像訊
號(紅',綠',藍')30,成為多影像共存訊號50,用以於螢幕構成連續之至少一影像幀。第二切換器104則需要一自系統外部輸入之一致能訊號60,以利用多影像共存訊號50於螢幕開始構成連續之影像幀。該致能訊號60可由微控制器108根據使用者之指令產生,或由其他觸發裝置根據使用者之操作產生。
觸發訊號40可以為擷取自第一影像訊號20或第二影像訊號30之一水平同步訊號與一垂直同步訊號。該水平同步訊號與垂直同步訊號係用以產生前述選擇訊號80,以控制第一切換器102。使其根據該水平同步訊號切換,以逐掃描線的方式(scanning line by scanning line)交替輸出第一影像訊號20之部分與第二影像訊號30之部分,構成每一影像幀。同時,使其根據該垂直同步訊號切換,以逐幀的方式(frame by frame)交替輸出第一影像訊號20或第二影像訊號30之第一條掃描線。實際上,為交替輸出第一影像訊號20之部分與第二影像訊號30之部分,本發明更進一步提供一圖像擷取器、一影像訊號緩衝器以及一影像訊號輸出控制器(顯示於第2圖),設置於第一切換器102前,以重製第一影像訊號20或第二影像訊號30,提高其影像品質。
請參考第2圖係繪示內嵌本發明第一實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,該切換系統輸出第一影像訊號20以及第二影像訊號30,成為多影像共存訊號。
鍵盤-螢幕-滑鼠切換器(KVM)耦接複數台電腦(電腦#1~電腦#n),根據來自微控制器108之一通用指令(GPIO,General Purpose Input Output),利用輸入切換器112,自其中所選擇之兩台
電腦接收第一影像訊號20及第二影像訊號30。根據外部輸入之致能訊號60,第二切換器104開始接收觸發訊號40,以產生選擇訊號80,並將其傳送至第一切換器102。第一切換器102根據選擇訊號80切換,以逐掃描線的方式交替輸出第一影像訊號20之部分與第二影像訊號30之部分,成為多影像共存訊號50,用以構成連續之影像幀。使用者能依其需求,任選兩台電腦之圖像,同時顯示該兩圖之部分於其所使用之螢幕。
實際上,為輸出兩影像訊號成為多影像共存訊號50,基本上第一影像訊號20與第二影像訊號30中之一(於此以第二影像訊號30為例)必需與第一影像訊號20平行、同步地透過圖示中之虛線傳輸至第一切換器102。但為了提高其影像品質,第二影像訊號30亦可透過以一影像處理流程傳輸至第一切換器102,該影像處理流程所需之裝置包括一影像訊號ADC 32(Analog to Digital Converter)、一圖像擷取器34、一影像訊號輸出控制器36以及一影像訊號DAC 38。影像訊號ADC 32用以轉換第二影像訊號30。圖像擷取器34則用以擷取第二影像訊號30之圖像。影像訊號輸出控制器36如同第二切換器104般,接收觸發訊號40,以精確地輸出或重製第二影像訊號30至影像訊號DAC 38。影像訊號DAC 38將第二影像訊號30傳送至第一切換器102。更進一步地,本發明之多影像訊號共存系統更於該影像處理流程中提供一影像訊號緩衝器。
請參考第3圖,係繪示利用本發明之多影像訊號共存系統逐行掃描地交替輸出第一影像訊號20(紅,綠,藍)與第二影像訊號30(紅',綠',藍'),形成多影像共存訊號50,用以於螢幕構成連續之影像幀之示意圖。第3圖上側顯示當接收一水平同
步脈波(作為觸發訊號)時,第一切換器102於第一條掃描線輸出第一影像訊號20。當接收次一水平同步脈波(作為觸發訊號)時,第一切換器102於第二條掃描線輸出第二影像訊號30。依次類推,連續不斷地第一切換器102交替於奇數條掃描線輸出第一影像訊號20,於偶數條掃描線輸出第二影像訊號30,以構成第一影像幀。並且,當收一垂直同步脈波(作為觸發訊號)時,調換第一影像訊號20與第二影像訊號30之輸出順序。第二影像幀先輸出之掃描線便設定為第二影像訊號30。
之後,第3圖下側顯示當接收一水平同步脈波(作為觸發訊號)時,第一切換器102於第一條掃描線輸出第二影像訊號30。當接收次一水平同步脈波(作為觸發訊號)時,第一切換器102於第二條掃描線輸出第一影像訊號20。依次類推,連續不斷地第一切換器102交替於奇數條掃描線輸出第二影像訊號30,於偶數條掃描線輸出第一影像訊號20,以構成第二影像幀。以第一影像幀、第二影像幀,依次類推之順序構成連續之影像幀。顯示第一影像訊號20及第二影像訊號30於螢幕形成多影像共存訊號50(VGA_OUT)。於此雖以兩影像訊號為例。惟,依據本發明之多影像訊號共存系統及其方法,亦能實現三影像訊號甚至更多影像訊號於單一螢幕共存。
請參考第4圖,係繪示利用本發明之多影像訊號共存系統逐像素地交替輸出第一影像訊號與第二影像訊號,用以於螢幕構成連續之影像幀之示意圖。於此圖示中,係假設一影像幀具有121個像素(實際上為上萬個)以簡化說明。第4圖上側顯示藉由一像素時脈觸發,第一切換器102於第一像素輸出第一影像訊號20。藉由次一像素時脈觸發,第一切換器102於第二像
素輸出第二影像訊號30。依次類推,連續不斷地第一切換器102交替於奇像素輸出第一影像訊號20,於偶像素輸出第二影像訊號30,以構成第一影像幀。並且,當收一垂直同步脈波(作為觸發訊號)時,調換第一影像訊號20與第二影像訊號30之輸出順序。第二影像幀先輸出之像素便設定為第二影像訊號30,而後輸出設定為第一影像訊號20。
之後,第4圖下側顯示藉由一像素時脈觸發,第一切換器102於第一像素輸出第二影像訊號30。藉由次一像素時脈觸發,第一切換器102於第二像素輸出第一影像訊號20。依次類推,連續不斷地第一切換器102交替於奇像素輸出第二影像訊號30,於偶像素輸出第一影像訊號20,以構成第二影像幀。以第一影像幀、第二影像幀,依次類推之順序構成連續之影像幀。顯示第一影像訊號20之部份及第二影像訊號30之部份於螢幕形成多影像共存訊號50(VGA_OUT)。於此雖以兩影像訊號為例。惟,依據本發明之多影像訊號共存系統及其方法,亦能實現三影像訊號,甚至更多影像訊號於單一螢幕共存。
請參考第5圖,係繪示依據本發明第二實施例之多影像訊號共存系統。類似第一實施例,此實施例之多影像訊號共存系統至少包括一第一切換器102以及一第二切換器104。並且該多影像訊號共存系統更包括一微控制器108以及一螢幕顯示選單(OSD)電路110。螢幕顯示選單電路110接收擷取自第一影像20之一水平同步訊號以及一垂直同步訊號(觸發訊號40),以產生第二影像訊號30,用以構成一螢幕顯示選單。同時傳送觸發訊號40至第二切換器104並產生一選擇訊號80至第一切換器102。類似有關第一實施例所述,第一切換器102交替輸出第
一影像訊號20之部份與第二影像訊號30之部份。第二切換器104則需要一自系統外部輸入之一致能訊號60,利用多影像共存訊號50開始構成連續之影像幀。該致能訊號60可由微控制器108根據使用者之指令產生,或由其他觸發裝置根據使用者之操作產生。
請參考第6圖,係繪示內嵌本發明第二實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,其中螢幕顯示選單電路110所產生之螢幕顯示選單訊號作為第二影像訊號30。
類似有關第一實施例所述,惟輸入切換器112根據來自微控制器108之一通用(GPIO,General Purpose Input Output)指令,自所選擇之電腦接收第一影像訊號20,並將第一影像訊號20傳送至第一切換器102。與第一實施例不同的是,於第二實施例中之多影像訊號共存系統更包括一螢幕顯示選單(OSD)電路110。觸發訊號40可為遵守VESA規格之水平同步訊號以及垂直同步訊號,同時被傳送至第二切換器104以及螢幕顯示選單(OSD)電路110。利用該水平同步訊號及該垂直同步訊號,螢幕顯示選單(OSD)電路110產生第二影像訊號30(一螢幕顯示選單訊號)至第一切換器102;第二切換器104則產生用以控制第一切換器102之選擇訊號80。如同前第一實施例所述,第一切換器102交替輸出第一影像訊號20與第二影像訊號30。是以,利用內嵌於鍵盤-螢幕-滑鼠切換器之多影像訊號共存系統,能升級其原本無透明功能之螢幕顯示選單電路110,實現於螢幕同時顯示一半透明之螢幕顯示選單以及其原有之影像。
請參考第7圖,係繪示依據本發明第三實施例之多影像訊
號共存系統。類似第二實施例,此實施例之多影像訊號共存系統包括一第一切換器102、一第二切換器104、一微控制器108以及一螢幕顯示選單(OSD)電路110。值得一提的是,此實施例中第二切換器104更進一步提供一範圍控制功能,依據螢幕顯示選單電路110產生之一範圍控制訊號90,於螢幕構成之連續之影像幀中一預定之範圍內,輸出第二影像訊號30。類似有關第一實施例所述,第一切換器102交替輸出第一影像訊號20與第二影像訊號30,惟第二影像訊號30之輸出僅限於每一影像幀中一預定之範圍。亦即,僅限於螢幕顯示選單之範圍中。而於螢幕顯示選單之範圍以外,第一切換器102則穩定地輸出第一影像訊號20至螢幕。第二切換器104則需要一自系統外部輸入之一致能訊號60,利用多影像共存訊號50開始構成連續之影像幀。致能訊號60可由微控制器108根據使用者之指令產生,或由其他觸發裝置根據使用者之操作產生。
請一併參考第8圖以及第13圖。第8圖係繪示內嵌本發明第三實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,其中輸出螢幕顯示選單訊號於螢幕構成連續之影像幀中一預定之範圍。於第二實施例中,第二切換器104基本上包括一第一電路單元202以及一第二電路單元204、206(於後第11圖詳述之)。於第三實施例中,第二切換器104更進一步包括一第三電路單元208。並且螢幕顯示選單電路110產生一範圍控制訊號90至第二切換器104。第三電路單元208之增加係用以處理範圍控制訊號90及觸發訊號40,以產生選擇訊號80至第一切換器102。是以,第一切換器102逐掃描線地交替輸出第一影像訊號20之部份與第二影像訊號30(螢幕顯示選
單訊號)之部份。惟第二影像訊號30之輸出僅限於每一影像幀中一預定之範圍。亦即,根據選擇訊號80僅限於螢幕顯示選單之範圍中。而於螢幕顯示選單之範圍以外,第一切換器102僅輸出第一影像訊號20至螢幕。藉由第三實施例之範圍控制功能,不僅能實現於螢幕同時顯示一半透明之螢幕顯示選單以及其原有之影像,並且能於螢幕顯示選單範圍之外,提高螢幕原有影像之亮度及畫質。
請參考第9圖,係繪示依據本發明第四實施例之多影像訊號共存系統。類似第三實施例,此實施例之多影像訊號共存系統包括一第一切換器102、一第二切換器104、一微控制器108以及一螢幕顯示選單(OSD)電路110。並且於此實施例中,多影像訊號共存系統更包括一像素時脈產生器106。像素時脈產生器106接收該水平同步訊號及該垂直同步訊號,產生一像素時脈70至第二切換器104。第二切換器104利用像素時脈70產生選擇訊號80。
請參考第10圖,係繪示內嵌本發明第四實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,其逐像素地交替輸出第一影像訊號20與第二影像訊號30,用以於螢幕構成連續之影像幀。於第四實施例中,多影像訊號共存系統更包括一像素時脈產生器106。像素時脈產生器106接收該水平同步訊號及該垂直同步訊號,產生像素時脈70至第二切換器104。第二切換器104利用像素時脈70產生選擇訊號80至第一切換器102。第一切換器102依據選擇訊號80,逐像素地交替輸出第一影像訊號20之部份與第二影像訊號30之部份,以構成每一影像幀。同時依據垂直同步訊號,逐影像幀地調換
第一影像訊號20與第二影像訊號30之輸出順序。再者,第四實施例可與第三實施例結合,提供一範圍控制功能,於一螢幕顯示選單區域逐像素地構成連續之影像幀。
值得注意的是,與此實施例中第二影像訊號30雖以螢幕顯示選單訊號為例,惟,類似有關第一實施例之說明。第一影像訊號20與第二影像訊號30一可為選自不同電腦之兩影像訊號,逐像素地輸出該兩影像訊號,構成每一影像幀。
請一併參考第11圖與第12圖。第11圖係繪示本發明第一及第二實施例之多影像訊號共存系統之電路圖。第12圖係繪示第11圖顯示本發明第一及第二實施例,於第6圖中顯示之第二切換器104內所處理之水平同步訊號40-1、垂直同步訊號40-2、初始訊號43、45以及選擇訊號(VGA_SEL)80之時脈圖。第二切換器104包括一第一電路單元202以及一第二電路單元204、206。第一電路單元202可以為一除頻電路或者為一正反器(Flip-Flop)電路,以將水平同步訊號40-1之脈波轉換成為單純極性切換之脈波,以產生選擇訊號(VGA_SEL)80至第一切換器102。當選擇訊號(VGA_SEL)80極性為低時,係輸出第一影像訊號20至螢幕;當選擇訊號(VGA_SEL)80極性為高時,係輸出第二影像訊號30至螢幕。
第二電路單元中之電路204亦可以為一除頻電路或者為一正反器(Flip-Flop)電路,以將垂直同步訊號(VS_Signal)40-2之脈波轉換成為單純極性切換之脈波,以產生選擇垂直同步訊號(VS_SEL)41後。將垂直同步訊號(VS_Signal)40-2及選擇垂直同步訊號(VS_SEL)41傳送至第二電路單元中之電路206。第二電路單元中之電路206可以為一三態緩衝器(3-state buffer),用
以處理垂直同步訊號(VS_Signal)40-2及選擇垂直同步訊號(VS_SEL)41以獲得初始訊號(nCLR,nPRE)43、45作為第一電路單元202之輸入訊號。
即如第12圖中所示之時脈,第一電路單元202以水平同步訊號40-1之半頻,輸出選擇訊號(VGA_SEL)80至第一切換器102以構成連續之影像幀。例如於上方時脈圖中顯示之虛線方塊702代表於螢幕構成之一影像幀,其起始處訊號nCLR 43之極性為高、訊號nPRE 45之極性為低,因此於此影像幀的開始,選擇訊號(VGA_SEL)80之極性係為高。換言之,第一切換器102於奇數掃描線輸出第二影像訊號30,而於偶數掃描線輸出第一影像訊號20以構成此影像幀。再者,於中央時脈圖中顯示之虛線方塊704,代表於螢幕顯示虛線方塊702之影像幀後,構成之次一影像幀。其起始處訊號nCLR 43之極性為低、訊號nPRE 45之極性為高,因此於此影像幀的開始,選擇訊號(VGA_SEL)80之極性係為低。換言之,第一切換器102於奇數掃描線輸出第一影像訊號(紅,綠,藍)20,而於偶數掃描線輸出第二影像訊號(紅',綠',藍')30以構成此影像幀。
藉此調換第一影像訊號20與第二影像訊號30之輸出順序,構成輸出至螢幕之多影像共存訊號(VGA_OUT)50,即如第12圖下方時脈圖中顯示,可實現第一影像訊號20(虛線方塊702)與第二影像訊號30(虛線方塊704)共存於螢幕上。
請一併參考第13圖與第14圖。第11圖係繪示本發明第三實施例之多影像訊號共存系統之電路圖。第14圖係繪示第13圖顯示本發明第三實施例,於第8圖中顯示之第二切換器104內所處理之範圍控制訊號90、水平同步訊號40-1、垂直同步訊
號40-2、初始訊號43、45以及選擇訊號(VGA_SEL)80之時脈圖。第三實施例之第二切換器104與第6圖之第二切換器104之差異在於增加一第三電路單元208,其分別耦接至第一電路單元202以及第一切換器102,用以處理範圍控制訊號(OSD_FBKG)90,以產生選擇訊號(VGA_SEL)80。第一電路單元202可以為一除頻電路或者為一正反器(Flip-Flop)電路,以將水平同步訊號40-1之脈波轉換成為單純極性切換之脈波,以產生一選擇螢幕顯示選單訊號(OSD_SEL)47至第三電路單元208。第三電路單元208可以為一邏輯組合閘電路,用以處理範圍控制訊號(OSD_FBKG)90及選擇螢幕顯示選單訊號(OSD_SEL)47,以獲得選擇訊號(VGA_SEL)80並傳送至第一切換器102。當選擇訊號(VGA_SEL)80極性為低時,係輸出第一影像訊號20至螢幕;當選擇訊號(VGA_SEL)80極性為高時,係輸出第二影像訊號30至螢幕。類似有關第12圖中時脈圖之描述,第三電路單元208以水平同步訊號40-1之半頻,輸出選擇訊號(VGA_SEL)80至第一切換器102以構成連續之影像幀。例如於上方時脈圖中顯示之虛線方塊1002代表於螢幕構成之一影像幀中構成螢幕顯示選單(OSD)之時段,其間範圍控制訊號(OSD_FBKG)90極性係為低,以於螢幕構成之每一影像幀中一預定範圍內,亦即,螢幕顯示選單之範圍內,第一切換器102於奇數掃描線輸出第一影像訊號20並於偶數掃描線輸出第二影像訊號30。再者,於中央時脈圖中顯示之虛線方塊1004,代表於螢幕顯示虛線方塊1002之影像幀後,構成螢幕顯示選單(OSD)之時段。其間範圍控制訊號(OSD_FBKG)90極性係為低,以於螢幕構成之每一影像幀中一預定範圍內,亦即,螢幕顯示選單之範圍內,第一切換器102
於奇數掃描線輸出第二影像訊號(螢幕顯示選單訊號)30並於偶數掃描線輸出第一影像訊號20。而於該些虛線方塊之時段外,範圍控制訊號(OSD_FBKG)90極性係為高,而選擇訊號(VGA_SEL)80之極性係為低。第一切換器102僅輸出第一影像訊號20至螢幕。
如同第一實施例,於每一影像幀中之一螢幕顯示選單範圍,藉此調換第一影像訊號20與第二影像訊號(螢幕顯示選單訊號)30之輸出順序,而於該螢幕顯示選單範圍外,僅輸出第一影像訊號20,構成輸出至螢幕之多影像共存訊號(VGA_OUT)50,即如第14圖下方時脈圖中顯示,可實現第一影像訊號20與第二影像訊號(螢幕顯示選單訊號)30共存於該螢幕上。亦即,螢幕上之原有影像與螢幕顯示選單共存於該螢幕上。利用範圍控制訊號(OSD_FBKG)90,不僅能實現於螢幕同時顯示一半透明之螢幕顯示選單以及其原有之影像,並且能提高於螢幕顯示選單範圍外之原有影像的亮度及畫質。
請參考第15圖,係繪示依據本發明,多影像訊號共存系統利用複數影像訊號於螢幕構成連續之影像幀之方法流程圖。
依據本發明第一實施例,以多影像共存訊號,於螢幕構成連續之影像幀之方法包括下列步驟:步驟800,接收複數影像訊號;步驟802,產生致能訊號至第二切換器,用以開始於螢幕構成連續之影像幀;步驟804,藉第二切換器依據一觸發訊號,為第一切換器產生選擇訊號;以及步驟806,依據該選擇訊號,輸出包括選自複數影像訊號
之第一影像訊號與第二影像訊號的多影像共存訊號,以於螢幕構成連續之影像幀,其中係利用觸發訊號包括之一水平同步訊號與一垂直同步訊號,產生選擇訊號。
依據本發明第一實施例之方法更包括下列步驟:步驟812,接收垂直同步訊號以產生初始訊號至第一切換器,用以決定先輸出第一影像訊號或第二影像訊號於螢幕構成連續之影像幀。
相較於本發明第一實施例之方法,依據本發明第二實施例,以多影像共存訊號,於螢幕構成連續之影像幀之方法更包括一步驟:步驟820,於接收複數影像訊號之步驟800前,螢幕顯示選單電路接收觸發訊號,用以產生第二影像訊號。
相較於本發明第二實施例之方法,依據本發明第三實施例,以多影像共存訊號,於螢幕構成連續之影像幀之方法更包括一步驟:步驟822,於產生選擇訊號之步驟804前,提供範圍控制訊號至第二切換器,用以產生選擇訊號,以於螢幕構成連續之影像幀中一預定範圍內,輸出第二影像訊號。
相較於本發明第一實施例之方法,依據本發明第四實施例,以多影像共存訊號,於螢幕構成連續之影像幀之方法更包括一步驟:步驟830,於產生選擇訊號之步驟804前,依據觸發訊號,為第二切換器產生像素時脈。
依據本發明之多影像訊號共存系統及其方法,交替輸出第一影像訊號與第二影像訊號,於螢幕構成連續之影像幀,因此,
能於單一螢幕顯示複數個圖像,或能於單一螢幕同時顯示一半透明圖像與另一圖像,亦即,多影像訊號共存於單一螢幕。特別地,本發明之多影像訊號共存系統及其方法能使螢幕顯示選單電路之螢幕顯示選單半透明地顯示於螢幕。
雖然本發明以已一較佳實施例揭露如上,然其並非用以限定本發明。本發明所屬技術領域中具有通常知識者,在不脫離本發明之精神和範圍內,當可作各種之變更和潤飾。因此,本發明之保護範圍當視後附之申請專利範圍所界定者為準。
20‧‧‧第一影像訊號(紅,綠,藍)
30‧‧‧第二影像訊號(紅',綠',藍')
32‧‧‧影像訊號ADC
34‧‧‧圖像擷取器
36‧‧‧影像訊號輸出控制器
38‧‧‧影像訊號DAC
40‧‧‧觸發訊號(垂直/水平同步)
40-1‧‧‧垂直同步訊號
40-2‧‧‧水平同步訊號
41‧‧‧選擇訊號
43‧‧‧初始訊號
45‧‧‧初始訊號
47‧‧‧螢幕顯示選擇訊號
50‧‧‧多影像共存訊號
60‧‧‧致能訊號
70‧‧‧像素時脈
80‧‧‧選擇訊號
90‧‧‧範圍控制訊號
102‧‧‧第一切換器
104‧‧‧第二切換器
106‧‧‧像素時脈產生器
108‧‧‧微控制器
110‧‧‧螢幕顯示選單電路
112‧‧‧輸入切換器
202‧‧‧第一電路單元
204,206‧‧‧第二電路單元
208‧‧‧第三電路單元
702,704,1002,1004‧‧‧代表構成一影像幀所包括之時脈區塊
800,802,804,806,812,820,822,830‧‧‧步驟
第1圖係繪示依據本發明第一實施例之多影像訊號共存系統;第2圖係繪示內嵌本發明第一實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,該切換系統輸出第一影像訊號以及第二影像訊號,成為多影像共存訊號;第3圖係繪示依據本發明,多影像訊號共存系統逐行掃描地交替輸出第一影像訊號與第二影像訊號,用以於螢幕構成連續之影像幀之示意圖;第4圖係繪示依據本發明,多影像訊號共存系統逐像素地交替輸出第一影像訊號與第二影像訊號,用以於螢幕構成連續之影像幀之示意圖;第5圖係繪示依據本發明第二實施例之多影像訊號共存系統;第6圖係繪示內嵌本發明第二實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,其中螢幕顯示電路產生螢幕顯示選單訊號作為第二影像訊號;
第7圖係繪示依據本發明第三實施例之多影像訊號共存系統;第8圖係繪示內嵌本發明第三實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,其中於螢幕構成連續之影像幀中一預定範圍內,輸出螢幕顯示選單訊號;第9圖係繪示依據本發明第四實施例之多影像訊號共存系統;第10圖係繪示內嵌本發明第四實施例之多影像訊號共存系統之鍵盤-螢幕-滑鼠切換系統之功能方塊圖,其逐像素地交替輸出第一影像訊號與第二影像訊號,用以於螢幕構成連續之影像幀;第11圖係繪示本發明第一及第二實施例之多影像訊號共存系統之電路圖;第12圖係繪示第11圖顯示本發明第一及第二實施例之電路所處理之水平同步訊號、垂直同步訊號、初始訊號以及選擇訊號之時脈圖;第13圖係繪示本發明第三實施例之多影像訊號共存系統之電路圖;第14圖係繪示第13圖顯示本發明第三實施例之電路所處理之水平同步訊號、垂直同步訊號、初始訊號以及選擇訊號之時脈圖;以及第15圖係繪示依據本發明,多影像訊號共存系統利用第一影像訊號與第二影像訊號於螢幕構成連續之影像幀之方法流程圖。
20‧‧‧第一影像訊號(紅,綠,藍)
30‧‧‧第二影像訊號(紅',綠',藍')
40‧‧‧觸發訊號(垂直/水平同步)
50‧‧‧多影像共存訊號
60‧‧‧致能訊號
80‧‧‧選擇訊號
102‧‧‧第一切換器
104‧‧‧第二切換器
108‧‧‧微控制器
Claims (37)
- 一種多影像訊號共存系統,包括:一第一切換器,依據一選擇訊號,交替輸出一第一影像訊號之部分與一第二影像訊號之部分,成為一多影像共存訊號,用以於一螢幕構成連續之至少一影像幀;以及一第二切換器,依據一觸發訊號產生該選擇訊號。
- 如申請專利範圍第1項所述之系統,更包括一微控制器,產生一致能訊號至該第二切換器,用以於該螢幕開始構成該影像幀。
- 如申請專利範圍第1項所述之系統,其中該觸發訊號包括一水平同步訊號與一垂直同步訊號。
- 如申請專利範圍第3項所述之系統,更包括一像素時脈產生器,依據該水平同步訊號與該垂直同步訊號,為該第二切換器產生一像素時脈。
- 如申請專利範圍第4項所述之系統,其中該第二切換器利用該像素時脈產生該選擇訊號,交替輸出該第一影像訊號與該第二影像訊號,用以於該螢幕構成該影像幀。
- 如申請專利範圍第1項所述之系統,更包括一螢幕顯示選單電路,接收該觸發訊號以產生該第二影像訊號。
- 如申請專利範圍第6項所述之系統,其中該螢幕顯示選單電路提供一範圍控制訊號至該第二切換器,用以產生該選擇訊號,以於該螢幕構成之該影像幀中一預定範圍內,輸出該第二影像訊號。
- 如申請專利範圍第3項所述之系統,其中該第二切換器更包括一第一電路單元,接收該水平同步訊號以產生該選擇 訊號至該第一切換器,使其輸出該多影像共存訊號,於該螢幕構成該影像幀。
- 如申請專利範圍第8項所述之系統,其中該第一電路單元包括一正反器。
- 如申請專利範圍第8項所述之系統,其中該第二切換器更包括一第二電路單元,接收該垂直同步訊號以產生一初始訊號至該第一切換器,用以決定先輸出該第一影像訊號或該第二影像訊號於該螢幕構成該影像幀。
- 如申請專利範圍第8項所述之系統,其中該第二電路單元包括一個三態緩衝器(3-state buffer)。
- 如申請專利範圍第8項所述之系統,其中該第二切換器更包括一第三電路單元,耦接至該第一電路單元及該第一切換器,用以自一螢幕顯示選單電路接收一範圍控制訊號,產生該選擇訊號,以於該螢幕構成之該影像幀中一預定範圍內,輸出該第二影像訊號。
- 如申請專利範圍第12項所述之系統,其中該第三電路單元包括一邏輯組合閘電路。
- 如申請專利範圍第1項所述之系統,更包括一影像訊號緩衝器,暫存該第二影像訊號,用以同步輸出該第一影像訊號之部分與該第二影像訊號之部分。
- 一種具有多影像共存系統的鍵盤-螢幕-滑鼠切換系統,包括:一輸入切換器,耦接至複數台電腦,自該些電腦接收複數影像訊號;一第一切換器,依據一選擇訊號,交替輸出選自該些影像 訊號之一第一影像訊號之部分與一第二影像訊號之部分,成為一多影像共存訊號,用以於一螢幕構成連續之至少一影像幀;以及一第二切換器,依據一觸發訊號產生該選擇訊號。
- 如申請專利範圍第15項所述之系統,更包括一微控制器產生一致能訊號至該第二切換器,用以開始於該螢幕構成該影像幀。
- 如申請專利範圍第15項所述之系統,其中該觸發訊號包括一水平同步訊號與一垂直同步訊號。
- 如申請專利範圍第17項所述之系統,更包括一像素時脈產生器,依據該水平同步訊號與該垂直同步訊號,為該第二切換器產生一像素時脈。
- 如申請專利範圍第18項所述之系統,其中該第二切換器利用該像素時脈產生該選擇訊號,用以交替輸出該第一影像訊號與該第二影像訊號,於該螢幕構成該影像幀。
- 如申請專利範圍第15項所述之系統,更包括一螢幕顯示選單電路,接收該觸發訊號產生該第二影像訊號。
- 如申請專利範圍第20項所述之系統,其中該螢幕顯示選單電路提供一範圍控制訊號至該第二切換器,用以產生該選擇訊號,以於該螢幕構成之該影像幀中一預定範圍內,輸出該第二影像訊號。
- 如申請專利範圍第17項所述之系統,其中該第二切換器更包括一第一電路單元,接收該水平同步訊號以產生該選擇訊號至該第一切換器,使其輸出該多影像共存訊號,於該螢幕構成該影像幀。
- 如申請專利範圍第22項所述之系統,其中該第一電路單元包括一正反器。
- 如申請專利範圍第22項所述之系統,其中該第二切換器更包括一第二電路單元,接收該垂直同步訊號以產生一初始訊號至該第一切換器,用以決定先輸出該第一影像訊號或該第二影像訊號於該螢幕構成該影像幀。
- 如申請專利範圍第24項所述之系統,其中該第二電路單元包括一個三態緩衝器。
- 如申請專利範圍第22項所述之系統,其中該第二切換器更包括一第三電路單元,耦接至該第一電路單元及該第一切換器,用以自一螢幕顯示選單電路接收一範圍控制訊號,產生該選擇訊號,以於該螢幕構成之該影像幀中一預定範圍內,輸出該第二影像訊號。
- 如申請專利範圍第26項所述之系統,其中該第三電路單元包括一邏輯組合閘電路。
- 如申請專利範圍第15項所述之系統,更包括一影像訊號緩衝器,暫存該第二影像訊號,用以同步輸出該第一影像訊號之部分與該第二影像訊號之部分。
- 一種應用於鍵盤-螢幕-滑鼠切換系統的一多影像共存訊號構成連續之至少一影像幀之方法,包括下列步驟:接收複數影像訊號;藉一第二切換器依據一觸發訊號,為一第一切換器產生一選擇訊號;以及依據該選擇訊號,交替輸出包括選自該些影像訊號之一第一影像訊號之部分與一第二影像訊號之部分的該多影像共存 訊號,以於一螢幕構成該影像幀。
- 如申請專利範圍第29項所述之方法,於產生該選擇訊號之步驟前更包括一步驟,其中依據該觸發訊號,為該第二切換器產生一像素時脈。
- 如申請專利範圍第30項所述之方法,其中該第二切換器係利用該像素時脈產生該選擇訊號,用以交替輸出該第一影像訊號與該第二影像訊號,於該螢幕構成該影像幀。
- 如申請專利範圍第29項所述之方法,於產生該選擇訊號之步驟前,更包括一步驟,其中產生一致能訊號至該第二切換器,用以開始於該螢幕構成該影像幀。
- 如申請專利範圍第29項所述之方法,於接受該些影像訊號之步驟前更包括一步驟,其中一螢幕顯示選單電路接收該觸發訊號,用以產生該第二影像訊號。
- 如申請專利範圍第33項所述之方法,於產生該選擇訊號之步驟前更包括一步驟,其中提供一範圍控制訊號至該第二切換器,用以產生該選擇訊號,以於該螢幕構成之該影像幀中一預定範圍內,輸出該第二影像訊號。
- 如申請專利範圍第29項所述之方法,其中該觸發訊號包括一水平同步訊號與一垂直同步訊號。
- 如申請專利範圍第35項所述之方法,於產生該選擇訊號之步驟前更包括一步驟,其中接收該垂直同步訊號以產生一初始訊號,用以決定先輸出該第一影像訊號或該第二影像訊號於該螢幕構成該影像幀。
- 如申請專利範圍第29項所述之方法,於接收該些影像訊號之步驟後更包括一步驟,其中暫存該第二影像訊號,用以 同步輸出該第一影像訊號之部分與該第二影像訊號之部分。
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US11/456,457 US7782340B2 (en) | 2006-07-10 | 2006-07-10 | Multiple video signals coexisting system and method thereof |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200809765A TW200809765A (en) | 2008-02-16 |
| TWI391905B true TWI391905B (zh) | 2013-04-01 |
Family
ID=38918720
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW096124319A TWI391905B (zh) | 2006-07-10 | 2007-07-04 | 多影像訊號共存系統及其方法 |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US7782340B2 (zh) |
| CN (1) | CN101105727B (zh) |
| TW (1) | TWI391905B (zh) |
Families Citing this family (12)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI332166B (en) * | 2007-01-02 | 2010-10-21 | Prolific Technology Inc | Multi-media kvm switch |
| GB2446455B (en) * | 2007-02-08 | 2011-08-17 | Adder Tech Ltd | Video switch and method of sampling simultaneous video sources |
| US20090077222A1 (en) * | 2007-09-13 | 2009-03-19 | Aten International Co., Ltd. | Kvm switch and multi-computer system incorporating the same |
| US8650344B2 (en) | 2008-07-21 | 2014-02-11 | June-On Technology Co., Ltd. | Method for operating KVM switch with independent on-screen display and control channels |
| US20100013759A1 (en) * | 2008-07-21 | 2010-01-21 | June-On Co., Ltd. | Kvm switch with separate on-screen display and control channels |
| CN102064950A (zh) * | 2009-11-18 | 2011-05-18 | 宏正自动科技股份有限公司 | 桌面广播的方法与系统 |
| TW201306566A (zh) * | 2011-07-22 | 2013-02-01 | Wistron Corp | 多媒體顯示器的控制方法與系統 |
| JP5427911B2 (ja) * | 2012-04-11 | 2014-02-26 | Eizo株式会社 | カーソル移動制御方法、コンピュータプログラム、カーソル移動制御装置及び画像表示システム |
| JP6687361B2 (ja) * | 2015-10-28 | 2020-04-22 | ラピスセミコンダクタ株式会社 | 半導体装置、映像表示システムおよび映像信号の出力方法 |
| CN109358757B (zh) * | 2018-11-09 | 2024-01-12 | 加弘科技咨询(上海)有限公司 | 基于四分频电路的四节点服务器kvm切换器及服务器 |
| US12204699B2 (en) | 2019-09-27 | 2025-01-21 | Hewlett-Packard Development Company, L.P. | Routing input to on-screen display |
| TWI765398B (zh) * | 2020-11-04 | 2022-05-21 | 宏正自動科技股份有限公司 | 指示圖示共享方法、指示訊號控制方法以及指示訊號處理裝置 |
Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20010035870A1 (en) * | 2000-03-10 | 2001-11-01 | Seiko Epson Corporation Nishi-Shinjuku, Japan | Overlay of plural images |
| US20030001966A1 (en) * | 2000-01-12 | 2003-01-02 | Yoshiaki Matsubara | Picture display device and picture display method |
| US6833841B2 (en) * | 2001-05-14 | 2004-12-21 | Konami Corporation | Image forming method, computer program for forming image, and image forming apparatus |
| US7061456B2 (en) * | 2000-06-08 | 2006-06-13 | Hitachi, Ltd. | Image display method and image display apparatus |
Family Cites Families (14)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| GB2063616B (en) * | 1979-11-16 | 1984-06-20 | Quantel Ltd | Multiple picture image manipulation |
| JPS62139081A (ja) * | 1985-12-13 | 1987-06-22 | Canon Inc | 合成画像形成方法 |
| US5523958A (en) * | 1992-06-10 | 1996-06-04 | Seiko Epson Corporation | Apparatus and method of processing image |
| US5265202A (en) * | 1992-08-28 | 1993-11-23 | International Business Machines Corporation | Method and system for accessing visually obscured data in a data processing system |
| JP3419046B2 (ja) * | 1993-09-27 | 2003-06-23 | セイコーエプソン株式会社 | 映像表示装置 |
| US5896131A (en) * | 1997-04-30 | 1999-04-20 | Hewlett-Packard Company | Video raster display with foreground windows that are partially transparent or translucent |
| US7119815B1 (en) * | 2000-10-31 | 2006-10-10 | Intel Corporation | Analyzing alpha values for flicker filtering |
| US7164779B2 (en) * | 2001-08-06 | 2007-01-16 | Mitsubishi Electric Research Laboratories, Inc. | Privacy-enhanced display device |
| AU2002952371A0 (en) * | 2002-10-31 | 2002-11-14 | Robert Van Der Zijpp | Mutli Image to Merged Image Software Process |
| US7928997B2 (en) * | 2003-02-06 | 2011-04-19 | Nvidia Corporation | Digital image compositing using a programmable graphics processor |
| CN1327397C (zh) | 2003-09-29 | 2007-07-18 | 威达电股份有限公司 | 影像重叠显示系统及方法 |
| JP4478863B2 (ja) | 2003-11-19 | 2010-06-09 | ソニー株式会社 | 表示装置、双方向通信システムおよび表示情報利用方法 |
| US7584306B2 (en) * | 2005-05-19 | 2009-09-01 | Aten International Co., Ltd. | KVM switch with on-screen-display and a computer switching method thereof |
| US7613346B2 (en) * | 2005-05-27 | 2009-11-03 | Ati Technologies, Inc. | Compositing in multiple video processing unit (VPU) systems |
-
2006
- 2006-07-10 US US11/456,457 patent/US7782340B2/en active Active
-
2007
- 2007-07-04 TW TW096124319A patent/TWI391905B/zh active
- 2007-07-09 CN CN2007101278739A patent/CN101105727B/zh active Active
Patent Citations (4)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US20030001966A1 (en) * | 2000-01-12 | 2003-01-02 | Yoshiaki Matsubara | Picture display device and picture display method |
| US20010035870A1 (en) * | 2000-03-10 | 2001-11-01 | Seiko Epson Corporation Nishi-Shinjuku, Japan | Overlay of plural images |
| US7061456B2 (en) * | 2000-06-08 | 2006-06-13 | Hitachi, Ltd. | Image display method and image display apparatus |
| US6833841B2 (en) * | 2001-05-14 | 2004-12-21 | Konami Corporation | Image forming method, computer program for forming image, and image forming apparatus |
Also Published As
| Publication number | Publication date |
|---|---|
| CN101105727B (zh) | 2010-09-08 |
| US20080007549A1 (en) | 2008-01-10 |
| CN101105727A (zh) | 2008-01-16 |
| TW200809765A (en) | 2008-02-16 |
| US7782340B2 (en) | 2010-08-24 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI391905B (zh) | 多影像訊號共存系統及其方法 | |
| TWI567634B (zh) | 採用多重顯示管線以驅動一影像圖框之獨立部分的裝置、運算系統及方法 | |
| KR101626742B1 (ko) | 멀티 영상 표시 시스템 | |
| JP2018504620A (ja) | ディスプレイ装置、それを含むディスプレイシステム及びディスプレイ方法 | |
| CN107665105B (zh) | 显示设备接口转换装置、多屏显示系统及多屏显示方法 | |
| US7564501B2 (en) | Projection system, projector, method of controlling projectors and program therefor | |
| CN110191325A (zh) | 图像显示装置以及图像显示装置的控制方法 | |
| KR100304899B1 (ko) | 모니터의 허용범위 초과 영상 표시장치 및 방법 | |
| JP2012118563A (ja) | 映像出力装置、及び映像出力方法 | |
| JP2007271848A (ja) | 映像出力装置、及び映像出力方法 | |
| JP2015053558A (ja) | 画像表示装置及びその制御方法 | |
| CN1327397C (zh) | 影像重叠显示系统及方法 | |
| KR101506030B1 (ko) | 멀티비전 시스템 및 그 화면 구현 방법 | |
| JP2018037765A (ja) | 映像信号処理装置 | |
| CN1949888B (zh) | 一种产生高清晰度电视测试信号的系统和方法 | |
| CN104639846A (zh) | 影像切换系统、影像切换装置及影像切换方法 | |
| US20080002065A1 (en) | Image processing circuit, image processing system and method therefor | |
| US20070065800A1 (en) | Display apparatus and video wall having the same | |
| US6943783B1 (en) | LCD controller which supports a no-scaling image without a frame buffer | |
| JP2006235233A (ja) | 大画面の映像表示方法、映像表示装置及び大画面映像表示装置 | |
| JP4395940B2 (ja) | 表示装置及び表示方法 | |
| JP2014216668A (ja) | 撮像装置 | |
| JP2003289553A (ja) | 映像データ処理装置及び立体映像表示システム | |
| CN209218223U (zh) | 显示设备 | |
| CN103198810B (zh) | 一种超高分辨率高清拼接器的制作方法 |