TWI360711B - Pixel structure of display panel and method of mak - Google Patents
Pixel structure of display panel and method of mak Download PDFInfo
- Publication number
- TWI360711B TWI360711B TW097119155A TW97119155A TWI360711B TW I360711 B TWI360711 B TW I360711B TW 097119155 A TW097119155 A TW 097119155A TW 97119155 A TW97119155 A TW 97119155A TW I360711 B TWI360711 B TW I360711B
- Authority
- TW
- Taiwan
- Prior art keywords
- layer
- insulating layer
- electrode
- opening
- pattern
- Prior art date
Links
- 238000000034 method Methods 0.000 title claims description 40
- 239000003990 capacitor Substances 0.000 claims abstract description 30
- 238000003860 storage Methods 0.000 claims abstract description 27
- 239000004065 semiconductor Substances 0.000 claims description 78
- 239000000758 substrate Substances 0.000 claims description 24
- 229910052736 halogen Inorganic materials 0.000 claims description 22
- 150000002367 halogens Chemical class 0.000 claims description 19
- 238000004519 manufacturing process Methods 0.000 claims description 6
- 239000004020 conductor Substances 0.000 claims description 4
- 229910000078 germane Inorganic materials 0.000 claims 1
- 230000001568 sexual effect Effects 0.000 claims 1
- 238000004513 sizing Methods 0.000 claims 1
- 210000004243 sweat Anatomy 0.000 claims 1
- 125000005843 halogen group Chemical group 0.000 description 10
- 238000001459 lithography Methods 0.000 description 9
- 238000010586 diagram Methods 0.000 description 7
- 239000000463 material Substances 0.000 description 6
- 229920002120 photoresistant polymer Polymers 0.000 description 6
- 239000010409 thin film Substances 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 5
- 238000005530 etching Methods 0.000 description 4
- RGCKGOZRHPZPFP-UHFFFAOYSA-N alizarin Chemical group C1=CC=C2C(=O)C3=C(O)C(O)=CC=C3C(=O)C2=C1 RGCKGOZRHPZPFP-UHFFFAOYSA-N 0.000 description 3
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical group [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 3
- 238000007654 immersion Methods 0.000 description 3
- 238000009413 insulation Methods 0.000 description 3
- 239000013078 crystal Substances 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005611 electricity Effects 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 241000238631 Hexapoda Species 0.000 description 1
- 244000061176 Nicotiana tabacum Species 0.000 description 1
- 235000002637 Nicotiana tabacum Nutrition 0.000 description 1
- 240000007594 Oryza sativa Species 0.000 description 1
- 235000007164 Oryza sativa Nutrition 0.000 description 1
- KJTLSVCANCCWHF-UHFFFAOYSA-N Ruthenium Chemical group [Ru] KJTLSVCANCCWHF-UHFFFAOYSA-N 0.000 description 1
- 238000004380 ashing Methods 0.000 description 1
- 229910052797 bismuth Inorganic materials 0.000 description 1
- JCXGWMGPZLAOME-UHFFFAOYSA-N bismuth atom Chemical compound [Bi] JCXGWMGPZLAOME-UHFFFAOYSA-N 0.000 description 1
- 238000010276 construction Methods 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 210000003298 dental enamel Anatomy 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000001815 facial effect Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 229910052746 lanthanum Inorganic materials 0.000 description 1
- FZLIPJUXYLNCLC-UHFFFAOYSA-N lanthanum atom Chemical compound [La] FZLIPJUXYLNCLC-UHFFFAOYSA-N 0.000 description 1
- 239000008267 milk Substances 0.000 description 1
- 210000004080 milk Anatomy 0.000 description 1
- 235000013336 milk Nutrition 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 235000009566 rice Nutrition 0.000 description 1
- 239000002689 soil Substances 0.000 description 1
- 239000013589 supplement Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D1/00—Resistors, capacitors or inductors
- H10D1/60—Capacitors
- H10D1/68—Capacitors having no potential barriers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
Description
1360711 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種顯示面板之晝素結構及其製作方法,尤指 -種具有由三層電極贼二個儲存電容之顯示面板的晝素結構及 其製作方法。 【先前技術】
為了維持輸人畫素電極之電荷直到下—次掃描,液晶顯示面 板之畫素結構中必須設置儲存電容,以增加電容量。請參考第1 圖。第1圖為習知液晶顯不面板之晝素結構的示意圖。如第【圖 所示,晝素結構H)包括基板12,基板12上定義有舰電晶體區 14與晝素區16。賴電晶體區Μ内設置㈣膜電晶體,t包含 有閘極18、閘極絕緣層20:半導體層22、錄雜半導體層%、 源極26,以及汲極28。晝素區16内設置有共通電極%、介電層 32與晝素_4,其中畫素電極34與汲極28電性連接,且汲二 28與共通電極3G部分料,域重料分構存電容Cst。 由上料知,習知液晶顯示面板之晝钱_f轉電容 ==娜極3〇兩層導電層之重叠部分所構㈣ 右而增力m必勒㈣雄28熟 然而如此-來會造成開口率下降而影響顯示效果。的面積’ 【發明内容】 本發明之陳-在繼面板之編構及其製 6 1360711 作方法,以提高儲存電容之電容量。 為達上述目的,本發明提供—麵示面板之晝素結構,並包 括基板、第-層導電_、第―絕緣層、半導體層、第二斤導 圖案、第二麟層以及_極。第—層軸紐置於級上, 且第-層導電圖案包括閘極、電極圖案,以及兩不相連的第—丘 通電極圖案m緣層設置於第_層導電圖案與基板上^ -絕緣層具有_第-開口,分難露出部分兩 = 圖案。半導體層設置於第-絕緣層上且對應於閘極。第二= 圖^置於=_與第—絕緣層上,且第二層導電圖案包括源 =錄、料線及第二共通電極随。祕奴極設置 電性連接H通電極_設置於該第—絕緣層上, 電極圖案與電極圖案部分重疊,且藉由第—絕緣叙 =1 口分顺兩個第-共通電極圖案電性連接。第二絕緣層設 :第=層與第二層導電圖案上。晝素電極設置於第二絕緣 第^旦素電極、祕與電極職三者電性連接,且畫素電極與 、通電極®案部分f疊,H此書素 構成第-儲存電容,轉極酵M 共通電極圖案 存電容。 ㈣暇與共通電極_構成第二儲 之4達==發明另提供—種製作顯示面板之畫素結構 第-屛導電姐基板上形成第—料電》1案,其中 曰導棚紐括_、電極贿,以及柯贿 電極圖案。接著於第i導頓案與基板上形成第—絕緣層1 7 ηι 辦/第、、巴緣層上形成半導體層。隨後去除部 體層對朗極㈣成—通道,並於第—絕緣層導 口分別曝露出邹分兩個第—共通電極圖案。之後 -絕緣層上形成第二層導電圖案,其中第二層導電==第 與職設置於該半導體層上並對應該閘極之===極 第一絕緣層上並與源極電性連接,以及第二料置於 第一絕緣層上,其中第二共通電極圖案與電極圖索部==置於 :::ΓΓ個第,分別與兩個第一共通電極。 第一絕緣層與該第二層導電圖案上形成第 -、,邑緣層。祕’於第二_層上職畫素電極,使畫 ::Γ:Γ案部分重疊,藉此畫素電極與第二共通電極圖案 舞=-儲存電容1電㈣案與第二共通電極職構成第二儲 存電容。 …由於本發明之顯示面板之晝素結構利用三層導電層製作儲存 電谷’因此可在不影響開口率的前提下大幅提升電容量,或在相 同電谷里下縮小電容所佔面積,增加開口率。 【實施方式】 為使熟習本發明所屬技術領域之通常知識者能更進一步了解 t發明,下文特列舉本發明之數個較佳實施例,並配合所附圖式, 詳細說明本發明的構成内容及所欲達成之功效。 請參考第2圖至第4圖。第2圖至第4圖為本發_示面板 的畫素結構-較佳實施例之示意圖,其中第2a_pb圖分別 丄湖711 為本具知例之晝素結構的兩種實施樣態之上視圖,第3圖與第4 圖則分別為沿第2a目與第%目之剖面線A_A,與B_B,之别面示意 圖,另外,本發明之各實施例係以液晶顯示面板之畫素結構為例 。兒明本發明之顧’但本發明之晝素結構並不以此為限而可應用 於其它類型之顯示面板中。如第2圖至第4圖所示,晝素結構5〇 由兩條掃描線52與兩條資料線54所定義,其中兩掃描線52互相 平仃、兩育料線54互相平行’且掃描線52與資料線54彼此垂直。 鲁晝素結構5〇係設置於基板%上,而基板% ±定義有薄膜電晶體 區58與晝素區60(如以虛線標示者)。畫素結構%具有第一層導 電圖案62、第一絕緣層64、半導體層的、第二層導電圖案仍、 •‘第二絕緣層70,以及晝素電極72,其中第一層導電圖案62設置 於基板56上,第-絕緣層64設置於第—層導電圖案幻與基板% 上,半導體層66設置於第一絕緣層64上,第二層導電圖案68設 置於半導體層66與第一絕緣層64上。 • 層導電圖案62包括閘極62a、電極圖案咖、兩不相連 的第—共通電極圖案62c,以及掃描線52,其中閘極必係設置 於薄膜電晶體區58内’而電極圖案6此與第—共通電極圖案必 係設置於晝素區60内。第一絕緣層64具有兩個第一開口純分 別曝露出部分第-共通電極随62c。半導體層%係設置於薄膜 電晶體區58内並對應閘極62a,且其包括半導體通道層—作為 通道之用,以及重摻雜半導體廣_設置於半導體通道層―上 作為歐姆接觸層之用。第二層導電圖案68包也原極_斑没極 鄉、資料線M,以及第二共通電極圖案咖,其中源極伽與沒 1360711 極68b係設置於半導體層66上並對應閘極62a之兩側,資料線 係設置於第-絕緣層64上並與源極68a電性連接,第二共通電極 圖案68c係設置於第一絕緣層64上並與電極圖案咖部分重疊, 且第二共通電極随6 8 e之兩側分別對應第—絕緣層6 4之兩第一 開口 64a ’藉此第二通電極圖案68c分別與兩第一共通電極圖案 62c電性連接。第二絕緣層7〇係設置於第一絕緣層64與第二層導 電圖案68上。畫素電極72係設置於第二絕緣層%上,畫素;極 72、及極68b與電極圖#伽三者彼此電性連接,且晝素電極π 與第二共通電極圖案伽部分重疊,藉此畫錢極72與第二共通 電極圖案68c構成第一儲存電容⑽,而電極圖案62b與第二共 通電極圖案68c構成第二儲存電容Cst2。 畫素電極72、及極68b與電極圖案62b三者係彼此電性連接,
沒極68b電性連接,如此— 62b三者即可電性連接。 2可經由第三開口 70c與第二開口 64b與 另—方面,第二絕緣層70亦具有第四開 藉此畫素電極72可經由第四開口 7〇d與 來畫素電極72、汲極68b與電極圖案 由上述可知’畫素結構之畫素電極
需影響開口率的情況下即可大 1360711 幅增加储存電容的電容量,或利用縮小電容所佔面積以增加開口 率。在本實施例中,電極圖案62b與第二共通電極圖案68c的位 置係佈没於晝素區6〇内靠近薄膜電晶體區58的位置,如第2圖 所不’但本發明之畫素結構%並不以上述實施例為限,而可具有 下述之不同的實施樣態。 睛參考第5圖與第6圖。第Sa圖與第%圖為本發明顯示面 板的晝素結構之第二較佳實施例之兩種實施樣態的俯視圖,第6 圖為沿第5a圖與第⑪圖之剖面、線c_c,的剖面示意圖,其中為便 於比較各實_之異同,下述其它各實施舰_職號標注相 同之元件ϋ不再對重覆部分贅述。在前述實施例巾,電極圖案 62b藉由晝素雜72與汲極_紐相接。在本實施财,電極 圖案62b直接經由第二開σ _與汲極_電性相接,不再透過 晝素電極72。兩種實施·之電鋪案_與第二共通電極圖案 的位置有所不同,其分別如第5㈣所示,係設於書素區60内 之中央區域;以及如5b圖所示,係設置於畫素區域 電晶體區58的位置。 得联 72 與前述實施例不同處為畫素電極 ::極_電極圖案62b之連接方式有所不同 包括第二開,露出部分電極_, 耩此汲極68b可自溥膜電晶體區58延 開口 64b電性連接電極圖案必,另外第二=品6〇並經由第二 開口術曝露出部分沒極68b,藉此&層70則包括第三 册嫌⑽電性連接。在本實施例由第三開口 息京電極72可經由第三 1360711 • 開口 70c與汲極68b電性連接,因此不需設置第四開口,且第三 開口 70c的位置係大致與第二開口 64b的位置對應但不以此為 限’第二開口 70c與第二開口 64b的位置可視需要加以調整,且 兩者的位置未必需要重疊。藉由上述連接方式,晝素電極π與電 極圖案62b亦為等電位’且晝素電極72與第二共通電極圖案 可構成第一儲存電容Cstl,而電極圖案62b與第二共通電極圖案 68c則可構成第二儲存電容㈤,藉此增加儲存電容的電容量。 • 請參考* 7圖至第12 ®。第7圖至第I2圖為本發明製作顯 示面板之晝素結構之一較佳實施例的方法示意圖,其中由於第7 圖係以上視方向綠製使得部分元件無法顯示出,故請一併參考第3 ^與第4圖。如第7圖所示,首先提供基板56,例如玻璃基板或 是可撓性基板。接著於基板56上形成導電層(圖未示),例如金屬 層’再利用第一道微影暨蝕刻製程(ph〇t〇lith〇graphy_and_etehing process,PEP)圖案化金屬層,以於基板56上形成第一層導電圖案 _ 62 ’其中第一詹導電圖案62包括閘極6h、電極圖案处、兩不 相連之第一共通電極圖案62c,以及掃描線52,其中閘極62a係 連接於掃描線52。 #如第8圖所示,接著於第一層導電圖案62與基板%上形成 第一絕緣層64,並於第一絕緣層64上形成半導體層66,其中半 導體層66包括半導體通道層66a作為通道之用,以及重換雜半導 體層66b設置於半導體通道層66a上作為歐姆接觸層之用(如第3 圖所示)。接著利用第二道微影暨働丨製程去除部分半導體層66(包 括半導體通道層66a與重摻雜半導體層66b),而保留對應閘極必 12 1360711 之半導體層66(包括其下方之半導體通道層恤與重換 66b)。 如第9圖所示,隨後利用第三道微影暨餘刻製程,於第一絕 緣層64中形成兩第一開口 64a分料露出位於電極圖案㈣兩側 之部分第一共通電極圖案62c。 如第10圖所示,於半.導體層66與第一絕緣層64上形成另一 導電層(ffi未利,並_第四道郷暨_製程絲部分導電層以 形成第二層導電圖案68。第二層導電圖案68包括源極68a與沒極 6奶設置於半導體層66上並對應閘極必之二側、資料線設置 於第-絕緣層64上並與祕紐連接,以及第二共通電極圖 案68c設置於第一絕緣層64上,其中第二共通電極圖案咖與第 一層導電圖案62之電極圖案62b部分重叠,且藉由第-絕緣層64 之兩第一開〇 6如分別與兩第一共通電極圖案62c電性連接。 /如第11圖所示,隨後於第一絕緣層64與第二層導電圖案68 ^形成第二絕緣層7G ’並_—第五道微影暨烟製程去除部分 第二絕緣層70,以於第二絕緣層7G中形成第三開口 7%與第四開 口 70d’其中第四開σ观對應沒極_。接著繼續經由第三開口 7〇c蝕刻部分第—絕緣層64,以於第一絕緣層64中形成對應第三 開口 70c之第二開口 6仙。 〜一 最後如第12圖所示,於第二絕緣層7〇上形成畫素電極π, 使晝素電極72填入第三開口 7〇c與第二開〇641)而純極圖案伽 =性連接、以及填入第四開口 7〇d以與汲極電性連接並使 晝素電極72與第二共通電極圖案咖部分重疊,藉此晝素電極72 13 1360711 與第二共通電極,8e可構成第—儲存電容㈤,且電 62b與第二共通電極圖案撕可構成第二儲存電容〇犯。四一 上述實施例之方法可製作出如第2圖至第㈣所示 構,然而利助似的方法步驟亦可製作出如第5 第素二 戶f示之畫素結構。現以第5㈣之實施例為例加以說明 ::圖於與第6圖,並-併參考第7圖至第叫舉例心 =所不於弟-絕緣層64中形成第一開口咖之步驟中,可一^ &中形成㈣口 •第6圖所示),以曝、 圖案:b。另外於第丨晴示之形成第二層 7之步驟中,可改變第二層導電圖案68之佈局使祕娜經由 絕緣層64之第二開口 64b與電極圖案必電性連接。在本 施例中,於第二絕緣層70中同樣需要形成第三開口最,由於 沒極娜已與電極圖案62b電性連接,因此不需形成第四開口的 步驟。藉由上述步驟’即可製作出第5b圖所示之晝素結構。 上述實施敗方法做用了六道砰鮮絲各材料層之圖 案,且半導體層66之圖案的定義與第一絕緣層64之第一開口 64a 的定義係兩道獨光罩,先後分別於第二道微影魏刻與第 二道微影暨飯刻製程時達成。但本發明之方法並不以上述實施例 為^例如定義半導體層66之圖案順序與定義第-絕緣層64之 第-開〇 64a之製程順序可依實際情況而調整其先後。另外本發 :之方法亦可利用五道光罩完成,下文中分別就本發明製作晝素 結構之方法的其謂補作制,且為簡化說明下文僅針對盘前 述實施例不同處加以說明。 /、 14 1360711
凊參考第B圖至第I6圖,並一併參考第7圖與第1〇圖至第 I2圖。第I3 ®至第I6 g)為本發明製作顯示面板之晝素結構方法 另-實施儀不意圖。如第u圖所示,於絲%上形成第一層 導電圖案62後’接著於第—層導電圖案62與基板56上依序形成 第-絕緣層64與半導體層66,其中半導體層%包括半導體通道 層66a與重摻雜半導體層66b。接著利用半色調㈣㈣光罩卯 於重摻雜半導M 66b上形成光阻圖㈣,其巾光阻随%具有 開口 92a對應第一共通電極圖案6以的位置。 如第14圖所不’接著進行餘刻製程,經由光關案%之開 口 92a_掉部分轉體層66與第—絕緣層64以形成第一開口 64a ’曝露出部分第一共通電極圖案62c。 丨、侧交逆仃灰化(ashing)製程,去除部分光四 ㈣而僅保留閘極62a上方之光阻圖案92。如第Μ圖所示, =被光阻_2體之轉體般層咖、錄雜料體層 絕緣層64 ’最後去除光阻圖案92即為第Μ圖所示 行:U圖至第12圖的步驟,即可製作出畫素結構。 =針Γ施例利用半色調光罩的作法可節省-道光罩, ° /成對應閘極62a之通道之步驟與於第-絕緣M Μ 士, -開口 64a之步驟係於同一製程 外《恥 之% *冰也 丁另外,第14圖戶 緣層—成第9二開口 92議刻掉部分半導趙層66與第-層㈣,除卿 導體層_64並不於同一步驟:二重程摻: 丄《30U/丄丄 ^用侧_tb不同的特性,例如S移除重摻雜半導體層66b及 41之半導體通道層66a’而殘留之另一部分的半導體通道層咖 及第一絕緣層64則洲如第16®巾,在移除未被光阻層92覆蓋 之半導體層66製程時同時移除’最後如第16圖所示,半導體層 66(包括半導體通道層—與重換雜半導體層刻完成時露出 62c,或疋例如先移除半導體通道層6如、重摻雜半導體層6邰及 部分之第-絕緣層64 ’而剩下的部分第—絕緣層64再由如第π • 圖的製程同時蝕刻完成。 请參考第17圖至第18圖,並一併參考第7圖、第u圖與第 12圖。第17圖至第18圖為本發明製作顯示面板之畫素結構方法 之另一實施例的示意圖。如第17圖所示,於基板56上形成第— 層導電圖案62後,接著於第一層導電圖案62與基板56上依序形 成第一絕緣層64與半導體層66,其中半導體層66包括半導體通 道層66a與重摻雜半導體層66b。接著利用一道微影暨蝕刻製程蝕 刻部分半導體曆66與第一絕緣層64以形成第一開口 64a,曝露出 _ 部分第一共通電極圖案62c。 如第18圖所示’接著於半導體層66與第一絕緣層64上形成 另一導電層(圖未示)’並利用一道微影暨蝕刻製程去除部分導電層 以形成第二層導電圖案68,並繼續去除部分半導體通道層6如與 重摻雜半導體層66b。第二層導電圖案68包括源極68a與汲極68b 設置於半導體層66上並對應閘極62a之二側,以及第二共通電極 圖案68c,其中第二共通電極圖案68c與第一層導電圖案62之電 極圖案62b部分重疊’且藉由第一絕緣層64之第一開口 64a與第 16 極圖案62e電性連接。接著再接續進行第11圖至第 即可製作出畫素結構50。 導雷2柯知’本實施例之作法制賴—道鮮定義第二層 ' θ /、68與半導體層66,因此可節省一道光罩。 顯示19圖至第22圖。第19 _ 22圖為本發明製作 卜 患餘構之另—較佳實施觸枝示意®,其中本實 ^例之。卩分方法麵歸述實補她,其差難於本實施 的佈局位置於畫素區6Q之中央,因此請接續第⑯ 旦⑽虫卿第19圖至第22圖。如第19圖所示,利用第三道微 ’於第—絕緣層64中形成兩第—開口 64a分別曝露 極圖案62b _之部分第—共通電極圖案必,並一併形 成一第一開口 64b曝露出部分電極圖案62b。 ^第20圖所示’於料體層66與第—絕緣層M上形成另一 導電層(圖未示)’並利用第四道微影暨侧製程去除部分導電声以 形成第二層導電圖案68。第二層導電圖案68包括源極_與沒極 _設置於半導體層66上並對朗極紐之二側、資料線%設置 於第-絕緣層64上並無極68a電性連接,以及第二共通電極圖 案68c設置於第-絕緣層64上。第二共通電極圖案咖與第一層 導電圖案62之電極圖案62b部分重疊,且藉由第一絕緣層&之 兩個第-開口 64a分別與兩個第一共通電極圖案必電性連接。 另外’汲極_延伸至畫素區6〇中央之電極圖案㈣上方,並藉 由第二開口 64b與電極圖案62b電性連接。 如第騎示,隨後於第一絕緣層科與第二層導電圖案狀 17 1360711 mΓ:並細狂麵_侧製料除部分第 彳於第一絕緣層70中形成第四開口 7〇d,政中筮 開口卿曝露出部分祕_。 、中第四 使^=3圖所示,於第二絕緣層%上形成_極72, 素電極t 開口,以與沒極_電性連接,並使書 愈第-丑、雨共通電極圖案偷部分重4,藉此晝素電極72 通電極圖案68c可構成第一贿電容㈤,且 %與第二共通電極圖案68c可構成第二儲存電容加。 歲第由=Γ,本發明之顯示面板之晝素結構,利用晝素電極 通電極圖案構成第一儲存電容’以及利用電極圖案與第 通電極_構成第二齡電容,因此可在不影響開σ率的前 下大幅提升f容量,或在_儲存電容量下縮小電容所佔面 積,增加開口率。 軸本㈣已以實施侧露如上,财麟肋限定本發 魯明’任何具林發明所屬技術賴之通常知識者,林脫離本發 明之精神和範圍内,當可作各種更動與潤飾,並可思揣其他不4 的實施例’因此本剌之倾朗當視_申料概圍所界定 者為準。 【圖式簡單說明】 第1圖為習知液晶顯示©板之晝素結構的示意圖。 第2圖至第4圖為本發明顯示面板的晝素結構—較佳實施例之示 意圖。 18
圖至第6圖為本發明顯示面板的晝素結構之第二較佳 之剖面示意圖。 土 實施例
圖至第12圖為本發明製作顯 例的方法示意圖。 示面板之畫素結構之—較佳實施 第13圖至第ι6 _本發明製作顯示面板之畫素結構方法另―與 施例的示意圖。 貝 第17圖至第18圖為本發日錄作顯示面板之畫素結構方法之另 實施例的示意圖。 第19圖至第22圖為本發明製作顯示面板之畫素結構之另〜較佳 實施例的方法示意圖。 【主要元件符號說明】 10 晝素結構 12 基板 14 薄膜電晶體區 16 畫素區 18 閘極 20 閘極絕緣層 22 半導體層 24 重摻雜半導體層 26 源極 28 淡極 30 共通電極 32 介電層 34 晝素電極 50 畫素結構 52 掃描線 54 資料線 56 基板 58 薄膜電晶體區 60 晝素區 62 第一層導電圖案 62a 閘極 62b 電極圖案 19 1360711 62c 第一共通電極圖案 64 64a 第一開口 64b 66 半導體層 66a 66b 重摻雜半導體層 68 68a 源極 68b 68c 第二共通電極圖案 70 70c 第三開口 70d 72 晝素電極 90 92 光阻圖案 92a 第一絕緣層 第二開口 半導體通道層 第二層導電圖案 汲極 第二絕緣層 第四開口 半色調光罩 開口 20
Claims (1)
- 、申請專利範園: 1顯示面板之畫素結構,包括: —基板; 9導電圖案设置於該基板上,該第一層導電圖案包括一 電極圖案’以及兩不相連的第一共通電極圖案. 第$緣層設置於該第一層導電圖案與該基板上,該第一絕 緣層具有至少兩第一開口分別曝露出部分該兩第一乒通 電極圖案; 半導體層設置於該第—絕緣層上且對應該閘極; 第-層V*!®案設置於該半導體層與該第—絕緣層上,該第 、層導電圖案包括一源極與一没極設置於該半導體層上 並對應該閘極之二側、一資料線設置於該第一絕緣層上並 與該源極電性連接,以及一第二共通電極圖案設置於該第 、、邑緣層上,其中該第二共通電極圖案與該電極圖案部分 重且,且藉由該第一絕緣層之該兩第一開口分別與該兩第 —共通電極圖案電性連接; '第二絕緣層設置於該第—絕緣層_第二層導棚案上;以 及 旦素ΐ極設置於該’第二絕緣層上,該晝素電極、紐極與該 電極圖案三者電性連接,且該晝素電極與該第二共通電極 圖案部分重疊,藉此該晝素電極與該第二共通電極圖案構 成-第-儲存電容,且該電極圖案與該第二共通電極圖案 構成一第二儲存電容。 21 1360711 2. 如請求項1所述之顯示面板之晝素結構,其中該第一絕緣層另 包括至少一第二開口曝露出部分該電極圖案,且該第二絕緣層 另包括至少一第三開口對應該第二開口,藉此該晝素電極經由 該第三開口與該第二開口與該電極圖案電性連接,另外該第二 絕緣層具有一第四開口曝露出該汲極,藉此該晝素電極經由該 第四開口與該汲極電性連接。 3. 如請求項1所述之顯示面板之晝素結構,其中該第一絕緣層另 包括一第二開口曝露出部分該電極圖案,藉此該汲極經由該第 二開口電性連接該電極圖案,且該第二絕緣層另包括一第三開 口曝露出部分該汲極,藉此該畫素電極經由該第三開口與該汲 極電性連接。 4. 如請求項1所述之顯示面板之晝素結構,其中該半導體層包括 一半導體通道層,以及一重摻雜半導體層設置於該半導體通道 層與該源極以及該汲極之間。 5. 如請求項1所述之顯示面板之晝素結構,其中該半導體層係為 一非晶石夕層。 6. —種製作顯示面板之畫素結構之方法,包括: 提供一基板; 22 於該基板上形成一第一層導電圖案,該第—層導電圖宍勺 閘極、一電極圖案,以及兩不相連之第— /、艰電極圖案; 於該第一層導電圖案與該基板上形成一第一絕緣層,、、,二\ 一絕緣層上縣-半導體層; ^^第 去除部分該半導體層使該半導體層對應該閘極而形成一、 道’並於該第-絕緣層中形成兩第_開口分別曝^ 該兩第一共通電極圖案; 刀 於該半導體層與該第-絕緣層上形成—第 增等電圖案,該第 -曰導電圖案包括-源極與一汲極設置於該半導體層上 並對應該間極之二側、一資料線設置於該第—絕緣層曰上並 與該源極電性連接,以及—第二共通電極圖案設胁該第 ,緣層上’其巾該第二共通電極圖案触圖案部分 2疊,且藉由該第—絕緣層之該兩第—開口分別與該兩第 一共通電極圖案電性連接; 於該第一絕緣層與該第二層導電圖案上形成-第二絕緣層;以 及 於該第二絕緣層上形成一晝素電極,使該晝素電極與該第二丘 通電極圖案部分重疊,藉此該晝素電極與 =極 _成—第-峨容,_嶋無第; 極圖案構成—第二儲存電容。 第/、通電 r對月m所述之方法,其中去除部分該半導體層使該半導體 問極而形成該通道之步驟,以及於該第-絕緣層中形 23 成該兩第—開口之步驟係分糊用兩道光罩達成。 :請求項7所述之方法,其中去除部分該半導體層使 田對應該_而形成該通道之步驟聽於於該第緣導體 成該兩第L之步驟之前進行。 姆層中形 9. 斤述之方法,其中去除部分該半導體層__ .對應__爾麵道之步驟健於該第導體 該兩第-如之步_時 緣層中形成 〇’如β求項6所述之方法,其巾去除部分該半導 層對應該閘極之步驟,以及於該第一絕緣層中形導體 口之步驟係利用同—半色調光罩達成。 t兩第1 11 .如。月求項6所述之方法,其中去除部分該半導體 層對應該閘極娜成該通道之步驟,以及形成該第;=導體 案之步驟係利用同—光罩達成。 —層導電圖 2開方法,另包括於該第二絕緣射形成一第三 ㈤,以及經由該第三開口於該第-絕緣層中形 —〃 σ ’其中該第二開口對應該第三如,且該晝素電 第ί開口與該第二開口與該電極圖案電性連接,而該 汗口曝露出部分該汲極,且該畫素電極經由該第四開口與 24 1360711 該汲極電性連接。 13. 如請求項6所述之方法,另包括: 於該第一絕緣層中形成該兩第一開口之步驟中,一併於該第一 絕緣層中形成一第二開口曝露出部分該電極圖案; 於形成該第二層導電圖案之該汲極之步驟中,一併使該汲極經 由該第一絕緣層之該第二開口與該電極圖案電性連接;以 及 於該第二絕緣層中形成一第三開口,其中該第三開口曝露出部 分該汲極,且該晝素電極經由該第三開口與該汲極電性連 接。 14. 如請求項6所述之方法,其中形成該半導體層包括於該第一絕 緣層上形成一半導體通道層,以及於該半導體通道層上形成一 重摻雜半導體層。 十一、圖式: 25
Priority Applications (2)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW097119155A TWI360711B (en) | 2008-05-23 | 2008-05-23 | Pixel structure of display panel and method of mak |
| US12/269,027 US7768015B2 (en) | 2008-05-23 | 2008-11-11 | Pixel structure of display panel and method of making the same |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW097119155A TWI360711B (en) | 2008-05-23 | 2008-05-23 | Pixel structure of display panel and method of mak |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200949399A TW200949399A (en) | 2009-12-01 |
| TWI360711B true TWI360711B (en) | 2012-03-21 |
Family
ID=41341423
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW097119155A TWI360711B (en) | 2008-05-23 | 2008-05-23 | Pixel structure of display panel and method of mak |
Country Status (2)
| Country | Link |
|---|---|
| US (1) | US7768015B2 (zh) |
| TW (1) | TWI360711B (zh) |
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI683152B (zh) * | 2018-12-28 | 2020-01-21 | 友達光電股份有限公司 | 畫素結構 |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CN101924064B (zh) * | 2010-09-17 | 2013-01-23 | 华映光电股份有限公司 | 薄膜晶体管数组基板的制作方法 |
| TWI453516B (zh) | 2011-07-13 | 2014-09-21 | Au Optronics Corp | 畫素結構及其製作方法 |
| CN104714345B (zh) * | 2015-04-08 | 2017-08-29 | 京东方科技集团股份有限公司 | 一种薄膜晶体管阵列基板、液晶显示面板及显示装置 |
| TWI581416B (zh) | 2015-07-28 | 2017-05-01 | 元太科技工業股份有限公司 | 製造畫素結構的方法及畫素結構 |
| CN105572981B (zh) * | 2016-02-23 | 2018-05-25 | 武汉华星光电技术有限公司 | 阵列基板、显示面板以及液晶显示装置 |
| US10269834B2 (en) * | 2017-01-10 | 2019-04-23 | A.U. Vista, Inc. | TFT array for use in a high-resolution display panel and method for making same |
| CN108828859B (zh) * | 2018-05-31 | 2021-04-20 | 昆山龙腾光电股份有限公司 | 阵列基板及其制作方法和显示装置 |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JP2720862B2 (ja) | 1995-12-08 | 1998-03-04 | 日本電気株式会社 | 薄膜トランジスタおよび薄膜トランジスタアレイ |
| TWI227031B (en) * | 2003-06-20 | 2005-01-21 | Au Optronics Corp | A capacitor structure |
| CN1560687B (zh) | 2004-03-08 | 2010-05-05 | 友达光电股份有限公司 | 画素结构及其制造方法 |
| US7675582B2 (en) * | 2004-12-03 | 2010-03-09 | Au Optronics Corporation | Stacked storage capacitor structure for a thin film transistor liquid crystal display |
| JP4579890B2 (ja) * | 2005-11-15 | 2010-11-10 | 三星電子株式会社 | 表示装置とその製造方法 |
-
2008
- 2008-05-23 TW TW097119155A patent/TWI360711B/zh active
- 2008-11-11 US US12/269,027 patent/US7768015B2/en active Active
Cited By (1)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| TWI683152B (zh) * | 2018-12-28 | 2020-01-21 | 友達光電股份有限公司 | 畫素結構 |
Also Published As
| Publication number | Publication date |
|---|---|
| US7768015B2 (en) | 2010-08-03 |
| US20090289259A1 (en) | 2009-11-26 |
| TW200949399A (en) | 2009-12-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI360711B (en) | Pixel structure of display panel and method of mak | |
| TW502404B (en) | Semiconductor device and its manufacturing method | |
| TW200919705A (en) | Stack capacitor in semiconductor device and method for fabricating the same | |
| JPH0620102B2 (ja) | 半導体装置及びその製造方法 | |
| TWI235478B (en) | Semiconductor capacitive element, method for manufacturing same and semiconductor device provided with same | |
| JP2001189420A (ja) | 半導体装置 | |
| JP3407020B2 (ja) | 半導体装置 | |
| TW201029114A (en) | Thin film transistor array substrate and method for manufacturing the same | |
| TW200910576A (en) | Metal-insulator-metal capacitor and method for manufacturing the same | |
| TW200905300A (en) | Pixel structures, methods of forming the same and multi domain vertical alignment LCDs | |
| TW471137B (en) | Method of manufacturing semiconductor device | |
| TWI355734B (en) | Embedded capacitor in semiconductor device and met | |
| CN101295721B (zh) | 显示面板的像素结构及其制作方法 | |
| JPH0260162A (ja) | 半導体メモリ | |
| JPH04320051A (ja) | 半導体装置の層間コンタクト構造及びその方法 | |
| KR20050082592A (ko) | 반도체 소자 제조 공정에서의 자기-정렬 컨택 형성 방법 | |
| TW295709B (zh) | ||
| JP2859363B2 (ja) | 半導体装置及びその製造方法 | |
| US6559495B1 (en) | Semiconductor memory cell device | |
| US5637526A (en) | Method of making a capacitor in a semiconductor device | |
| JPS59104156A (ja) | 多層キヤパシタ | |
| JPH1093038A (ja) | 半導体記憶装置およびその製造方法 | |
| JPH10209393A (ja) | 半導体装置及びその製造方法 | |
| JP2002009183A (ja) | 半導体記憶装置およびその製造方法 | |
| JPH0496270A (ja) | 半導体装置の製造方法 |