[go: up one dir, main page]

TWI360227B - Semiconductor device and method of manufacturing s - Google Patents

Semiconductor device and method of manufacturing s Download PDF

Info

Publication number
TWI360227B
TWI360227B TW096131114A TW96131114A TWI360227B TW I360227 B TWI360227 B TW I360227B TW 096131114 A TW096131114 A TW 096131114A TW 96131114 A TW96131114 A TW 96131114A TW I360227 B TWI360227 B TW I360227B
Authority
TW
Taiwan
Prior art keywords
semiconductor
region
gate
impurity region
insulating film
Prior art date
Application number
TW096131114A
Other languages
English (en)
Other versions
TW200818507A (en
Inventor
Tsutomu Imoto
Toshio Kobayashi
Takayoshi Kato
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Publication of TW200818507A publication Critical patent/TW200818507A/zh
Application granted granted Critical
Publication of TWI360227B publication Critical patent/TWI360227B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0223Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate
    • H10D30/0227Manufacture or treatment of FETs having insulated gates [IGFET] having source and drain regions or source and drain extensions self-aligned to sides of the gate having both lightly-doped source and drain extensions and source and drain regions self-aligned to the sides of the gate, e.g. lightly-doped drain [LDD] MOSFET or double-diffused drain [DDD] MOSFET
    • H10P10/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B10/00Static random access memory [SRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/0221Manufacture or treatment of FETs having insulated gates [IGFET] having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended-drain MOSFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/027Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs
    • H10D30/0275Manufacture or treatment of FETs having insulated gates [IGFET] of lateral single-gate IGFETs forming single crystalline semiconductor source or drain regions resulting in recessed gates, e.g. forming raised source or drain regions
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/601Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs 
    • H10D30/603Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs  having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D62/00Semiconductor bodies, or regions thereof, of devices having potential barriers
    • H10D62/10Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
    • H10D62/17Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
    • H10D62/213Channel regions of field-effect devices
    • H10D62/221Channel regions of field-effect devices of FETs
    • H10D62/235Channel regions of field-effect devices of FETs of IGFETs
    • H10D62/292Non-planar channels of IGFETs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/015Manufacture or treatment removing at least parts of gate spacers, e.g. disposable spacers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D64/00Electrodes of devices having potential barriers
    • H10D64/01Manufacture or treatment
    • H10D64/017Manufacture or treatment using dummy gates in processes wherein at least parts of the final gates are self-aligned to the dummy gates, i.e. replacement gate processes
    • H10P30/222

Landscapes

  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Semiconductor Memories (AREA)
  • Thin Film Transistor (AREA)

Description

1360227 九、發明說明: 【發明所屬之技術領域】 本發明係關於一種絕緣閘極場效電晶體,藉由一使用此 電晶體的靜態隨機存取記憶體形成之半導體裝置及該半導 體裝置之製造方法。 【先前技術】
迄今為止,主要藉由縮小一平面型M0SFET(金氧半導體 場效電晶體)來實現積體電路之更高速度、更高的整合位 準及更低的功率 >肖耗。將參考圖25之-示意性構成斷面圖 來έ兒明一現有平面型mosfet之斷面結構。 如圖25所示,該平面型]^〇8]^丁 1〇1在一半導體基板ιη 上具有一閘極電極丨13且在該閘極電極113與該半導體基板 π 1之間插入一閘極絕緣膜丨12。一源極區域丨〗5係經由一 源極延伸區域m而形成於該半㈣基板ln上的閘極電極 之側上。一汲極區域11 7係經由一汲極延伸區域! J 6 而形成於該半導體基板lu上的閘極電極ιΐ3之另一側上。 該源極延伸區域114與該汲極延伸區域ιΐ6皆係形成於一與 該閘極電極113之-下部部分重疊之狀態。 田藉由—縮小來縮短該平面型MOSFET 101之閘極長 + ’出現所6胃的短通道效應。為抑制該短通道效應 需要遵循一縮放法則進行縮小。即,需要在閘極電容(〗 閘極絕緣膜的厚度減小)之增加、通道濃度之增加及—: 極與-:¾極擴散層的接面深度減小之—組合條件下 縮小。 I2l724.doc 在實現-縮小而同時提高性能時,組合上述三 一設定很重要。例如, ^数之 ^ χ 據J‘ R. Brews關於該短通道效應 的七生之一條件等式,可 心 :通道賴以發生之—邊界料道長度Lmini示該 參數與閘極電容之掸加(兮 ’ /、w 道濃卢及” Η 物膜厚度之減小)、通 ^ 料源極與錄錢層之厚度之三個變數成函數 關係。吾等習知古$ #妥 、^ >數7之—值的該等三個變數,即 :極電谷之增加(該閉極氧化物膜之厚度之減小)、通道濃 X及㈣源極與汲極擴散層之厚度存在無限數目之組合。 因广’當可以藉由設計—結構來使得該接面深度成為零 —’可以大大放鬆對另外兩個結構因素之要求,即閘極電 各之增加(該閉極氧化物膜厚度之減小)及通道濃度之與 加。在一刪電晶體之操作中具有重要性的一源極與 極擴散層之接面深度係從該M〇s電晶體之—間極絕緣膜與 一半導體基板之間的一介面測量之一深度。 相關技術中已藉由減小該閘極絕緣膜之厚度來實現上述 閘極電谷之增加,但從耐壓之觀點來看其已到達一限制, 因為實體膜厚度已經小於2 nm。因此,已著手研究使用— 具有-高介電常數的絕緣膜(例如’氧化鉻、氮化鉻或類 似物)作為用以增加電容的構件而不依賴於進一步減小戈 閘=絕緣膜厚度。對於通道濃度之増加,—通道區域之: 質很度已達到1〇18 cm·3。當該雜質濃度接近i〇IS cm·3時, 恐會出現接面耐壓因齊納(Zener)崩潰(穿隧崩潰)而減小、 遷移率因產生於一通道處之—高電場*減小等情況。 12l724.doc 1360227 另一方面,對於該等源極及汲極擴散層之接面深度之減 • 小’與該通道接觸的淺源極及汲極擴散層之接面深度(延 • 伸)現已達到100 nm或更小。當藉由使該等接面更淺而令 —電流路徑變窄時’增加該等源極及汲極擴散層之串聯= .阻,而因此減小開啟電流(電流驅動功率)。但是,在現有 .•的平面型MOS電晶體中進一步實現該等接面深度之此_ - 小可能會面臨諸如摻雜一雜質、在後續熱處理中降溫度之 I 類難題。 & 因此,已建議將如圖26所示之一在一藉由蝕刻一半導體 基板211而形成的溝槽之一底部部分中具有一閘極212的結 構作為用以實現該短通道效應的抑制與該源極及汲極電阻 的減小之構件(例如,參見曰本專利特許公開案第讥〇 Μ — 126281號及日本專利特許公開案第2〇〇〇 82813號,其係作 為專利文獻1與2),該結構係稱為一凹陷閘極類型(或溝槽 閘極類型)^ • 料’已建議如圖27所示稱為-抬高源極/汲極延伸類 型(或一升高源極/汲極延伸類型)之一結構(例如,參見專 • 利文獻2,還參見曰本專利特許公開案第2001-144290號及 ‘ 日本專㈣許公開案第·1·284468號,其係作為專利文 •.獻3及4)。在此結構中,在—半導體基板3ΐι之表面上形成 間極312,而藉由一藉由蟲晶生長於該半導體基板311上 的半導體層來形成—源極及極擴散區域313及314與延 伸區域3 1 5及3 1 6。 等°構之典型化係將該等源極及汲極擴散層之擴散 I21724.doc 1360227 深度(Xj)設定為零或一負值。經實驗確認,此類設計抑制 該短通道效應並大大減小臨界電壓之滾降。但是,未獲得 高開啟電流《此係由於在一通道區域與一重疊區域之間存 在一角部分。 在該角部分’例如,由於增加氧化物膜之有效厚度而升 高局部臨界電壓’而一電場從該閘極徑向延伸至該基板之 内部。進一步,由於電作用力線徑向延伸,因此,與一平 坦通道區域相比’即使在一相同的閘極電壓下亦會降低該 角部分處的薄片載子密度。當降低該薄片載子密度時,從 汲極電流之連續性出發,該角部分處的載子需要高速度行 進。因此’減小遷移率,而增加該部分之電阻。當增加該 電阻時,增加該角部分之一電壓降,而因此增加在該通道 之一源極端與一;及極端之一電磨降。 在泫源極端之電壓降之增加使得有效閘極電壓(一固有 FET之閘極至源極電壓)減小。因此,減小該通道之載子密 度,而增加該電阻,從而減小該汲極電流。當載子之漂移 速率達到飽和時,該角部分用作一恆定電流源,而因此不 再進一步増加該汲極電流。該汲極端處的電壓降之增加阻 礙一閘極乎坦部分之汲極端之電位增加,而因此主要在該 汲極側上的角部分與一汲極電極之間施加汲極電壓。因 此,從該汲極側角部分起的汲極側作為一寄生電晶體操 作。因此,由 >主入該沒極㈣角部&之_電流數量決定該沒 極電流,而即使在增加該沒極電壓時亦無法有效增加該汲 極電流。 121724.doc 丄湖227· 么 方面已建遘各種結構,其中一源極與—汲極雜質
]極鸲擴放至一特定深度而一源極及一汲極係升高 (例如’參見日本專利特許公開案第2GG1.32635 1號,其係 作為專利文獻5)。在此一範例中,一角部分係埋藏於一源 極及-沒極擴散層巾。因此,即使在該角部分,亦藉由源 自该雜質之載子而確保足夠的薄片載子密度。因此,不發 生上述問題。但是,只要接面深度係IG nm至2G nm,便無 刀抑制在閘極長度係丨〇 nm至2 〇 時的短通道效應。 ^ 在關閉時間期間之洩漏電流增加或在該洩漏電流 受抑制時因缺少過驅動電壓所導致的開啟電流減小係不可 避免的因此,無法獲得-高性能MOSFET。 上另外,發明者已從計算中發現,當欲藉由此一結構實現 該短通道效應的抑制與電流驅動功率之間的相容性時,該 等源極及汲極擴散層的擴散深度與閘極長度《—可允許的 變化範圍係數奈米或更小,從而需要很高的可控制性。。由 =不容易獲得如此高的可控制性,因此為獲得一高良率而 需要先進的微影㈣技術及先進的雜f引人及活化技術, 從而引起程序製造成本之增加。 為了充分抑制在一關閉時間的茂漏電流,即使在該電晶 體係縮小之情況下亦需要將臨界電壓設定為比〇 v高出— 特定度數之-值m當藉由縮放使得—閘極氧化 物膜變得更薄時’需要將電源供應電壓降低以抑制一閘極 洩漏。因此,由於該縮小’需要降低該閑極之過驅動電 壓。此降低該電流驅動功率。⑽,已設計用以提高遷移 12l724.doc 1360227 :^對此作出補償之各種技術。例如,吾等習知使用因應 力所致之一頻帶結構變化來提高遷移率之一技術以及使用 不同的阳體面而其中針對一 NM〇s及_ PM〇s的載子遷移 率最高之一技術。 在使用應力之技術中,藉由在一操作溫度下發生於該通 道區域中的壓縮或拉伸應力來改變一通道區域之頻帶結 構,而藉由減小有效質量或分散機率來增加通道載子之遷 移率。對於該應力,吾等習知諸多方法,其中包括:藉由 具有與一基板不同的熱膨脹係數之一薄膜來塗布一電晶體 之方法;或者,藉由使用具有與一基板不同的熱膨服係數 之一材料來形成一源極及一汲極區域之一方法。 對於使用不同晶體面之技術,吾等習知使用一基板層壓 技術以將一(100)表面用於一NM0S而將一(11〇)表面用於一 PMOS之一方法。 但是,例如,當欲將此等遷移率提高技術應用於一作為 溝槽閘極結構之一衍生物的"V形MOSFET,,時,預期會出 現以下問題。在使用一薄膜之方法與使用一源極及一^極 區域之方法之兩個情況下,當該通道表面接近該基板表面 而平行於該基板表面時皆可能令該通道最高效率地扭曲。 但是,一 V形通道之通道表面延伸於該基板之—較深部分 中’而不平行於該基板之主要表面。因此,不六0^ ^各易在該通 道方向上有效地產生應力。進一步,對於該V形通道,需 要在該基板表面中形成一深V形溝渠。因此, 热法使用一 SOI基板,而因此限制表面方向之一組合的自由产。因 121724.doc ' 11 - 此難以兼顧該短通道效應之抑制與遷移率之提高β 【發明内容】 一欲解決之問題係難以兼顧該短通道效應之抑制與遷移 率之提高。 需要兼顧該短通道效應之抑制與遷移率之提高。 依據本發明之一具體實施例,提供一種半導體裝置,其 包括.—半導體區4 ’其具有一第一半導體面與一連接至 該第—半導體面且相對於該第一半導體面具有一傾斜之第 一半導體面;一閘極絕緣膜,其係形成於該第一半導體面 上及該第二半導體面上;一閘極電極,其係形成於包括介 於忒第一半導體面與該第二半導體面之間的一邊界上之— :刀的閘極絕緣膜上;一源極雜質區域,其係在該半導體 品或中开/成為與在该第一半導體面内的閘極電極重疊而在 «亥源極雜為區域與該閘極電極之間插入該閘極絶緣膜;以 及一汲極雜質區域,其係形成於該半導體區域中至少在該 第半導體面的正下方,其中該沒極雜質區域與該半導體 區域之間的一接面介面係形成為較之介於該源極雜質區域 與該半導體區域之間的一接面介面更接近介於該第一半導 體面與該第二半導體面之間的邊界之一狀態。 在依據上述具體實施例之半導體裝置中,該閘極電極係 形成於包括介於以一角度互相連接的第—半導體面與第二 半導體面之間的邊界上之部分在内的絕緣膜上,而該源極 雜質區域係以一方式形成於該半導體區域中以至於與在該 第一半導體面内的閉極電極重疊而在該源極雜質區域與該 12l724.doc 1360227 閉極電極之間插入該閘極絕緣膜。因此,避免在一源極侧 上之一閘極角部分中的薄片载子密度減小。此外,該汲極 雜質區域係形成於該半導體區域中在該第二半導體面之正 下方。因此’在-通道(該第—半導體面與該第二半導體 面)之-彎曲部分附近之一表面電位變成高於其他部分之 表面電位,而升高-局部臨界電歷。因此,在該彎曲部分 附近遮蔽-汲極電場。因此,抑制因一短通道效應所導致 的臨界電!之減小,而增加—可允許的閘極長度變化範 圍。另外,該汲極雜質區域與該半導體區域之間的接面介 面係形成為較之介於該源_f區域與 的接面介面更接近介於該第一半導體面與該第二半= 之間的邊界之一狀態。因此,避免在-沒極側上的彎曲部 分附近之局部薄片載子密度減小’而抑制在該彎曲部分附 近之一電壓降。 依據本發明之一具體實施例,提供一種 造方法,該方法包括:在-半導體基板上形成一虛設 且在该虛設閘極與該半導體基板之間插入一虛設閉極絕緣 膜之步驟’在該半導體基板上於該虛設閘極兩側形成一 源極雜質區域與一沒極雜質區域之一步驟;在該半導體基 板上於該虛設閘極兩側形成一延伸區域之-步驟;在—源 極側上於該虛設閘極正下方形成該源極雜質區域之一重叠 品域之y驟,移除該虛設閘極及移除在一從中移除該虛 設閘極的移除區域φ ng母< βΒ , -Τ曝露的虛仅閘極絕緣膜之一步驟;在 曝露於該移除區蛣& i # Μ # 1 ^ Α的+導體基板中形成一凹陷形狀之—步 12l724.doc 丄 驟,·以及在JL φ招4、# 一門… 陷形狀的半導體基板上依序形成 閘極絕緣膜與―閉極電極之一步驟。 成 上述具體實施例m法巾,在該半導體基板 導閉極之兩側上形成該延伸區域。因此,藉由該 板。在忒汲極區域上的延伸區域形成 相連接之一第一车 n又 " 弟丰導體面(戎半導體基板之一面)與一第二 半導體面(在一汲極側上的 α 町怂伸區域之一面)。該源極雜質 ^或,重s區域係以—方切成於該半導體基板中以至於 與在該第一半導體面内的閘極電極重疊,且在該源極雜質 區域的重疊區域與該閘極電極之間插入該閉極絕緣膜。因 、避免在源、極側上之一閘極角部分中的薄片載子密度 減丨此外,戎汲極雜質區域係形成於該半導體區域中而 在孩第一半導體面(包括在該汲極側上的延伸區域)之下 方。因此,可使得在一通道(該第一半導體面與該第二半 導體面)之一彎曲部分附近之一表面電位高於其他部分之 表面電位。因此,在該彎曲部分附近遮蔽一汲極電場。因 此’抑制因一短通道效應所導致的臨界電壓之減小,而增 加一可允許的閘極長度變化範圍。另外,形成該源極雜質 區域之重疊區域’而因此介於該汲極雜質區域與該半導體 區域之間的接面介面係形成為較之介於該源極雜質區域與 該半導體區域之間的接面介面更接近介於該第一半導體面 與6玄第一半導體面之間的邊界之一狀態。因此,避免在該 汲極側上的彎曲部分附近之局部薄片載子密度減小,而抑 制在該彎曲部分附近之一電壓降。製造具有此類特徵之一 121724.doc •14·
厶厶I 半導體裝置。 依據本發明之_具體眘你相丨 缘Μ # '提供一種藉由一使用一絕 ••彖閘極%姣電晶體作為_ 存取記憶體形成之半導體:置選擇電晶體的靜態隨機 括··—半導體區域,发j 1絕緣間極場效電晶體包 第一半I '…、第—半導體面與一連接至該 半導L 於該第一半導體面具有-傾斜之第二 面;一閉極絕緣膜,其係形成於該第一半導體面上 及該第二半導體面上帛+導體面上 兮鬼閘極電極,其係形成於包括介於 : 亥第=導體面與該第二半導體面之間的一邊界上之—部 域中二成為邑^上;—源極雜質區域’其係在該半導體區 ㈣雜計 第—半導體面内的閘極電極重疊而在該 祕雜質區域與該問極電極之間插入該問極絕緣膜;以及 _:極雜質區域’其係形成於該半導體區域中至少在該第 、半導體面的正下方’·其中該沒極雜質區域與該半導體區 域之間的-接面介面係形成為較之介於該源極雜質區域i 该丰導體區域之間的一接面介面更接近介於該第-半導體 面與該第二半導體面之間的邊界之一狀態,該源極雜質區 或之側係連接至一位凡線’而該汲極雜質區域之一側 連接至一單元電晶體之一閘極電極。 ’、 在依據上述具體實施例之半導體裝置中,依據本發明之 一具體實施例之絕緣閘極場效電晶體係用作該單元之選擇 電晶體。因此’在該單元内部之一反相器中獲得一高電涪 驅動功率與—低洩漏電流。此外,在該選擇電晶邮、l 月直·<- ~〉及 極側上之一臨界電壓高於在一源極側上之一臨界電壓, 达匕 121724.doc -15- 係由於該第一半導體面與該第二半導體面之間的一彎曲部 分附近之作用所致。因此,當該反相器將該位元線充電為 —較大電容負載時,一位元線側變成一低臨界值側,而獲 得一高電流驅動功率。當從該位元線給該反相器之閘極反 向充電時,該選擇電晶體之汲極側處於一低電位,獲得一 南臨界值,而降低該電流驅動功率。但是,由於欲充電之 -負載僅係—對閘極’因此就速度而言之一缺點並不重 要。 ’避免在該源極側上的閘極 。因此,可以防止在該通道 開啟電流之減小。此外,在 依據本發明之一具體實施例 角部分中之薄片載子密度減小 之源極端的電位上升,而減少 该幫曲部分附近遮蔽一汲極 通道效應所導致的臨界電壓 度變化範圍,故而獲得若干 電場。因此,由於抑制因一短 之減小而增加可允許的閘極長 優點。另外’避免在一汲極側 上的彎曲部分附近之局部薄片载子密度減小,而抑制在該 彎曲部分附近之一電壓降。因此,在該源極與介於該第一 半導體面與該第二半導體面之間的彎曲部分附近之間施加 汲極電壓之大部分。因此,獲得一高電流驅動功率。 依據本發明之-具體實施例,避免在該源極側上的閉極 角部分中之薄片載子密度減小β因此,可以防止在該通道 之源極端的電位上升’而減少開啟電流之減小。此外,在 該彎曲部分附近遮Κ及極電場。因&,由於抑制因一短 通道效應所導致的臨界電壓之減小而增加可允許的閉極長 度變化範圍’ *欠而獲得若干優點。另外,避免在—汲極側 I2l724.doc 16 1360227 上的彎曲部分附近之局#薄片冑子密度減 抑制在該彎曲部分附近之一電壓降。因此 於該第一帛導體面與該帛Μ》體面之間 施加汲極電壓之大部分。因此,獲得一高 可以製造具有此類特徵之一半導體裝置。
依據本發明之一具體實施例,在該單元 獲得一高電流驅動功率與一低洩漏電流。 在一後續階段中用於給該位元線及一閘極 還可以減少靜電消耗。此外,該選擇電晶 電流驅動功率,而因此給該位元線快速充 該靜態隨機存取記憶體之性能。 【實施方式】 將參考圖1之一示意性構成斷面圖說明依據本發明之一 具體實施例之一半導體裝置之一具體實施例(第—具體實 施例)。
小,而因此可以 ’在該源極與介 的彎曲部分附近 電流驅動功率β 内部的反相器中 因此,可以縮短 充電的時間而且 體可以獲得一高 電。從而,提高 如圖1所不,一半導體區域10具有一第一半導體面"與 一連接至該第一半導體面u且相對於該第一半導體面丨丨具 有一傾斜之第二半導體面1 2。例如’該半導體區域】〇包括 具有一第一半導體面丨丨之一半導體基板13與在該半導體基 板13上之一具有該第二半導體面12之半導體層14。該第二 半導體面12係接合至該第一半導體面而且同樣係形成於該 半導體基板1 3之一部分上。例如,該半導體層14係藉由蟲 晶生長而形成於該半導體基板13上。其足以讓該半導體層 】4與該半導體基板13之間的一介面處於圖1中以交替的長 I21724.doc -17- 短虛線^ 7F之—圍H内。R ’該半導體層Μ與該半導體 土板1 3之間的;|面可以在以下任何區域内其中形成一後 :將說明的源極雜質區域23之—區域;其中形成一汲極雜 貝品域之ϋ域之一下面;以及其中形成該汲極雜質區 域24之區域。 一閘極絕緣膜2 1係形成於該第一半導體面11上及該第二 半導體面12上。-閘極電極22係形成於包括介於該第一半 導體面11與該第二半導體面12之間的一邊界Β上之一部分 的閘極I緣膜21上。此閘極絕緣膜21係形成為—均句的膜 厚度。 、 一源極雜質區域23係以一方式形成於該半導體區域1〇内 以至於與該第一半導體面丨丨内的閘極電極22重疊,而在該 源極雜質區域23與該閘極電極22之間插入該閘極絕緣膜 21另外,—汲極雜質區域24係形成於該半導體區域1〇中 而至少在该第二半導體面丨2之正下方(例如在該半導體層 14及β玄半導體基板n之一部分中)。此汲極雜質區域μ與 在該第二半導體面12内的閘極電極22重疊,而在該汲極雜 質區域24與該閘極電極22之間插入該閘極絕緣膜2丨。該汲 極雜貝區域24還係形成於該半導體層14中比該半導體基板 1 3的表面更高之一位置。即,該汲極雜質區域以係形成為 從該半導體基板13之表面上彈起之一狀態。另外,該汲極 雜質區域24與該半導體區域1〇之間的接面介面“係形成為 較之介於該源極雜質區域23與該半導體區域1〇之間的接面 介面Js更接近介於該第一半導體面η與該第二半導體面u 121724.doc -18- 之間的邊界B之-狀態。即’在該第一半導體面u下方形 成之一通道之通道長度a與在該第二半導體面12下方形成 之一通道之通道長度b有一關係a>b。 一絕緣膜41係形成於該源極雜質區域23及該汲極雜質區 域24上。例如,需要藉由一低介電常數膜形成此絕緣膜 41 〇 在°玄半導體裝置1中,該閘極電極22係形成於包括介於 以一角度互相連接的第一半導體面丨丨與第二半導體面12之 間的邊界B上之部分在内的閘極絕緣膜2 J上,而該源極雜 質區域23係以—方式形成於該半導體區域10中以至於與在 該第一半導體面丨丨内的閘極電極22重疊且在該源極雜質區 域23與該閘極電極22之間插入該閘極絕緣膜^。因此,避 免在一源極側上之一閘極角部分中的薄片載子密度減小。 因此,可以防止在該通道之源極端的電位上升,而減少開 啟電流之減小。 此外,該汲極雜質區域24係形成於該半導體區域1〇中而 在5亥第二半導體面12之正下方。因此,該通道(介於該第 半導體面11與該第二半導體面12之間的邊界B)之一彎曲 邻刀處之一表面電位變成高於其他部分之表面電位。使得 局邹臨界電壓升高,而因此在該彎曲部分處遮蔽一汲極 電%。因此,由於抑制因一短通道效應所導致的臨界電壓 】而乓加一可允許的閘極長度變化範圍,故而提供若 干優點。 另外,在忒第二半導體面丨2中介於該汲極雜質區域24與 121724.doc 1360227 該半導體區域10之間的接面介面Jd係形成為較之該第一半 導體面11中介於該源極雜質區域23與該半導體區域1〇之間 的接面介面Js更接近介於該第一半導體面丨丨與該第二半導 體面12之間的邊界B之一狀態。因此,避免在一汲極側上 的彎曲部分處之局部薄片載子密度減小,而抑制在該彎曲 部分處之一電壓降。因此,抑制在該彎曲部分處之電壓 降’而因此在該源極與該彎曲部分(介於該第_半導體面 11與該第二半導體面12之間的·邊界B)之間施加汲極電壓之 大部分。因此,獲得一高電流驅動能力。 接下來參考圖2之一示意性構成斷面圖來說明本發明之 一具體實施例(第二具體實施例)。 如圖2所示,一半導體區域1〇具有一第一半導體面丨丨與 一連接至該第一半導體面11且相對於該第一半導體面丨丨具 有-傾斜之第二半導體面12。例如,該半導體區域1〇包括 具有一第一半導體面丨丨之一半導體基板13與在該半導體基 板13上之一具有該第二半導體面12之半導體層14。該第二 半導體面丨2係接合至該第一半導體面而且同樣係形成於該 半導體基板13之一部分上。例如,該半導體層14係藉由磊 晶生長而形成於該半導體基板13上。其足以讓該半導體層 14與该半導體基板13之間的一介面處於圖2中以交替的長 短虛線指示之一範圍Η内。即,該半導體層14與該半導體 基板1 3之間的介面可以在以下任何區域内:其中形成一後 面將說明的源極雜質區域23之一區域;其中形成—汲極雜 質區域24之一區域之一下面;以及其中形成該汲極雜質區 121724.doc -20· 1360227 域24之區域β 一閘極絕緣膜2 1係形成於該第一半導體面1丨上及該第二 半導體面12上。一閘極電極22係形成於包括介於該第—半 導體面11與該第二半導體面12之間的一邊界β上之—部分 的閘極絕緣膜21上。此閘極絕緣膜21係形成為—均句的膜 厚度。 、 —源極雜質區域23係以一方式形成於該半導體區域1〇内 以至於與該第一半導體面11内的閘極電極22重疊,而在节 源極雜質區域23與該閘極電極22之間插入該閘極絕緣膜 2 1。另外,一汲極雜質區域24係形成於該半導體區域】〇中 而至;>、在s|第一半導體面12之正下方(例如在該半導體層 Μ及該半導體基板13之一部分中)。此汲極雜質區域以並 非與在該第二半導體面12内的閘極電極22重疊而在該汲極 雜質區域24與該閘極電極22之間插入該閘極絕緣膜21。該 第二具體實施例在此方面不同於該第一具體實施例。該汲 極雜質區域24同樣係形成於該半導體層14中比該半導體基 板13的表面更高之一位置。即,該汲極雜質區域24係形成 為k泫半導體基板I 3之表面上彈起之一狀態。另外,該汲 極雜質區域24與該半導體區域1〇之間的接面介面州係形成 為較之介於該源極雜質區域23與該半導體區域1〇之間的接 面介面Js更接近介於該第一半導體面u與該第二半導體面 12之間的邊界B之一狀態。即,在該第—半導體面丨〗下方 形成之一通道之通道長度a與在該第二半導體面12下方形 成之一通道之通道長度b有一關係a>b。 Ϊ 21724.doc ’’巴’表膜4 1係形成於該源極雜質區域23及該汲極雜質區 域24上例如,需要藉由一低介電常數膜形成此絕緣膜 4 1 〇 -玄半導體裝置2具有與該半導體裝置"目同之作用及效 果即閘極電極22係形成於介於以一角度互相連接的 第一半導體面11與第二半導體面12之間的邊界B上之部分 在内的閘極絕緣膜2 1上,而該源極雜質區域23係以一方式 形成於4半導體區域1〇中以至於與在該第一半導體面U内 的閘極電極22重登且在該源極雜質區域23與該閘極電極 之間插入該閘極絕緣膜21。因此,避免在一源極側上之一 閘極角部分中的薄片載子密度減小。因此,可以防止在該 通道之源極端的電位上升,而減少開啟電流之減小。 此外,忒汲極雜質區域24係形成於該半導體區域丨〇中而 在戎第二半導體面12之正下方。因此,該通道之—彎曲部 分(介於該第一半導體面丨丨與該第二半導體面12之間的邊 界B)處之一表面電位變成高於其他部分之表面電位。使得 一局部臨界電壓升高,而因此在該彎曲部分處遮蔽一汲極 電場。因此,由於抑制因—短通道效應所導致的臨界電壓 之減小而增加一可允許的閘極長度變化範圍,故而提供若 干優點。 另外’在該第二半導體面12中介於該汲極雜質區域24與 該半導體區域1 0之間的接面介面;(1係形成為較之在該第一 半導體面11中介於該源極雜質區域23與該半導體區域丨〇之 間的接面介面JS更接近介於該第一半導體面u與該第二半 121724.doc •22· 1360227 導體面12之間的邊界B之一狀態。因此,避免在一汲極側 上的彎曲部分處之局部薄片載子密度減小,而抑制在該蠻 曲部分處之一電壓降。因此’抑制在該彎曲部分處之電壓 降,而因此在該源極與該彎曲部分(介於該第一半導體面 11與該第二半導體面12之間的邊界B)之間施加沒極電壓之 大部分。因此,獲得一高電流驅動能力。
接下來參考圖3之一示意性構成斷面圖來說明本發明之 一具體實施例(第三具體實施例)。
如圖3所示’ 一半導體區域10具有一第一半導體面丨丨與 一連接至該第一半導體面11且相對於該第一半導體面^具 有一傾斜之第二半導體面12。例如,該半導體區域1〇包括 具有一第一半導體面11之一半導體基板13與在該半導體基 板13上之一具有該第二半導體面12之半導體層14。該第二 半導體面12係接合至該第一半導體面而且同樣係形成於該 半導體基板13之一部分上。例如,該半導體層丨4係藉由磊 晶生長於該半導體基板】3上。其足以讓該半導體層〗4與該 半導體基板13之間的一介面處於圖3中以交替的長短虛線 指不之一範圍9内。即,該半導體層14與該半導體基板U 之間的介面可以在以下任何區域内:其中形成一後面將說 月的源極雜質區域23之一區域;其中形成一汲極雜質區域 匕Q之一下面,以及其中形成該汲極雜質區域24之 區域。 半 導 ’、·邑、'彖膜2 1係形成於該第一半導體面11及該第 導體面1 2 I· 丄° —閘極電極22係形成於包括介於該第一 121724.doc -23- 1360227 體面11與該第二半導體面12之間的一邊界B上之一部分的 . 閘極絕緣膜2 1上。此閘極絕緣膜2 1係形成為一均勻的臈厚 . 度。一源極雜質區域23係以一方式形成於該半導體區域1〇 内以至於與該第一半導體面η内的閘極電極22重疊,而在 . 忒源極雜質區域23與該閘極電極22之間插入該閘極絕緣膜 . 21。另外’一沒極雜質區域24係形成於該半導體區域1〇中 而至J在該第二半導體面12之正下方(例如在該半導體層 • 14及該半導體基板丨3之一部分中)。此汲極雜質區域24與 在該第二半導體面12内的閘極電極22重疊,而在該汲極雜 負區域24與該閘極電極22之間插入該閘極絕緣臈2丨。此 外,該汲極雜質區域24係形成得比一通道層更深,而介於 °亥第一半導體面11與該第二半導體面I2之間的邊界Β之一 刀係在—空乏層25中。另外,該汲極雜質區域24與該半 導體區域1 〇之間的接面介面Jd係有效地形成為較之介於該 源極雜質區域23與該半導體區.域1〇之間的接面介面&更接 • 彳介於該第一半導體面"與該第二半導體面12之間的邊界 B之一狀態。 _ /汲極雜負區域24同樣係形成於該半導體層Μ中比該半 Τ體基板1 3的表面更高之—位置。即,該汲極雜質區域μ • ^形成為從该半導體基板1 3之表面上彈起之-狀態。 乂 、彖膜4 1係形成於該源極雜質區域2 3及該汲極雜質區 或4上例如,需要藉由一低介電常數膜形成此絕緣膜 41 ° °亥半導體裝置3具有與該半導體裝置之作用及效 I2I724.doc •24· 1360227 果。即,該閘極電極2 2係形成於包括介於以一角产互相連 接的第一半導體面11與第二半導體面12之間的邊界B上之 部分在内的閘極絕緣膜21上’而該源極雜質區域23係以— 方式形成於該半導體區域10中以至於與在該第一半導體面 11内的閉極電極22重疊且在該源極雜質區域23與該閘極電 極22之間插入該閘極絕緣膜2〗^因此,避免在一源極側上 之一閉極角部分中的薄片載子密度減小。因此,可以防止 在该通道之源極端的電位上升,而減少開啟電流之減小。 此外’該汲極雜質區域24係形成於該半導體區域} 〇中而 在该第二半導體面丨2之正下方,而介於該第一半導體面η 與泫第二半導體面〗2之間的邊界Β係在該空乏層%内。因 此,一汲極電場受到該空乏層26之遮蔽。因此,由於抑制 因一短通道效應所導致的臨界電壓之減小而增加一可允許 的閘極長度變化範圍’故而提供若干優點。 另外,在該第二半導體面12中介於該汲極雜質區域24與 °亥半導肢區域1 〇之間的接面介面J d係形成為較之在該第一 半導體面11中介於該源極雜質區域23與該半導體區域1〇之 間的接面介面Js更接近介於該第一半導體面11與該第二半 導體面12之間的邊界3之一狀態。因此,避免在—汲極側 上之一彎曲部分處之局部薄片載子密度減小,而抑制在該 f曲。P为處之一電壓降。因此,抑制在該彎曲部分處之電 ®降’而因此在該源極與該彎曲部分(介於該第一半導體 面11與该第二半導體面12之間的邊界B)之間施加汲極電壓 之大部分。因此,獲得一高電流驅動能力。 121724.doc •25- 1360227 接下來參考圖4之一示意性構成斷面圖來說明本發明之 一具體實施例(第四具體實施例)。 如圖4所示’ 一半導體區域1〇具有一第一半導體面11以 及(例如)以一直角與該第一半導體面n接觸之一第二半導 體面12。例如,該半導體區域1〇包括具有一第一半導體面 11之一半導體基板13與形成於該半導體基板13上之—半導 體層14。該半導體層14可以包括該第二半導體面12,或者 可能不包括該第二半導體面12,如圖4所示。在此圖示情 況下,接合至該第一半導體面U之第二半導體面12係形成 於該半導體基板13上。例如,該半導體層14係藉由磊晶生 長而形成於該半導體基板13上《其足以讓該半導體層丨4與 忒半導體基板13之間的一介面處於圖4中以交替的長短虛 線指示之一範圍。即,該半導體層14與該半導體基板 13之間的介面可以在以下任何區域内:其中形成—後面將 說明的源極雜質區域23之一區域;其中形成一汲極雜質區 域24之一區域之一下面;以及其中形成該汲極雜質區域μ 之區域。 一閘極絕緣膜21係形成於該第一半導體面11上及該第二 半導體面12上。—閘極電極22係形成於包括介於該第一半 導體面11與該第二半導體面12之間的一邊界Β上之一部分 在内的閘極絕緣膜21上。此閘極絕緣膜21係形成為一均句 的膜厚度。-源極雜質區域23係以-方式形成於該半導體 區域10内以至於與該第一半導體面η内的閘極電極U重 璺,而在該源極雜質區域23與該閘極電極22之間插入該閘 121724.doc -26- ^60227 極絕緣膜21。另外,一汲極雜質區域係形成於該半導體 區域10中而至少在έ亥第二半導體面12之正下方。此沒極雜 . 貝區域24與在该第二半導體面12内的閘極電極22重疊,而 在及及極雜質區域24與該閘極電極22之間插入該閘極絕緣 : 膜2 1。另外,該汲極雜質區域24與該半導體區域1 〇之間的 . 接面介面Jd係形成為較之介於該源極雜質區域23與該半 導體區域10之間的一接面介面Js更接近介於該第一半導體 φ 面11與忒第二半導體面12之間的邊界b之一狀態。 一絕緣臈41係形成於該源極雜質區域23及該汲極雜質區 域24上。例如,需要藉由一低介電常數膜形成此絕緣臈 41 〇 、 該半導體裝置4具有與該半導體裝置丨相同之作用及效 果。即,該閘極電極22係形成於包括介於以一角度互相連 第一半導體面n與第二半導體面12之間的邊界B上之 P刀在内的閘極絕緣膜2 2上,而該源極雜質區域係以一 _ 彳式①成於該半導體區域IG中以至於與在該第—半導體面 内的閘極電極22重疊且在該源極雜質區域23與該閘極電 極2一2之間插入該間極絕緣膜21。因此,避免在一源極侧上 之閘極角部分中的薄片載子密度減小。因此,可以防止 在該通道之源極端的電位上升,而減少開啟電流之減小。 此外,該汲極雜質區域24係形成於該半導體區域⑺中而 ㈣第二半導體面12之正下方。因此,該通道之一弯曲部 .分(介於該第—半導體面11與該第二半導體面12之間的邊 界B)處之一表面電位變成高於其他部分之表面電位。使得 I2l724.doc •27· 1360227 一局部臨界電壓升高,而因此在該彎曲部分處遮蔽一汲極 電場。因此,由於抑制因一短通道效應所導致的臨界電壓 之減小而增加一可允許的閘極長度變化範圍,故而提供若 干優點。 另外,在該第二半導體面12中介於該汲極雜質區域以與 該半導體區域10之間的接面介面jd係形成為較之在該第一 半導體面11中介於該源極雜質區域23與該半導體區域1〇之
一半導體面11與該第二半 。因此’避免在一汲極側 間的接面介面Js更接近介於該第 導體面12之間的邊界B之一狀態 上的f曲部分處之局部薄片載子密度減小,而抑制在該彎 曲部分處之一電壓降。因此,抑制在該彎曲部分處之電壓 降,而因此在該源極與該f曲部分(介於該第一半導體面 11與該第二半導體面i 2之間的邊界B)之間施加汲極電壓之 大部分。因此,獲得一高電流驅動能力。 接下來參考圖2之一示意性構成斷面圖來說明本發明之
一具體實施例(第二具體實施例)。 如圖2所示’ -半導體區域1()具有一第—半導體面_ -連接至該第一半導體面u且相對於該第一半導體面η且 有-傾斜之第二半導體面】2。例>,該半導體區域1〇包括 具有—第—半導體面11之—半導體基板13與在該半導體基 板13上之一具有該第二半導體面12之半導體層μ。該第二 半導體面12係接合至該第-半導體面而且同樣係形成於該 半導體基板〗3之一部分上。例如,該半導體層14係藉由蟲 晶生長而形成於該半導體基板13上。其足以讓該半導體層 I2l724.doc -28- 1360227 14'、°兹半導體基板13之間的一介面處於圖2中以交替的長 紐虛線指示之一範圍HR。即,該半導體層14與該半導體 基板13之間的介面可以在以下任何區域内:其中形成一後 面將說明的源極雜質區域23之—區域;其中形成一汲極雜 質區域24之一區域之一下面;以及其中形成該汲極雜質區 域24之區域。 —閘極絕緣膜21係形成於該第一半導體面u上及該第二
半導體面12上《—閘極電極22係形成於該閘極絕緣膜2 j 上包括介於該第一半導體面11與該第二半導體面12之間 的邊界B上之一部分。此閘極絕緣膜2丨係形成為一均勻 的膜厚度。
一源極雜質區域23係以一方式形成於該半導體區域1〇内 以至於與該第一半導體面u内的閘極電極Μ重疊,而在該 源極雜質區域2 3與該閘極電極2 2之間插入該閘極絕緣膜 21另外,一汲極雜質區域24係形成於該半導體區域丨〇中 而至少在該第二半導體面之正下方(例如在該半導體層Μ 及違半導體基板〗3之-部分中)。此沒極雜f區域24並非 與在該第二半導體面12内的閉極電極22重疊而在該沒極雜 質區域24與該閘極電極22之間插入該閘極絕緣膜21。該第 二:體實施例在此方面不同於該第一具體實施例。該汲極 雜質區域24同樣係形成於該半導體層M中比該半導體基板 1 3的表面更咼之一位置。即’該汲極雜質區域μ係形成 攸遠半導體基板13之表面上彈起之—狀態。另夕卜該沒極 雜質區域24與該半導體區域1〇之間的接面介面⑽形成為 I21724.doc •29· 1360227 較之介於該源極雜質區域23與該半導體區域1〇之間的接面 介面h更接近介於該第一半導體面u與該第二半導體面12 之間的邊界B之一狀態。即,在該第一半導體面^的下方 形成之一通道之通道長度a與在該第二半導體面12的下方 形成之一通道之通道長度b有一關係a>b。 一絕緣膜41係形成於該源極雜質區域23及該汲極雜質區 域24上。例 >,需要藉由一低介電常數膜形成此絕緣膜 4 1 〇
該半導體裝置2具有與該半導體裝置14目同之作用及效 果。即,該閘極電極22係形成於包括介於以一角度互相連 接的第一半導體面n與第二半導體㈣之間的邊界B上之 邠刀在内的閘極絕緣膜2 j上,而該源極雜質區域川系以一 方式形成於該半導體區域1〇中以至於與在該第一半導體面 11内的閘極電極22重疊且在該源極雜質區域23與該間極電 極22之間插人該閘極絕緣㈣。因此,避免在—源極側上 問極角邛刀中的薄片載子密度減小。因此,可以防止 在》玄通道之源極端的電位上升,而減少開啟電流之減小。 此外’ 4〆及極雜質區域24係、形成於該半導體區域1 〇中而 在δ亥第二半導% 1。 2之正下方。因此,該通道之一彎曲部 分(介於該第一丰莫& 牛導體面11與該第二半導體面12之間的邊 )处 表面電位變成高於其他部分之表面電位《使得 一局部臨界電懕斗古 _ m 垒升同,而因此在該彎曲部分處遮蔽一汲極 電場。因此,由於如生丨丨m . 、卩制因一短通道效應所導致的臨界電壓 之減小而增加—可分啤Μ 0曰k P > J兄卉的閘極長度變化範圍,從而提供若 I21724.doc -30- 1360227 干優點。 另外,在該第二半導體面12中介於該及極雜質區域24與 該半導體區域1 0之間的接面介面“係形成為較之在該第一 半導體面11中介於該源極雜質區域23與該半導體區域丨〇之 間的接面介面Js更接近介於該第一半導體面η與該第二半 導體面12之間的邊界B之一狀態。因此,避免在一汲極側 上的f曲部分處之局部薄片載子密度減小,而抑制在該彎 曲部分處之一電壓降。因此,抑制在該彎曲部分處之電壓 降,而因此在該源極與該彎曲部分(介於該第一半導體面 11與該第二半導體面12之間的彡界B)之間施加汲極電壓之 大部分。因此,獲得一高電流驅動能力。 接下來參考圖3之一示意性構成斷面圖來說明本發明之 一具體實施例(第三具體實施例)。 如圖3所示,一半導體區域1〇具有一第一 +導體面_ 一連接至該第一半導體面u且相對於該第一半導體面Η具 有-傾斜之第二半導體面12。例如’該半導體區域1〇包括 具有-第一半導體面1!之一半導體基板13與在該半導體基 板13上之—具有該第二半導體面12之半導體層μ。該第二 半導體面12係接合至該第—半導體面而且同樣係形成於該 半導體基板13之一部分上。例如,該半導體層_藉由蟲 晶生長而形成於該半導體基板13上。其足以讓該半導體層 14與該半導體基板13之間的—介面處於圖3巾以交㈣長 短虛線指示之-範@ Η内1 ’該半導體層14與該半導體 基板13之間的介面可以在以下任何區域内:其中形成一後 121724.doc •31 · 1360227 面將說明的源極雜質區域23之一區域;其中形成一汲極雜 質區域24之一區域之一下面;以及其中形成該汲極雜質區 域2 4之區域。 一閘極絕緣膜21係形成於該第一半導體面丨】上及該第二 半導體面12上。一閘極電極22係形成於包括介於該第一半 導體面11與該第二半導體面12之間的一邊界B上之一部分 在内的閘極絕緣膜2 1上。此閘極絕緣膜2 1係形成為一均勻 的膜厚度。一源極雜質區域23係以一方式形成於該半導體 區域10内以至於與該第一半導體面U内的閘極電極22重 疊’而在該源極雜質區域23與該閘極電極22之間插入該閘 極絕緣膜2 1。另外,一汲極雜質區域24係形成於該半導體 區域10中而至少在該第二半導體面12之正下方(例如在該 半導體層14及έ玄半導體基板13之一部分中)。此沒極雜質 區域24與在該第二半導體面12内的閘極電極22重疊,而在 該汲極雜質區域24與該閘極電極22之間插入該閘極絕緣膜 21。此外,該汲極雜質區域24係形成得比一通道層更深, 而介於該第一半導體面丨〗與該第二半導體面U之間的邊界 Β之一部分係在一空乏層25中。另外該汲極雜質區域μ 與該半導體區域10之間的接面介面Jd係有效地形成為較之 介於該源極雜質區域2 3與該半導體區域丨〇之間的接面介面
Js更接近介於該第-半導體面u與該第二半導體面12之間 的邊界B之一狀態。 该汲極雜質區域24同樣係形成於該半導體層〗4中比該半 導體基板】3的表面更高之—位罟。 位置即,該汲極雜質區域24 I21724.doc -32- 從該半導體基板13之表面上彈起之一狀態。 域=緣·W形成於該源極雜質區域23及錢極雜質區 410 例如’需要藉由-低介電常數膜形成此絕緣膜 邊半導體裝置3具有與該半導體裝置^同之作用及效 接。、即二該閘極電極22係形成於包括介於以一角度互相連 立^第半導體面11與第二半導體面12之間的邊界b上之 在内的閘極絕緣膜2 1上,而該源極雜質區域23係以一 方式形成於該半導體區域10中以至於與在該第一半導體面 。的閘極電極22重疊且在該源極雜質區域23與該閘極電 極22之間插入該閘極絕緣膜21。因此,避免在一源極側上 之—閘極角部分中的薄片載子密度減小。因此,可以防止 在。玄通道之源極端的電位上升,而減少開啟電流之減小。 此外,该 >及極雜質區域2 4係形成於該半導體區域1 〇中而 在该第二半導體面12之正下方,而介於該第一半導體面“ 與該第二半導體面12之間的邊界B係在該空乏層26内。因 此’一汲極電場受到該空乏層26之遮蔽。因此,由於抑制 因一短通道效應所導致的臨界電磕之減小而增加一可允許 的閘極長度變化範圍,故而提供若干優點。 另外,在該第二半導體面12中介於該汲極雜質區域24與 該半導體區域1 0之間的接面介面Jd係形成為較之在該第— 半導體面11中介於該源極雜質區域23與該半導體區域1〇之 間的接面介面Js更接近介於該第一半導體面11與該第二半 導體面12之間的邊界B之一狀態。因此,避免在一汲極側 I2l724.doc •33· 上之~彎曲部分處之局部薄片载子密度減小,而抑制在該 今曲部分處之一電壓降。因此,抑制在該彎曲部分處之電 壓降 ,而因此在該源極與該彎曲部分(介於該第—半導體 面11與該第二半導體面12之間的邊界B)之間施加汲極電壓 之大部分。因此’獲得一高電流驅動能力。 接下來參考圖4之一示意性構成斷面圖來說明本發明之 具體實施例(第四具體實施例)。 如圖4所示,例如,一半導體區域1〇具有一第一半導體 面11以及(例如)以一直角與該第一半導體面丨丨接觸之一第 一半導體面1 2。例如,該半導體區域丨〇包括具有一第一半 導體面11之一半導體基板13與形成於該半導體基板13上之 一半導體層14。該半導體層Μ可以包括該第二半導體面 12 ’或者可以不包括該第二半導體面12,如圖4所示。在 此圊示情況下,接合至該第一半導體面丨丨之第二半導體面 1 2备、形成於邊半導體基板1 3上。例如,該半導體層1 *係藉 由蟲晶生長而形成於該半導體基板13上。其足以讓該半導 體層14與6亥半導體基板13之間的一介面處於圖4中以交替 的長知虛線指示之一範圍Η内。即,該半導體層14與該半 導體基板13之間的介面可以在以下任何區域内:其中形成 後面將說明的源極雜質區域2 3之一區域;其中形成一没 極雜質區域24之一區域之一下面;以及其中形成該汲極雜 質區域24之區域。 一閘極絕緣膜21係形成於該第一半導體面丨丨上及該第二 半導體面12上。一閘極電極22係形成於包括在介於該第— 121724.doc -34 - 半導體φΐΐ與该第二半導體面12之間的—邊界B 卩 刀在内的閉極絕緣膜2】上。此閘極絕緣膜2〗係形成為一均 句,膜厚度。—源極雜質區域23係以一方式形成於該半導 ^區域10内以至於與該第—半導體面η内的間極電極22重 疊,而在該源極雜質區域23與該間極電極22之間插入該間 極絕緣膜21。另外,—沒極雜質區域24係形成於該半導體 區域10中而至少在該第二半導體面12之正下方。此;及極雜 質區域24與在該第二半導體面12内的閘極電極22重疊,而 在。亥及極雜質區域24與㈣極電極22之間插人該閉極絕緣 肤21。另外,該汲極雜質區域24與該半導體區域1〇之間的 接面"面Jdk形成為較之介於該源極雜質區域與該半導 體區域10之間的接面介面“更接近介於該第一半導體面u 與該第二半導體面12之間的邊界B之一狀態。 一絕緣膜41係形成於該源極雜f區域23及該汲極雜質區 域24上。例如,需要藉由一低介電常數膜形成此絕緣膜 4 1 〇 該半導體裝置4具有與該半導體裝置㈠目同之作用及效 果°即’ $閘極電極22係形成於包括介於以一角度互相連 接的第-半導體面U與第二半導體面12之間的邊界Β上之 Ρ刀在内的閘極絕緣膜2】上’而該源極雜質區域”係以— 方式形成於5玄半導體區域1〇中以至於與在該第一半導體面 内的閘極電極22重疊且在該源極雜質區域23與該閉極電 極22之間插入該閉極絕緣膜”。因此,避免在一源極側上 之-閘極角部分中的薄片載子密度減小。因此,可以防止 121724.doc •35· 1360227 在遠通道之源極端的電 ,,.. Έ 4上升’而減少開啟電流之減小。 β'及極雜質11域24係形成於該半導體區域1 〇中而 =第二半導體面12之正下方。因此,該通道之-彎曲 J刀("於該第一丰莫雜品n 〇 導體面11與該第二半導體面12之間的 遺界B)處之一表面雷 ,θ 支成冋於其他部分之表面電位。使 付1邛私界電壓升高,而因此在該彎曲部分處遮蔽一汲 β,電# S此’由於抑制因-短通道效應所導致的臨界電 塵之減小而增加一可分令& p 士 允4的閘極長度變化範圍,故而提供 若干優點。 ,卜在°亥第一半導體面12中介於該汲極雜質區域24與 該半導體區域1G之間的接面介面_形成為較之在該第一 半導體面U中介於該源極雜質區域23與該半導體區域1〇之 間的接面介面Js更接近介於該第一半導體面u與該第二半 導體面12之間的邊界b之一狀態。因此,避免在一汲極側 上的彎曲部分處之局部薄片載子密度減小,而抑制在該彎 曲部分處之一電壓降。因此,抑制在該彎曲部分處之電壓 降,而因此在該源極與該彎曲部分(介於該第一半導體面 11與該第二半導體面12之間的邊界B)之間施加汲極電壓之 大部分。因此’獲得一高電流驅動能力。 接下來參考圖5之一示意性構成斷面圖來說明本發明之 一具體實施例(第五具體實施例)。 如圖5所示,一半導體區域1〇具有一第一半導體面u、 一連接至該第一半導體面11且相對於該第一半導體面丨丨具 有一傾斜之第二半導體面12以及一第三半導體面15。例 121724.doc -36- 1360227 如’ δ玄半導體區域10包括具有一第一半導體面u之一半導 體基板13與在該半導體基板13上之一具有該第二半導體面 12之半導體層14以及在該半導體基板13上之一具有該第三 半導體面15之半導體層16。該第二半導體面12及該第三半 導體面15可以係皆接合至該第一半導體面且同樣係形成於 该半導體基板13之一部分上。例如’該半導體層14係藉由 蟲晶生長而形成於該半導體基板13上。該半導體層14與該 半導體基板13之間的一介面處於圖5中以交替的長短虛線 指不之一範圍Η内。即’該半導體層14與該半導體基板13 之間的介面處於一其中形成一後面將說明的源極雜質區域 23之區域中或者一其中形成一汲極雜質區域24之區域中。 一閘極絕緣膜2 1係形成於該第三半導體面丨5上、該第一 半導體面11上及6玄第二半導體面12上。在此項具體實施例 中’一閘極電極22係形成於包括介於該第一半導體面丨丨與 该第二半導體面〗2之間的一邊界b上的至少一部分在内的 閘極絕緣膜2 1上、或者該第一半導體面丨丨以及在該第一半 導體面11兩側之第二半導體面12與第三半導體面15上的閘 極絕緣膜21上。此閘極絕緣膜2丨係形成為一均勻的膜厚 度。 一源極雜質區域23係以一方式形成於該半導體區域丨〇内 以至於與該第一半導體面η内的閘極電極22重疊,而在該 源極雜質區域23與該閘極電極22之間插入該閘極絕緣膜 2 1 °另外’一汲極雜質區域24係形成於該半導體區域丨〇中 而至少在該第二半導體面12之正下方(例如在該半導體層 I2l724.doc -37· 1360227 14及該半導體基板13之—部分中)。此沒極雜質區域抑 在該第二半導體面12内的閘極電極22重疊,而在該汲極雜 質區域24與該閉極電極22之間插入該閘極絕緣膜^。該汲 極雜質區域24同樣係形成於該半導體層14中比該半導體基 板13的表面更高之-位置1,該沒極雜質區域24係形成 為從該半導體基板13之表面上彈起之一狀態。另外,該汲
極雜質區域24與該半導體區域10之間的接面介面^係形成 為較之介於該源極雜質區域23與該半導體區域丨〇之間的接 面介面Js更接近介於該第一半導體面η與該第二半導體面 之間的邊界b之一狀態。因此,在本半導體裝置5中 一 雜質區域係不對稱地形成於該源極雜質區域23(其係以一 方式形成以至於與在該第一半導體面U内的閘極電極Μ重 疊而介於該源極雜質區域23與該閘極電極22之間插入該閘
極絕緣膜2 1)之一部分中,而其他組成元件係對稱形成。 例如’該源極雜質區域23之不對稱區域23 A係藉由傾斜離 子植入形成。 —絕緣膜4 1係形成於該源極雜質區域2 3及該沒極雜質區 域24上。例如’需要藉由一低介電常數膜形成此絕緣膜 41 〇 該半導體裝置5具有與該半導體裝置1相同之作用及效 果。即,該閘極電極22係形成於包括介於以一角度互相連 接的第一半導體面11與第二半導體面丨2之間的邊界B上之 部分在内的閘極絕緣膜2 1上,而該源極雜質區域23係以一 方式形成於該半導體區域1〇中以至於與在該第一半導體面 '2l724.doc • 38 - 區域2 3與該閘極電
分(介於該第一半導體面11與該第二 1 1内的閘極電極22重疊且在該源極雜質这 極22之間插入該閘極絕緣膜21。因此,避 之一閘極角部分中的薄片載子密度減小。 在該通道之源極端的電位上升,而減少開 。因此,該通道之一彎曲部 ^弟二半導體面12之間的邊 界B)處之一表面電位變成高於其他部分之表面電位。使得
電場。因此,由於抑制因一短通道效應所導致的臨界電壓 之減小而增加一可允許的閘極長度變化範圍,故而提供若 干優點。 另外,在該第二半導體面12中介於該汲極雜質區域24與 該半導體區域1 0之間的接面介面Jd係形成為較之在該第一 半導體面11中介於該源極雜質區域23與該半導體區域丨0之 間的接面介面JS更接近介於該第一半導體面I〗與該第二半 導體面1 2之間的邊界B之一狀態。因此,避免在一汲極側 上的彎曲部分處之局部薄片載子密度減小,而抑制在該彎 曲部分處之一電壓降。因此,抑制在該彎曲部分處之電壓 降’而因此在該源極與該彎曲部分(介於該第一半導體面 11與該第二半導體面12之間的邊界B)之間施加汲極電壓之 大部分。因此,獲得一高電流驅動能力。 將參考圖6之示意性構成斷面圖來說明該第一半導體面 11與該第二半導體面12之間的連接之一部分之形狀。圖6 i2J724.doc -39- ^360227 顯示其中形成該源極雜質區域23及該汲極雜質區域24的半 導體區域ίο之第一半導體面〗丨及第二半導體面12之間的連 接狀態,並顯示在形成該閘極絕緣膜2丨之條件下該第一半 導體面11與該第二半導體面12之間的連接狀態。 對於如先前第-至第五具體實施例中所述在其中形成該 源極雜質區域23與該汲極雜質區域24的半導體區域1〇之第 一半導體面11及第二半導體面12,如圖6A所示,藉由一平 面表面形成之第一 +導體面由一平面表自形成之第 二半導體面12係形成為在介於該第一半導體面丨丨與該第二 半導體面丨2之間的邊界B處以一角度(一大於〇。而等於或小 於9〇。之角度)互相接觸。因此’該第—半導體⑽與該第 二半導體面丨2之間的邊界B係直線.該第一半導體面丨丨與 該第二半導體面12之間的連接狀態還可以係如下所述 成。
例如,如圖6B所示’該半導體區域1〇之第—半導體面η 係藉由-平面表面形成,而該第二半導體面12係藉由一平 面表面形,成’而在該第一半導體面u之一側上於該等平面 士面之間插入一彎曲表面12R。,該第二半導體面12係 藉由該彎曲表面12R與該平面表面12P形成。例如,該第一 半導體面11及該第二半導體面12之彎曲表面12R可以係從 該平面表面之第-半導體面n連續地改變為料曲表面之 第二半導體面U ’《者可以從該第一半導體面叫連續地 改變為該第二半導體面之弯曲表面。同樣,該第二半導體 面〗2可以從該彎曲表面12R連續地改變為該平面表面up組 I2l724.doc -40· 或者可以從該彎曲表Si 、* 面1 2R不連續地改變為該平面表 12Ρ ° 此外’如圖6 C所示,锋主道μ 。玄+導體區域ίο之第一半導體面η 係藉由一平面表面形成, 或而該第二半導體面12係藉由—蠻 曲表面形成。例如,哕Μ °哀弟一丰導體面11及該第二半導體面 12可以係從該平面表 隨由 面之第一丰導體面II連續地改變為該 •母曲表面之第二半導體 體面12,或者可以從該第一半導體面 11不連續地改變為該第_ 弟—+導體面之彎曲表面。 此外,如圖6D所示,兮$增_ 忒+導體區域10之第一半導體 係藉由-彎曲表面形成 ^11 士 、 成而5玄第二半導體面12係藉由一平 面表面或一弯曲表面耶# 成,而在該彎曲表面與該平面表面 或在该第一半導艘& 1 1 之—側上的彎曲表面之間插入一彎 曲表面12R。即,兮铱_ 弓 '"第—半導體面12係藉由該彎曲表面 12R與該平面表面u ^ ^ „ 形成。或者,該第二半導體面12#藓 由彎曲表面形成(去Ss_、 丁守牋凹iz仳错 12R ·‘.,不)。該第二半導體面12之彎曲表面 12R之曲率大於該第—遙 兮筮··坐道 +導肚面11之彎曲表面之曲率。當 3第-半導體面12係藉由彎曲表 導體面η之側上的彎 使付。亥第+ 4曲表面之曲率較大。例如,哕m __车 導體面11及該第_ n _ 第+ ώ矣而夕楚 12之彎曲表面邮可以從該f 曲表面之第一半導體面 之-曲表面文-為該第二半導體面]2 改變為該第4 +導體面η不連續地 導體面之彎曲表面。同樣, 面1 2可以從該蠻曲主 % 5玄第一丰導體 或者可μ,Λ 2R連續地改變為該平面表面ΐ2ρ, …曲表面12R不連續地改變為該平面表面 121724.doc 1360227 12P。 在參考圖6之說明中,”連續改變”表示介於該第一半導 體面11與該第二半導體面12之間的邊界不呈現為直線之一 平滑狀態,而"不連續改變"表示介於該第一半導體面丨丨與 泫第二半導體面12之間的邊界呈現為直線之一狀態。順便 知:及 不連續改變"不表示該第一半導體面π與該第二半 導體面12之間的一層級差異。
接下來將參考圖7所示製程斷面圖來說明依據本發明之 一具體實施例製造一半導體裝置之一方法之一具體實施 例。將以—N型通道M0SFET作為一範例來進行參考圊7之 說明。順便提& ’製造一 p型通道M〇SFET之—方法類似 於製造該N型通道MOSFET之方法,不m夕考及m 乃电不冋之處係用於摻雜 之一雜質之傳導類型不同。 又口固/A所示,例 -八W 矛一千导體 面Π之+導體基板13中形成一元件間隔離區域η。
一,下來’如圖7Β所示,在該半導體基板13之表面上形成 ,, ^ 等篮丞板13之熱氧化而將 此氧化物膜(例如)形成為 , 之^子度。接下來,藉 = ::(?示)來覆蓋不包括-作用區域之半導體: =:離r’在—執 作該離子;入士 例如,硼(B)係用 作及離子植入中之一離子物種。 時,約在兮$ β $成一互補型積體電路 顯示)。該井之一雜曾 小成井(未 之雜質仏(例如)硼(B)。例如,藉由— Ϊ21724.doc -42- 1360227 RTA(快速熱退火)方法在1(H(rc下執行1〇秒鐘的活化退 . 火。 . 如圖7C所示,在移除藉由該熱氧化形成之氧化物膜後, 在該半導體基板13之表面上依序形成一虛設問極 . 卜問極犧牲層Μ列如,藉由熱氧化形成—氧:= .. 為該虛設閘極絕緣膜31。在此情況下,例如,作為一範 . 例,形成厚度為1 nm至3 nm之一氧化矽膜。可以藉由讓該 Φ 虛設閘極絕緣膜31在該氧化後經受氣m理而將其修 改成-氧氮化物膜。例如,藉由一熱CVD方法將多晶矽沉 積至一 100 nm至150 nm之厚度來形成該閘極犧牲層32。接 下來,在藉由一離子植入方法將一雜質引入該閘極犧牲層 3 2後例如,執行活化退火來活化植入該閘極犧牲層3 2中 的雜質。引入該閘極犧牲層32之雜質係(例如)磷(p)。 接下來,如圖7D所示,在該閘極犧牲層32上形成一硬罩 層33。該硬罩層33係(例如)由藉由形成一厚度為30 _的 • 氧化邦⑴2)膜而㈣形成—厚度為3G _的氮切(SiN) 膜而獲得之兩層膜組&。例士。,此等膜係藉φ -執CVD方 法形成。 » . 接下來,如圖7E所示,在該硬罩層33上形成一光阻膜 :未顯示)後,藉由光學微影蝕刻技術、電子束微影蝕刻技 術或其—^合在該光阻膜中形成-閘極圖案(未顯示)。接 下來:在藉由氧電聚各向同性地使得圖案化的光阻膜更薄 以獲仔—所需圓案尺寸之後,執行反應性離子蝕刻以將該 光阻圖案傳印至該硬罩層33。接下來,採用該硬罩層川乍 J21724.doc •43- 1360227
為-遮罩,讓該閘極犧牲層32經受反應性離子餘刻 -虛設閘極(閘極堆疊)3[此時,需要將姓刻條件又于 使得該氧化物膜31保持於一蝕刻區域内。 X 接下來’如圖7F所示,在該半導體基板13上之—完整表 面上形成用以覆盍該虛設閘極34之絕緣膜35。例如,該 絕緣膜35係藉由-熱CVD方法形成之一氮化石夕⑶_。〇 接下來’如圖7G所示’藉由反應性離子蝕刻來回蝕該絕 緣膜35以在該虛設閘極34之兩側上形成側壁絕緣㈣。依 據閘極長度(該虛設閘極34之寬度)與在下一程序中形成之 -源極與-㈣區域的接面深度之間的—關係來選擇該側 壁絕緣膜36之寬度。例如’當該閘極長度係20 nm而該接 面深度係150 ^爪時,該側壁絕緣臈刊之一底部部分之寬度 係 70 nm。 ,接下來’如圖7取斤示,在藉由一光阻膜(未顯示)覆蓋該 半導體基板13之作用區域後,執行離子蝕刻,其中該虛設 閘極34與該側壁絕緣膜36用作—遮罩以將一雜質引二二二 其中形成一源極雜質區域與一汲極雜質區域之區域π及, 38。例如,磷(P)係用作該雜質。例如該離子植入中之 一劑量係設定於5x10〗5/cm2’而植入能量係設定於5keV〇 接下來,如圖71所示,在移除該光阻膜後,在該半導體 基板13上執行活化退火以活化在上述程序中引入欲在其中 形成該源極雜質區域及該汲極雜質區域的區域”及3 8之雜 質。從而形成該源極雜質區域23及該汲極雜質區域24。例 如,執行一峰值溫度為105(rc之尖峰退火,作為此活化退 12l724.doc -44 -
二1 =如圖”所示’將該半導體基板13浸泡於-經加 熱的填酸中,而M ., a由钱刻移除用作該虛設閘極34的側壁之 側壁絕緣膜36Γ奋曰m。 '夕 H)與形成該硬罩層之氮化矽(SiN) 膜。 來如圖7K所示,藉由與參考圖7F及7(}所述者類 :之”程序來執行'絕緣膜在該半導體基板13上之沉積及 口蝕從而’在該虛設閘極34之兩側上形成一間隔物絕緣 臈39例如’此間隔物絕緣膜39係藉由一氮化石夕(SiN)膜 形成。 、 接下來’如圖7L所示’將一雜質引入該半導體基板"而 在》玄閘極電極34與該間隔物絕緣膜39的下部側部分之下方 乂形成從該源極雜質區域23及該汲極雜質區域Μ延續之延 伸區域25及26。例如,可以使用—離子植人來引入該雜 質作為用於該離子植入的條件之一範例,在該 NMOSFET之情況下,(例如)砷(As)係用作該雜質,能量係 (例如)設定於1 keV或更低,而劑量係設定於1χ1〇〗3⑽·2或 更小。 然後,如圖7M所示,將用以在該源極雜質區域23之側 上形成一重疊區域27之一雜質引入該半導體基板13。該雜 質之引入係藉由傾斜離子植入來執行。此時,該雜質在該 NMOSFET之情況下係坤(as) ’而在該pMOSFET之情況下 係二氟化硼(BF2)。在砷(As)之情況下,作為一範例,植入 月匕;ϋ 1 keV或更低’劑量係依據閘極長度在一 1 χ 1 〇 13 cm-2 I21724.doc • 45· 1360227 及更小的範圍内選擇,而離子入射角(傾斜角)係(例 如)4。。 接下來,如圖7N所示,在清潔該半導體基板13之表面 後’變成該等延伸區域25及26與該源極雜質區域23及該沒 極雜質區域24的彈起部分之半導體層14及16係形成於該半 導體基板.1 3上的虛設閘極34之兩側上。例如,該等半導體 層14及16係藉由在800°C或更低溫度下的磊晶生長形成。 此磊晶生長層係一矽(Si)單晶體或鍺(Ge)、碳(c)或兩者與 矽(Si)之一混合晶體。在一其中於該作用區域中曝露該半 導體基板13之區域中選擇性地生長該磊晶生長層。將一雜 質引入該等半導體層14及16可以係與該磊晶生長同時執 行,或者可以在該磊晶生長後藉由—摻雜技術(例如離子 植入或類似者)來執行,或者可以係在該磊晶生長與該離 子植入之兩個時間執行。 當該MOSFET之通道傳導類型係一p型時,需要將形成 ”亥4半導體層14及16的蟲晶生長層中錯(Ge)與石夕(Si)之一 比率增加成使得由於賦予該磊晶生長層一比該半導體基板 13更大之晶格常數而在一通道區域中引起壓縮應力。相 反,當該MOSFET之通道傳導類型係一 n型時,需要將形 成該等半導體層14及丨6的磊晶生長層中碳與矽之一 比率增加成使得由於該磊晶生長層具有一比該半導體基板 1 3更小之晶格常數。 接下來,如圖70所不,執行退火以活化在圖几至州表 不的転序中引入之雜質。此退火係籍由使用不容易引起雜 121724.doc -46- 1360227 質擴散之閃光燈退火咬一 火或類似者)來執行。、迷加熱退火技術(例如雷射退 在圖7L至7N表示的程序中 示的程序中用於." 丨入之雜質輪廓及在圓70表 後續程歧得在請所示之一 狀能下=1極側上之-間極角部分在-零偏歷 狀心下位於介於該半導體
基板13與該延伸區域26之間的一 :上::源極側上之—閉極角部分位於-延伸區域 一*非位於介於該半導體基㈣與該延伸區域25之間的 ==中。因此’在允許在—後續熱處理程序中的擴散 可以實施一程序,其中—第一部分係生長為數 個奈水而不用捧雜,而在執行高濃度推雜時生長一後續部 分0 或者,可以首先在比該半導體基板13略微更高之一濃度 開始生長’而可以以一高濃度繼續後續生長,&而減小該 等延伸區域25及26之整體之—串聯電阻,而同時在比該半 導體基板! 3的表面之—原始位置更深之_位置形成一 p n接 合面而在該汲極側上的閘極角部分在一零偏壓狀態下位於 該空乏層中β 在一其中獲得上述雜質引入輪廓之範圍中’未必需要按 此順序執行圖7Κ、7L、7Μ、7Ν及70所表示的程序,而可 以將其彼此互換或重複。此外,當可以將用於圖7Ν所表示 的程序之條件選擇成使得在該汲極側上的延伸區域以中獲 得一適當的接面深度而僅在圖7Ν所表示的程序中引入雜質 時,可以省略圖7L所表示之程序。另外,為了防止在圖凡 121724.doc -47- 1360227 所表示的程序或在圖7M所表示的程序中引入的雜質之異 常擴散或在圖7N所表示的程序中該磊晶生長層之結晶性降 低,可以在圖7L所表示的程序或圖7M所表示的程序後立 即於之-範圍内執行—短暫時間之用於缺陷 恢復的熱處理。
,接下來’如圖7P所示’在將—絕緣膜(未顯示)沉積於該 半導體基板13上後,藉由離子反應㈣來回㈣絕緣膜以 在該虛設閘極34的兩側上形成側壁絕緣層4()且在該等侧辟 絕緣層40與該虛設閘極34之間插人間隔物絕緣膜39。該絕 緣膜係(例如)藉由使用TE〇s作為_材料氣體之—熱CVD方 法形成之-氧化硬(Sl〇2)臈。例如,雲於閘極側壁電容, 將該絕緣膜之膜厚度選擇為介於1〇 11111與6〇11〇1之間。 接下來,如圓7Q所示,在該源極雜質區域23(半導體層 16)及該汲極雜質區域24(半導體層⑷上形切化物層似 19。 所示H方式將—厚層間絕緣膜41 沉積於該半導體基板13上以至於覆蓋該虛設間極34後,讓 該層間絕緣膜41之表面經受採用化學機械拋光(cMp)之平 坦化蝕刻以至於曝露該虛設閘極34之硬罩層33。例如,該 層間絕緣膜41係藉由一電漿CVD方法形成之一氧化矽 (Si〇2)膜。 接下來,如圖7S所示,藉由蝕刻移除該閘極犧牲層32、 該虛設閘極絕緣膜3〗及該等間隔物絕緣膜3 9 (參見圖7 E、 7K及類似圖式)’從而形成一閑極開口部分42,而在該閘 121724.doc -48- ^60227 極開口部分42内部曝露該半導體基板13之表面。藉由使用 . 匕括氫氟酸之一蝕刻劑來執行對該閘極犧牲層32之蝕 、 刻。稭由一TMAH(氫氧化四甲基銨)之鹼性溶液及類似物 來執行對該間隔物絕緣膜39之钱刻。藉由濕式鞋刻或採用 . 石炭氟化合物肌)與氧(〇2)的化學乾式银刻與濕式钱刻之— ' 組合來執行該氧化物膜31之蝕刻。 • 接下來,如圖7T所示,將藉由移除該虛設開極絕緣膜而 • ^露的半導體基板13之表面蝕刻成形成-凹陷形狀(凹形 部分)15。例如,該凹形部分15之深度係1⑽至3此 餘刻係藉由將該半導體基板13在包括一氮氣酸之一餘刻劑 中浸泡-預定時間來執行,或者係藉由讓該半導體基_ 之j面經受臭氧水的電漿氧化或很淺的氧化而然後藉由包 括一氫氣酸之-钕刻劑移除在該表面内之一氧化物膜來執 行0 接下來,如圖7U所示,在該閘極開口部分42中的半導體 魯基板13之曝露表面上形成一閘極絕緣臈21。可以使用藉由 熱氧化形成之-氧化石夕(Si〇2m、藉由進一步讓該氧化石夕 ⑻⑽)膜經受電聚氮化形成之—氧切(si〇2)膜、藉由一 原子層沉積(ALD)方法形成之-氧化給(聰2)膜或類似者 作為該閘極絕緣膜2 1。 接下來,如圖7V所示,在該層間絕緣膜41之表面上以一 方式形成-閑極形成膜43以至於填充該開極開口部分_ 内部。該閘極形成膜43係(例如)藉由採用一pvD方法製造 —銅(Cu)晶種層並執行隨後的銅(Cu)無電電鍍來形成。& 接下來,如圖7W所示,例如,藉由該CMp方法移除在 I21724.doc -49- 該層間絕緣膜4 1 ίΑ圭 、的表面上之多餘的閘極形成膜43,而留下 在該閘極開口邱八 Ρ刀42内部之閘極形成膜43來形成一閘極電 極22 〇 接下來如圖7Χ所示,在該層間絕緣膜4 i上進一步形成 m_44後’藉由用以形成-普通光阻遮罩以便形 成連接孔之微影钱刻技術及微影技術(例如離子反應敍刻) 在。玄等層間絕緣膜4 i及44中形成連接孔45及Μ,而然後移 除。玄光阻遮罩。接著,將—導電材料填充進該等連接孔45 及46以形成電連接部分47及48以便與上部層導線(未顯示 電連接。 頁k及在本發明之具體實施例中,該源極雜質區域 23及該沒㈣質區域24之延伸區域奴㈣在該閘極電極 22下形成之雜質區域。在該源極側上的延伸區域25包括該 重疊區域27。 因此,7L成依據本發明之一具體實施例之m〇sfet之主 要部分。圖8顯示在完成參考圖7乂所說明的程序後之一雜 質分佈之一範例。圖9顯示在該雜質濃度分佈中之一電子 濃度分佈。 如圖8所示,實線指示一冶金接面位置,而圖中在一左 側上之一部分係僅提供於該源極側上之重疊區域27。由於 此重疊區域27,在該閘極電極22之圖式中在該左側上之一 角部分之雜質濃度高於在該閘極電極22之圖式中在該右側 上之一角部分之雜質濃度。如圖9所示’實線指示一冶金 接面位置,而在閘極至源極電壓Vgs=汲極至源極電壓 I2l724.doc -50- 1360227 vDS=〇 v(即,處於一零偏壓狀態)之條 • ㈣之圖式中在該左側上之-角部分受言、%在該閘極電 ·» 巾在該閘極電極22之®式中在該右側上^電子包圍’ 乏。 之一角部分係空 . 纟上述製造方法中,該半導體基板13之主要 ^ 該第一半導體面u。但是,可以使用“ 、係用作 ,. 上矽)某;(例如)—S〇I(絕緣體 上夕)基板。在此情況下,該第—半導體㈣係在該 上之一絕緣層上形成之一半導體#之砉6 土板 • 丁彳肢層之表面,而該 體面11係藉由實質上與該基板的主 叫丁订之一平面飛 成。此外,該第二半導體面12可以係 ^ .主I 、精由執仃一移除程序 也成之-表面,例如在該半導體基板13或該等半 及㈣彈起部分上之-姓刻程序。另外,該第一半導❹ II及S玄第二半導體面12可以係 ^ , 你稭由執仃—移除程序(例如 在該半導體基板13上之一蝕刻程序)形 接下來:下面將參她一之製程斷表二 鲁上述製造方法之修改之一範例。 在此修改範例中’執行參考圖7八至71說明之程序,從而 在—半導體基板13内部或上面形成—源極雜f區域23、一 汲極雜質區域24、一虛設閘極34及類似者,如圖1〇八所 示。 接下來’藉由執行參考圖7K所說明之程序,如圖_所 示執行一絕緣膜在該半導體|板13上< 沉積與該絕緣膜 之回蝕以在該虛設閘極34之兩側上形成一間隔物絕緣膜 39。例如,此間隔物絕緣膜39係藉由一氮化矽(siN)膜形 I2l724.doc ^W227 成。 接下來’藉由執行參考圖7L所說明之程序,如圖1〇c所 ~、將雜質引入該半導體基板13而在該閘極電極34盘該 間隔物絕緣骐3 9的下部側部分之下方以形成從該源極雜質 區域23及該汲極雜質區域24延續之延伸區域25及%。例 如,可以使用一離子植入來引入該雜質。作為用於該離子 植入的條件之一範例,在該NMOSFET之情況下,(例如)砷 (As)係用作該雜質,能量係(例如)設定於}。乂或更低,而 劑量係設定於lxl0!3 cm-2或更小。 接下來,藉由執行參考圖7M所說明之程序,如圖1〇D所 不,將用以在該源極雜質區域23之側上形成一重疊區域27 之一雜質引入該半導體基板13。該雜質之引入係藉由傾斜 離子植入來執行。此時,該雜質在該NM〇SFETt情況下 係砷(As),而在該PM〇SFET之情況下係二氟化硼(Bh)。 在砷(As)之情況下,作為一範例,植入能量係!让以或更 低’劑量係依據閘極長度在一 1χ1〇η cm_2及更小之範圍内 選擇,而離子入射角(傾斜角)係(例如)4〇。 _接下來,如同在參考圖7?所說明之程序中,如圖i〇e所 不,在將一絕緣膜(未顯示)沉積於該半導體基板13上後, 藉由離子反職刻回钱該絕緣膜以在該虛設閘極34的兩側 上形成側壁絕緣層40且在該等 3 4之間插入間隔物絕緣膜3 9。 側壁絕緣層40與該虛設閘極 該絕緣膜係(例如)藉由使用 TEOS作為-材料氣體之—熱⑽方法形成之—氧化石夕 (以〇2)臈。例如’ 1於閉極側壁電容,將該絕緣臈之膜厚 121724.doc -52· 1360227 度選擇為介於10 nm與60 nm之間。 一接下來,如同在參考圖7(^所說明之程序中,如圖ι〇ρ所 示,在該源極雜質區域23及該汲極雜質區域24上形成矽化 物層18及19 » 接下來,如同在參考圖職說明之程序中,如圖㈣所 不’在以一方式將—厚的層間絕緣膜4!沉積於該半導體基 板13上以至於覆蓋該虛設閉極^及類似物後,讓該層間絕 緣膜41之表面經受採用化學機械拋光(CMP)之平坦化钱刻 以至於曝路该處設閘極34之硬罩声n u,, 層33。例如,該層間絕緣 膜係猎由—電漿⑽方法形成之-氧切(_2)膜。 _接:來,如同在參考圖說明之程序中,如圖應所 不,藉由蝕刻移除一閘極犧牲層32、— 及該等間隔物絕緣膜39(參 ? 〇 ' '' 、31 报成K及類似圖式),從而 形成一閘極開口部分42, 嗲丰#其此” 在°亥閘極開口部分42内部曝露 體基板13之表面。藉由使用包括—氫氟酸之 劑來執行對該閘極犧牲層32之蝕 " m 〆 藉由一 τμαη(氫氧作 四甲基則之驗性溶液及類似物來執 (飞氧化 39之兹刻。藉由濕式#刻或 …W物絕緣膜 的化與f 為力,及亂化合物(CF4)與氧(02) 的化予乾式蝕刻與濕式蝕刻 2) 之蝕刻。 ,,且D來執行該氧化物膜31 接下來,如同在參考圖7丁所說明之 示’將藉由移除該虛設閘極絕緣膜而曝露的半導如圖τ所 之表面蚀刻成形成-凹陷形狀(凹形部;的二^ 形部分15之深度係i n 例如,該凹 ⑽。此姓刻係藉由將該半導體 121724.doc 53 基板1。3在包括—氫氣酸之—姓刻劑中浸泡—預定時間來執 ^ -或者係藉由讓1玄半導體基板13之表面經受臭氧水的電 7氧I很淺氧化而‘然後藉由包括__氫氟酸之—餘刻劑移 除在6亥表面内之—氧化物膜來執行。 接下來如同在參考圖7U所說明之程序中,如圖1〇j所 不’在該閘極開口部分42中的半導體基板13之曝露表面上 ^成一閘極絕緣膜21(凹陷形狀(凹形部分)15)。可以使用 糟由熱氧化形成之-氧切⑻⑹膜、藉由進-步讓該氧 ^夕(Sl〇2)膜、經受電渡氮化形成之-氧氮化石夕(SiON)膜、 藉由原子層沉積(ALD)方法形成之一氧化铪(Hf〇2)膜或 類似者作為該閘極絕緣膜21。 _接下來,如同在參考圖7¥所說明之程序中,如圖ι〇Κ所 不在该層間絕緣膜41之表面上以一方式形成一閉極形成 膜43以至於填充該閘極開口部分42之内部。該閘極形成膜 係:例如)藉由採用一 pvD方法製造一銅(cu)晶種層並執 行隨後的鋼(Cu)無電電鍍來形成。 _接下來’如同參考圖7〜斤說明之程序中,如圖肌所 不,例如,糟由該CMP方法移除在該層間絕緣膜41的表面 上之多餘的閘極形成膜43,@留下在該閉極開口部分42内 部之閘極形成膜43來形成一閘極電極22。 接下來,如同在參考圖7Χ所說明之程序中,如圖剛所 不’在該層間絕緣膜41上進-步形成一層間絕緣膜以後, 藉由心形成-普通光阻遮罩以便形成連接孔之微影敍刻 技術及微影技術(例如離子反應㈣咐料層間絕緣膜Μ I21724.doc -54- 1360227 及44中形成連接孔45及46,而然後移除該光阻遮罩。接 . 著,將一導電材料填充進該等連接孔45及46以形成電連接 ^ 部分47及48以便與上部層導線(未顯示)電連接。 在上述修改範例中,不形成由一磊晶生長層製成之半導 . 體層14及16,而因此使得在藉由參考圖7A至7X所述製造 . #法形成之側壁絕緣層40的正下方之導電層之厚度對應地
- 減小。在該源極側上的延伸區域25係藉由在圖10C及10D φ 所表不的私序中引入之雜質形成,而在該汲極側上的延伸 區域係藉由在圖j 〇c所表示的程序中引入之雜質形成。因 此略微is加在该源極側與該汲極側上的延伸區域25及26 串气電阻但疋,私序數目減少而因此以相應較低的製 造成本獲得本發明之效果。 接下來將使用圖丨丨至24中顯示的模擬結果來說明在由此 製造的MOSFET中的本發明之效果。
圖1 1 A所示之一 M〇s結構係依據本發明之一具體實施例 Φ 之不對稱結構之—M0SFET之一模擬結構,該MOSFET 係用於確認本發明之效果。明確言之,一源極雜質區域Μ 係以一方式形成於一半導體區域1〇内以至於與該第一半導 體面11内之一閘極電極22重疊,而在該源極雜質區域23與 5亥間極電極22之間插入一閉極絕緣膜21。另外,一汲極雜 質區域24係形成於該半導體區域1〇中而在一第二半導體面 12之正下方。因此,該源極雜質區域23與該汲極雜質區域 24係相對於該閘極電極22而不對稱地形成。下面將此結構 稱為本發明結構。 I2l724.doc -55- 1360227 圖11B所示之一 MOS結構係一現有對稱結構之一 M0SFET之一模擬結構。明確言之,形成於一半導體區域 10中之一源極雜質區域23及一汲極雜質區域24係相對於一 閘極電極22而對稱形成。下面將此結構稱為現有結構。 圖23顯示該等M0SFET之主要部分之僅數個區段,其閘 極處於一中心。表1列出圖23未顯示的其他結構參數。表1 列出的參數係藉由開啟電流及臨界電壓之滚降特徵將每一 結構最佳化之一結果。 [表1] 基板 2xl0,8/cm3 密度 2xl018/cm3 閘極絕緣膜 1 nm 實體膜厚度 1 nm 3.9 可允許值 3:9 閘極電極 20 nm 閘極長度 20 run 3 nm 延伸重疊數量 3 nm 延伸 8xl019/cm3 密度 4xl019/cm3 3 nm 源極側接面深度 3 nm -2 nm 沒極側接面深度 3 nxn 40 nm 磊晶層厚度 40 nm 閘極側壁 SiN(sr=7.5) 材料 SiN(er=7.5) 40 nm 厚度 40 nm 源極及汲極深度 0 nm 磊晶層厚度 0 nm 無 PN接面深度 無 電性特徵 最大值 開啟電流離子 最大值 89 mV/每十倍的濃 度變化 次臨界 91 mV/每十倍的濃 度變化
圖24顯示在一零偏壓時本發明結構之一載子密度分佈, 而圖25顯示在一零偏壓時現有結構之一載子密度分佈。 121724.doc -56- 1360227 如圖12及圖13所示,在該等結構之每一結構中,在—閘 極平坦部分之一源極端,該延伸區域25之_中性區域延伸 成到達在該閘極電極22下方之一部分而形成一適當的重疊 區域27。另一方面,在該現有結構中之一汲極端,在該閘 極電極22的正下方形成與該源極端的延伸區域相同之該延 伸區域26之一中性區域,而在本發明結構中,一中性區域
終止於一高於一汲極端之位置,而該汲極端位於一空乏層 中。 S 圖14及圖15顯示本發明結構的Ι-ν(電流對電壓)特徵與延 伸密度之相依性以及該現有結構的Ι-ν特徵與延伸密度之 相依性。圖14顯示臨界電壓及開啟電流之 臨界斜坡之變化之一放大圖。在圖14至21中,在一縱= 轴上的VT表示該臨界電壓,s表示該次臨界,而iQn表示該 開啟電流。圖14及圖15中,—橫座標軸上的ΝΕχ表示該延 伸區域之雜質密度。圖14至21中,一實線表示本發明結 構’而一虛線表示現有結構。 如圖Μ所示,在兩個結構中,隨著延伸雜質密度之增加 出現開啟電流之增加、臨界電壓之減小及次臨界斜坡之降 低。但是’顯示在όχι。’9 cm-3及更高值之密度範圍内本發 明結構具有—比該現有結構更高的電流驅動功率。還顯示 由於臨界電塵稍有減小而斜坡稍有降低,因此在此範圍中 之一程序限度較大,而獲得一低洩漏。 圖16及圖17顯示本發明結構的!·ν特徵與閘極長度之相 依性以及該現有結構的特徵與閑極長度之相依性。圖 I21724.doc •57- U60227 1 6顯示臨界電壓及開啟電流之變化 變化之一放大圖。圖16及圖17中, 度。 如圖16及圖1 7所示,本發明έ士堪:# 4θ,·,〇構與現有結構之間在次臨 界斜坡方面沒有較大差显。彳Ββ _= _ , ^ 仁疋,顯不本發明結構與現有 結構相比具有相對於閘極長度之—較小的臨界㈣變化'
相對於閘極長度之一較大程序變化限度及電流驅動功率之 —較小的降低。 圖18及圖19顯示本發明結構的ΐ-ν特徵與該汲極側延伸 的接面深度之相依性以及該現有結構的ι ν特徵與該汲極 側延伸的接面深度之相依性。圖18顯示臨界電壓及開啟電 流之變化。圖Η係次臨界斜坡之變化之一放大圖。圖财 圖1 9中’一検座標軸表示該汲極側延伸之接面深度。 如圖18及圖19所示,在與該現有結構相比之—更寬範圍
。圖17係次臨界斜坡之 一橫座標軸表示閘極長 内(在此範圍内該汲極側延伸之接面深度啊㈣,本發 明結構具有—比該現有結構更高的電流驅動功帛,且有對 該接面深度不太敏感之臨界„並具有—與該現有結構相 4的極佳次臨界斜坡。 圖2〇及圓21顯示本發明結構的I V特徵與該汲極側延伸 的接面深度之相依性以及該現有結構的W特徵與該源極 側延伸的接面深度之相依性。圖2〇顯示臨界電壓及開啟電 机之變化。圖21係次臨界斜坡之變化之一放大圖。圖及 圖2 I中’—橫座標軸表示該源極側延伸之接面深度。 如圖20及® 21所示’在—£範圍内,本發明結構與該現 121724.doc •58- 1360227 有結構相比具有一較高電流驅動功率、一較缓次臨界斜坡 及一較小的臨界電壓降低。 圖22顯示本發明結構的c-v(電容對電壓)特徵與該現有 結構的C-V特徵。圖22顯示當閘極寬度為i nm時閘極電容 與閘極電壓之相依性。圖22中,一縱座標軸指示閘極電 容,而一橫座標軸指示閘極電壓。 如圖22所不’本發明結構之閘極電容與該現有結構之閘 極電谷實質上彼此相等。因此,鑒於上述結果,顯示本發 明結構與該現有結構相比在一較寬程序變化範圍内具有較 高操作速度(藉由CV/I測量得出)。 表2概述上述比較結果。 [表2] 評估項目 本發明~ 現有技術 提高 卜卜! 電流驅動 功率 Τ心值 j, 、~rr-- Ion(最大值) 751 μΑ /μηι 815 μΑ /μτη PCi干 8.5% 閘極電容 中心值 CG,tot@〇 V (fF/um) 0.757 0.801 5.8% CG,tot@0.8 V (fF/um) 1.09 1.03 -5.5% 程序Ρ民度 界 電壓 Lpoly變化限 度 20士3 nm 2〇±6 nm x2 Xj變化限度 1 ---- 1 nm (汲極) 3 nm x3 (源極) _3 nm x3 如表2所示,本發明結構在電流驅動功率及程序限度方 面優於現有結構,而本發明結構與現有結構在閘極電容方 面實質上彼此相等。因此,顯示本發 β、。構適用於高速度 操作而可以藉由不太昂貴的製造設備來進行高良率製造。 121724.doc -59- 1360227 此外,本發明結構對— 使用應力及表面定向選擇的遷移 率^技術具有高親合性,針對閑極長度及該源 極的接面深度提供一較畜 …人故 行高良率製造。較寬的襄造限度,並且可以廉價地進 下面將參考®23及圖24之電路圖來說明本發明之— 實施例(第六具體實施例…體
圖23之電路圖顯示使用依據本發明之個別具體 半導體裝置i至5的MOSFET之一靜態隨機存取記憶體 (SRAM)單元。每一 M〇SFET之源極側(具有—重疊區域之 -側)係表示為-符號s ’❿每一 MOSFET之沒極側卜 伸接面之一側)係表示為一符號D。 藉由如圖23所示配置源極及汲極,可以改良操作性妒 靜態功率消耗與單元尺寸之間的—折衷。下面㈣此 說明。 订 一般地,在一六電晶體的SRAM單元(6t_sram)中,藉 由以下程序來讀取資料。在此情況下,假定Q=i。圖幻^ 的位元線係表示為MT及BIT'而接點係表示為叫。 順便提及,BIT-及Q-等於以下等式⑴及⑺中顯示 號。 竹 [等式1] BIT = B~ ...(1) [等式2] Q = Q- ...(2) 0)位元線BIT及BIT—皆係預充電至一高位準。(2)一 121724.doc •60· 1360227 次w係认疋為一向位準,從而開啟一電晶體及一電晶體 则:(3)該接點Q-之電位透過該電晶體⑷傳播至該位元線 町’而該接點Q之電位透過該電晶體副傳播至位元線 ::丁。該位元線BI丁之電位因該接點Q處於-高位準而不改 變另方面,5亥位兀線BIT之電位因該接點Q-處於— 低位準而降低,而因此透過該電晶體M5及-電晶體⑷將 該位元線BIT—上之—電荷放電。⑷藉由-感測放大器偵
測到該位元線BIT與該&元線BIT-之間的—所產生電位 差,而因此讀出該單元之狀態。 备忒電晶體M5之驅動功率比該電晶體之驅動功率更 強時,該位元線BIT-將該接點Q-之電位升高至引起—電 晶體M3及一電晶體⑽之一狀態變化之一電位,而因此寫 入T。為防止此情形,該電晶體Ml之W/L比率係設定得 較高而使得該電晶體M1之驅動功率變成大於該電晶魏
之驅動功率。明確言之,當CR=(W1/L1)/(W5/L5)時’ CR 需為(例如)1.2或更高。當該電晶體M5係設計為一最小尺 寸時,该電晶體Ml係設定為比該電晶體M5之閘極長度更 大之一閘極長度。 但是,在使用依據本發明之具體實施例採用如圖23所示 之-配置的電晶體之-情況下,由於上述角效應,因此當 該位元線處於一高電位側時該電晶體M5之臨界電壓高於 該電晶體Μ 1之臨界電壓。由於此臨界電壓差異,因此當 從該位7L線BIT透過該電晶體Μ5及該電晶體Μ發生該放電 時該電晶體Μ5之驅動功率低於該電晶體M1之驅動功率。 I2l724.doc •61 · 1360227 因此’無需將該電晶體⑷之飢比率設定為高於該電晶體 M5之W/L比率。因此,可以藉由比該現有電晶體更小之一 電日日體形成該電晶體Μ1 (及該電晶體M3)。 如下所述執行資料寫入。下面將對將"〇"寫入q之一情況 進行說明。 (υ位元線BIT係設定於一低位準,而位元線ΒΙΤ-係設定 於一高位準。(2)該字元㈣係設定於—高位準,從而開啟 該電晶體Μ5及該電晶體Μ6。(3)藉由從該位元線mT充電 來升高該接點Q—之電位。但是,該接點Q-之電位並不引 起该電晶體M3及該電晶體Μ4之一狀態變化,因為該電晶 體Μ5之驅動功^系t造成低於該冑晶體μι之驅動功率以 防止在-讀取時間錯誤寫人,如上所述。(4)因此,狀態變 化必須係由該電晶體M1及一電晶體河2之一狀態變化引 起,此-狀態變化係由於該接點q的電位因從該接點〇透 過忒電晶體M4及該電晶體M6至該位元線BIT之一放電而減 小所致。因此,該電晶體M4之驅動功率需處於一特定位 準或相對於該電晶體M6之更低位準。當僅藉由現有的對 稱電晶體形成一 6T-SRAM時,由於上述第⑷點而需要將 該電晶體M4設計成一特定尺寸或相對於該電晶體M6之一 更小尺寸。 假定PR=(W4/L4)/(W6/L6),PR需為(例如8或更小。 將該電晶體Μ6作為一參考來對此重新加以考量,該電晶 體Μ6之驅動功率需比相對於該電晶體Μ4的驅動功率之: 特定位準更高。 121724.doc -62- 1360227 考量圖23所示組態,在從該接點q至該位元線BIT之一 放電中,該電晶體M6在一源極側上具有一低電位。因 此,對於在此方向上之一電流,該電晶體M6具有一低臨 界電壓與一高驅動功率,從而實現高速度寫入。 因此,备依據本發明之具體實施例藉由使用電晶體形成 如圖23所示之一6T_SRAM時,該等傳輸閘極厘5及河6之驅 動功率及臨界電壓之不對稱性係用來防止在一讀取時間錯 誤寫入,並用來縮短在一寫入時間從該接點Q至該位元線 ΉΒ放電之時間常數。因此,可以將該等電晶體mi、M3、 M2及M4設計成相對於該等電晶體M5&M6之一比現有電 晶體更小的尺寸。 另外’藉由如圖24所示選擇電晶體M2及M4之電晶體定 向’升高處於一保持狀態之電晶體河2及厘4之臨界電壓, 而減小一洩漏電流。因此’可以減小靜態功率消耗。 熟習此項技術者應明白,於隨附申請專利範圍或其等效 者之範鳴内’可依據設計要求及其他因素來進行各種修 改、組合、次組合、以及變更,只要其不脫離隨附申請專 利範圍或其等效内容之範疇。 【圖式簡單說明】 圖1係依據本發明之一半導體裝置之一具體實施例(第一 具體實施例)之示意性構成斷面圖; 圖2係依據本發明之一具體實施例之—半導體裝置之一 一體貫施例(第二具體實施例)之一示意性構成斷面圖; 圖3係依據本發明之—具體實施例之一半導體裝置之一 121724.doc •63- V厶乙/ 具體實施例(第=且_|Λ香# 、 少 —一體貫轭例)之一示意性構成斷面圖; 圖4係依據本發明之一具體實施例之一半導體裝置之一 具體實施例(第四具體實施例)之一示意性構成斷面圖; 圖5係依據本發明之—具體實施例之—半導體裝置之一 ”體實%例(第五具體實施例)之一示意性構成斷面圖; 圖6Α至6D係依據本發明之一具體實施例之一半導體裝 八體貫施例之一組態範例之示意性構成斷面圖; 圖7Α至7Χ係表示依據本發明之一具體實施例製造一半 導體裝置之一方法之一具體實施例的製程斷面圖; 圓8係依據本發明之一具體實施例之一半導體裝置之一 雜質濃度分佈之一圖式; 圖9係依據本發明之一具體實施例之一半導體裝置之一 電子濃度分佈之—圖式; 圖10Α至1 0Μ係表示依據本發明之一具體實施例(修改範 例)製造一半導體裝置之一方法之一具體實施例之製程斷 面圖; 圖11Α及1丨Β係依據本發明之一具體實施例之一不對稱 結構及一現有對稱結構之之MOSFET之模擬結構之示意性 構成斷面圖; 圖1 2係處於一零偏壓時之一本發明結構之一載子密度分 佈之一圖式; 圖1 3係處於一零偏壓時之一現有結構之一載子密度分佈 之一圖式; 圖1 4係臨界電壓及開啟電流變化之一圖式,其顯示本發 I21724.doc -64 · 1360227 明結構及現有結構的〗-V特徵與延伸密度之相依性; 圖15係次臨界斜坡變化之一放大圖,其顯示本發明結構 及現有結構的I -V特徵與延伸密度之相依性; 圖16係臨界電壓及開啟電流變化之—圖式,其顯示本發 明結構及現有結構的I-V特徵與閘極長度之相依性; 圖17係次臨界斜坡變化之一放大圖,其顯示本發明結構 及現有結構的I - "V特徵與閘極長度之相依性;
圖18係臨界電壓及開啟電流變化之一圖式其顯示本發 明結構及現有結構的ϊ·ν特徵與一汲極側延伸的該接面深 度之相依性; $ 圖㈣次臨界斜坡變化之—放大圖’其顯示本發明結構 及現有結構的I - V特徵與汲極側延伸的該接面深度之相依 之—圖式,其顯示本發 源極側延伸的該接面深
圖20係臨界電壓及開啟電流變化 明結構及現有結構的特徵與一 度之相依性; 圖21係次臨界斜坡變化之-放大圖,其顯示本發明結構 及現有結構m.v特徵與源極側延伸的該接面深度之相依 性; 圖22係本發明έ士描·访, 構與現有結構之C-V特徵之一圖式· 圖23係顯示依據本發明之一具體實施例之㈣ 之-具體實施例(第六具體實施例)之一電路圖. 裝置 圖24係顯㈣據本發明之—具體實施例之—半導體裝置 '、粗貫轭例(第七具體實施例)之-電路圖; I2l724.doc _ 65- 丄獨227 圖25係一現有平面型MOSFET之一斷面結構之一示意性 構成斷面圖; 圖26係一現有凹陷閘極型m〇sfet之一斷面結構之一示 思、性構成斷面圖;以及 圖27係一現有抬高源極/汲極延伸型M〇sFET之一斷面結 構之一示意性構成斷面圖。 【主要元件符號說明】 1至5 半導體裝置 10 半導體區域 11 第一半導體面 12 第二半導體面 12P 平面表面 12R 彎曲表面 13 半導體基板 14 半導體層 15 第三半導體面 16 半導體層 17 . 通道層 18 矽化物層 19 石夕化物層 21 閘極絕緣膜 22 閘極電極 23 源極雜質區域 24 汲極雜質區域 121724.doc • 66 - 1360227
25 空乏層/延伸區域 26 空乏層/延伸區域 27 重疊區域 31 虛設閘極絕緣膜 32 閘極犧牲層 33 硬罩層 34 虛設閘極(閘極堆® ) 35 絕緣膜 36 側壁絕緣膜 37 區域 38 區域 39 間隔物絕緣膜 40 側壁絕緣層 41 層間絕緣膜 42 閘極開口部分 43 閘極形成膜 44 層間絕緣膜 45 連接孔 46 連接孔 47 電連接部分 48 電連接部分 51 元件間隔離區域 100 表面 101 平面型MOSFET I21724.doc 67, 1360227
1 10 表面 111 半導體基板 112 閘極絕緣膜 113 閘極電極 114 源極延伸區域 115 源極區域 116 汲極延伸區域 117 汲極區域 211 半導體基板 3 11 半導體基板 3 12 閘極 3 13 源極擴散區域 3 14 汲極擴散區域 315 延伸區域 3 16 延伸區域 BIT 位元線 BIT- 位元線 D 每一 Μ 0 S F E T之汲極側 Jd 接面介面 Js 接面介面 Ml 電晶體 M2 電晶體 M3 電晶體 M4 電晶體 I21724.doc -68- 1360227 M5 電晶體 Q 接點 Q 一 接點 S 每一 MOSFET之源極側 W 字元線
121724.doc -69-

Claims (1)

1300227 十、申請專利範圍: L 一種半導體裝置,其包含: -半導體區域,其具有一第一半導體面與一連接至該 第-半導體面且相對於該第—半導體面具有__傾斜 二半導體面; -閘極絕緣膜’其係形成於該第一半導體面上及該第 一半導體面上; 第一半導體面與 分在内的該閘極
閘極電極,其係形成於包括介於該 該第二半導體面之間的一邊界上之一部 絕緣膜上; ^源極雜質區域,其係在該半導體區域中形成為與該 弟:半導體面内的該閘極電極重疊而在該源極雜質區域 °亥閘極電極之間插入該閘極絕緣膜;以及 -汲極雜質區域,其係形成於該半導體區域中而至少 在該第二半導體面之正下方; 了中。玄;及極雜質區域與該半導體區域之間的一接面介 面係形成為較之介於該源極雜f區域與該半導體區域之 ’接面"面更接近介於該第一半導體面與該第二半 導體面之間的該邊界之一狀態。 2·如請求項1之半導體裝置, 半導體面向上彈起 其中該汲極雜質區域具有從該第一 之一半導體層。 3_如請求項2之半導體裝置, 一半導體面上之一磊晶 其中該半導體層係形成於該第 12I724.doc 生長層。 4.如請求項1之半導體裝置, 雷:及極雜質區域與在該第二半導體面内之該閘極 重邊而在該沒極雜質區域與該閘極電極之間插入該 閘極絕緣膜。 5. -種半導體裝置之製造方法,該方法包含以下步驟: 在-半導體基板上形成一虛設間極,而在該虛設閉極 '、料導體基板之間插入一虛設閘極絕緣膜; 於該虛設閘極之兩側上之該半導體基板中形成一源極 雜質區域與一汲極雜質區域; 於該虛設閘極之兩側上在該半導體基板上一延 區域; 在源極側上於該虛設閘極之正下方形成該源極雜質 區域之一重疊區域; 移除該虛設閘極及移除在曝露於-從中移除該虛設閘 極的移除區域中之該虛設閘極絕緣膜; 在曝露於該移除區域中的料導體基板中形成一凹陷 形狀;ά及 在其中形成該凹陷形狀之該半導體基板上依序形成一 閘極絕緣膜與一閘極電極。 6.如請求項5之半導體裝置之製造方法, 其中在形成該延伸區域後執行形成該重疊區域之步 驟。 如請求項5之半導體裝置之製造方法 121724.doc 8. 其中在形成該虛設閘極後立即執行形成該重疊區域之 步驟。 如請求項5之半導體裝置之製造方法: 其中在將一間隔物絕緣膜形成於該虛設閘極之一側壁 上後執行形成該重疊區域之步驟。 9. 如請求項5之半導體裝置之製造方法, 其中藉由具有與該半導體基板之一晶格常數不同之一 晶格常數的一磊晶生長層來形成該延伸區域,以及 藉由該蟲晶生長層在該半導體基板中於該問極電極的 正下方引起一壓縮應力與一拉伸應力之一者。 10. 一種藉由一使用一絕緣閘極場效電晶體作為一單元之一 選擇電晶體的靜態隨機存取記憶體形成之半導體裝置, 該絕緣閘極場效電晶體包括 一半導體區域,其具有一第一半導體面與一連接至 該第一半導體面且相對於該第一半導體面具有一傾 第二半導體面,. 、 閘極絕緣膜,其係形成於該第一半導體面 第二半導體面上, 及該 一閘極電極,其係形成於包括介於該第—半 與該第二半導體面之間的一邊界上 體面 極絕緣膜上, “在内的該閑 一源極雜質區域,其係在該半導體區域中形 該第-半導體面内的該閘極電極重疊,而在 /為與 區域與該閘極電極之間插入該閘極絕緣膜;以及、5雜質 12I724.doc 厶厶I '及極雜質區域’其係形成於該半導體區域中而至 . 少在該第二半導體面之正下方; • 其中該沒極雜質區域與該半導體區域之間的一接面 "面係形成為較之介於該源極雜質區域與該半導體區域 - 之間的一接面介面更接近介於該第一半導體面與該第二 . 半導體面之間的該邊界之一狀態, 邊源極雜質區域之一側係連接至一位元線,以及 % ^ Z及極雜質區域之一側係連接至一單元電晶體之一 閘極電極。 u·如請求項1〇之半導體裝置, 其中該靜態隨機存取記憶體之一上拉電晶體之一汲極 雜質區域之一側係連接至一電源供應線。 12.如請求項10之半導體裝置, 其中該靜態隨機存取記憶體之一上拉電晶體之一源極 雜質區域之一側係連接至一電源供應線。 521724,doc
TW096131114A 2006-09-04 2007-08-22 Semiconductor device and method of manufacturing s TWI360227B (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006238626A JP4631833B2 (ja) 2006-09-04 2006-09-04 半導体装置

Publications (2)

Publication Number Publication Date
TW200818507A TW200818507A (en) 2008-04-16
TWI360227B true TWI360227B (en) 2012-03-11

Family

ID=39150285

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096131114A TWI360227B (en) 2006-09-04 2007-08-22 Semiconductor device and method of manufacturing s

Country Status (4)

Country Link
US (1) US7605424B2 (zh)
JP (1) JP4631833B2 (zh)
KR (1) KR101398497B1 (zh)
TW (1) TWI360227B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008177278A (ja) * 2007-01-17 2008-07-31 Toshiba Corp スタティック型半導体記憶装置
FR2933233B1 (fr) * 2008-06-30 2010-11-26 Soitec Silicon On Insulator Substrat de haute resistivite bon marche et procede de fabrication associe
FR2933234B1 (fr) * 2008-06-30 2016-09-23 S O I Tec Silicon On Insulator Tech Substrat bon marche a structure double et procede de fabrication associe
FR2933235B1 (fr) * 2008-06-30 2010-11-26 Soitec Silicon On Insulator Substrat bon marche et procede de fabrication associe
US7781830B2 (en) * 2008-07-16 2010-08-24 Promos Technologies Inc. Recessed channel transistor and method for preparing the same
US8420469B2 (en) 2010-07-12 2013-04-16 International Business Machines Corporation Schottky FET fabricated with gate last process
CN102446726B (zh) * 2010-10-13 2013-10-09 中芯国际集成电路制造(上海)有限公司 一种金属栅极的形成方法
US20130032876A1 (en) * 2011-08-01 2013-02-07 International Business Machines Corporation Replacement Gate ETSOI with Sharp Junction
US8772119B2 (en) * 2011-09-20 2014-07-08 Nanya Technology Corporation Fabricating method of transistor
JP5944266B2 (ja) * 2012-08-10 2016-07-05 ルネサスエレクトロニクス株式会社 半導体装置およびその製造方法
WO2017171752A1 (en) * 2016-03-30 2017-10-05 Intel Corporation Transistors including retracted raised source/drain to reduce parasitic capacitances
KR102277610B1 (ko) * 2017-06-29 2021-07-14 삼성전자주식회사 반도체 장치의 제조 방법
CN110970500B (zh) * 2018-09-28 2024-06-07 长鑫存储技术有限公司 晶体管及其形成方法、半导体器件
JP7319617B2 (ja) 2020-05-21 2023-08-02 株式会社東芝 半導体装置
KR102379156B1 (ko) * 2020-09-03 2022-03-25 현대모비스 주식회사 전력 반도체 소자 및 그 제조 방법
DE102021122629A1 (de) 2020-09-03 2022-03-17 Hyundai Mobis Co., Ltd. Leistungshalbleitervorrichtung und verfahren zur herstellung davon
CN115083918B (zh) * 2022-07-19 2022-11-04 合肥晶合集成电路股份有限公司 晶体管及其制造方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS49126281A (zh) 1973-04-04 1974-12-03
JPS508483A (zh) * 1973-05-21 1975-01-28
JPS58166758A (ja) * 1982-03-29 1983-10-01 Nec Corp 半導体装置の製造方法
JP2807718B2 (ja) * 1989-07-20 1998-10-08 セイコーインスツルメンツ株式会社 半導体装置およびその製造方法
JPH03280464A (ja) * 1990-03-29 1991-12-11 Toshiba Corp 半導体記憶装置
JPH0494575A (ja) * 1990-08-10 1992-03-26 Sony Corp Mis型半導体装置
JPH04171762A (ja) * 1990-11-02 1992-06-18 Olympus Optical Co Ltd 固体撮像装置及びその製造方法
JPH04245480A (ja) * 1991-01-30 1992-09-02 Fujitsu Ltd Mos型半導体装置およびその製造方法
JPH08213606A (ja) * 1995-02-06 1996-08-20 Fuji Electric Co Ltd 炭化ケイ素横形高耐圧mosfet
US6054355A (en) * 1997-06-30 2000-04-25 Kabushiki Kaisha Toshiba Method of manufacturing a semiconductor device which includes forming a dummy gate
JP4047492B2 (ja) * 1998-06-25 2008-02-13 株式会社東芝 Mis型半導体装置およびその製造方法
US6465842B2 (en) * 1998-06-25 2002-10-15 Kabushiki Kaisha Toshiba MIS semiconductor device and method of fabricating the same
KR100307636B1 (ko) * 1999-10-07 2001-11-02 윤종용 올라간 구조의 소오스/드레인을 갖는 전계효과 트랜지스터 및 그 제조방법
JP3777306B2 (ja) 2000-03-06 2006-05-24 株式会社東芝 半導体装置の製造方法
JP3492973B2 (ja) 2000-03-30 2004-02-03 株式会社東芝 半導体装置の製造方法
KR100372643B1 (ko) * 2000-06-30 2003-02-17 주식회사 하이닉스반도체 다마신 공정을 이용한 반도체 소자의 제조방법
US6974730B2 (en) * 2003-12-17 2005-12-13 Taiwan Semiconductor Manufacturing Co., Ltd. Method for fabricating a recessed channel field effect transistor (FET) device
JP4217603B2 (ja) * 2003-12-22 2009-02-04 株式会社東芝 半導体装置及びその製造方法

Also Published As

Publication number Publication date
JP4631833B2 (ja) 2011-02-16
US7605424B2 (en) 2009-10-20
KR101398497B1 (ko) 2014-05-23
TW200818507A (en) 2008-04-16
JP2008060497A (ja) 2008-03-13
KR20080021569A (ko) 2008-03-07
US20080054352A1 (en) 2008-03-06

Similar Documents

Publication Publication Date Title
TWI360227B (en) Semiconductor device and method of manufacturing s
TW569428B (en) Semiconductor memory cell and semiconductor memory device
JP5007017B2 (ja) 半導体装置の製造方法
CN104425510B (zh) 半导体结构及其形成方法
US7268042B2 (en) Nonvolatile semiconductor memory and making method thereof
US9276206B2 (en) Scalable and reliable non-volatile memory cell
KR20090021074A (ko) 반도체 기억 장치 및 그 제조 방법
TW201110350A (en) Semiconductor device and method of manufacturing the same
TW200404372A (en) Semiconductor integrated circuit device and method of manufacturing the same
US10096602B1 (en) MTP memory for SOI process
US7323379B2 (en) Fabrication process for increased capacitance in an embedded DRAM memory
US7432560B2 (en) Body-tied-to-source MOSFETs with asymmetrical source and drain regions and methods of fabricating the same
TW201214677A (en) EEPROM cell
TWI292609B (en) Semiconductor storage device
US7132751B2 (en) Memory cell using silicon carbide
JP2017204548A (ja) 半導体装置の製造方法
US9287277B2 (en) Semiconductor device and fabricating method thereof
KR20190059200A (ko) Soi 구조들을 사용하는 임베디드 메모리 및 방법들
JP4854955B2 (ja) 半導体装置及びその製造方法
TW200816397A (en) Flash memory device with single-poly structure and method for manufacturing the same
US20030197202A1 (en) Semiconductor integrated circuit device and manufacturing method thereof
JP5045686B2 (ja) 半導体装置の製造方法
KR100866125B1 (ko) 스위치드 스토리지 노드 콘택 구조를 이용한 디램
TW201236158A (en) Semiconductor device and manufacturing method thereof
JP2011096727A (ja) 半導体装置の製造方法

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees