[go: up one dir, main page]

TWI359568B - Data conversion diagnostic bit in a data converter - Google Patents

Data conversion diagnostic bit in a data converter Download PDF

Info

Publication number
TWI359568B
TWI359568B TW097116045A TW97116045A TWI359568B TW I359568 B TWI359568 B TW I359568B TW 097116045 A TW097116045 A TW 097116045A TW 97116045 A TW97116045 A TW 97116045A TW I359568 B TWI359568 B TW I359568B
Authority
TW
Taiwan
Prior art keywords
data
conversion
signal
bit
logic
Prior art date
Application number
TW097116045A
Other languages
English (en)
Other versions
TW200847644A (en
Inventor
Stuart H Urie
Harald Hieber
Original Assignee
Nat Semiconductor Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nat Semiconductor Corp filed Critical Nat Semiconductor Corp
Publication of TW200847644A publication Critical patent/TW200847644A/zh
Application granted granted Critical
Publication of TWI359568B publication Critical patent/TWI359568B/zh

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M7/00Conversion of a code where information is represented by a given sequence or number of digits to a code where the same, similar or subset of information is represented by a different sequence or number of digits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/10Calibration or testing
    • H03M1/1071Measuring or testing
    • H03M1/1076Detection or location of converter hardware failure, e.g. power supply failure, open or short circuit
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M1/00Analogue/digital conversion; Digital/analogue conversion
    • H03M1/12Analogue/digital converters

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Analogue/Digital Conversion (AREA)

Description

1359568 九、發明說明: 【發明所屬之技術領域】 别是關於資料轉換器 及新轉換資料已被讀 本發明係有關於資料轉換器,特 中所包含用以指示新資料轉換之完成 取之資料轉換診斷位元。 【先前技術】 資料轉換器包含類比至數位轉換 1儿 w 換 35 (analog-to-digital converters)、壓力感測器、和溫度咸 又饮測4。資料轉換器被 應用於諸如汽車或飛機之需要靈敏咸 至紙认娜之應用。資料轉換 器通常被用以感測關於系統運作之資#,諸如引擎之運作 參數。此等應用需要資料轉換器具有高可靠度和準確性以 確保其安全性。 類比式資料來源並將其 資料暫存器内以讓諸如 多數資料轉換器運作在取樣一 數位化。數位化後之資料被儲存於 微處理器之外部裝置得以自資料轉換器讀取之。多數資料 轉換器使用序列式資料介面以與外部裝置通信。一般而
言’序列式資料介面包含三種信號線:晶片選擇㈣
SeleC〇、時脈(Cl〇Ck)、以及雙向序列輸入/輸出(以下簡稱1/0) 資料。序列式周邊介面(SeHal PeHpheral Σ晰; spi)是 序列式資料介面的一種。 在於當使用序列式資料介面 之 資料轉換器的問題之_ 時’關於該資料轉換器之健全狀態其僅提供有限之資訊予 外界。當使用-序列式資料介面之時,此序列式資料^面 係用以讀取儲存於資料轉換器中資料暫存器内之資料。其 1359568 通常無法知道此資料轉換器是 疋古仍正常運作,因為 處理器透過序列式資料介面可 有微 疋碩取儲存於資料智 存器内之資料。儲存之資料可 ψ 幵了月匕疋舊的過時資料,因為眘 科轉換器已停止運作。例如,_ ,·θ " ,皿度感測器可能已經故障, 但一微處理器仍可繼續自資料塹 爷 «貝料臀存窃讀取相同之資 知此溫度感測器已不再正常運作。 不 使用資料轉換器中之序列 ^ ^ . 貝枓;丨面有貧料轉換器已 故障但資料介面仍繼續運作 員遇作之缺點,因此微處理器 取資料,並在資料實際上已過 " 過時或知壞時,尚以為資 有效的。此種情形在諸如汽直 Μ θ ^ ^ ^ 5飛機等需要靈敏感測之應 用疋無法接文的,因為錯誤龃 箝邊解凟之貧料可能會導致安全上 之問題。原始設備製造商. ι 女全上 λΛ f 表 & 商(0rigmal EqUipment ^如⑺;〇EMS)試圖利用外部之軟體和資料轉換. 仍正韦運作以克服前述之問題。但此 種方式並不令人滿意,因為 战电 U馮其對系統加入額外之成本和複 雜度。 【發明内容】 本發明提出一種用 袖 數位化類比輸入信號且於一或多 器包含-邏輯電路,用==轉換器,此資料轉換 之資料轉換診斷位元 帛一和第-邏輯狀態 士 此資枓轉換診斷位元在一轉換周期 W拖11換周期之數位輸出資料被讀取之時自-邏輯狀 另-邏輯狀態,當無轉換周期完成或先前之數位 貝料之讀取尚未執行時’此資料轉換診斷位元維持於 1359568 同一邏輯狀態。 本發明亦包含一種於資料轉換器中數位 號且於一或多個轉換周期提供數位輸出資料之輪^言 提供-資料轉換診斷位元,此資料轉換診斷位元= 和第二邏輯狀態;在一轉換周期完成且該轉換周期 自位:出貢料已被讀取之時,將前述之資料轉換診斷位元 自一邏輯狀態切換至另—邏輯狀態;以及當 疋 成或先前之數位輪出資料之讀 、=期完 換診斷位元維持於同一邏輯狀態。 貝枓轉 【實施方式】 斷位-據Π:,原理’一資料轉換器包含-資料轉換診 几,其中此貧料轉換診斷位元被切換以指示每 轉換周期之完成及何時轉換資料被讀取之。此二狀況2 換周期之完成及先前資料之讀取,p〇R或重置(咖 須已經發生方使得診斷位元產生切換。資料轉換診斷位^ =由連接至資料轉換器之一主處理器監測,以確認資料 轉換盗仍正常運作而新的資料轉換持續進行中。特 可以監測診斷位元之邏輯狀態,使得診斷位元之切換來^ 不新的數位化資料仍持續被讀取而資料轉換器仍持續運作 當中。反之’若診斷位元不再週期性地改變狀態或是在一 特定時間範圍内未改變狀態,則診斷位元之不切換表示t 枓轉換器不再提供任何新的資料而可能已經故障。 料使用序列式資料介面而其㈣暫衫㈣以儲存 待項取資料之資料轉換器,資料轉換診斷位元特別有用。 7 櫚位中㈣中,f料轉換診斷位元被嵌入轉換資料之資料 器任“在其他實施例中,資料轉換診斷位元係資料轉換 序列A:他資料襴位内之一資料位元,且伴隨轉換資料被 :輸出,或是輸出至一獨立之輸出接腳。 出二t轉換器之實例包含在每-溫度轉換周期結束時輸 兩:又身料之數位式溫度感測器’以及用以將諸如電壓、 :、-、或音訊資料等資料源數位化之類比至數位轉換器。 。。發明之資料轉換診斷位元可應用於所有形式之資料轉換 為’以提供此資料轉換器運作狀態(正常或故障)之指示。 β兒月中,資料轉換診斷位元之切換指診斷位元自一 、輯狀態轉換成另一邏輯狀態。換言t,當資料轉換診斷 2元處於一邏輯高位準之時,在每一新資料轉換及當轉換 2料已被讀取,則診斷位元被切換至一邏輯低位準。反之, 當貧料轉換診斷位元處於一邏輯低位準之時,在每一新資 料轉換及當轉換資料已被讀取,則診斷位元被切換至一邏 輯问位準。賣料轉換診斷位元維持於先前之邏輯狀態且將 不切換直到前述二條件(轉換完成且轉換資料被讀取)均成 立。 圖1係一資料轉換器之功能方塊圖,其中資料轉換診 斷位70依據本發明一實施例被加入其中。在此實施例中, 一資料轉換器10使用三線式序列式資料介面以數位化類 比輸入k號源,該序列式資料介面包含一晶片選擇信號(輸 入端16)、一輸入時脈信號(輸入端18)和一雙向序列資料 匯流排(輸入-輸出端(1/〇)2〇)。資料轉換器包含接收電 1359568 源供應Μ電壓之正電源供應端12,和連接至接地端電位 之接地端U。資料轉換胃1〇可以包含其他特定應用之輸 入/輸出信號’諸如警報輸出信號’其當數位化輸入信號超 過特=之預先定義之限制時而被確立(asserted)。此等資料 轉換器之料卿輸人/輸丨信號料本發明之運作並 於關鍵地位,故而並未顯示於圖i中。 貝料轉換器10包含-資料轉換電路26。資料轉換電 系Ik用途所特疋,其用以接收類比輸人信號並產生 數位化資料表示取樣之類比輸人_。_ 轉換器10係一數仿彳、田麻田貧科 數位式▲度感測器時,資料轉換電路26將 轉換。資料轉換電路%產生N位元數位式 ‘存器Μ :存於暫存器24之中。一介面電路22控制 之讀取和寫人。當轉換資料待讀取時,介面電 路1藉由利用一位址對暫存器24定址而操取儲存之資 ^ Η;· 之、N•位讀位輸出信號隨之被相式地輸出至序 :匯冰排2〇。依據本發明,一診斷位元邏輯電路28 轉換…產生-診斷位元,其在每-資料 轉換周期元成和當轉換資料已被讀取時發生切換。 :下配合圖2和圖3說明資料轉換器1〇中之診斷位元 轉作方式I 2例示依據本發明-實施例之資料 之運作波形。®3係依據本發明-實施例之 位 7C* 邏 雷 μ — + 診斷位元。 ^圖’其用以產生前述之資料轉換 首先參見圖2’資料轉換器1〇以-衫之頻率接收一 9 1359568 輸入時脈彳§號(波形32)。此輸入時脈信號控制轉換動作。 在本實施例中’資料轉換器1〇中之資料轉換電路26於運 作時產生各種控制及狀態信號。首先,當電源供應電壓增 加至一特定門檻值之上時,其產生一開機重置(p〇wer_〇卜 reset ;以下或簡稱p〇r)信號(波形33)。此p〇R信號產生 一内部重置動作,使得資料轉換器10内之所有電路和暫 存器重置成最初之起始狀態。其次,提供一資料重置 (RST_data)信號(波形34)以在資料轉換器1〇每一運作模式 變更時重置資料轉換器1〇之電路和暫存器。運作模式變 更可以包含改變數位輸出信號之解析度、關機模式、或資 料轉換器之其他運作功能。上述之RST_data信號與輸入 時脈信號同步。 資料轉換器1〇中之p〇R信號和RST—data信號之詳細 動作和功能和本發明之運作關係不大,除了此二信號係用 以重置資料轉換診斷位元。一般而言,資料轉換診斷位元 可以利用資料轉換器10中之任何適當信號加以重置。 身料轉換器10亦提供一轉換完成(Conv_Done)信號(波 形35)和-讀取完成(Read-D〇ne)信號(波形36)Q(:〇nv—D〇ne 矛輸入時脈k號同步,而Read_Done信號則和從資料 轉換器讀取資料之主處理器之通信時脈信號同步。
Conv—D〇ne信號指示在資料轉換周期完成且資料儲存於暫 —《亏 予益 可以自介面讀取時。Read_Done信號則指示在儲存 於貝料暫存器内之數位化資料正被諸如資料轉換器外部之 主處理β说〇_、 裔5貝取或剛被其讀取時。Conv_D〇ne信號和 1359568
Read—Done信號係彼此互相排斥的,換言之此二者絕不 會同時處於域立之狀態。
診斷位元邏輯電路28產生一資料有效(DAVprime)信 號(波形37),其係被用以產生資料轉換診斷位元 (Diag—Tog)(波形38)。資料轉換診斷位元每次資料轉換完 成及資料被讀取時發生切換。在本實施例中,資料轉換診 斷位元被嵌入N-位元數位輸出資料欄位之中。此外,資料 轉換診斷位元係嵌入於該N位元數位輸出資料欄位之最低 有效位元(least significant bit),而數位化資料則置於數位 輸出資料欄位之N-1最高有效位元之中。由於數位輸出資 料攔位僅在一新的轉換完成時被更新,因此資料轉換診斷 位元係在一先前之資料轉換和讀取先前轉換資料後之一轉 換周期切換,詳如後述》 以下配合圖3說明資料轉換器1〇中資料轉換診斷位元 之產生方式。參見圖3,診斷位元邏輯電路5()包含一用以 產生資料有效(DAVprime)信號之第一 D型正反器(D_fUp_ flop; D-FF)U1以及一用以產生資料轉換診斷位元(Diag_T〇g) L號之第二D型正反器U2。二個D型正反器ui和U2藉 由P0R信號(節點52)和RST一data信號(節點54)被重置》 D型正反器U1更由Read_Done信號(節點58)被重置。更 具體言之,一第一或閘(OR gate)U3對P0R信號(節點52) 和RST_data信號(節點54)執行一邏輯”〇R"運算。或閘(〇R gate)U3之輸出信號(節點56)連接至D型正反器U2之重置 知。一第二或閘(OR gate)U4對Read_Done信號(節點5 8) 1359568 56)執行一邏輯"〇R" $ ·點6〇)連接至D型 和或閘(OR gate)U3之輸出信號(節點 運算。或閘(OR gate)U4之輸出信號( 正反器U1之重置端。 d型正反器m之資料輸人端_4連接至電源供應 ㈣電壓’…正反器⑴之時脈端62料並接收
㈣。因此,當Conv_D〇ne信號確立之時,一 邏輯"值經由D型正反請輸送至其非反相輪出端⑼Μ 以做為DAVprime信號。在本實施例中,d型正反器⑴ 於Conv_Done之上升緣被觸發。 DAVprime信號(節點66)係做為D型正反器^之時脈 L唬。D型正反器U2之資料輸入端(D)68連接至其反相輸 出端(QZ)。D型正反器;;2之非反相輸出端(Q)7〇係資料轉 換診斷位元Diag_Tc^在此架構之下,當DAVprime信號 確立之時,Diag_T〇g信號先前邏輯狀態之反相紀錄至D型 正反器U2 ’造成資料轉換診斷位元之切換。在本實施例中, D型正反器U2係於DAVprime之上升緣被觸發。 以下配合圖2和圖3說明診斷位元邏輯電路之運作 以及資料轉換診斷位元之產生方式。在轉換資料已被讀取 後’資料轉換診斷位元(Diag—T〇g)切換於每一新資料轉換。 因此’ Diag一Tog位元之切換(自高位準至低位準或自低位 準至高位準)表示新轉換資料已被產生。因此,資料轉換器 正常運作中。 參見圖2 ’在時間1,P〇R信號確立而資料轉換器被 重置成最初之起始狀態。DAVprime和Diag_Tog信號均被 12 1359568
重置成邏輯低位準狀態。在第一資料轉換完成之後(時間 2) ’ Conv_Done信號被確立,DAVprime信號轉變成邏輯 1¾位準’及診斷位元Diag_Tog亦轉變成邏輯高位準,且 在DAVprime信號之上升緣,。其應注意Diag_Tog位元的 第一次切換係由於其被POR信號重置,且可用以表示第一 次轉換已經發生。第一次切換之後,Diag_Tog位元不再切 換’直到轉換完成且資料被讀取。如圖2所示,在第一次 切換之後(時間2),於時間3又有另一次轉換。由於其並 未讀取轉換資料,故Diag_Tog位元在Conv_D〇ne信號於 時間3確立時完全未再切換。 於時間2之資料轉換周期之後,轉換資料於時間4被 只取如Read一1^one信號所示。Read一Done信號重置d型 正反态U1 ’其使得DAVprime信號轉變至一邏輯低位準狀 態。於此時點,一轉換已然完成而轉換資料已被讀取。在 下-個轉換周期完成(時間5)而c〇nv—〇〇加信號被確立時, ⑽一信號轉變成邏輯高位準狀態,其觸發d型正反 窃U2。,而使# Dlag—T〇g信號被切換成邏輯低位準狀態。 當一轉換完成(時間3)且轉換資料之讀取已執行(時間 4)’則導致資料轉 -轉換器10中之資料轉換診斷位元進行切換 二個宜胃料轉換診斷位元之切換需要虛線方塊39内之 位元數:Γ二成立。在本實施例中’ Diag-T°g位元係嵌入 襴位中,且―位元之值不再更 出資料攔位之暫固存為:(時間5)。此係由於數位輪 僅在一轉換周冑完成之肖才更新。因 13 1359568 此在本實施例中’在虛線方塊39内之二個限定事件之 後,#斷位兀之切換係於c〇nv—D〇ne信號下一次確立之後 (時間5)發生。
在時間5的轉換之後,於時間6發生另一次轉換資料 之讀取。虛線方塊4〇内之二個事件導致Diag_T〇g位元在 位於時間7的下一個轉換周期之另一次切換。但時間7的 轉換周期之後,其無轉換資料之讀取。因此,Diag_T〇g位 7L並未切換。最後,當RST—data信號於時間8確立時, Diag_Tog位元被重置成一邏輯低位準狀態。 本發明之資料轉換器10中之資料轉換診斷位元僅在二 事件發生聘切換-即轉換周期完成和轉換資料之讀取。 因此’-主處理器可以監測診斷位元,做為資料轉換器是 否正常之指標。若資料轉換器運作正常,資料轉換診斷位 疋應在一特定時間長度内發生切換。當資料轉換診斷位元 超過特定時間長度仍未切換,則主處理器可以斷定資料轉 換器可能已經故障。 如前所述,在本實施例中,資料轉換診斷位元係嵌入 於N-位元數位輸出資料攔位内,其使得不需要額外之位元 用以輸出診斷位元,明之資料轉換診斷位元特 於具有可變解析度數位輸出信號之資料轉換器。在 下’當選擇低於最大解析度之解析度時,數位輪出資: 位之最低有效位元可以做為資料轉換診斷位元。圖 攔 :用以儲存-N位元數位輸出f料之資料暫存器⑽。: 貧料轉換器可以被設定成提供不同解析度之輸出資料時: 14 1359568 N-位元資料攔位之最低有效位元(DO)在選擇Ν-l或更低解 析度時被用以做為資料轉換診斷位元。當選擇N位元解析 度之時,最低有效位元(DO)係做為數位化資料之最低有效 位元,此時不提供資料轉換診斷位元。 在一實施例t ’前述之資料轉換器係一可以提供 位元至1 6-位元解析度溫度輸出信號之數位溫度感測器。 在此情形下,當選擇位元、14_位元或15位元解析度 之時’ 位元資料欄位中之最低有效位元被當成資料轉換 診斷位元。在多數應用中,最大解析度係做為工程應用, 而較低解析度則用在諸如汽車應用之感測應用。因此,將 資料轉換診斷位元運用於較低解析度之感測應用較為重 要,而對於工程應肖,資料轉換診斷位元可以省略,其可 以使用其他方式判定資料轉換器是否正常運作。 ,另一實施例中,其可以使用資料轉換器中任何其他 二:::内之:資料位元做為資料轉換診斷位元。本實施 4所牛出之將貧料轉換診斷位 # m ^ 兀嵌入數位輸出資料攔位僅 係用U不I巳。然而,對於傕 3|气 ^ 、 序列式資料介面之資料轉換 裔,嵌入資料轉換診斷位元具有 位开电Λ Γ*· , ~ 句特別之優點。藉由將診斷 位疋嵌入序列資料輸出,實
杻娜也h 夕斷功能不需要額外之I/O ㈣。與資料轉換器進行通 攔位之最π # π -备 主處理器僅需要監測資料 心聢低有效位兀。在其他實 資料襴位之最高有效位元广诊斷位元係戒入 位元以判定資料轉換器是否正常運作處理器係監測最高有效 以上說明描述資料轉換 岍位几應用於具有序列式資 15 1359568 料介面之資料轉換器,其僅包含有限之1/0終端提供輸出 控制或狀態信號。本發明之資料轉換診斷位元亦可以應用 於非序列式資料介面之資料轉換器’此時可提供一獨立之 1/0端點以輸出診斷位元。 以上詳細說明僅係用以例示本發明之特定實施例,其 並非用以限制本發明之範疇》在本發明範疇内可能進行許 多修改和變異。舉例而言,顯示於圖2之信號波形具有特 定之高/低邏輯狀態。然其應理解,只要反轉整個電路的極 性’則所有信號可以使用完全相反的邏輯狀態。此外,前 述Conv_Done信號和Read_Conv信號之脈波形狀對於本發 明之實施並非居於關鍵地位。只要資料轉換器提供某種用 以指示轉換周期完成和轉換資料讀取之信號,本發明之資 料轉換診斷位元即可以實施。本發明之範疇由以下之申請 專利範圍所界定》 【圖式簡單說明】 圖1係一資料轉換器之功能方塊圖,其中資料轉換診 斷位元依據本發明一實施例而被併入。 圖2例示依據本發明一實施例之資料轉換診斷位元之 運作波形。 圖3係依據本發明一實施例之診斷位元邏輯電路之示 意圖’其用以產生資料轉換診斷位元。 圖4依據本發明一實施例圖示一用以儲存_ N位元數 位輸出資料之資料暫存器。 1359568 【主要元件符號說明】 1-8 標示特定事件之時間點 10 資料轉換器 12 正電源供應端 14 接地端 16 晶片選擇信號輸入端 18 輸入時脈信號輸入端 20 雙向序列資料匯流排輸入/輸出端
22 介面電路 24 暫存器 26 資料轉換電路 28 診斷位元邏輯電路 32 輸入時脈(Clock)信號波形 33 開機重置(POR)信號波形 34 重置信號(Rst_data)波形 3 5 轉換完成(Conv_Done)信號波形
36 讀取完成(Read_Done)信號波形 37 資料有效(DAVprime)信號波形 3 8 資料轉換診斷位元(Diag_Tog)波形 3 9/40標示特定事件之虛線方塊 50 診斷位元邏輯電路 52 P0R信號節點/第一輸入信號 54 RST_data信號節點/第二輸入信號 56 邏輯或閘U3之輸出信號節點 17 1359568 5 8 Read_Done信號節點 60 邏輯或閘U4之輸出信號節點 62 D型正反器U1之時脈端 64 D型正反器U1之資料輸入端 66 D型正反器U1之非反相輸出端 68 D型正反器U2之資料輸入端暨反相輸出端 70 D型正反器U2之非反相輸出端 100 N位元數位輸出資料暫存器

Claims (1)

  1. ⑶ ^)68 十、申請專利範面·· 種用以數位化類比於 期提供數位輸出“ 戒且於一或多個轉換周 含: ' ’資料轉換器(1 2 3 4 5 6 7 8),該資料轉換器包 —邏輯電路(28),用w^ 態之資料轉換診斷位元(38)具有第一和第二邏輯狀 換周期完成且該轉換周資料轉換診斷位元在一轉 邏輯狀雄 、9力之數位輸出資料被讀取之時自一 、輯狀態切換至另一邏輯狀離,告 町日 之數位腎+ 3 〜、*…、轉換周期完成或先前 数位輸出資料之讀取 维持於同、雜# 木執订時,該資料轉換診斷位元 *付於同一邏輯狀態。 2. 如申請專利範圍帛1項之資料轉換器,更包含用以 儲存该數位輸出資料之資 存盗’該資料暫存器包含一 N位το數位輪出資料欄位 N . - ^ , )以將該數位輸出資料儲存成 N位或少於N位元之形式 ㈣仔珉 1個# # + # _ % 數位輪出資料欄位之N_ 或更少位το被用以儲存該數位 換診斷位元被儲存於該Μ元數奸出屮貝/時,該資料轉 效位元⑽)。 I數位輸出資料襴位之最低有 1 . 如申請專利範圍帛1項之資料轉換器,其中在一第 2 一轉換周期完成且該第一轉換周 3 J别 < 數位輸出資料ρ祜嗜 4 取之後’該資料轉換診斷位元 科被肩 5 科ί吳周期自—通短肤 6 態切換至另一邏輯狀態,該第二 7 換周期之後。 轉換周期跟隨於該第一轉 8 4_如申請專利範圍第1項之資 9 電路⑽包含: ㊉之資枓轉換器,其中該邏輯 ^59568 ~第一 D型正反器(U1),其具有一連接至一正電源供 應電壓之資料輸入端(64)、一連接並接收一第一信號之時 脈輸入端(62),該第一信號係用以指示一轉換周期之完成、 連接並接收一第二信號之重置端(6〇),該第二信號係用 以指示該資料轉換器之數位輸出資料之讀取、和提供一第 一輸出信號之非反相輸出端(66);以及 —第二D型正反器(U2),其具有一連接至其本身反相 輸出端之一資料輸入端(68)、一連接並接收該第一輸出信 唬之時脈輸入端(66)、一連接並接收一第三信號之重置端 (56),該第二彳§號係用以指示該資料轉換器之一重置狀態、 和一提供一第二輸出信號做為該資料轉換診斷位元之非反 相輸出端(70)。 5.如申請專利範圍第4項之資料轉換器,其中該邏輯 電路更包含: 一第一邏輯閘(U3),其對一第一輸入信號(52)和一第 一輸入信號(54)提供一邏輯或(1〇gicai 〇R)運算,該第一輸 入信號指示一開機重置狀態,該第二輸入信號指示該資料 轉換器之一運作模式變更狀況,該第一邏輯閘提供一輸出 #號(56)做為該第三信號且連接至該第二D型正反器之該 重置端;以及 一第一邏輯閘(U4),其在該第一邏輯閘之該輸出信號 和一第四k唬之間提供一邏輯或〇R)運算’該第四 信號指示該資料轉換器之數位輸出資料之讀取,該第二邏 輯閘提供-冑出信號(6〇)做為該第二信號且連接至該第一 20 1359568 D型正反器之該重置端。 6. 如申請專利範圍第2項之資料轉換器,更包含一用 以數位化該類比輸入信號之資料轉換電路和一用以輸出該 數位輸出資料之資料介面電路。 7. 如申請專利範圍第6項之資料轉換器其中該資料 介面電路包含一序列式資料介面(2〇)。 8. 如申請專利範圍帛!項之資料轉換器,其中該類比
    輸入信號包含-指示溫度之信號且該數位輸出資料包含所 量測之溫度資料。 如申請專利_ i項之資料轉換器,其中該類比 輸入信號包含-指示壓力之信號且該數位輪出資料包含所 量測之壓力資料。 種於資料轉換器⑽中數位化類比輪人信號且 一或多個轉換周期提供數位輸出資料之方法,該方法 含:
    提供一資料轉換診斷位元 第一和第二邏輯狀態; 該資料轉換診斷位元具有 之數位輸出資料已被 邏輯狀態切換至另 在一轉換周期完成且該轉換周期 讀取之時,將該資料轉換診斷位元自 一邏輯狀態;以及 當無轉換周期完成或先前之數位 執行時,將該資料轉換診斷位元維 一广買取尚未 如申請專利範圍第10項之方=狀態。 提供-資料暫存器’該資料暫存:含: L 3 — N位元數位 21 輪出資料櫚位(100)用六 輪出資料;Λ 存位元或少於n位元之數位 存出資料攔…-1個或更少位元被用〜 :該數位輸出資料時’將該資料轉換診斷: 位元數位輸出資料欄位之最㈣效位元⑽)。 12. 如申請專利範圍第u項之方法,更包含: 使用-序列式資料介面來輸出儲存於該N位元
    出資料欄位内之該數位輸出資料和該資料轉換診斷位元·』 13. 如申請專利範圍第1〇項之方法,其中該" 周期完成且該轉換周期之數位輸出資料已被讀取之時、 該資料轉換診斷位元自一邏輯狀態切換至另一邏 將 步驟包含: 〜之
    14.如申請專利範圍第1〇項之方法, k號包含一指示溫度之信號且該數位輸出 之溫度資料。 在一第一轉換周期完成 資料已被讀取之後,在第二 元自一邏輯狀態切換至另一 隨於該第一轉換周期之後。 且該第一轉換周期之數位輪出 轉換周期將該資料轉換診斷位 邏輯狀態’該第二轉換周期跟 其中該類比輪入 資料包含所量測 ,其中該類此輪入 出資料包含所量測 15.如申請專利範圍第1〇項之方法 信號包含一指示壓力之信號且該數位輸 之壓力資料。 十一、圖式 如次頁 22
TW097116045A 2007-05-08 2008-05-01 Data conversion diagnostic bit in a data converter TWI359568B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US91679807P 2007-05-08 2007-05-08
US12/015,884 US7602328B2 (en) 2007-05-08 2008-01-17 Data conversion diagnostic bit in a data converter

Publications (2)

Publication Number Publication Date
TW200847644A TW200847644A (en) 2008-12-01
TWI359568B true TWI359568B (en) 2012-03-01

Family

ID=39969031

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097116045A TWI359568B (en) 2007-05-08 2008-05-01 Data conversion diagnostic bit in a data converter

Country Status (5)

Country Link
US (1) US7602328B2 (zh)
JP (1) JP4789972B2 (zh)
KR (1) KR100989318B1 (zh)
DE (1) DE102008022258B4 (zh)
TW (1) TWI359568B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI731515B (zh) * 2019-12-17 2021-06-21 宏碁股份有限公司 電腦系統及用於儲存裝置的開機控制方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8489289B2 (en) * 2008-02-19 2013-07-16 Conti Temic Microelectronic Gmbh Converter for signals between a safety device and a safety control device for a vehicle
US20090207120A1 (en) * 2008-02-20 2009-08-20 Lin Min-Pao Method for fast switching interfaces in liquid crystal display of portable electronic device
US9865156B2 (en) * 2015-09-23 2018-01-09 Schneider Electric Systems Usa, Inc. System for contextualizing and resolving alerts

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5291197A (en) * 1988-07-13 1994-03-01 Nec Corporation One-chip data processor with built-in A/D converter for automatically repeating A/D conversions without instructions from a CPU
US5703583A (en) * 1995-10-30 1997-12-30 Delco Electronics Corporation Method and apparatus for sampling quadrature signals
KR20010018515A (ko) * 1999-08-19 2001-03-05 김종수 다채널 입력 아날로그/디지털 변환 데이터의 채널확인회로
US6703961B2 (en) * 2002-04-23 2004-03-09 Analog Devices, Inc. Serial interface for an analog to digital converter and a converter including such an interface
DE102005017542A1 (de) 2005-03-23 2006-09-28 Continental Teves Ag & Co. Ohg Verfahren zur Signalverarbeitung einer Mehrzahl analoger Eingangssignale mit einem gemeinsamen Analog-Digitaler-Wandler sowie geeignete Schaltungsanordnung

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI731515B (zh) * 2019-12-17 2021-06-21 宏碁股份有限公司 電腦系統及用於儲存裝置的開機控制方法

Also Published As

Publication number Publication date
JP2009021982A (ja) 2009-01-29
US20080278357A1 (en) 2008-11-13
US7602328B2 (en) 2009-10-13
KR100989318B1 (ko) 2010-10-25
DE102008022258A1 (de) 2008-12-24
DE102008022258B4 (de) 2021-10-14
TW200847644A (en) 2008-12-01
KR20080099186A (ko) 2008-11-12
JP4789972B2 (ja) 2011-10-12

Similar Documents

Publication Publication Date Title
TWI290630B (en) On-board diagnostic circuit for an integrated circuit, and method for performing real time diagnostic operations upon integrated circuit
TW201224763A (en) Dynamically configurable serial data communication interface
TWI359568B (en) Data conversion diagnostic bit in a data converter
KR100337413B1 (ko) 내부 집적 회로 버스를 포함하는 글로벌 직렬 버스에 제작시험 인터페이스를 연결하는 방법 및 장치
TWI358636B (en) System for time ordering events
TW200528984A (en) Lane testing with variable mapping
TWI590061B (zh) 內部整合電路資料通訊系統中的位址變換
WO2007038537A1 (en) Selectable real time sample triggering for a plurality of inputs of an analog-to-digital converter
KR102203693B1 (ko) 집적 회로들에 대한 듀얼 랜덤 비트들 생성기들에 기초한 탬퍼링 방지 시스템
CN113688078A (zh) 支持m.2接口兼容不同硬盘的实现方法和m.2连接器
CN105100649B (zh) 计数器、模数转换器以及图像感测器件
TWI269159B (en) Method and system for reading data from a memory
US20130342260A1 (en) Input circuit arrangement, output circuit arrangement, and system having an input circuit arrangement and an output circuit arrangement
CN111158291A (zh) 基于边沿控制的高精度pwm信号产生及检测系统
JP6594466B2 (ja) アナログデジタル変換を要求するためのデバイスおよび方法
US20030084363A1 (en) Bus interface
US8527822B2 (en) System and method for single terminal boundary scan
CN102052938B (zh) 使用组合信号的测试和测量仪器
TWI288871B (en) On-chip hardware debug support units utilizing multiple asynchronous clocks
WO2012040717A2 (en) Digital nrzi signal for serial interconnect communications between the link layer and physical layer
TWI583187B (zh) 資料處理方法及裝置
JP2012038201A (ja) 外部記憶装置およびそのパワーオンリセット方法
JP2007293845A (ja) 直列データ源からのデータを並列フォーマットで読取る方法および装置
US7558987B2 (en) Token-based trace system
TWI308961B (en) Frequency detector utilizing pulse generator and method thereof