TWI357045B - Lcd driver integrated circuit having double column - Google Patents
Lcd driver integrated circuit having double column Download PDFInfo
- Publication number
- TWI357045B TWI357045B TW095137520A TW95137520A TWI357045B TW I357045 B TWI357045 B TW I357045B TW 095137520 A TW095137520 A TW 095137520A TW 95137520 A TW95137520 A TW 95137520A TW I357045 B TWI357045 B TW I357045B
- Authority
- TW
- Taiwan
- Prior art keywords
- latch
- group
- data
- clock signal
- unit
- Prior art date
Links
- 239000000872 buffer Substances 0.000 claims description 81
- 239000004973 liquid crystal related substance Substances 0.000 claims description 42
- 230000004044 response Effects 0.000 claims description 21
- 239000000463 material Substances 0.000 claims description 11
- 230000015654 memory Effects 0.000 claims description 8
- 206010011469 Crying Diseases 0.000 claims description 3
- 230000002457 bidirectional effect Effects 0.000 claims 1
- 230000005540 biological transmission Effects 0.000 claims 1
- 235000012149 noodles Nutrition 0.000 claims 1
- 239000000126 substance Substances 0.000 claims 1
- 238000010257 thawing Methods 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 17
- 102100040862 Dual specificity protein kinase CLK1 Human genes 0.000 description 5
- 101000749294 Homo sapiens Dual specificity protein kinase CLK1 Proteins 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 238000000034 method Methods 0.000 description 3
- 230000008054 signal transmission Effects 0.000 description 3
- 102100040844 Dual specificity protein kinase CLK2 Human genes 0.000 description 2
- 101000749291 Homo sapiens Dual specificity protein kinase CLK2 Proteins 0.000 description 2
- 102200082887 rs33950093 Human genes 0.000 description 2
- 102100040856 Dual specificity protein kinase CLK3 Human genes 0.000 description 1
- 102100040858 Dual specificity protein kinase CLK4 Human genes 0.000 description 1
- PEDCQBHIVMGVHV-UHFFFAOYSA-N Glycerine Chemical compound OCC(O)CO PEDCQBHIVMGVHV-UHFFFAOYSA-N 0.000 description 1
- 101000749304 Homo sapiens Dual specificity protein kinase CLK3 Proteins 0.000 description 1
- 101000749298 Homo sapiens Dual specificity protein kinase CLK4 Proteins 0.000 description 1
- 241000282320 Panthera leo Species 0.000 description 1
- 239000003990 capacitor Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- XDDAORKBJWWYJS-UHFFFAOYSA-N glyphosate Chemical compound OC(=O)CNCP(O)(O)=O XDDAORKBJWWYJS-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 239000011257 shell material Substances 0.000 description 1
- 239000004575 stone Substances 0.000 description 1
- 239000010409 thin film Substances 0.000 description 1
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3685—Details of drivers for data electrodes
- G09G3/3688—Details of drivers for data electrodes suitable for active matrices only
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0271—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
- G09G2320/0276—Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Hardware Design (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical & Material Sciences (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Optics & Photonics (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Description
21849pifl 修正日期:1〇〇年8月is日 爲第95137520號中文說明書無劃線 六、發明說明: 【發明所屬之技術領域】 本發明是關於液晶顯示器(LCD),且更特定言之,是 關於一種驅動LCD之LCD驅動器積體電路(LDI)。 【先前技術】 一般而言,液晶顯示器(LCD)包含LCD面板、閘極 驅動器以及源極驅動器。LCD面板可包含:下部玻璃基板 (TFT陣列),薄電晶體及像素電極排列於其上;上部玻璃 基板,其包含用於色彩表示之色彩過濾器及共同電極;以 及在下部玻璃基板與上部玻璃基板之間的液晶。又,、線性 偏振可見光之起偏振板可附著至上部及下部玻璃基板之兩 個側表面'。 在TFT陣列中,多個源極線及多個閘極線經排列以連 接呈矩陣形式之像素。每一像素可具有薄膜電晶體(TFT) 及電容器。 閘極驅動器順序地驅動TFT-LCD面板之閘極線。源極 驅動器將可為視訊信號之數位資料(源資料)轉化為類比 電壓以驅動LCD面板之源極線。 圖1是通用LCD驅動器積體電路(LDI) 1〇〇之方塊 圖。參看圖1,LDI 1〇〇包含降低擺幅之差動信號傳輸 (RSDS)接收器110、資料暫存器單元12〇、移位暫存器 單元130、資料鎖存器單元140、解碼器15〇以及輸出緩衝 器 160。 RSDS接收器11〇接收來自中央處理單元(cpu)(未 1357045 21849pifl 修正日期·· 100年8月18日 爲第95137520號中文說明書無劃線修正本 圖示)的多個數位信號〇〇〇1>、1)〇〇1^、1)〇11)、1)〇11^、、 D22P 及 D22N。數位信號 D00P、D00N、DO IP、DO 1N、…、 〇22P及DMN可根據rSDS方法予以傳輸。資料暫存器單 元120並列接收且儲存來自RSDS接收器11〇之3χΝ位元 資科(Ν表示驗每—通道的位元之數目 > 此處,Ν 设定為6。亦即,假定每一通道資料為6位元長。 回應於自移位暫存器單元13〇接收之鎖存時脈信號而 ,儲存於資料暫存器單元12〇 t之資料傳輸至#料鎖存器 單兀140。當關於所有通道(n個通道)之通道資料儲存於 資料鎖存H單S MG t時’資料鎖存器單元14()回應於第 —時脈信號CLK1㈣nxN位元資料雜至解碼器⑽n 表示通道之數目)。 解碼器150每次自資料鎖存器單元14〇接收η通道資 料,且分別輸出對應於η通道資料之伽瑪電壓(gamma v〇ltage>輸出緩衝器160緩衝來自解碼器15〇之伽 以產生驅動電壓Υ卜Y2、Y3、…、Yn-2、Yn-i及Yn且 ^動電壓 Υ1、Υ2、Υ3、…、Yn-2、Yn-UYn 輸出至 對應源極線(通道)。 LDI100更包含邏輯控制器(未圖示)。邏輯控制器回 應於自CPU輸出之控制信號而控制LDn〇〇之操作。 圖2是習知LDI 200之方塊圖。參看圖2,類似於通 =Lm,習知LDI包含移位暫存器單元咖及鳩、 1料鎖存器單元220a及220b、解碼器23〇a及23%、輸出 緩衝器240a及240b,以及邏輯控制器25〇。習知ldi 1357045 21849pifl 爲第95137520號中文說明書無劃線修正本 修正日期:100年8月18日
V 更包含輸入信號墊單元(input signal pad unit) 260,經由 其接收外部信號。亦可包含其它組件。 &
在習知LDI 200中,移位暫存器單元21如及21肋、 資料鎖存器單元220a及220b、解碼器230a及23%以及 輸出緩衝器240a及240b分別成列定位於邏輯控制器25〇 之右側及左側。亦即,邏輯控制器25〇位於積體 晶月之中心;移位暫存!!單元鳩、資料鎖存器單元 22〇b、解碼器230b以及輸出緩衝器24〇b之第一群組成列 排列於邏輯控制器250之左侧;且移位暫存器單元210a、 貧=鎖存n單元22Ga、解碼_ 23Ga錢·輯器施 之弟一群組成列排列於邏輯控制器250之右侧。
η習二LDI通常具有以上直列式結構(in-line Γ 其中輸出緩衝器沿晶片之長邊緣成列排列,且 中,長之長邊緣愈長。因此,在習知LDI -可大於短邊緣之長度達十倍,且通道愈 ί。出特徵可愈不良且/或晶片製造可愈加困 座 之長邊緣之長度亦可導致對 之顯示器系_重限制。 把些實施例可提供一種用於液晶顯示器 的改良之輸㈣频電路(IC),其可财通道之間 拍秘特徵,以及具有所述1C之LCD。 ίο驅動些實施例’提於LCD之驅動器 匕各第一移位暫存器單元、第一資料鎖存器 7 1357045 21849pifl 修正曰期:100年8月18日 爲第95137520號中文說明書無劃線修正本 單元、第一及第二解碼器,以及第一及第二輸出緩衝器。 第一資料鎖存器單元經組態以回應於由第一移位暫存器單 元產生之時脈信號而接收且儲存第一及第二群組通道資料 (second group channel data )。第一解碼器經組態以接收第 一群組通道資料且輸出對應於第一群組通道資料之伽瑪電 壓。第二解碼器經組態以接收第二群組通道資料且輸出對 應^第二群組通道資料之伽瑪電壓。第一輸出緩衝器沿驅 動器1C之第一長邊緣定位,且經組態以緩衝對應於第一群 組通道資料之伽瑪電壓,以便驅動LCD之對應通道。第二 輸出緩衝器沿驅動器1C之第二長邊緣定位,且經組態以緩 衝對應於第二群組通道資料之伽瑪電壓,以便驅動LCD之 對應通道。 第-移位暫存器單元可在第一方向令移位以產生第一 鎖存時脈錢’且經改變以在第二方財移仙產生第二 鎖存時脈㈣。回應於驅動H IC巾所產生 而改變第-移崎存科元之純方向。 根之其㈣關,提供餘LCD之驅動器 ,動3 1C包含移位暫存器單元、㈣鎖存器單元 回酿咖。編存11單视组態以 單元產生之鎖存時脈信號而接收且儲 已解;i道資料以::通道資料且輸出對應於 瑪電壓,以便】出緩衝器經組態以緩衝伽 分散在第-至第四區塊中^後衡盗 弟至第四&塊之輸出緩衝器
21849pifl 爲第 9513752Q 修正日期:100年8月18日
罪近ic之長邊緣對準(意即,與其緊密隔開)。 之中心處它例中,邏輯控制器可更包含於驅動器1C 輯控制器分別二祕且第三及第四區塊可相對於邏 單元以及資料鎖下部;。移位暫存器 動器Sit另外其它實施例的用於液晶顯示器之驅 B曰片,括胁液晶顯示11之矩雜動11積體電路 Si緣ί第一及第二對立長邊緣以及第-及第二t =:L出緩衝器’其鄰近第-長邊緣且沿第-長邊: 之第二輸出緩電路晶片中提供用於液晶顯示器 伸。、、如’八鄰近第二長邊緣且沿第二長邊緣延 -輪輪=;=趙電路晶片中在第 且在矩形驅動器積體電“ 之資料計解碼讀第二解之間提供用於液晶顯示器 形驅在另外其它實施例中,在矩 衝h 體電片中在第—輸出緩衝11與第二輪出緩 =間提供用於液晶顯示器之第—解碼器及第二解石馬 間提供==路:曰:片:在第—解碼器與第二解,器之 哭。^、液日日顯μ之第-資料鎖存器及第二資料鎖存 °°。最後’在矩形驅動n積體電路晶片中在第—f料鎖存 1357045 2l849pifl 修正日期:100年8月18日 95137520 器與第二#料鎖存器之間提供躲液晶顯示器之第一移位 暫存器及第二移位暫存器β 在另外其它實關中,第—及第二輸出緩衝器亦鄰近 第短邊緣。驅動器積體電路更包含矩形驅動器積體電路 中的鄰近第-邊緣且沿第一邊緣延伸之用於液晶顯示器之 第三輸出緩衝器,以及矩形驅動器積體電路晶片中的鄰近 第二長邊緣且沿第二長邊緣延伸之用於液晶顯示器之第四 輸出緩衝器。第三及第四緩衝器亦鄰近第二短邊緣。 【實施方式】 下文中參看所附圖式更充分地描述本發明,在所附圖 式中展示本發明之實例實施例。然而,本發明可體現於許 夕不同形式中,且不應被視作限於本文t所陳述之實例實 施例。實情為,提供此等實例實施例以使得本揭露内容將 徹底且完整,且可向熟習此項技術者充分傳達本發明之範 疇。在圖式中,為了清晰起見,可誇示層以及區域之尺寸 以及相對尺寸。 應瞭解,當元件或層被稱作“在另一元件或層上”、 “連接至”、“耦接至”或“回應於,,另一元件或層時, 其可直接在另一元件或層上、直接連接、耦接至或回應於 另一元件或層’或可存在插入元件或層。相反’當元件被 稱作“直接在另一元件或層上”、“直接連接至” 、《直 接耦接至”或“直接回應於”另一元件或層時,不存在插 入元件或層。全篇中相同數字是指相同元件。如本文中所 使用,術語“及/或”包含相關列出項中之一或多者的任何 21849pifl 爲第95137520號中文說明書無劃線修正本 修正日斯⑽年8月18曰 及所有組合(混合)且可縮寫為“广。 應瞭解,儘管在本文中可使用術語第一、第二'第二 等來描述各種元件、組件、區域、層及/或區段,但此等: 件:組件、區域、層及/或區段不應受此等術語限制。此等 術浯僅用以將區分元件、組件、區域、層或區段與另一區 域、層或區段❶因此,在不脫離本發明之教示的情況下’ 可將以下論述之第一元件、組件、區域、層或區段稱為第 二元件、組件、區域、層或區段。 為了容易描述,本文中可使用空間相對術語(諸如“之 下’二“下方”、“下部”、“上方,,、“上部”及其類 似術語)來描述如圖中所說明的元件或特徵與另一(此) 元件或特徵之關係。應瞭解,除圖中所描繪之方位之外, 空間相對術語意欲涵蓋裝置在使用或操作中的不同方位。 舉例而言,若倒轉圖中之裝置,則描述為在其它元件或特 徵下方或“之下”之元件將定向於在其它元件或特徵 “上方’’。因此,例示性術語“下方,’可涵蓋上方與下方 兩種方位。結構及/或裝置可以另外方式予以定向(旋轉 90度或在其它方位)且本文中所使用之空間相對描述詞可 相應地加以解釋。 本文中使用之術語僅為描述特別實施例之目的,而非 意欲限制本發明。如本文中所使用’除非本文另行清楚表 明,單數形式“一’’(“a”、“an”)及“所述,,亦意欲 包含複數形式。應進一步瞭解,術語“包括” (“comprises”及/或“comprising”)當用在本說明書中 1357045 21849pifl 爲第95137520號中文說明書無劃線修正本 修正日期:1〇〇年8月18日 時,規定所述特徵、整數、步驟、操作、元件及/或組件之 存在’而不排除存在或添加一或多個其它特徵、整數、步 驟、操作、元件、組件及/或其群組。 本文中參看平面圖來描述本發明之實例實施例,該等 平面圖是本發明之理想實施例之示意圖。因此,應預期到 圖的形狀由於(例如)製造技術及/或公差的變化。因此, 本發明之實例實施例不應被視作受限於本文中所說明的區 域之特定形狀,而應包含由(例如)製造引起的形狀偏差。 因此,圖中說明之區域本質上是示意性的且其形狀並非意 欲說明裝置之區域的實際形狀且並非意欲限制本發明之範 疇(除非本文中明確如此定義)。 亦請注意,在一些替代實施例中,可將給定區塊之功 能性分離為多個區塊且/或可至少部分地整合兩個或兩個 以上區塊之功能性。 除非另有定義,否則本文中使用之所有術語(包含技 術及科學術語)具有與一般熟習本發明所屬之技術者所通 常瞭解的相同意義。應進一步瞭解,諸如常用詞典中所定 義之術5吾的術s吾應被遇為具有與其在相關技術及本申請案 之情形下之意義相一致的意義,而不應在理想化或過於正 式的意義上進行解釋(除非本文中明確如此定義)。 圖3是根據本發明之一些實施例的液晶顯示器驅動器 積體電路(LDI) 300之方塊圖。參看圖3,LDI 300包含 邏輯控制器350、第一至第四區塊3〇a、3〇b、30c及30d 以及輸入信號墊單元360。 12 1357045 21849pifl 爲第95m52〇號中文說明書無劃線修正本 修正日期· 1〇〇年8月18日 邏輯控制器350回應於自中央處理單元(cpu)(未圖 示)接收之控制信號(未圖示)而控制LDI 3〇〇之操作。 輸入信號墊單元360包含多個墊,經由其接收外部信號。 又,雖然未在圖3中展示’但類似於通用 可更包含資料接收器(例如,降低擺幅之差動信號傳輸 (RSDS)接收H)以及㈣暫存器。資料接收器以及資料 暫存器可定位成靠近輸入信號墊單元36〇。亦可提供其它 組件。 八八 。第一至第四區塊3〇a、30b、30c、30d包含移位暫存器 單元310a、310b、310c及31〇d ;資料鎖存器單元32〇a、 320b、320c 及 320d ;解碼器 330a、330b、330c 及 330d ; 以及輸出緩衝器340a、340b、340c及34〇d。 , 第一及第二區塊30a及3〇b相對於邏輯控制器35〇位 於第:區域上(在圖3中說明為邏輯控制器35()之右侧), 且第二及第四區塊30(;及3〇(1位於對立區域上(在圖3中 說明為邏輯控制器350之左側)。舉例而言,第一區塊地 位於LDI 300之右底部,且第二至第四區塊鳥、*及 30d自第一區塊30a以反時針方式順序地定位。 因此’ LDI 300可被認為具有雙行結構 (諸如習知LDI 200)之上部與另一晶片(諸如習知咖 之二下部組合成X軸對稱。自每—輸出緩衝器輸出之 #號可别往晶片之長邊緣300a、3〇〇b,亦即,輸出緩衝哭 34如、3働、3他及观綠成靠近晶片之長邊緣綱&、 3_。因此,移位暫存器31()a及雇經排列成在 13 1357045 21849pifl 修正日期:100年8月18日 爲第95137520號中文說明書無劃線修正本 中心處面向移位暫存器31〇c及31〇d。具體言之,移位暫 存器310a、310b、310c&310d;資料鎖存器單元32〇a、 320b、320c 及 320d ;解碼器 33〇a、33〇b、33〇c 及 33〇d 以 及輸出緩衝器340a、340b、340c及340d在自晶片之中心 至其邊緣的方向中順序地定位。
現將描述根據本發明之一些實施例的LDI 3〇〇之基本 操作。在LDI 300中,傳遞至資料接收器(例如,RSDS 接收器)(未圖示)之通道資料儲存於資料暫存器(未圖示) 中,且回應於由移位暫存器單元31〇a、31〇b、31〇c&3i〇d 產生之鎖存時脈信號而被傳輸至資料鎖存 遍'遍及迦。當所有通_供//=鎖=單 7C 320a、320b、320c及320d時,回應於主輸出時脈信號 CLK1而將通道資料傳輸至解碼器330a、330b、330c及 330d。解碼器330a、330b、33〇c及删輸出對應於各別 通道資料之伽瑪電壓,且輸出緩衝器34〇a、34〇b、34〇c 及340d緩衝伽瑪電壓並施加經緩衝伽瑪電壓至面板 (未圖示>LDI300之以上基本操作可與通用Lmi〇〇之 基本插作相回。 然而,LDI 300之結構亦可不同於習知Lm之結構。 由於根據本發明之—些實施例之咖的内部電路如圖 3中所說明般排列,LDI期之整合程度可高於習知咖 (諸如圖2之LDI 200)之整合程度,在習知⑽中輸出 緩^疋沿晶片之單-長邊緣對準。另外,根據本發明之 一些只施例之LDI獅中的通道之數目可為習知弧2〇〇 1357045 2l849pifl 爲第95137520號中文說明書無劃線修正本 修正日期:100年8月18日 中之通道之數目的兩倍,而T DT >* 1= * 七e —姑 而LDI 300之長邊緣3〇Oa、300b 之長度可專於習知LDI 200 ^ ^ α Λ 心贡遭緣之長度》換言之,假 ^通道之數目相同’則LDI 3⑻之長邊緣綱a、獅之長 =約為LDI 200之長邊緣之長度的—半其可改良通道 之間的輸出特徵。
如圖3中所說明,移位暫存器單元遍至遍經串 =連接且在垂直方向中連接,並可根據相㈣序順序地驅 動。因此,若上部及下部區塊共用移位暫存器單元3i〇a 至31〇d,則可顯著減小晶片尺寸。
仍參看圖3 ’根據本發明之—些實施例_於lcd之 驅動器積體電路可包含祕LCD之矩形驅動器積體電路晶 片300’其分別包含第一及第二對立長邊緣雇、3_且 士別包含第-及第二對立短邊緣聽、3_ ^在矩形驅動 器積體電路晶片300中提供用於液晶顯示器之第一輸出緩 衝器340c,其鄰近第一長邊緣3〇〇3且沿第一長邊緣3〇加 延伸。在矩形驅動器積體電路晶片300中提供用於液晶顯 示器之第一輸出緩衝器340d,其鄰近第二長邊緣3〇〇b且 沿第二長邊緣300b延伸。在一些實施例中,在矩形驅動器 積體電路晶片300中在第一緩衝器340c與第二緩衝器 340d之間分別提供用於LCD之第一解碼器及第二解碼器 330c、330d。在矩形驅動器積體電路晶片300中在第一解 碼器330c與第二解碼器330d之間亦分別提供用於Lcr)之 資料鎖存器320c及移位暫存器3i〇c、31〇d。 更具體言之,在一些實施例中,在第一輸出緩衝器 15 1357045 21849pifl 修正日期:1〇〇年8月18日 爲第95137520號中5:說明書無劃線修正本 C與第二輸出緩衝器蘭之間提供第-解碼器33〇c及 第二解碼器33G6在第-解碼器33Ge與第二解碼器· 之間提供第一資料鎖存器320c及第二資料鎖存器遍。 最後,在第—資料鎖存器320c與第二資料鎖存器32〇(1之 間提供第一移位暫存器310c及第二移位暫存器31〇d。 在其它實施例中,第一及第二輸出緩衝器34〇c、34〇d 亦鄰近矩形驅動器積體電路晶片3〇〇之第一短邊緣此, 且提供第三輸出緩衝器340b及第四輸出緩衝器34〇a。第 三輸出緩衝器340b鄰近第一長邊緣30〇a且沿第一長邊緣 300a延伸,且亦鄰近矩形驅動器積體電路晶片3〇〇之第二 短邊緣300d。第四輸出緩衝器34〇a鄰近第二長邊緣3〇〇|? 且沿第二長邊緣3〇〇b延伸,且亦鄰近矩形驅動器積體電路 晶片300之第二短邊緣3〇〇d。 圖4是根據本發明之其它實施例的LDI 400之方塊 圖。參看圖4 ’ LDI 400之構造可類似於圖3之LDI 3〇〇之 構造。 然而,由於上部及下部區塊共用移位暫存器單元及/ 或資料鎖存器單元,根據本發明之此等其它實施例的LDI 4〇〇可與根據本發明之先前所述實施例的LDI 3〇〇區別開 來。具體言之,第一及第二區塊共用移位暫存器單元41〇ab 及/或資料鎖存器單元420ab,且第三及第四區塊共用移位 暫存器單元410cd及/或資料鎖存器單元420cd。亦即,在 LDI 400中’上部及下部區塊共用移位暫存器單元與資料 鎖存器單元。在其它實施例中,其可僅共用移位暫存器單 1357045 21849pifl 修正日期:100年8月18日 爲第95137520號中文說明書無劃線修正本 ,元或資料鎖存器單元。 在習知LDI 200中,移位暫存器單元21加及21〇1)通 常固定在一方向中。可藉由使用外部方向控制信號SHL來 控制移位暫存器單元2i〇a及2i〇b之方向。當LDI 2〇〇安 裝於LCD上時’ 向控翁號狐轉於高邏輯位準或 低邏輯位準。因此,移位暫存料元黯及2亦固定 在一方向中。 # 相反,在根據本發明之一些實施例的LDI 400中,移 位暫存器單元41〇ab及41〇cd移位之方向可在内部予以控 f。亦即,在Lm·中,即使外部方向控制信號SHL維 f於邏輯純準或邏輯低鱗,仍可藉由錢⑸中所產 之内4方向控制信號(未圖示)來改變移位暫存器單元 410ab及41〇cd之移位方向。 因此’根據本發明之—些實施例,移位暫存器單元 41〇ab,41Ged^^之數目不必等於通道之數目。由於 _ 接收^對於每—時脈錢接收3通道資料(18 =麟),相移位暫存器單元之位元之數目可為通道之 夕二二/3。假定通道之數目n為1026 ’則習知LDI 200 =m^2i()a*2i〇b的位元之數目可總計 1〇26/^342。亦即,可需要祀位元移位暫存器單元心 j,在LDI 400中,移位暫存器單元41〇此及4则 γΐ^部區塊共用,且移位暫存11單元41Gab及她d ^ 子时可產生兩個鎖存時脈信號LATCLK。因此, 移位暫存器之數目可減少為習知LDI 200使用之 17 21849pifl 修正曰期:100年8月18曰 爲第95137520號中文說明書無劃線修正本 ^位Ϊ存器之數目的—半。然;而,由於可需要用於改變晶 片之邊緣處的移位暫存器之方向的時序區段,可更添加i 位元冗餘移位暫存ϋ或2位元職移位暫存器。因此,在 本發明之-些實施财,移㈣存H單元410ab及41〇cd 之位70之數目L可由下式確定: “Mh2)]+r (1), 其中η表不通道之總數目,k表示RSDS接收器每次 接收之通道之數目(例如,k為3),[表示冗餘移位暫存 11之數目(例如’Γ為1或2),且[]表示上舍入(roundup), 其十畲n/(kx2)不為紐時,計算纽雄a)之下一較高 整數。 假定通道之數目為1026,則在本發明之一些實施例 中,組成移位暫存器單元41〇ab及410cd之移位暫存器之 數目可為 1026/6 + 1 = 172 或 1026/6 + 2 = 173。 移位暫存器單元41〇ab及410cd產生將以時脈週期之 間隔予以順序啟動的鎖存時脈信號。更具體言之,移位暫 存器單元410ab及410cd在一方向中移位以產生鎖存時脈 仏號’且隨後變為在另一方向中移位以產生鎖存時脈信 號°在此狀況下,在晶片中可在内部改變方向控制信號以 改變移位暫存器單元41〇ab及410cd之移位方向。 亦可認為圖4中所說明的本發明之實施例提供用於液 晶顯示器之驅動器積體電路,其包含用於液晶顯示器之矩 形驅動器積體電路晶片400,矩形驅動器積體電路晶片400 分別包含第一及第二對立長邊緣4〇〇a、400b且分別包含第 2l849pifl 修正日期:100年8月18曰 爲第95137520號中文說明書無劃線修正本 —及第二對立短邊緣400c、400d。在矩形驅動器積體電路 晶片400中提供用於LCD之第一輸出缓衝器340c,其鄰 近第一長邊緣40〇a且沿第一長邊緣4〇〇a延伸。在矩形驅 動器積體電路晶片400中提供用於LCD之第二輸出緩衝器 340d,其鄰近第二長邊緣4〇〇b且沿第二長邊緣4〇〇b延伸。 亦可認為此等實施例分別包含矩形驅動器積體電路晶 片400中在第一輸出緩衝器34〇c與第二輸出緩衝器34〇d 之間的用於LCD之第一解碼器330c及第二解碼器33〇d, 且分別包含矩形驅動器積體電路晶片4〇〇中在第一解碼器 33〇c與第二解碼器330d之間的用於液晶顯示器之資料^ 存器420cd及移位暫存器41〇cd。 亦可認為此等實施例包含矩形驅動器積體電路晶片 4〇〇中用於LCD之第三輸出緩衝器340b,其鄰近第一長邊 緣400a且沿第一長邊緣400a延伸,且亦鄰近第二短邊緣 400d;以及矩形驅動器積體電路晶片4〇〇中用於lcd之第 四輸出緩衝器340a,其鄰近第二長邊緣4〇%且沿第二長 邊緣400b延伸,且亦鄰近第二短邊緣4〇〇d。。 一 圖5A是說明根據本發明之一些實施例的圖4之移位 暫存器單元410ab之狀態的圖。圖5B是根據本發明之— 些實施例的圖4之移位暫存器單元41〇此所產生之 脈信號之時序圖。 子時 參看圖5A,移位暫存器單元41〇ab在自第一位元 暫存器<1>至第i+Ι位元移位暫存器<1+1>的方向(= 右方向)中(51至56)執行順序位元移位,其中之°丨=二 1357045 21849ρΐΠ 爲第95137520號中文說明書無劃線修正本修正曰期:100年8月18曰 於或等於3的一整數。回應於第一位元移位暫存器<1:>至 第i位元移位暫存器<i>分別執行位元移位(圖5B<U) 時產生之鎖存時脈信號LATCLK<1>、...、LATCLK<i-2>、 LATCLK<i-l>& LATCLK<i>’資料鎖存器單元42〇ab鎖存 第一群組通道資料。第一群組通道資料是將經由第一區塊 之解碼器330a及輸出緩衝器340a被供應至LCD面板的通 道資料。 在完成由第i+Ι位元移位暫存器<i+l>進行之位元移 位(56)之後’移位暫存器單元4l〇ab改變移位方向且第 1-1移位暫存器執行位元移位(57)。亦即,對於鎖存時脈 信號LATCLK<i+l>與下一鎖存時脈信號LATCLK<i+2>之 間的時間間隔DT,改變内部方向控制信號,從而改變移 位暫存器單元410ab之移位方向。因此,由第卜!位元移 位暫存器<丨-1>至第一移位暫存器〇順序執行位元移位。 回應於藉由第i+Ι位元移位暫存器<1+1>且自第W位 兀移位暫存器<i-l>至第一移位暫存器順序執行位元移 位(圖5B之L2)時產生之鎖存時脈信號LATCLK<i+2>、 LATCLK<i+3>,…,資料鎖存器單元42〇ab鎖存第二群組 通道資料。第二群組通道資料是將經由第二區塊之解碼器 330b及輸出缓衝器340b被供應至];^^面板的通道資料。 如以上所述,根據本發明之一些實施例,上部區塊及 下部區塊共⑽位暫存H單元,賴此,鎖存時脈信號可 由1位元移位暫存器啟動兩次。在此狀況下,由於移位暫 存裔通常不可連續產生兩個鎖存時脈信號,更添加冗餘移 20 1357045 21849pifl 修正日期:1〇〇年8月μ日 爲第95137520號中文說明書無劃線修正本 位暫存器<钎1>。 移位暫存器單元410cd之操作亦可類似於移位暫存芎 單元41〇ab之操作,且因此,將省略對移位暫存器單^ 410cd之詳細描述。 現將參看圖4概述移位暫存器單元41〇ab及41〇cd之 總操作。參看圖4,在(例如)自第一及第二區塊所妓用 之移位暫存器單元410ab之左側第-暫存器開始的^ 412標記之右方向巾執行位元移位,且位元移位之方 為(例如)自右侧最後暫存器<i+1>開始的左方向。因此, ,左方向中執行位元移位,位元移位之方向再次自左侧 後暫存器在右方向巾改變,且隨後,在右方㈣執行位 ^位二為了改變移位方向’將⑽方向控制信號之邏輯位 =順序變為邏輯高轉Η _>_低_ t 二 H,或變為邏輯低位準L_>邏輯高位準H 邏輯低^準位^ 鎖存可組成圖4之資料 ==元,_。因此’資料鎖存器單元_ 等於(通道==)鎖存器單元_之數目可 資料鎖存器單元420ab及420cd以特定位元 通H為ί位鎖存且儲存來自資料暫存器(未圖示)之 ,道貝枓,且以通道之數目(意即,(通道之數 二 目))為單位將已儲存通道資料並列輸出至解碼器 21 1357045 21849pifl 爲第 9513752() 修正日期:100年8月18日 330a、330b、33〇c及330d。具體言之,第一及第二區塊所 共用之資料鎖存||單元42Gab回應於對應鎖存時脈信號而 鎖儲存第—及第二群組通道資料,且回應於主輸出時 脈#號C^Kl而將第—群組通道資料輸出至職解竭器 33〇a並將第二群組通道資料輸出至對應解碼器330b。第三 及第四區塊所制之資料鎖存器單元42_回應於對應鎖 存時脈彳§號而鎖存且儲存第三及第四群組通道資料,且回 應於主輸出時脈錢CLK1而將第三群組通道資料輸出至 對應解碼器瑜並將第四群組通道資料輸出至對應解 器 330d。 1位元資料鎖存器單元60〇包含第一至第三鎖存器 611、612及613,以及開關62卜 圖8A是用於解釋根據本發明之一些實施例圖6之j 位7L資料鎖存器單元如何接收且鎖存來自資料暫存器(未 圖示)之通道資料的時序圖。 現將參看圖6及8A描述由i位元資料鎖存器單元6〇〇 接收且鎖存來自資料暫存器之通道資料。 首先’順序產生鎖存時脈信號LATCLK<1>至 LATCLK<i>以鎖存一群組之通道資料(第一群組通道資 料)’且第一鎖存器611回應於鎖存時脈信號LATCLK<j> (j=l至0中用於鎖存第一群組通道資料的對應鎖存時脈 #號而鎖存輸入資料IN (第一群組通道資料)。在鎖存所 有第一群組通道資料之後,產生輸入時脈信號ICLK。當 產生輸入時脈信號ICLK時,將第一鎖存器611中之資料 22 1357045 21849pifl 爲第95137520號中文說明書無劃線修正本 修正日期MOO年8月18日 (第-群組通道資料)傳輸至第二鎖存器612。接著 序產生鎖存時脈>(§號LATCLK<i+1>、, 另一群組之通道資料(第二群組通道資料),且第二 .子态611回應於鎖存時脈信號LATCLK<j> (j=i+i、 ;Γ而鎖):用於鎖存第二群組通道資料的對應鎖存時脈信 心鎖存輸人㈣m (第二群組通道資料)。 圖8B是用於解釋根據本發明之一些 參 由〗鎖存器單元_鎖存之資料的時序圖_ 所鎖圖6及犯描述將1位元資料鎖存器單元咖 所鎖存之通道㈣輸出至解碼器 _基於主輸出時脈心貝科鎖存益早疋 資料及第ιΓΊ 而順序輸出第-群組通道 貝枓及第一群組通道資料。 卜 通道資料,在晶片中基於主輸出時 至第二輪出時脈信號CLK2 : 生第 ::月,第-至第三輪出時脈信號 疋回==信號⑽,順序:广 回應於第- = 料且輪出已鎖存資料。亦即, 叱中之第-群=存於第二鎖存器 存第一鎖Z 出時脈峨⑴而鎖 ,於第二輪出時脈信號CL H通f ^料)。因此, 育料傳輸至第二鎖存器612。;^第—鎖^子器川中之 14應於第三輸出時脈信號 23 1357045 21849pifl 爲第95137520號中文說明書無劃線修正本 修正曰期:丨00年8月18日 =二接f開關621。因此,回應於第三輪出時脈信號 Γ1 Μ1將二鎖存器612 ^之資科(第二群 、,且通道-貝料)輸出至對應解嫣器33〇b。 作可第四群組通道f料之資料鎖存器單元之操 ^用於h及第二群組通道請之諸鎖存器單元之 刼作相同且將不再加以描述。 因此,根據本發明之一些實施例包含於資料鎖存器 ;:==可為_存器單元”知資料 圖7是習知資料鎖存器單元之電路圖。參看圖7, 在#料鎖存器單元700中,上部區塊之資料鎖 建構為與下部區塊之資料鎖存器單元分離。 在此狀況下,如圖7中所說明,資料鎖存器單元· β㈤要鎖存第一群組通道資料取丨之鎖存器單元711及 712,以及鎖存第二群組通道資料ΙΝ2之鎖存器單元Μ] ,資料鎖存器單元7〇0可需要回應於對應鎖 娩LATCLK1及LATCLK2而分別鎖存且輸出第 及第二群組通道資料IN1及IN2的鎖存器711及712, 以及回應於㈣脈錢CLK1而分·存來自 及721之資料的鎖存器712及722。 ^如以上所述,根據本發明之一些實施例,LDI之主要 =(移位暫存器單元、資料單元、解碼器、輸出緩衝与 可分散在上部及下部區塊中以減小晶片之長邊緣的長 又。又’上部及下部區塊可共用移位暫存器及/或資料鎖存 24 1357045 2l849pifl 爲第95137520號中文_書_^IE$ 修正日期:100年8月18日 L的ιτ^τΖ·減小晶片面積。因此,根據本發明之一些實施 改声之有較小晶片面積’且因此可具有通道之間的 改良之輪出特徵。 Μ用3if說明書中’ 6揭露本發明之實施例,且雖然 韭盔浯’但所述術語僅用在一般及描述性意義上而 「二二」以下中睛專利範圍中所陳述之本發明之範缚。 【圖式間單說明】 本發明之以上及其它態伽及優點將藉由參看所附圖 播述其例示性實施例而變得更明顯易懂, 圖式中: 圖1疋通用液晶顯示器驅動器積體電路(LDI)之方 塊圖。 圖2是習知LDI之方塊圖。 圖3疋根據本發明之一些實施例的LDI之方塊圖。 圖4是根據本發明之其它實施例^Lm之方塊圖。 圖5A是說明根據本發明之一些實施例的圖4之移位 暫存器單元之狀態的圖。 。。时圖5B是根據本發明之一些實施例的圖4之移位暫存 器單元所產生之鎖存時脈信號之時序圖。 圖6是根據本發明之一些實施例的可組成圖*之資料 鎖存器單元之1位元資料鎖存器單元的詳細電路圖。 圖7是習知資料鎖存器單元之電路圖。 圖8A是用於解釋根據本發明之一些實施例圖6之1 位7L資料鎖存||單元如何接收且鎖存來自資料暫存器之通 25 21849pifl 修正日期:100年8月18日 爲第95137520號中文說明書無劃線修正# 道資料的時序圖。 圖8B是根據本發明之一此 料鎖存器單元鎖存之輸㈣料;由圖6之1位元資 【主要元件符號說明】 、序圖。 第一位元移位暫存器
30a :第一區塊 30b :第二區塊 30c .第三區塊 30d :第四區塊 51 ' 52 ' 53、54'55、57、56、58:位元移位 100 ·通用LCD驅動器積體電路(ldi) 11〇 .降低擺幅差動信號傳輸(RSDS)接收器 120 :資料暫存器單元 130、210a、210b、310a、310b、410ab、410cd :移位 暫存器單元 140、220a、220b、320a、320b、420ab、420cd :資料 鎖存器單元
150、230a、230b、330a、330b :解碼器 160、240a、240b :輸出緩衝器
200 :習知 LDI 250、350 :邏輯控制器 260、360 :輸入信號墊單元 300 :液晶顯示器驅動器積體電路(LDI) /矩形驅動器 積體電路晶片 26 1357045 21849pifl 修正日期:100年8月18日 爲第95137520號中文說明書無劃線修正本 300a、400a :第一長邊緣 300b、400b :第二長邊緣 300c、400c :第一短邊緣 300d、400d :第二短邊緣 310c :移位暫存器單元/第一移位暫存器 310d :移位暫存器單元/第二移位暫存器 320c:資料鎖存器單元/第一資料鎖存器 320d:資料鎖存器單元/第二資料鎖存器 ’ 330c :解碼器/第-解碼器 330d :解碼器/第二解碼器 340a :第四輸出緩衝器 340b :第三輸出緩衝器 340c :第一輸出緩衝器 340d :第二輸出缓衝器 400 : LDI/矩形驅動器積體電路晶片 412 :箭頭 • 600 : 1位元資料鎖存器單元 611 :第一鎖存器 612 :第二鎖存器 613 :第三鎖存器 621 :開關 700 :習知資料鎖存器單元 711、712 :鎖存器單元/鎖存器 721、722 :鎖存器 27 1357045 修正日期:100年8月18日 21849pifl 爲第9M37520號中文說明書無劃線修 <i> :第 i位元移位暫存器 <i-l> : 第i-Ι位元移位暫存器 <i+l> : 第i+Ι位元移仇暫存器 CLK1 : 第一時脈信號/主輸出時脈信號 CLK2 : 第一輸出時脈信號 CLK3 : 第一輪出時脈信號 CLK4 : 第二輸出時服信號 D00N、 D00P、D01N、D01P、D22N、
DT :鎖存時脈信號LATCLK<i+l>與下一鎖存時脈信 號LATCLK<i+2>i間的時間間隔 ICLK :輸入時脈信號 IN1 :第一群組通道資料 IN2 :第二群組通道資料 LATCLK1 、 LATCLK2 、 LATCLK<i-2> 、 LATCLK<i-l> 、LATCLK<i> 、LATCLK<i+l> 、 LATCLK<i+2>、LATCLK<i+3>、LATCLK<j> :鎖存時脈 信號 SHL ·外部方向控制信號
Yl、Y2、Y3、Yn、Yn-1、Yn-2 :驅動電壓 28
Claims (1)
1357045 2l849pifl 修正日期:100年8月18日 爲第95137520號中文說明書 七 申請專利範圍 L一種用於液晶顯示ϋ之驅動H積體電路,包括: 第一移位暫存器單元; ^資料鎖存器單元,其經組態以回應於由所述第一 、盲ΐί存,疋產生之時脈信號而接收且儲存第—群組通 道舅料及第二群組通道資料; 第-解碼n,其馳態以接收所述第 且輸出對應於所述第-群組通道㈣之伽瑪電壓;、’ 日二解碼器,其經組態以接㈣述第二群組通道資料 且輸出對應於所述第二群組通道㈣之伽瑪電壓; 沿所述驅動器積體電路之第一長邊緣排列之第一輸 ^衝器,所述第-輸出緩衝器經組態以緩衝對應於所述第 道貧料之所述伽碼電壓,以便驅動所 器之對應通道; 沿所述驅動器積體電路之第二長邊緣排列之第二 緩衝器’所述第二輸出緩衝器經組態以緩衝對應於所述第 :群組通道#料之所述伽碼電壓,以便驅動所 盗之對應通道; 第二移位暫存器單元; 第二資料鎖存器單元’其經組態以回應於由所述第二 移位暫存器單元產生之時脈信號而儲存第三群組通道資^ 及第四群組通道資料; 、τ 第三解碼器,其經組態以接收所述第 且輪出對應於所述第三敎通道資料之伽瑪電壓α貝科 29 2l849pifl 修正日期:100年8月.18日 爲第95137汹號中文說明書無劃線修正本 且幹St碼^ ’其她態以接收所述第四群組通道資料 且輪出,於所述第四群組通道資料之伽瑪電壓; 三輪出目丄Γ二^出=器成列(—η0排列之第 晶述伽瑪電壓,以便驅動所述液 号,輪出緩衝器成列排列之第四輸出緩衝 四輪出緩衝器經組態以緩衝對應於所述第四群 對應1^,之所祕瑪㈣,以便驅動所述液晶顯示器之 -區&中所述帛解喝器與所述第一輸出緩衝器對應於第 二區^中所述第二解抑與所述第二輸出緩衝器對應於第 其中所述第1㈣存器單元且 存器單元是供所述第—區塊與所述第二區塊共Ϊ,科鎖 写i::述ί一移位暫存器單元包括-雙向移位暫存 八在第—方向中移位時供所述第-區塊之用,且在第 一方向中移位時供所述第二區塊之用, 其中所述第二移位暫存器單元經組態以在第一方 移位’以產生第二鎖存時脈信號,且經改變以在第二二 中移位’以產生第四鎖存時脈信號, —乃问 單元位暫存器單元及所述第二移位暫存器 30 1357045 21849pifl 修正日期:1〇〇年8月丨8日 爲第95137520號中文說明書無劃線修正本 L = [n/{kx2y\ + r , 其中η表示對應於所述第一群組通道資料至所述第四 群組通道資料的通道之數目,k表示每次輸入的通道之數 目’且r表示冗餘位元值。 如申請專利範圍第!項所述之用於液晶顯示器 ^積體電路,其t所述第—移位暫單元經組離 第:方向中移位,以便產生第一鎖存時脈信號;; 以在第二方向中移位,以便產生第二鎖存時脈信號:改邊 動專利範圍第2項所述之用於液晶顯示器之驅 =積體電路’其中所述第一移位暫存器單元之移位方向 :於所述驅動器積體電路中所產生之方向控制信號予;: 動二第2項所述之用於液晶顯示器之驅 位神位暫存包括㈤) 第二方向中執ί順:位所=-移位暫存器的所述 的-整數。序位70移位,其中之丨是大於或等於3 動器===項所述之用於液晶顯示器之驅 應於所述第-鎖存資料鎖存器單元經組態以回 組態以出至所述第-解碼器,且經 …斤攻第二鎖存時脈信號而接收所述第二群紅 31 2l849pifl 爲第95137520號中文說明書 修正日期:100年8月18日 通道資料且將所述第二群 器。 %啊叫輪出至所述第二解碼 6·如申請專利範圍第5項所述之用音一 動器積體電路,其中&用於液0日顯不器之驅 存器以及第二鎖;存器單元包括第一鎖 回應於所、十、笛丛二所达弟一貝料鎖存器單元經組態以 儲存於所述第i存器中 f t通道貝枓 儲存減H 應於輸人時脈信號而將 所ί第之所述第—群組通道資料傳輸至
存益,回應於所述第二鎖存時脈信號而將所述 ^組通道資料儲存於所述第—鎖存財,且回應於主 輪出時脈信號而順序輸出所述第—群組通道資料及所述第 一群組通道資料。 7. 如巾請專利範圍第丨項所述之用於液晶顯示器之驅 動器積體電路,其t所述冗餘位元值為丨或2。 8. 一種用於液晶顯示器之驅動器積體電路,包括: 第一移位暫存器單元;
第一資料—鎖存器單元’其經組態以回應於由所述第一 移位暫存器單元產生之時脈信號而接收且儲存第一群組通 道資料及第二群組通道資料; 第一解馮器’其經組態以接收所述第一群組通道資料 且輪出對應於所述第一群組通道資料之伽瑪電壓; 第二解碼器,其經組態以接收所述第二群組通道資料 且輪出對應於所述第二群組通道資料之伽瑪電壓; 沿所述驅動器積體電路之第一長邊緣排列之第/輸出 32 2l849pifl 修正日期:100年8月18日 爲第95137520號中文說明書無劃線 通衝器經組態以緩衝對應於所迷第 器之對應通道,· l瑪賴,骑驅祕述液晶顯示 緩衝器斤ί述二C長邊緣排列之第二輪出 二群組通道資料之所述=====第 器之對應通道, 錢錢瞒所述液晶顯示 -區^中所述第料11與所述第—輸出緩衝器對應於第 二區塊中所述第—解碼㊄與所述第二輸出緩衝輯應於第 其中所述第一移位暫在哭― 存器=:r第一區塊與所二二=:資料鎖 器,其在第-方向===包括^向移位暫存 二方向中移位時供所述第二區塊=7£塊之用,且在第 移位其^斤^一移位暫存器單元經組態以在第一方w : 第—鎖存時脈信號,且經改二: 中移^以產生第二鎖存時脈信號,且變在第—方向 一鎖鎖存11單元經_以回應於所述第 -群二ί==ΓΓ通物且將所= 第二鎖存時脈信號 將所述第二群、组通道資料輸出至所述第::;道:科且 33 ⑴川4¾卿 修正曰期:100年8月18日 m 95137520 「u rj *。一 其中所述第-資料鎖存器單元包括第一至 料鎖存器單元經組態以回 ί存回第2人時脈信號而將儲存於所述第-之所述第-群組通道f料傳輸 :,回應於所述第二鎖存時脈信號 資料儲存於所述第—鎖存器中,群組通道 輸鎖存器中之所述第一群組通道資料傳 第二ϊίϋΐΓ所述第二群組通道資料傳輸至所述 輸出儲‘於所述ϊ U二輸出時脈信號而經由所述開關 於所述第-鎖存器中之所述第二群組通道資料, 所“ 存時脈信號、所述輸入時脈信號以及 述第一鎖存時脈信號得以順序啟動,且 其中所述第-輸出時脈信號、所述第二 出時脈信號回應於所述主輸出時脈信號而: 9.-種用於液晶顯示n之驅動器積體電路,包括: 包人液晶顯示器之矩形驅動器積體電路晶片,其 3及弟對立長邊緣以及第-及第二對立短邊緣· 之第===器L體電路晶片+用於所述液晶顯示器 县偷出祕$,其鄰近所述第—長邊緣且沿所述第-長邊緣延伸,所述第一輸出緩衝器對應於第一區塊; 所述矩形驅動器積體電路晶片中用於所述液晶顯示器 34 丄刀/U4:) 21849pifl MW,95137520 修正日期· 100年8月丨8日 第其:Γ述第二長邊緣且沿所述第二 *-資二應於第二區塊-及 移位暫存器單元產生 ;以回應於由所述第一 第一區塊之第一群组$、旨次而接收且儲存對應於所述 二群組通道資料,、’ K貝;年與對應於所述第二區塊之第 述第雜麵11單元是供所鄕―區塊與所 以及S所包f第,,器 第一鎖存時脈信號而將所回應於所述 中之所述第一群組通道資 :料 而將儲存於所述第二鎖存器中之出時脈信號 於所述第-鎖之=第;號而將儲存 第二鎖存器,且 3::、,且通道-貝料傳輪至所述 輸出儲存於所述第:鎖==號:f由所述開關 所,存時脈述r時脈信號以及 以及;信號、所述第二輪出時脈信號 輸出時脈㈣回應於所述主輪出時脈信號而 35 I35704^1849pifl 修正日期· 100年8月l8日 ^ 95137520 得以順序啟動。 10·如申請補_第9項所述之用 驅動器積魏路,更包括·· 之 所述矩形驅動器積體電路晶片中在所述第一輪 1所述第二輸出緩衝器之間的用於所述液晶顯示器之第 -解碼器及第二解碼H;錢 肖T盗之第 所述器積體電路晶片中在所述第—解石馬器與 第-解碼益之間的用於所述液晶顯 及移位暫存器。 貝科鎖存器 11.如申請翻咖第9項所述之用於液 動器積體電路,更包括: 器之驅 π所述矩形驅動器積體電路晶片中在所述第 斋與所述第二輸出緩衝器之間的用於于之笛 一解碼器及第二解石馬器; 曰曰如益之第 2第解碼器之間的用於所述液晶顯示器之第一 存器及第一資料鎖存器;以及 、' 所述矩形驅動器積體電路晶片中在所述第 第二資料鎖存器之間的用於所述液晶顯示‘之ΐ 一移位暫存器及第二移位暫存器。 裔之第 料利範㈣9賴叙祕Μ顯示器之 =積體電路,其中所述矩形驅動器積體電路 = -器及所述第二輸出緩衝器亦鄰近所述第 邊緣,且其中所述驅動器積體電路更包括: 36 1357045 21849pifl 爲第95137520號中文說明書無劃線 夕 修正日期:100年8月18日 中用於所述液晶顯示器 —長邊緣且沿所述第— 所述矩形驅動器積體電路晶片 之第三輸出缓衝H,其鄰近所 長邊緣延伸;以及
所述矩形驅動器 之第四輸出緩衝器, 長邊緣延伸; 積體 其鄰 電路晶片中用於所述液晶顯示器 近所述第二長邊緣且沿所述第二 其中所述矩形驅動器積 緩衝器及所述第四輪出緩衝 體電路晶片中的所述第三輸出 器亦鄰近所述第二短邊緣。 37 1357045 21849pifl 修正日期:100年8月18日 爲第95137520號中文說明書無劃線修正本 四、指定代表圖: (一) 本案指定代表圖為:圖(3)。 (二) 本代表圖之元件符號簡單說明: 30a:第一區塊 30b :第二區塊 30c :第三區塊 30d :第四區塊 300 :液晶顯示器驅動器積體電路(LDI) /矩形驅 動器積體電路晶片 300a :第一長邊緣 300b :第二長邊緣 300c :第一短邊緣 300d :第二短邊緣 310a、310b :移位暫存器單元 310c ··移位暫存器單元/第一移位暫存器 310d :移位暫存器單元/第二移位暫存器 320a、320b :資料鎖存器單元 320c :資料鎖存器單元/第一資料鎖存器 320d :資料鎖存器單元/第二資料鎖存器 330a、330b :解碼器 330c :解碼器/第一解碼器 330d :解碼器/第二解碼器 340a :第四輸出缓衝器 340b :第三輸出緩衝器 3 1357045 21849pifl 爲第95137520號中文說明書無劃線修正本修正日期:100年8月18日 340c :第一輸出緩衝器 340d :第二輸出緩衝器 350 :邏輯控制器 360 :輸入信號墊單元 五、本案若有化學式時,請揭示最能顯示發明特徵 的化學式: 無
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| KR1020050126078A KR100763847B1 (ko) | 2005-12-20 | 2005-12-20 | 더블 칼럼 구조를 가지는 액정표시 장치의 구동 집적회로 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200725546A TW200725546A (en) | 2007-07-01 |
| TWI357045B true TWI357045B (en) | 2012-01-21 |
Family
ID=38173250
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW095137520A TWI357045B (en) | 2005-12-20 | 2006-10-12 | Lcd driver integrated circuit having double column |
Country Status (5)
| Country | Link |
|---|---|
| US (1) | US7903069B2 (zh) |
| JP (1) | JP5058581B2 (zh) |
| KR (1) | KR100763847B1 (zh) |
| CN (1) | CN1987988A (zh) |
| TW (1) | TWI357045B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR101341010B1 (ko) * | 2007-09-13 | 2013-12-13 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 |
| KR20100028857A (ko) * | 2008-09-05 | 2010-03-15 | 삼성전자주식회사 | 데이터 라인 드라이버, 디스플레이 장치, 및 데이터 처리 시스템 |
| JP5448788B2 (ja) * | 2009-12-22 | 2014-03-19 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
| KR20110085058A (ko) * | 2010-01-19 | 2011-07-27 | 삼성전자주식회사 | 데이터 라인 드라이버와 이를 포함하는 장치들 |
| JP5754845B2 (ja) * | 2011-03-31 | 2015-07-29 | ラピスセミコンダクタ株式会社 | 表示装置用駆動回路及びドライバセル |
| KR20130026208A (ko) * | 2011-09-05 | 2013-03-13 | 삼성전자주식회사 | 디스플레이 구동 회로 및 이를 포함하는 디스플레이 장치 |
| US9787995B2 (en) * | 2014-05-06 | 2017-10-10 | Novatek Microelectronics Corp. | Source driver, driving circuit and display apparatus |
| TWI563481B (en) * | 2014-05-06 | 2016-12-21 | Novatek Microelectronics Corp | Source driver, driving circuit and display apparatus |
| KR20160017253A (ko) | 2014-08-01 | 2016-02-16 | 삼성전자주식회사 | 디스플레이 구동용 집적 회로 칩 |
| KR102757417B1 (ko) * | 2020-05-20 | 2025-01-21 | 삼성전자주식회사 | 디스플레이 구동 집적회로 및 그것을 포함하는 전자 장치 |
Family Cites Families (13)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH06208337A (ja) * | 1993-01-13 | 1994-07-26 | Nec Corp | 液晶駆動回路 |
| JPH0981086A (ja) * | 1995-09-18 | 1997-03-28 | Sharp Corp | 表示装置の駆動回路 |
| JPH1138943A (ja) | 1997-07-24 | 1999-02-12 | Nec Corp | 液晶駆動回路 |
| JP2001142090A (ja) * | 1999-11-11 | 2001-05-25 | Hitachi Ltd | 液晶表示装置 |
| KR100356811B1 (ko) | 2000-01-28 | 2002-10-18 | 주식회사 하이닉스반도체 | 엘시디 소스 드라이버 |
| JP3892650B2 (ja) * | 2000-07-25 | 2007-03-14 | 株式会社日立製作所 | 液晶表示装置 |
| JP4747426B2 (ja) * | 2001-03-14 | 2011-08-17 | 日本テキサス・インスツルメンツ株式会社 | 駆動回路 |
| JP3903736B2 (ja) | 2001-05-21 | 2007-04-11 | セイコーエプソン株式会社 | 電気光学パネル、その駆動回路、駆動方法および電子機器 |
| JP4008245B2 (ja) * | 2002-01-25 | 2007-11-14 | シャープ株式会社 | 表示装置用駆動装置 |
| KR100894643B1 (ko) * | 2002-12-03 | 2009-04-24 | 엘지디스플레이 주식회사 | 액정표시장치의 데이터 구동 장치 및 방법 |
| JP3711985B2 (ja) * | 2003-03-12 | 2005-11-02 | セイコーエプソン株式会社 | 表示ドライバ及び電気光学装置 |
| JP4233967B2 (ja) * | 2003-09-30 | 2009-03-04 | シャープ株式会社 | 表示パネル駆動装置および表示装置 |
| JP2005181376A (ja) | 2003-12-16 | 2005-07-07 | Sanyo Electric Co Ltd | 表示装置の駆動回路 |
-
2005
- 2005-12-20 KR KR1020050126078A patent/KR100763847B1/ko not_active Expired - Fee Related
-
2006
- 2006-08-28 US US11/467,597 patent/US7903069B2/en not_active Expired - Fee Related
- 2006-10-12 TW TW095137520A patent/TWI357045B/zh not_active IP Right Cessation
- 2006-12-20 CN CNA2006101686112A patent/CN1987988A/zh active Pending
- 2006-12-20 JP JP2006343184A patent/JP5058581B2/ja not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| CN1987988A (zh) | 2007-06-27 |
| US7903069B2 (en) | 2011-03-08 |
| KR20070065532A (ko) | 2007-06-25 |
| US20070140014A1 (en) | 2007-06-21 |
| JP5058581B2 (ja) | 2012-10-24 |
| JP2007171965A (ja) | 2007-07-05 |
| KR100763847B1 (ko) | 2007-10-05 |
| TW200725546A (en) | 2007-07-01 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| TWI226034B (en) | Bi-directional driving circuit of flat panel display device and method for driving the same | |
| TWI303097B (en) | Integrated circuit device and electronic instrument | |
| TWI292137B (en) | Gate driving apparatus and method for liquid crystal display | |
| CN103390392B (zh) | Goa电路、阵列基板、显示装置及驱动方法 | |
| TW521249B (en) | Display apparatus and its driving method | |
| TWI222615B (en) | Cholesterol liquid crystal display device and the driver | |
| TW581923B (en) | Display device | |
| TWI327716B (en) | Active-matrix bistable display device | |
| TWI357045B (en) | Lcd driver integrated circuit having double column | |
| WO2015096207A1 (zh) | 一种阵列基板驱动电路、阵列基板及相应的液晶显示器 | |
| TW200425151A (en) | Shift register | |
| EP0965976A1 (en) | Liquid crystal display with pixel circuits with memories | |
| CN101952875A (zh) | 显示装置、显示装置的驱动方法、以及扫描信号线驱动电路 | |
| TW200423016A (en) | Active matrix display device and driving method of the same | |
| JP2002313093A (ja) | シフトレジスタ、駆動回路、電極基板及び平面表示装置 | |
| CN101105918A (zh) | 图像显示装置 | |
| TW201104325A (en) | Pixel array | |
| JP3800863B2 (ja) | 表示装置 | |
| TW200837709A (en) | Liquid crystal display device | |
| TW200830321A (en) | System for displaying images by utilizing vertical shift registers to generate non-overlapped output signals | |
| TWI281164B (en) | A shift register | |
| TW583434B (en) | Display device | |
| TW200531076A (en) | Data sorting in memories | |
| TWI364022B (en) | Scan driver | |
| JP2002149138A5 (zh) |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |