[go: up one dir, main page]

TWI353641B - Active device array substrate and its producing me - Google Patents

Active device array substrate and its producing me Download PDF

Info

Publication number
TWI353641B
TWI353641B TW097113250A TW97113250A TWI353641B TW I353641 B TWI353641 B TW I353641B TW 097113250 A TW097113250 A TW 097113250A TW 97113250 A TW97113250 A TW 97113250A TW I353641 B TWI353641 B TW I353641B
Authority
TW
Taiwan
Prior art keywords
layer
patterned
metal layer
wires
array substrate
Prior art date
Application number
TW097113250A
Other languages
English (en)
Other versions
TW200943435A (en
Inventor
Kuo Lung Fang
Hsiang Lin Lin
Han Tu Lin
Original Assignee
Au Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Au Optronics Corp filed Critical Au Optronics Corp
Priority to TW097113250A priority Critical patent/TWI353641B/zh
Priority to US12/190,887 priority patent/US7781776B2/en
Publication of TW200943435A publication Critical patent/TW200943435A/zh
Priority to US12/835,874 priority patent/US8071407B2/en
Application granted granted Critical
Publication of TWI353641B publication Critical patent/TWI353641B/zh

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/01Manufacture or treatment
    • H10D86/021Manufacture or treatment of multiple TFTs
    • H10D86/0231Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/441Interconnections, e.g. scanning lines
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D86/00Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
    • H10D86/40Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
    • H10D86/60Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices

Landscapes

  • Thin Film Transistor (AREA)
  • Liquid Crystal (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)

Description

1353641 九、發明說明: 【發明所屬之技術領域】 本發明係關於-種主動元件陣列基板及其製造方法且特別有 關於-種能減少製程所需之光罩程序次數㈣膜電晶體陣列基板 之製造方法。 【先前技術】
液晶顯示器(uquid crystal display,LCD)因具有高畫質、體積 小、重量輕、低電壓驅動、低消耗功率及應用範圍廣等優點,故 廣泛地應用於如可攜式電視、行動電筆記型電腦、桌上型顯 示器等消費性電子產品中,成為顯示器的主流。 〆 -般液晶顯示器,以薄膜電晶體液晶顯示器為例,主要是由薄 膜電晶體陣列基板、彩色濾光陣列基板及液晶層所組成。其中: 薄膜電晶體陣列基板係由多個以陣列排列之薄臈電晶體及與各該 薄膜電晶體相應配置之畫素電極(pixel eIectr〇de)所組成,並通 常藉由-閘極導線與-資料導線來控制陣列上個別的畫素單元。 然而,隨著元件微型化的趨勢,為了在更小的基板面積上仍能 提供較佳的開口率’一般係使用平坦化製程來製造薄膜電晶體陣 列基板。在傳統製造薄膜電晶體陣列基板的平坦化製程中,通常 必/員利用五至’、道微影製程(ph〇t〇lith〇gr_y)(或所謂之「光罩 裝#王(mask)」)來製得所需之陣列基板。其中各道微影製程係包 括阻劑塗佈、使用圖案化光罩、阻劑曝光、阻劑顯影、膜層钱刻、 以及去除殘留阻劑等相關步驟,以下係以「光罩製程(mask)」統 稱之。 6 以製造賴電晶體主動陣列基板為例,習知技術首先應用第一 道光罩製程(所用之光罩例如為_ 為—疋光罩),以於基板上形成一圖 第—金屬層,作為_、_導線及_難,·接著,再依 次沉積—第—絕緣層及—半導體I,並制第二道光罩製程,以 、,極上方之第—絕緣層上定義出經圖案化之半導體層。之後, 再儿積第—金屬層,並應用第三道光罩製程以圖案化該第二金 、屬I以形成源/沒極、儲存電極、資料導線及資料接墊;隨後繼 ❿f沉積―第二絕緣層’再湘第四道光罩㈣以產生複數個適當 冰度之開σ ’作為金屬接觸視窗β最後,沉積—導電層,並應用 第五道光罩製程以圖案化該導電層作為畫素電極至此方完成薄 膜電晶體陣列基板的製作。其中,有些已知方法於圖案化第二金 屬層之後’會額外沉積—保護層並進行另—道光罩製程;如此, 則共涉及六道光罩製程,如美國專利第M62,〇7〇bi號中所述。 如上所述,習知製備陣列基板之技術須採用至少五道光罩製 程。然而,這樣的製作方式的複雜性高,且每道光罩圖案必須精 鲁確地對準。尤其,隨著元件微型化的趨勢,當製程中涉及多次圖 樣對準,整體製程的因難度則又更高;若任一道光罩的對準有所 偏差,則所製造出來的元件將會偏離原先的設計,而使元件效能 大幅降低,造成良率劣化和成本提升。因此,發展出一種既能減 少光罩使用數量’又能維持微型光學元件之高光學效能的新顆技 術,實為業界所殷切期盼。 基於此,本發明人提供一種製造陣列基板的方法,該方法在達 到減少光罩之目的以降低成本之前提下,仍能提供一種具有良好 7 1353641 光學效率之陣列基板。 【發明内容】 本發明之一目的在於提供一種主動元件陣列基板之製造方法, 以降低製作主動元件陣列基板所需的製程成本。首先,提供一基 板,再形成一圖案化第一金屬層於該基板上,該圖案化第一金屬 層包含複數條閘極導線、以及與該些閘極導線相連接之複數個閘 極及複數個閘極接墊。接著,依序形成一第一絕緣層於該基板與 該圖案化第一金屬層上、一圖案化半導體層於部分該第一絕緣層 上、及一圖案化金屬複層於該第一絕緣層與該圖案化半導體層 上,其中該圖案化金屬複層包含複數條資料導線、複數個汲極、 複數個儲存電極、以及與該些資料導電連接之複數個源極與複數 個資料接墊,該些源極與該些汲極係位於該些閘極上方,且各該 些汲極與各該些儲存電極分別具一汲極開口與一儲存電極開口, 其中該些汲極開口與該些儲存電極開口均暴露出部分該圖案化半 導體層。隨後,形成一第二絕緣層並圖案化該第二絕緣層與該第 一絕緣層,以暴露該些汲極開口之一部份、該些儲存電極開口之 一部份、該些資料導線之一部份、該些資料接墊之一部份、該些 閘極導線之一部份、以及該些閘極接墊之一部份。然後,進行一 蝕刻製程,以選擇性移除該等經暴露之部份該圖案化金屬複層。 最後,形成一圖案化導電層,其包含分別電性連結於該些汲極之 複數個晝素電極。 在本發明製造方法之一實施例中,係形成該圖案化半導體層於 對應於該些閘極上方之該第一絕緣層上、對應於該些汲極下方之 8 1353641 述蝕刻製程步騍,以移除該等經暴露之部份該第二金屬層而形成 底切結構。 在本發明方法之一實施例中,形成由一上金屬層與一下金屬層 所構成之該圖案化第一金屬層。 在本發明製造方法之一實施例中,該上金屬層係一鋁層,該下 金屬層係一欽層、一鉬層、或鈦钥合金層。 在本發明製造方法之一實施例中,使用濕式或乾式蝕刻進行上 述蝕刻製程步驟,以移除該等經暴露之部份該上金屬層而形成底 切結構。 在本發明方法之一實施例中,該些儲存電極之位置與該些閘極 導線之位置由上而下觀之係部分重疊。 在本發明方法之一實施例中,該圖案化第一金屬層更包含複數 條共用導線、以及與該些共用導線相連接之複數個共用接墊,且 該些儲存電極之位置與該些共用導線之位置由上而下觀之係部分 重疊。 本發明之另一目的在於提供一種主動陣列基板,其由下而上依 序包含:一基板、一圖案化第一金屬層、一圖案化第一絕緣層、 一圖案化半導體層、一圖案化金屬複層、一圖案化第二絕緣層、 以及一圖案化導電層。其中,各層與其所含元件之彼此相對位置 實質上係如上所述。該圖案化第一金屬層包含複數條閘極導線以 及與該些閘極導線相連接之複數個閘極與複數個閘極接墊。該圖 案化金屬複層包含複數條資料導線、複數個汲極、複數個儲存電 極以及與該些資料導線相連接之複數個源極與複數個資料接墊; 1353*641 ’且各該些汲極與
有一底切結構。 至於該圖案化導電層,其係包含分別電性連接於 其中該些源極與該魏極係位於該些閘極上方 各該些儲存電極分別具—㈣開口與―儲存電 極開口與該些儲存電極開σ均暴露出部份該圖 該些汲極之複數個畫素電極。 在本發明陣列基板之一實施例中,該圖案化半導體層係位於對 應於該些閘極上方之該第一絕緣層上、對應於該些汲極下方之部 分該第一絕緣層上、以及對應於該些儲存電極下方之部份該第一 絕緣層上。 在本發明陣列基板之一實施例中,該些資料導線與該些資料接 墊係位於該第一絕緣層上,且該些資料導線與該些閘極導線相交。 在本發明陣列基板之一實施例中,該圖案化金屬複層由上而下 係包含一第二金屬層及一第三金屬層,其中該第二金屬層係—銘 層’該第三金屬層係一欽層、一钥層、或鈦钥合金層。 在本發明陣列基板之一實施例中,該第二金屬層具有底切結構。 在本發明陣列基板之一實施例中,該圖案化第一金屬層係由一 上金屬層與一下金屬層所構成,其中該上金屬層係一紹層,該下 金屬層係一欽層、一翻層、或欽钥合金層。 在本發明陣列基板之一實施例中’該上金屬層具有底切結構。 I35J641 在本發明陣列基板之一實施例中’該些儲存電極之位置與該些 閘極導線之位置由上而下觀之係部分重疊。 在本發明陣列基板之一實施例中,該圖案化第一金屬層更包含 複數條共用導線、以及與該些共用導線相連接之複數個共用接 墊,且該些儲存電極之位置與該些共用導線之位置由上而下觀之 係部分重疊。 在參閲圓式及隨後描述之實施方式後,本發明所屬技術領域中 具有通常知識者當可輕易瞭解本發明之基本精神及其他發明目 的’以及本發明所採用之技術手段與較佳實施態樣。 【實施方式】 具體而言,本發明提供一種主動元件陣列基板之製造方法,主 要係用於形成一具有底切結構之陣列基板,特別是薄膜電晶體陣 列基板,並因該結構達到減少光罩使用並縮短製程時間之目的, 同時該陣列基板具有極高開口( Ultra high aperture,UHA)的特性。 為使本發明之主動元件陣列基板製造方法便於了解,以上視透 視圖,即第7圖及第13圖,顯示本發明之主動元件陣列基板。另 夕卜,同時以上視圖及剖面圖例示說明本發明之實施態樣丨其中, 第1圖、第3圖、第5圖、第9圖及第11圖係顯示本發明方法各 步騎中主動元件陣列基板之上視圖,其餘各圖係對應於各步驟之 上視圖沿著切線(AA,、BB’及CC,)所得之剖面圖。具體言之, AA’切線係對應第2A圖、第4A圖、第6A圖與第8A圖以及第 10A圖 '第12A圖與第14A圖;BB’切線係對應第2B圖、第4b 圖、第6B圖與第8B圖及第10B圖、第12B圖與第14B圖;以及 12 1353641 CC’切線係對應第2C圖、第4Γ阁楚^ 4C圖、第6C圖與第8C圖以及第 ΠΚ:圖、第12C圖與第14c圖。此外,為簡化起見,上視圖係繪 示整個主動元件陣列基板之—個陣列區塊,以為例示。 實施方式一 [步驟一] 參考第1圖及第2A至2C圖,首弈,户 圚首先在基板221上形成一圖案 化第-金屬層223。根據本發明,基板221可為例如一破璃基板或 塑膠基板,圖案化第-金屬層如可為一單金屬層或複金屬層; 於此實施態樣中,圖案化第—金屬層223係由—上金屬層2仏及 -下金屬層223b所構成,上金屬層心之材料可為例如銘下 金屬層薦之材料則可為例如鈦、翻、或兩者之合金。 採用如化學氣他積法以積―第—金屬層(未㈣),里後再 利用例如二4罩進行第—道光罩製程,以於基材22〗上方之一 預疋位置上’形成如第1圏所示之圖案化第一金屬層功,其包含 複數條閘極導線113、複數個與閘極導線113連接之閘極接塾⑴ 以及複數個閘極112。 [步驟二] ^第3圖及第4A至4C圖,以適當沉積方式形成_第一絕緣 層225以覆蓋基板221與圖案化第—金屬層223,其中第一絕緣層 225可為例如氧化石夕、氮化石夕、其他介電材質、或前述之組合。之 後’形成-圖案化半導體層227於部分第一絕緣層奶上。於此, 可先沉積—例如非晶錢多晶歡半導體層(未繪出)於第一絕 緣層225上,其後進行第二道光罩製程,以形成-如第3圖所示 13 1353641 之覆蓋預定位置的圖案化半導體層227。於此,須說明者 楚地顯示各層之相對關係,上視圖第3圖係假定第 居可凊 為透明材質之情況下的陣列基板,故未顯示出第—絕緣層奶 述第5圖、第9圖及第11圖亦同。 ’後 具體言之’圖案化半導體層227包含位於閘極ιΐ2上方之 區丨丨4及为別在對應於後續將形成之汲極與儲存電極之下方 一絕緣層225上的圖案化半導體層115及116,如第3圖斑第之=
圖所示。其中,圖案化半導體層115*116可於後續光罩製 作為钱刻終止層,將詳細說明於后。 此外’在對半導體層進行圖案化之前,可選擇性的先在半導體 層上形成-接觸層(未繪出)後,再進行第二道光罩製程。該接 觸層之材料可為例如經n型掺雜之非晶碎;其可改善圖案化半導 體層奶與後續將形成之金屬層(例如源你極)間的接觸特性, 提升元件效能。 [步驟三] 續參第5圖及第6Α至6C圖,接著形成—圖案化金屬複層⑵ 以暴露出部分圖案化半導體層227。其t,圖案化金屬㈣⑵ 係-包含至少二金屬層之複合層。根據本發明之—實施態樣如 第6A及6B圖所示,圖案化金屬複層229係實質上包含一第二金 層層229a及-第三金屬層229b,第二金屬層22%之材料可為例 如鋁,第三金屬層229b之材料則可為例如鈦、鉬、或兩者之合金。 步驟三可經由先於第一絕缘層225及圖案化半導體層227上沉 積一金屬複層(未繪出),隨後再利用第三道光罩製程以形成一覆 14 1353641 最後參考第7圖及第认至8(:圖,以適當之沉積方式形成一全 ^盍基板221之第二絕緣層(未繪出);接著,圖案化該第二絕 第-絕緣層225。其中’可先經由進行第四道光罩製程以形 成圖案化第二絕緣層235與圖案化第一絕緣層225,,以於預定位 置上暴露出及極開口 231之一部分與儲存電極開口加之一邛 份、以及第5圖所示之資料導線313之—部分、資料接塾扣: 一部分、閘極導線113之-部分、以及閘極接塾iu之一部分。 視需要地’第二絕緣層可為有機絕緣材’例如樹脂材料;或: 絕緣材’例如氧化矽 '氮化矽、其他介電材料或前述之組合。 如上所述,沒極開口 231處之圖案化半導體層ιΐ5及儲存°電極 開口加處之圖案化半導體層116,可作為步驟四之光罩製程所斧 膜層刻的終正層(st〇player),以更有效地控制整個光罩製程〔 之後’進行-_製程,此可例如藉由乾/濕絲刻之方式及各 種材質具有不同蝕刻條件的特性,移除部分經暴露之第二金 229a及部分經暴露之上金屬層如,進而於開口
及2·處之圖案化第二絕緣層235下方形成—底切結構 C 至8C圖中虛線所圈起處。 承上所述,圖案化第-金屬層223亦可為單一金屬層例 包含下金屬層223b。進行步驟四之第四道光罩製程後, 閉極接墊⑴及閘極導線113之部分下金屬層咖;接著^出 餘刻製程中,利用例如乾/濕式_法,側向回㈣經暴露: 化第一絕緣層225,,進而於該等區域之圖案化第二絕緣層 方形成所欲之底切結構》 下 1353641 罩製程’以於其上方之預定位置上形成—如第9騎 第一金屬層323,此可例如採用與 圖案化 (未_,再 基板32】之預疋位置上形成圖案化第一金屬層。 於此態樣中,圖案化第-金屬層323為一複 為限,其係由一上金屬屏R 仁不以此 圖所示,本離樣之下金屬層323b所構成。如第9 極導線⑵、料此 金屬層323同樣地亦包含複數條閘 閉極導線123相連接之複數個閘極⑵及複數 個閘極接备⑵,剖面圖如第10A圖至第10c圖所示。
[步驟二J 續參第η圖及第12A至I2C圖,以例如與實施方式 積方式’依序沉積一第一絕緣層325、一半導體層(未緣出)及一 金屬複層(未繪出);其中’各層之材料可使用例如實施方式一中 所列舉之材料。 之後,利用如灰調型(卿t〇ne)光罩製程、半調型㈤一 先罩製程、或減弱式相轉移光罩技術(attenuated phase_shift mask APSM)進仃第二道光罩製程,圖案化該半導體層(未綠出) 及該金屬複層(未綠出)’以形成一覆蓋基板321上方之預定位置 之圖案化半導體層_ 27,及另一覆盏基板321上方之預定位置之圖 案化金屬複層329。1哲μ π _ 如第11圖所示,該上視圖係顯示所形成之圖 案,金屬複層329之第二金屬層329a,且該圖案化半導體層327 覆盖實質上對應於圖案化金屬複層329下方之區域。此外,如第 ” 12B圖所不,圖案化金屬複層329係由一第二金屬層329a 18 1353641 339b、339c及339d之圖案化第二絕緣層335下方形成一底切結 構,如第14A至14C圖中虛線所圈起處。因此,於後續沉積一透 明導電材質時,即可直接形成提供各元件所欲電性關係,即電性 絕緣或電性連接之圖案化導電層337,無須再進行一次圖案化製 程,即光罩程序。 其中,實施方式二因採用如半調型光罩製程,此可將原本實施 方式一所需之四道光罩製程縮減為三道光罩製程。此外,比較第 6A圖與第12A圖以及比較第6B圖與第12B圖可知,實施方式二 所得主動元件陣列基板,於作為源/汲極423/433、儲存電極443、 資料導線322及資料接墊324等之圖案化金屬複層329下方存有 整層,即連續層,之圖案化半導體層327,如第11圖所示。 綜上可知,由於本發明方法可於形成畫素電極338、238之前先 形成底切結構,即第8A至8C圖及第14A至14C圖中虛線所圈起 處,使得在形成畫素電極238、338時不需額外的光罩製程,從而 減少光罩製程次數。此外,更可利用如半調型光罩製程之方式, 如實施方式二,進一步減少複雜且耗時的光罩製程次數,提高整 體製程的效率。 本發明亦關於一種主動元件陣列基板,其結構如第7圖及第8A 至8C圖,即實施方式一,或第13圖及第14A至14C圖,即實施 方式二,所示。 概言之,本發明主動元件陣列基板由下而上係包含一基板221、 321,一圖案化第一金屬層223、323,一圖案化第一絕緣層225’、 325’,一圖案化半導體層227、327, 一圖案化金屬複層229、329, 20 1353641 一圖案化第二絕緣層235、335,以及一圖案化導電層237、337。 其中,各層之材料、所包含之元件、以及各層與各元件之相對位 置與均等性之修改實質上係如上文所述,於此不再贅述。 如第8A圖及第14A圖所示,本發明主動元件陣列基板之特徵 在於所含之圖案化金屬複層229、329中之第二金屬層229a、329a 在開口 239a、239b及339a、339b處具有一底切結構,即位於圖 * 案化第二絕緣層235、335與第三金屬層229b、329b之間的内縮 凹口。同時,如第8B圖及第14B圖所示,第二金屬層229a、329a * 同樣具有一底切結構;且又如第8C圖及14C圖所示,上金屬層 223a、323a亦具有一底切結構,由於該些底切結構的存在,使本 發明主動元件陣列基板上之圖案化導電層237、337呈現所欲之電 性關係,例如電性相連或電性絕緣。 此外,除上述儲存電極位於閘極導線上之主動元件陣列基板之 外,根據本發明亦可提供例如一種儲存電極係位於一共用導線上 之主動元件陣列基板。儲存電極設置於共用導線上之主動元件陣 φ 列基板之製造方法,實質上與如上所述之實施方式一及實施方式 二之各程序步驟並無二致,而於形成圖案化第一金屬層時,亦定 義其一部份為複數條共用導線、以及與共用導線相連接之複數個 共用接墊。 另外,亦可將儲存電極形成於一共用導線上而非於閘極導線 上,亦即,圖案化第一金屬層除閘極導線、與閘極導線連接之閘 極接墊以及閘極外,更包括了共用導線及與共用導線相連接之共 用接墊,亦即同時形成閘極導線、閘極接墊、閘極、共用導線及 21 1353641 共用接墊’請參考帛7 ffi,將兩條閘極導線113之間平行設置_ 條共用導線,並將原來與閘極導線113由上而下觀之部分重疊之 儲存電極441改成與共用導線之位置由上而下觀之部分重疊。除 額外形成共用導線、共用接墊,並改變儲存電極位置之外,其餘 製程實質上與上述實施例相同,於此不再贅述。 上述實施方式僅為例示性說明本發明之方法及其實施態樣,並 闡述本發明之技術特徵,而非用於限制本發明之保護料。任何 熟悉本技術者在*違背本發明之技術原理及精神下,可輕易完成 之改變或安排’均屬本發明所主張之範圍。因此,本發明之權利 保護範圍係如後附申請專利範圍所列。 【圖式簡單說明】 第1圖為本發明之實施方式一之主動元件陣列基板的第一道光 罩製程之上視圖。 第2A至2C圖分別為第i圖中剖線AA,、BB,及cc,的剖面圖。 第3圖為本發明之實施方式一之主動元件陣列基板的第二道光 罩製程之上視圖。 第4A至4C圖分別為第3圖中剖線AA,、BB,及cc,的剖面圖。 第5圖為本發明實施方式一之主動元件陣列基板的第三道光罩 製程之上視圖。 第6A至6C圖分別為第5圖中剖線AA,、BB,及cc,的剖面圖。 第7圖為本發明實施方式一之主動元件陣列基板的第四道光罩 製程之上視圖》 第8A至8C ®分別為第7圖中剖線AA,、BB,及cc,的剖面圖。 22 1353641 第9圖為本發明實施方式二之主動元件陣列基板的第一道光罩 製程之上視圖。 第10A至l〇c圖分別為第9圖中剖線AA’、BB,及CC,的剖面圖。 第11圖為本發明實施方式二之主動元件陣列基板的第二道光罩 製程之上視圖。 第12A至12C圖分別為第〗丨圖中剖線AA,、BB,及CC’的剖面 圖。 第13圖為本發明實施方式二之主動元件陣列基板的第三道光罩 製程之上視圖。 第14A至14C圖分別為第13圖中剖線aA,、BB,及CC,的剖面 圖。 【主要元件符號說明】 111, 121 閘極接塾 112, 122 閘極 113, 123 閘極導線 114, 124 通道區 221, 321 基板 223, 323 圖案化第一金屬層 223a, 323a 上金屬層 223b,323b 下金屬層 225,325 第一絕緣層 225,,325’ 圖案化第一絕緣層 227, 115, 116, 327 圖案化半導體層 23 1353641 229, 329 229a, 329a 229b, 329b 231,331 233, 333 235,335 237,337 238, 338 239a, 239b, 239c, 239d 313,322 311,324 339a, 339b, 339c, 339d 421, 423 431, 433 441, 443 圖案化金屬複層 第二金屬層 第三金屬層 汲極開口 儲存電極開口 圖案化第二絕緣層 圖案化導電層 畫素電極 開口 資料導線 資料接墊 開口 源極 汲極 儲存電極
24

Claims (1)

1353641 第097113250號惠利由猜3 、申請專利範圍 中文申請專利範圍替換本(1〇〇年1〇月) 1· 一種 主動元件陣列基板之製造方法,包括: 提供一基板; 形成-圖案化第—金屬層於該基板上該圖案化第一金 屬層包含複數條閑極導線、以及與該些閘極導線相連接之複 數個閘極及複數個閘極接墊; 形成-第-絕緣層於該基板與該圖案化第—金屬層上; 形成-圖案化半導體層於部分該第一絕緣層上: 形成-®案化金屬複層於該第_絕緣層與該圖案化半導 體層上案化金屬複層包含複數條資料導線、複數個汲 數個儲存電極以及與該㈣料導線連接之複數個源極 個4接墊’其中該些源極與該些祕係位於該此閘 Π且各該些汲極與各該些儲存電極分❹—難開口 均暴露出部分該圖案化半導體層,/ ^些儲存電極開口 形成一全面覆蓋之第二絕緣層; 圖案化該第二絕緣層與該第_絕緣層,以 開口之-雜、該些儲存電 …及極 之一部份、該些資料接塾之—部份、該此間極導“」導線 以及該些閘極接墊之一部份丨 ,.之—邛份' 進行-_製程,以選擇性移除該等 案化金屬複層;以及 路之。卩份该圖 形成一圖案化導電層,該圖案化 結於該些汲極之複數個晝素電極。' 仏3刀別電性連 25 1353641 2. 如請求項1所述之方法, 應於該些閘極上方之該第 之部分該第一絕緣層上、 分S玄第—絕緣層上。 其中該圖案化半導體層係形成於對 絕緣層上、對應於該些没極下方 以及對應於該些儲存電極下方之部 3. 如請求項1所述之方法, 係形成於該第一絕緣層上 相交。 其中該些資料導線與該些f料接塾 ’且該些冑料導線與該些閘極導線 4. 如請求項1所述之方法,其中形成_案化半導體層與形成 5亥圖案化金屬複層之步驟包括: 於該第一絕緣層上形成一半導體層; 圓案化該半導體層以形成該圖案化半導體層. 於該第一絕緣層與該圖案化半導體層上形金 層;以及 | H 圖案化該金屬複層以形成該圖案化金屬複層。 5·如請求項i所述之方法,其中形成該圖案化半導體層與形成 該圖案化金屬複層之步驟包括: 於該第一絕緣層上依序形成一半導體層與一金屬複層. 以及 s, 使用半調塑光罩製程、灰調型光罩製程或減弱式相轉移 光罩製程將該半導體層與该金屬複層圖案化,以同時形成兮 圖案化半導體層與該圖案化金屬複層。 6.如請求項1所述之方法,其中各該儲存電極係分別連接於各 該畫素電極。 26 1353641 •如請求項i所述之方法,其中該圖案化金屬複層由上而下係 包含—第二金屬層及一第三金屬層。 8.如凊求項7所述之方法,其中該第二金屬層係一铭層該第 二金屬層係一鈦層、一鉬層或其合金層。 如叫求項7所述之方法m請刻製㈣使賴式或乾式 飯刻移除«經暴露之部份該第二金屬層_絲切結構。 10·如请求項i所述之方法,其中該圖案化第一金屬層係由—上 金屬層及一下金屬層所構成。 U·如請求項H)所述之方法,其中該上金屬層係一銘層’該下金 屬層係一鈦層、一鉬層或其合金層。 12.如凊求項10所述之方法,其中該银刻製程係使用濕式或乾式 蝕刻移除該等經暴露之部份該上金屬層而形成底切結構。 女明求項丨所速之方法,其中該些儲存電極之位置與該些間 極導線之位置由上而下觀之係部分重疊。 14·如睛求項1所述之方法’其中該圖案化第—金屬層更包含複 數條共用導線、以及與該些共用導線相連接之複數個共用接 墊,且該些儲存電極之位置與該些共用導線之位置由上而下 觀之係部分重疊。 15·如凊求項丨所述之方法’其中該㈣製程係使賴式或乾式 敍刻移除該料暴露之部份該H緣層㈣成底切結構。 16.—種主動元件陣列基板,包含: ~基板; ~圖案化第—金屬層位於該基板上,該圖案化第—金屬 27 1353641 線相連接之複數個 層包含複數條閘極導線以及與該些間極導 閘極及複數個閘極接堅; 圖案化第一金屬層 -圖案化第一絕緣層&於該基板與該 上; 一圖案化半導體層位於該圖案化第'絕緣層上; 一圖案化金屬複層,包含複數條資料導線、複數個汲極 及、複數個儲存電極以及與該些f料導線連接之複數個源極 與複數個㈣接墊’其中該些源極與該些難係位於該些間 極上方,且各該些汲極與各該些儲存電極分別具—汲極開口 與一儲存電極開口,其中該此、、月技卩目 二及極開口與該些儲存電極開口 均暴露出部分該圖案化半導體層; 一圖案化第二絕緣層,部分位於該圖案化金屬複層上, 其中該圖案化第二絕緣層與該圖案化第—絕緣層暴露出料 汲極開口之—部份、該些儲存電極開口之—部份、該也資料 導線之-部份、該些資料接墊之—部份、該些閘極導線之一 部分、以及該些閘極接塾之—部份,並且該等經暴露之該圖 案化金屬複層具有一底切結構;以及 一圖案化導電層,該圖案化導電層包含分別電性連結於 該些沒極之複數個畫素電極。 π.如請求項16所述之主動元件陣列基板,其中該圖案化半導體 層係位於對應於該些問極上方之該圖案化第—絕緣層上、對 應於該些汲極下方之部分該圖案化第—絕緣層上以及對應 於該些儲存電極下方之部分該圖案化第一絕緣層上。 28 1353641 18. 19. 20. 21. 22. 23. 24. 25. 26. 如請求項16所述之主動元件陣列基板,其中該些資料導線與 遠些資料接墊係位於該圖案化第一絕緣層上,且該些資料導 線與該些閘極導線相交。 如請求項16所述之主航件陣列基板,其中該圖案化金屬複 層由上而下係包含一第二金屬層及一第三金屬層。 如請求項19所述之絲元㈣列基板,其中該第二金屬層係 一鋁層,該第三金屬層係一鈦層、一鉬層或其合金層。 如請求項19所述之主動元件陣列基板,其中該第二金屬層具 有底切結構。 如請求項16所述之主動元件陣列基板,其中該圖案化第一金 屬層係包含一上金屬層及一下金屬層。 如請求項22所述之主動元件陣列基板,其中該上金屬層係一 鋁層,該下金屬層係一鈦層' 一鉬層或其合金層。 如請求項22所述之主動元件陣列基板,其中該上金屬層具有 底切結構。 如請求項16所述之主動元件陣縣板,纟中該些儲存電極之 位置與該些閘極導線之位置由上而下觀之係部分重疊。 如請求項16所述之主動元件陣列基板,其中該圖案化第一金 屬層更包含複數條共用導線、以及與該些共用導線相連接之 複數個共用接墊,且該些儲存電極之位置與該些共用導線之 位置由上而下觀之係部分重疊。 29 1353641 ,。年月Vv日修(楚)正本· 第 09711325_廬£0虫 度恵走0虫I畜室 _ I 說明書圖式替換本('100年10月) 十一、圖式:
第2A圖 I 111 1353641 B B’ 221
C 221 第2B圖 } C 223 7 第2C圖 B-B C 113
第3圖 2 1353641
223 第4A圖
225 221 B,
第4B圖 c 225 C, 厂 • .·· 1 ' / / __\_ a 22i3b 2^3a 223 2ίλ 第4C圖 1353641 严 311
第5圖 A 229
114 115 116 \ : / 6A圖 221 223b 223a '-v-* 223 第 4 227 1353641 B 229 B, 225 229a 229b f a 221 丨 liDllHUIUIIIIlli 第6B圖 c 225 C _ 2^1 22/3b 2^3a '-v-» 223 第6C圖 1353641
第7圖 Α ψ
221 223i 223a , … ( ^ / 229 / 223 114 115 第8A圖 6 227 1353641 B V5 237 B, 239c niiiuiiiiiiiiuiiiiinuM 225' 229a 22;9b 229 221 第8B圖 c
c 第8C圖 7 1353641 B
第9圖 A 321 -323b J 323 A 第10A圖 B 321 / B
第10B圖 8 1353641 c 321 323b ^ 323 C, 第IOC圖 324 324 ( /
第11圖 9 1353641
323 第12A圖 B 329 B, 329a 329b
C 第12B圖 325 C’ mm. 32;3a 3^3b 323 第12C圖 10 1353641
第13圖
327 329b 329a 325' 323b 323a 329 323 第14A圖 11 1353641 B B’
第14B圖 c 335 Ψ C
第14C圖 12
TW097113250A 2008-04-11 2008-04-11 Active device array substrate and its producing me TWI353641B (en)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW097113250A TWI353641B (en) 2008-04-11 2008-04-11 Active device array substrate and its producing me
US12/190,887 US7781776B2 (en) 2008-04-11 2008-08-13 Active device array substrate and method for fabricating the same
US12/835,874 US8071407B2 (en) 2008-04-11 2010-07-14 Active device array substrate and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW097113250A TWI353641B (en) 2008-04-11 2008-04-11 Active device array substrate and its producing me

Publications (2)

Publication Number Publication Date
TW200943435A TW200943435A (en) 2009-10-16
TWI353641B true TWI353641B (en) 2011-12-01

Family

ID=41163239

Family Applications (1)

Application Number Title Priority Date Filing Date
TW097113250A TWI353641B (en) 2008-04-11 2008-04-11 Active device array substrate and its producing me

Country Status (2)

Country Link
US (2) US7781776B2 (zh)
TW (1) TWI353641B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN105552249B (zh) * 2016-03-16 2017-11-14 京东方科技集团股份有限公司 Oled显示基板及其制作方法、显示装置
CN108363270B (zh) * 2018-02-11 2023-05-26 京东方科技集团股份有限公司 一种相移掩模板、阵列基板、其制备方法及显示装置

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TW578028B (en) 1999-12-16 2004-03-01 Sharp Kk Liquid crystal display and manufacturing method thereof
KR100773239B1 (ko) 2000-12-29 2007-11-02 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR100829786B1 (ko) * 2001-12-28 2008-05-16 엘지디스플레이 주식회사 횡전계 방식 액정표시장치용 어레이기판과 그 제조방법
KR100997964B1 (ko) * 2003-06-16 2010-12-02 삼성전자주식회사 박막 트랜지스터 표시판의 제조 방법
US7336336B2 (en) * 2003-10-14 2008-02-26 Lg. Philips Co. Ltd. Thin film transistor array substrate, method of fabricating the same, liquid crystal display panel having the same and fabricating method thereof
KR100682358B1 (ko) * 2003-11-10 2007-02-15 엘지.필립스 엘시디 주식회사 액정 표시 패널 및 제조 방법
KR101167661B1 (ko) * 2005-07-15 2012-07-23 삼성전자주식회사 배선 구조와 배선 형성 방법 및 박막 트랜지스터 기판과 그제조 방법
KR20070043098A (ko) * 2005-10-20 2007-04-25 삼성전자주식회사 어레이 기판 및 이의 제조방법
KR101293573B1 (ko) * 2006-10-02 2013-08-06 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법

Also Published As

Publication number Publication date
TW200943435A (en) 2009-10-16
US7781776B2 (en) 2010-08-24
US8071407B2 (en) 2011-12-06
US20100279450A1 (en) 2010-11-04
US20090256164A1 (en) 2009-10-15

Similar Documents

Publication Publication Date Title
CN102034750B (zh) 阵列基板及其制造方法
CN106847744B (zh) 阵列基板的制备方法、阵列基板及显示装置
CN103413812B (zh) 阵列基板及其制备方法、显示装置
CN102629664B (zh) 一种阵列基板及其制作方法和显示装置
US7687330B2 (en) TFT-LCD pixel structure and manufacturing method thereof
US8179506B2 (en) Method for fabricating a pixel structure and the pixel structure
TW201003844A (en) Method for fabricating thin film transistor array substrate
WO2019011071A1 (zh) 薄膜晶体管的制备方法、薄膜晶体管、阵列基板和显示面板
WO2019205333A1 (zh) 阵列基板及其制作方法
WO2017008497A1 (zh) 氧化物薄膜晶体管的制备方法
CN102842601A (zh) 一种阵列基板及其制作方法
WO2015100870A1 (zh) 一种阵列基板及其制造方法、显示装置及电子产品
WO2013026375A1 (zh) 薄膜晶体管阵列基板及其制造方法和电子器件
WO2015143818A1 (zh) 阵列基板及其制造方法、显示装置
CN103560114B (zh) 一种tft阵列基板及其制造方法、显示装置
WO2021179330A1 (zh) 阵列基板及其制作方法
WO2013139135A1 (zh) 阵列基板及其制作方法、显示装置
CN100454558C (zh) 一种tft矩阵结构及其制造方法
CN106935660B (zh) 薄膜晶体管及其制作方法、阵列基板和显示装置
US8048698B2 (en) Thin film transistor array substrate and method for manufacturing the same
CN211554588U (zh) 阵列基板及液晶显示面板
TWI353641B (en) Active device array substrate and its producing me
CN101261962B (zh) 有源元件阵列基板及其制造方法
CN206441728U (zh) 阵列基板和显示装置
CN101540298B (zh) Tft-lcd阵列基板及其制造方法