TWI229741B - Device and method for accessing hidden data in boundary scan test interface - Google Patents
Device and method for accessing hidden data in boundary scan test interface Download PDFInfo
- Publication number
- TWI229741B TWI229741B TW093101269A TW93101269A TWI229741B TW I229741 B TWI229741 B TW I229741B TW 093101269 A TW093101269 A TW 093101269A TW 93101269 A TW93101269 A TW 93101269A TW I229741 B TWI229741 B TW I229741B
- Authority
- TW
- Taiwan
- Prior art keywords
- input
- data
- state
- item
- scope
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/31719—Security aspects, e.g. preventing unauthorised access during test
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318555—Control logic
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01R—MEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
- G01R31/00—Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
- G01R31/28—Testing of electronic circuits, e.g. by signal tracer
- G01R31/317—Testing of digital circuits
- G01R31/3181—Functional testing
- G01R31/3185—Reconfiguring for testing, e.g. LSSD, partitioning
- G01R31/318533—Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
- G01R31/318583—Design for test
- G01R31/318588—Security aspects
Landscapes
- Engineering & Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
- Tests Of Electronic Circuits (AREA)
Description
1229741 玖、發明說明: 【發明所屬之技術領域】 本發明係關於邊際掃瞄測試介面之技術領域,尤指一種 適用於邊際掃瞄測試介面中存取隱藏資料之裝置與方法。 5 【先前技術】 隨著晶片封裝及多層印刷電路板技術之複雜化,傳統以 針床之測試方式已難於和印刷電路板上的節點接觸,且由於 表面黏著技術的成熟化,使得1C多已直接黏著在電路之表面 10 上,因而造成1C内部訊號直接量測的困難。為解決此一問 題,邊際掃瞒(Boundary scan )技術便因應而生,例如JTAG (Joint Test Action Group)的boundary scan,其正式標準名 稱為 IEEE1149.1,及IEEE1149.4 之 Digital Test Access Port 介面便定義了可用於測試IC之邊際掃瞄測試介面,其主要係 15 以序列掃目苗鏈(Serial scan chain )來進行積體電路内部模組 之測試,如圖1所示為JTAG之介面架構,其採用五根訊號腳 位(TDI,TDO, TMS,TCK,nTRST )作為掃瞄鏈資料的操作, 其中,TDI腳位係作為序列資料輸入、TDO腳位係作為序列 資料輸出、TMS腳位係作為模式選择輸入、TCK腳位係作為 20 時脈訊號輸入、而nTRST腳位則提供系統重置之功能,而如 圖所示,JTAG架構包含有一測試存取埠(Test Access Port, TAP)控制器1卜一測試資料暫存器12( Test data register)、 一指令暫存器13、及一解碼器14等。 1229741 在測試資料暫存器12中,一組掃瞄鏈暫存器121 (Scan chain register )係提供作為一掃瞄鏈(scan chain ),可健存 TDI腳位所輸入之串列資料,一識別碼暫存器122用以儲存特 殊之編號,其僅供輸出,一旁通暫存器123係用以將TDI腳位 5 之輸入直接傳遞至TDO腳位以輸出之。 該指令暫存器13用以儲存TDI腳位所輸入之序列指 令,並由一解碼器14解碼以控制該TAP控制器11之運作。 該TAP控制器n即依TMS腳位的輸入而進行狀態移 轉,且依據測試資料暫存器12之資料及解碼器14之解碼結果 10而運作,圖2顯示出該TAP控制器11之狀態移轉圖,其係在 TCK的正緣時取樣TMS之訊號而作狀態移轉,如圖所示,在 初始時’ TAP控制器11係在Test_Logic Reset狀態,之後, 其可能進入閒置處理21、資料暫存器處理22、以及指令暫存 器處理23專二部分狀態,其中,如TMS輸入為1,Test-Logic 15 Reset狀態保持不變,當TMS輸入為〇時,狀態移轉為閒查處 理 21 之 Run-Test/Idle狀態;於Run_Test/Idle狀態時,如TMS 輸入為0,Run-Test/Idle狀態保持不變,當TMS輸入為1時, 狀態移轉為資料暫存器處理22之Select-DR-Scan狀態;於 Select_DR_Scan狀態時,如TMS輸入為0,則進入Capture_DR 20 狀態,進而進行對於測試資料暫存器12之處理,當TMS输入 為1時,狀態移轉為指令暫存器處理23之Select-IR-Scan狀 態;於Select-IR-Scan狀態時,如TMS輸入為0,則進入 Capture-IR狀態,進而進行對於指令暫存器13之處理,當TMS 輸入為1時’狀態移轉為初始時之Test-Logic Reset狀態。 1229741 中’該第一預設輸入串及第二預設輸入串係符合該無作用之 狀態迴圈的不同輸入串;一移位暫存器,用以儲存該狀態偵 測器所輸出之第一及第二資料之組合,該第一及第二資料之 組合包括一輸入鍵值;一隱藏暫存器,用以儲存資料;以及 5 一比較裝置,係將該輸入鍵值與一預設之寫入鍵值相比,以 當兩者相符時,將一特定寫入資料載入該隱藏暫存器。 依據本發明之另一特色,係提出一種邊際掃瞄測試介面 中存=隱藏資料之方法,該邊際掃瞎測試介面係依據一預定 之狀態移轉圖而運作,該狀態移轉圖根據—輸人而進行狀態 10移轉,其中,所進行之狀態移轉包括至 15 圈’該方法包括:⑷監測該輸入,以當偵測:用有=:: 預6又輸入串時,產生一第一資料的輸出,而當偵測出有一第 二預設輸入串時,產生一第二資料的輸出,其中,該第一預 设:入串係符合該無作用之狀態迴圈的一輸入串,該第二預 ::串係不同於該第-預設輸入串且符合該無作用之狀 :迴::輸入串;⑻暫存該輸出之第-、第二資料之組 中、亥弟一及第二資料之組合包括一輸入鍵值;以及 (C )比較該輸入鍵值與一 “之寫入鍵值,以當兩者相符 时將一特疋寫入資料載入一隱藏暫存器。 【實施方式】 為能讓貴審查委員能爭喊^ ^ ^ y 、更瞭解本發明之技術内容,特舉 車父佳八體Μ加例說明如下。 20 1229741 圈,而不會進入任何實際動作之狀態,因而避免誤動作之產 生。 5 10 圖4繪示出前述無作用之狀態迴圈,在符合此無作用之 狀態迴圈的TMS輸入,均不會在JTAG介面產生任何實際之 動作,因此,本發明係藉由定義至少二個符合此無作用之狀 怨迴圈的TMS輸入串,以分別作為兩種不同資料人及8的輸 入,於本實施例中,A為二進制的〇,B為二進制的丨,且如 圖所示,本發明係較佳地定義TMS輸入串,0111,為輸入資料 B( = l),及定義隨後之TMS輸入串,1,為輸入資料A(= 〇)。除此之外,由於Run-Testdata/Id][e狀態在輸入〇時均不 改其狀態—,因此,亦可定義TMS輸入串,㈣⑴,為輸入資料 Β ’其中〇代表至少一個〇。 再請參照圖5所示前述機密資料㈣及存取控制器3 5的 電路囷,、包括狀悲谓測器5 1、一移位暫存器、及一比 ^較裝㈣,比«置对包括三個比較器…淑^㈣匕 態偵測器51之運作流程圖如圖6所示,其輸入τα、·及 由TA:控制态31產生之jTAG狀態,以在判定該控制器” 之狀態為初始之Test_L〇gic Reset狀態時,開始監測侧輸 入’而當偵測出有一 人由,m 1 !,n士 2〇 C1_ , 賜輸入串0111時,在其資料輸出端 產生一貧料B ( ^1)的輪出(步驟S601),之後,當偵 測出—有-TMS輸入串’時,在其資料輸出端川產生一資料 A (〜0)的輸出(步驟S6〇2),而此資料輸出端川所輸出 之貧料則依TCK來取樣而存入該移位暫存器讲。因此 由在簡腳位輸人適當时串之組合,便可在狀_測器51 1229741 之資料輸出端511產生所要輸 暫存於該移位暫存器52中 貝朴組合’此資料組合係 刖述暫存於該移位暫存器52中 作為鈐人細,士 T <貝村組合之一部份係 偶數:貝之可數位元係作為輸入鍵值,而資料組合之 鍵值寫入身料,而比較器53、54及55係將該輸入 建值刀別與寫入鍵值、士矣φ TX r-n ^ 枯^ β貝出鍵值及回復鍵值比較,當輸入鍵 值與寫入鍵值相同時匕敕 季53輸出一寫入控制訊號,當輸 ίο
鍵值/、碩出鍵值相同時,比較5| 54輪 θ ^ AM ^ ϋ乎乂窃34称出一碩出控制訊號, :輸入鍵值與回復鍵值相同時’比較器”輸出一回復控制訊 5虎0
併請參照圖3所示,前述作狀寫人㈣訊號將會設定 (SET)該隱藏暫存器37而將前述寫人資料予以載入,因 =’ ^欲隱密地寫人—筆資料時,可藉由在⑽腳位輸入適 :,T串之組合’以在狀態偵測器51之資料輸出端511產生 該筆資料及相等於寫人鍵值的輸人鍵值,因此產生寫入控制 訊號而將該筆資料寫入隱藏暫存器37中。 f述作用之讀出控制訊號係用以控制選擇器38將隱藏 暫存1§ 37的内容輸出,而前述作用之回復控制訊號係用以控 20制選擇器38將識別碼暫存器321的内容輸出,因此,如欲讀 出該隱藏暫存器37之内容時,可藉由在丁]^8腳位輸入適當的 字串之組合,以在狀態偵測器51之資料輸出端511產生相等 於項出鍵值的輸入鍵值,因此產生讀出控制訊號而控制選擇 器38將隱藏暫存器37的内容經由JTAG介面所定義之識別碼 11 1229741 夕由—之輸出路位而輸出之;而如不再讀取該隱藏暫存器37 狀能:日!:。則藉由在™s腳位輸入適當的字串之組合,以在 :、/貝|益51之資料輸出端511產生相等於回復鍵值的輸入 5 10 15 20 =值’因此產生回復控制訊號而控制選擇㈣將識別碼暫存 二的内容輸出’亦即,使得JTAG介面所定義之識別碼暫 J;:G入:出路徑仍輸出識別碼暫存器的内容,因此回復原本 JTAG介面之狀態。 斗 之狀(㈣之^兄明可知’本發明藉由使用邊際掃瞄測試介面 :移轉圖中無作用的狀態迴圈來傳輸隱 由標準之資料輸入輸出腳位即可輸入訊號;; 標準中保護機密性控制訊號之傳輸二= 王/ a邊際掃_試介面所有狀態與資料的路徑,而完全 相谷於邊際掃瞄測試介面標準。 王 上述貫施例僅係為了方便說明而舉例 =圍自應以申請專利範圍所述為準,而=斤上主
【圖式簡單說明】 圖1係為習知JTAG介面之架構圖。 圖2係為JTAG介面之TAP控制器的狀態移轉圖。 之狀態迴 圖3係依據本發明之邊際掃瞄測試介面的架構圖。 圖4係顯示TAP控制器的狀態移轉圖中之無作用 12 1229741 圖5係為依據本發明之邊際掃瞄測試介面的機密資料偵測及 存取控制器之電路圖。 圖6係為狀態偵測器之運作流程圖。 5【圖號說明】 (11) ( 31) TAP控制器 (12) ( 32)測試資料暫存器 (121) 掃瞄鏈暫存器 (122) ( 321 )識別碼暫存器 _ 10 ( 123)旁通暫存器 (13) ( 33)指令暫存器 (14) ( 34)解碼器 (21) 閒置處理 (22) 資料暫存器處理 15 (23)指令暫存器處理 (35)機密資料偵測及存取控制器 (37) 隱藏暫存器 φ (38) 選擇器 (50)比較裝置 20 (51)狀態偵測器 (511 )資料輸出端 (52)移位暫存器 (53 ) ( 54) ( 55 )比較器 13
Claims (1)
1229741 ίο 15 20 5.如申請專利範圍第4項所述之裝置,i 置係將該輪入鍵值與一預設之回復鍵值相比:、= = 日,控制錢擇器以將該特定暫存器的内容輸出之。 巾請專利範圍第2項所述之m中,該輪入鍵 值係為该第-及第二資料之組合的奇數位元,該特定寫入資 枓係為該第一及第二資料之組合的偶數位元。 ·、'、、 7·如申請專利範圍第2項所述之裝置,其中,該邊際掃 瞒測試介面為一 JTAG介面’該輸入為一㈣輸入。 8.如申請專利範圍第2項所述之裝置,其中,該邊際掃 猫測試介面為-IEEE 1149.丨介面,該輸人為—簡輸入。 9·如申請專利範圍第2項所述之裝置,其中’該邊際掃 猫測試介面為-IEEE 1149.4之以_ μ細⑽㈣介 面,該輸入為一 TMS輸入。 1〇·如申請專利範圍第7項所述之裝置,其中,該狀態 移轉圖係初始於一 Test_Logic Reset狀態,且在TMS輸入為丄 時狀態保持不變,當TMS輸入為〇時,狀態移轉為 Run-Test/Idle狀態,且在TMS輸入為〇,狀態保持不變,當 連’ 一個TMS輸入為1時’狀態移轉為Test-Logic Reset狀 態’而形成該至少一無作用狀態迴圈。 11 ·如申請專利範圍第10項所述之裝置,其中,該第一 預設輸入串為,0111,,該第二預設輸入串為,Γ。 12·如申請專利範圍第丨丨項所述之裝置,其中,該第一 資料為,1’,該第二資料為,〇,。
15 1229741 1 3 ·如申請專利範圍第1 〇項所述之裝置,其中,該第一 預設輸入串為,〇万111,,該第二預設輸入串為,1,,當中石代 表至少一個〇。 14·如申請專利範圍第13項所述之裝置,其中,該第一 5資料為’ 1 ’,該第二資料為,〇,。 如申請專利範圍第7項所述之裝置,其中,該狀能 制器所輪出之資料係依JTAG所定義之TCK訊號來^樣: 存入該移位暫存器中。 16·如申請專利範圍第2項所述之裝置,其中,該特定 10暫存器為識別碼暫存器。 17· 一種邊際掃瞄測試介面中存取隱藏資料之方法,該 ,際掃瞒測試介面係依據-預定之狀態移轉圖而運作,該狀 態移轉圖根據一輸入而進行狀態移轉,其中,所進行之狀態 移轉包括至少一無作用狀態迴圈,該方法包括·· 15 (A)監測該輸入,以當偵測出有-第-預設輸入串 時,士產生一第一資料的輸出,而當债測出有一第二預設輸入 串哙,產生一第二資料的輸出,其中,該第一預設輸入串係' 符合該無仙之狀態迴圈的—輸人串,該第二職輸人串係零 不同於該第-預設輸入串且符合該無作用之狀態迴圈的輸 20 入串; ⑻暫存該輸出之第一、第二資料之組合,其中,該 第一及第二資料之組合包括一輸入鍵值;以及 (C)比較該輸入鍵值與一預設之寫入鍵值,以當兩者 相符時,將一特定寫入資料載入一隱藏暫存器。 16 1229741 18. 如申請專利範圍第17項所述之方法,㈠ 及第二資料之組合更包含有該特定寫入資料之資訊/第一 19. 如申請專利範圍第18項所述之方法,更包括— ^主)以將該輸人鍵值與-預設之讀出鍵值減,當兩^ 付時,將該隱藏暫存器的内容經由邊際掃晦測試 之一特定暫存器之輸出路徑而輸出之。 疋義 20·如申請專利範圍第19項所述之方法,更包括— (E)以將該輸人鍵值與—預設之回復鍵值相比,當兩二相 10
二:二得邊際掃猫測試介面所定義之特定暫存器之輪出路 仏仍輸出該特定暫存器的内容。 η.如中請專職圍第18項所述之方法,其中,於步驟 (Β)中,該輸入鍵值係為該第一及第二資料之組合的奇數 位凡’該特定寫人資料係為該第—及第二f料之組合的偶數 位元。 ^ 22.如申請專利範圍第18項所述之方法,其中,該邊際 掃瞒測試介面為-JTAG介面,該輸人為—TMS輸入。
^ 23.如申请專利範圍第18項所述之方法,其中,該邊際 帚^貝J忒;丨面為一符合IEEE 11491介面,該輸入為一tms 輸入。 ^ 4·如申凊專利範圍第18項所述之方法,其中,該邊際 知目苗测試介面為一比EE 1149.4之Digital Test Access Port介 面。亥輪入為一 TMS輸入。 5.如申睛專利範圍第22項所述之方法,其中,該狀態 移轉圖係初始於一Test_L〇gic 狀態,且在輸入為i 17 1229741 10 時狀態保持不變,當TMS輸入為0時,狀能移轉為 Run-Test/Idle狀態,且在TMS輸入為〇,狀態保持^變,當 連續兩個TMS輸入為1時,狀態移轉為Test_L〇gk以如狀 態,而形成該至少一無作用狀態迴圈。 26·如申明專利範圍第25項所述之方法,其中,於步驟 (A)中,該第一預設輸入串為,〇111,,㈣:資料為,卜 該第二預設輸入串為,1,,該第二資料為,〇,。 2 7 ·如申請專利範圍第2 5項所n 貝所迷之方法,其中,於步驟 (Α)中,該第一預設輸入串為,〇万 ^ , y υ()111,該第一資料為’1’, 虽中0代表至少一個〇,該第二預設 料為,0,。 甲匈1 28·如申請專利範圍第19項所述
該第二資 暫存器為識別碼暫存器 之方法,其中,該特定
18
Priority Applications (4)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW093101269A TWI229741B (en) | 2004-01-16 | 2004-01-16 | Device and method for accessing hidden data in boundary scan test interface |
| GB0500239A GB2410563B (en) | 2004-01-16 | 2005-01-07 | Method and apparatus for accessing hidden data in a boundary scan test interface |
| US11/032,006 US7216275B2 (en) | 2004-01-16 | 2005-01-11 | Method and apparatus for accessing hidden data in a boundary scan test interface |
| DE102005001925.0A DE102005001925B4 (de) | 2004-01-16 | 2005-01-14 | Verfahren und Vorrichtung zum Zugriff auf versteckte Daten in einer Boundary Scan Testschnittstelle |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| TW093101269A TWI229741B (en) | 2004-01-16 | 2004-01-16 | Device and method for accessing hidden data in boundary scan test interface |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TWI229741B true TWI229741B (en) | 2005-03-21 |
| TW200525164A TW200525164A (en) | 2005-08-01 |
Family
ID=34215225
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW093101269A TWI229741B (en) | 2004-01-16 | 2004-01-16 | Device and method for accessing hidden data in boundary scan test interface |
Country Status (4)
| Country | Link |
|---|---|
| US (1) | US7216275B2 (zh) |
| DE (1) | DE102005001925B4 (zh) |
| GB (1) | GB2410563B (zh) |
| TW (1) | TWI229741B (zh) |
Families Citing this family (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US7363564B2 (en) * | 2005-07-15 | 2008-04-22 | Seagate Technology Llc | Method and apparatus for securing communications ports in an electronic device |
| US7363559B2 (en) * | 2005-12-30 | 2008-04-22 | Intel Corporation | Detection of tap register characteristics |
| US7428674B1 (en) * | 2006-01-17 | 2008-09-23 | Xilinx, Inc. | Monitoring the state vector of a test access port |
| US7546498B1 (en) * | 2006-06-02 | 2009-06-09 | Lattice Semiconductor Corporation | Programmable logic devices with custom identification systems and methods |
| CN100487473C (zh) * | 2006-08-17 | 2009-05-13 | 华为技术有限公司 | 边界扫描系统及方法 |
| JP2009181385A (ja) * | 2008-01-31 | 2009-08-13 | Hitachi Ltd | ストレージシステム、その暗号鍵管理方法及び暗号鍵管理プログラム |
| JP4309949B1 (ja) * | 2008-05-28 | 2009-08-05 | 株式会社東芝 | 半導体集積装置及び半導体集積装置のテスト方法 |
| US8621125B2 (en) * | 2009-10-13 | 2013-12-31 | Intellitech Corporation | System and method of sending and receiving data and commands using the TCK and TMS of IEEE 1149.1 |
| KR20140088414A (ko) * | 2013-01-02 | 2014-07-10 | 삼성전자주식회사 | 보안 데이터의 저장 검증을 위한 메모리 장치, 보안 데이터 저장 검증 시스템 및 그 검증 방법 |
| CN112345924B (zh) * | 2020-10-30 | 2024-09-03 | 上海兆芯集成电路股份有限公司 | 扫描链控制电路 |
Family Cites Families (10)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5659508A (en) * | 1995-12-06 | 1997-08-19 | International Business Machine Corporation | Special mode enable transparent to normal mode operation |
| US5768196A (en) * | 1996-03-01 | 1998-06-16 | Cypress Semiconductor Corp. | Shift-register based row select circuit with redundancy for a FIFO memory |
| EP0826974B1 (en) * | 1996-08-30 | 2005-10-19 | Texas Instruments Incorporated | Device for testing integrated circuits |
| JP3287539B2 (ja) * | 1996-11-13 | 2002-06-04 | 富士通株式会社 | テスト機構を有する処理システム |
| US6052808A (en) * | 1997-10-31 | 2000-04-18 | University Of Kentucky Research Foundation | Maintenance registers with Boundary Scan interface |
| US6378090B1 (en) * | 1998-04-24 | 2002-04-23 | Texas Instruments Incorporated | Hierarchical test access port architecture for electronic circuits including embedded core having built-in test access port |
| EP1089083A1 (en) * | 1999-09-03 | 2001-04-04 | Sony Corporation | Semiconductor circuits having scan path circuits |
| US6925583B1 (en) * | 2002-01-09 | 2005-08-02 | Xilinx, Inc. | Structure and method for writing from a JTAG device with microcontroller to a non-JTAG device |
| US7266848B2 (en) * | 2002-03-18 | 2007-09-04 | Freescale Semiconductor, Inc. | Integrated circuit security and method therefor |
| US7185249B2 (en) * | 2002-04-30 | 2007-02-27 | Freescale Semiconductor, Inc. | Method and apparatus for secure scan testing |
-
2004
- 2004-01-16 TW TW093101269A patent/TWI229741B/zh not_active IP Right Cessation
-
2005
- 2005-01-07 GB GB0500239A patent/GB2410563B/en not_active Expired - Fee Related
- 2005-01-11 US US11/032,006 patent/US7216275B2/en not_active Expired - Fee Related
- 2005-01-14 DE DE102005001925.0A patent/DE102005001925B4/de not_active Expired - Fee Related
Also Published As
| Publication number | Publication date |
|---|---|
| US7216275B2 (en) | 2007-05-08 |
| GB0500239D0 (en) | 2005-02-16 |
| US20050172190A1 (en) | 2005-08-04 |
| GB2410563B (en) | 2007-04-04 |
| DE102005001925A1 (de) | 2005-08-11 |
| TW200525164A (en) | 2005-08-01 |
| DE102005001925B4 (de) | 2014-12-04 |
| GB2410563A (en) | 2005-08-03 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9727754B2 (en) | Protecting chip settings using secured scan chains | |
| JP2794482B2 (ja) | Lsiチップを識別する方法 | |
| JP3333036B2 (ja) | 試験装置、試験装置を備えたシステムおよび試験方法 | |
| TWI229741B (en) | Device and method for accessing hidden data in boundary scan test interface | |
| US8266485B2 (en) | Test mode soft reset circuitry and methods | |
| US20120159274A1 (en) | Apparatus to facilitate built-in self-test data collection | |
| US20080189584A1 (en) | System and apparatus for improving logical built-in self test (lbist) ac fault isolations | |
| US9015544B2 (en) | Accelerating scan test by re-using response data as stimulus data abstract | |
| KR960042082A (ko) | 매립 논리 회로 검사 시스템 및 그 검사 방법과 집적 회로 칩 | |
| JP3287539B2 (ja) | テスト機構を有する処理システム | |
| US7484153B2 (en) | Systems and methods for LBIST testing using isolatable scan chains | |
| Hao et al. | Structured design-for-debug-the supersparc ii methodology and implementation | |
| US7627798B2 (en) | Systems and methods for circuit testing using LBIST | |
| TWI235599B (en) | Device and method for transmitting hidden signal in boundary scan testing interface | |
| JP3357534B2 (ja) | テスト機構を有する処理システム | |
| JP2000181942A (ja) | I/oバッファ動作電源自動チェックシステム | |
| JP3809444B2 (ja) | 境界走査試験インタフェース中の内蔵データアクセス装置及び方法 | |
| CN100353173C (zh) | 边际扫描测试界面中存取隐藏资料的装置与方法 | |
| US7724015B2 (en) | Data processing device and methods thereof | |
| JP4518790B2 (ja) | 半導体装置及びその制御方法 | |
| JPWO2009037769A1 (ja) | 半導体集積回路装置および半導体集積回路装置の試験方法 | |
| CN100350260C (zh) | 边际扫描测试界面中传输隐藏讯号的装置与方法 | |
| EP0837336A2 (en) | A method and apparatus for scan testing of electrical circuits | |
| US20050289421A1 (en) | Semiconductor chip | |
| JPH08264000A (ja) | メモリ・アレイを自己検査する方法およびメモリ回路 |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MM4A | Annulment or lapse of patent due to non-payment of fees |