TWI299561B - A hv-mos and mixed-signal circuit structure with low-k interconnection - Google Patents
A hv-mos and mixed-signal circuit structure with low-k interconnection Download PDFInfo
- Publication number
- TWI299561B TWI299561B TW094130923A TW94130923A TWI299561B TW I299561 B TWI299561 B TW I299561B TW 094130923 A TW094130923 A TW 094130923A TW 94130923 A TW94130923 A TW 94130923A TW I299561 B TWI299561 B TW I299561B
- Authority
- TW
- Taiwan
- Prior art keywords
- semiconductor wafer
- forming
- semiconductor
- substrate
- dielectric constant
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B10/00—Static random access memory [SRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/811—Combinations of field-effect devices and one or more diodes, capacitors or resistors
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13452—Conductors connecting driver circuitry and terminals of panels
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Element Separation (AREA)
Description
1299561 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種高壓金氧半導體電晶體及混合 訊號電路結構,且特別是有關於具有低介電常數材料之内 連線隔離結構之高壓金氧半導體電晶體及混合訊號電路 結構。 【先前技術】 積體電路(integrated circuits; 1C)目前已經具有小於 0.09微米之生產技術,未來的發展不只有在尺寸及整合密 度上的進步,更朝向將數種半導體元件結合在單一晶片上 的發展。在系統單晶片(system-on-chip; SOC)的技術上, 不同型態的微電子元件,例如邏輯元件、類比元件、記憶 體陣列及高電壓元件都會被整合在單一的半導體晶圓 上,並朝著改善其電路、可靠度、生產週期時間、成本及 元件速度等優點。舉例來說,高壓金氧半導體電晶體(high voltage metal-oxide-semi conductor transistor; HV-MOS)元 件及混合訊號電路可結合在一起,應用在液晶顯示器 (liquid crystal display; LCD)的液晶驅動積體電路(liquid crystal drive ICs; LDI)。然而,電阻-電容延遲(RC delay) 卻降低了元件的速度及系統的效能。 【發明内容】 因此本發明的目的就是在提供一種半導體晶片,至少 5 1299561 包含在基板上形成的快速元件與高壓金氧半導體,且由低 介電常數材料構成之内連線隔離結構,位於快速元件及高 壓金氧半導體電晶體上。 根據本發明之-較佳實施例,提供一種内連線隔離結 構,配置於快速元件及高♦壓金氧半導體電晶體上。其中, 内連線隔離結構可為低介電常數材料,其介電常數低於 3.9,大約纽3·8 i 2·8之間。快速元件具有一個寬度小 於〇·13微米之通道,且至少包含一電容。此電容包含一上 方電極、底部電極及介於上方及底部電極Fb1之—介電質 層。上方電極及底部電極皆包含有金屬基材及矽基材。此 外,在井構造中形成之高壓金氧半導體電晶體,具有一小 於60奈米之接合深度,可應用於3〇伏特或3〇伏特以上 的電源操作上。 當使用低介電質材料做為内連線隔離材料時,可以降 低電阻-電容延遲,亦能有效提升元件整體之效能。 【實施方式】 第1圖係繪示本發明一實施例之積體電路1〇〇。此積 體電路100可為一系統單晶片,且可包含不同的微電子元 件。積體電路100至少可包含一基板110,此基板可 為一基礎半導體,例如矽、鍺及鑽石。此基板11()亦可包 含一化合物半導體,例如碳化石夕、神化蘇、神化銦及磷化 銦。此基板110也可包含一合金半導體,例如鍺化矽、鍺 矽碳化物、砷化鎵、砷磷化合物及磷化物。基板11()包含 1299561 一磊晶層覆蓋於一半導體塊材之上。此外,基板可施與張 力以增加效能。例如,磊晶層可包含一材料,其不同於半 導體塊材,例如鍺化矽覆蓋的矽塊材或是矽層覆蓋於選擇 性蠢晶成長所形成的石夕化錯塊材上。此外,此基板110包 含半導體覆絕緣層(semiconduetor-on-insulator; SOI)結 構,例如基板可包含由氧植入隔離法(separation by implanted oxygen; SIMOX)所形成的埋藏氧化(buried oxide; BOX)層。基板110可包含玻璃材料,例如薄膜電晶體(thin film transistor; TFT)技術中的玻璃基板。此基板110包含 一 P型摻雜區域及/或一 N型摻雜區域,摻雜區域可以有 不同的摻雜型態、摻雜濃度及摻雜外觀。摻雜可藉由不同 製程來完成,例如離子佈植或其它合適的方法。 基板110也包含一井結構120,此井結構120可為一 P 井(P-well)結構或一 N井(N-well)結構直接形成在基板110 中。一般而言,基板110可包含N井及/或P井,而N井 及/或P井區域可以有一逆增摻雜輪廓(retrograde doping profile)。此井結構120僅為一實施例,其並非用以限制本 發明。 基板110更包含一隔離結構130,用以隔離基板110 上之不同元件,此隔離結構130可使用不同的製造技術來 形成。舉例來說,隔離結構130可包含有接合隔離、場隔 離、介電質隔離或是其它適合的隔離結構。其中此介電質 隔離,例如區域石夕氧化法(local oxidation of silicon; LOCOS) 及淺溝渠隔離(shallow trench isolation; STI)。在一範例 7 1299561 中,區域矽氧化法隔離結構可嵌入基板中,藉由熱氧化 (thermal oxygen oxidation)、蒸氣氧化(steam oxidation)或 其它適合的製程來完成。 積體電路100包含在基板110上形成數種微電子元 件。例如,此積體電路100包含有一高壓金氧半導體電晶 體140,以使用於30伏特以上的電源操作。此高壓金氧半 導體電晶體140可包含雙重擴散沒極(double diffused drain; DDD)區域、橫向雙重擴散金氧半導體電晶體(lateral double diffuse MOS;LDMOS)或是垂直雙重擴散金氧半導體電晶 體(vertical double diffused MOS;VDMOS)。此高壓金氧半 導體電晶體140可藉由雙載子互補金氧半導體 (Bipolar-CMOS)製程或雙載子互補金氧半導體雙重擴散金 氧半導體(Bipolar-CMOS-DMOS;BCD)製程所形成。高壓金 氧半導體電晶體140可形成於井構造120中,其具有一小 於60奈米之接合深度。高壓金氧半導體電晶體140包含 一源極141及一汲極142。在一實施例中,於雙重擴散汲 極結構中可形成源極與沒極其中之一。例如,當源極包含 一傳統的源極結構時,汲極142可包含一雙重擴散汲極結 構,其中此傳統的源極區域可包含一輕摻雜汲極(light doped drain; LDD)結構。在另一實施例中,源極及汲極在 雙重擴散汲極結構中形成,此雙重擴散汲極結構可包含不 同摻雜程度,且可由兩個離子佈植的步驟形成。第一摻雜 製程可具有一較低摻雜濃度範圍大約1〇13到5xl014離子/ 平方公分(i〇n/cm2)。此第一摻雜面延伸至閘極的外圍。第 8 1299561 二摻雜區域可被第一摻雜區域所包圍,且可利用閘極間隙 壁由閘極推移形成。第二摻雜區域可具有一較高摻濃度範 圍,大約從1〇15到5xl015離子/平方公分(ion/cm2)。此雙重 擴散汲極結構可以為高壓金氧半導體電晶體140提供一高 崩潰電壓。 高壓金氧半導體電晶體140更包含一堆疊閘極,形成 在井結構120上,介於源極141及汲極142之間。此堆疊 閘極可包含形成在井結構120上的一閘介電層143,此閘 介電層143包含氧化矽、氮氧化矽或一高介電常數材料, 例如氧化铪、碎化給、氧化錯、氧化銘、氮化石夕、五氧化 組或其組合。此閘介電層14 3藉由熱氧化、原子層沉積 (atomic layer deposition; ALD)、化學氣相沉積(chemical vapor deposition; CVD)、物理氣相沉積(physical vapor deposition; PVD)或其它合適的製程所形成。 此堆疊閘極也包含一閘極144,位於閘介電層143之 上。此閘極144包含多晶矽或金屬,例如鋁(A1)、銅(Cu)、 鎢(W)、鈦(Ti)、钽(Ta)、氮化鈦(TiN)、矽化鎳(NiSi)、矽 化鈷(CoSi)及/或其它導電材料。閘極144可藉由化學氣相 沉積、物理氣相沉積、佈植、原子層沉積或其它合適的製 程所形成。此堆疊閘極更包含一接觸層145位於此閘極144 上,以減少接觸電阻及提升效能。接觸層145可包含金屬 石夕化物,例如石夕化鎳(nickel silicide)、石夕化钻(cobalt silicide)、石夕化鶴(tungsten silicide)、石夕化组(tantalum silicide)及石夕化鈦(titanium silicide),並利用化學氣相沉 9
1299561 積、物理氣相沉積或原子層沉積形成,例如矽化金屬可藉 由自動對=石夕化製程所形成。高麼金氧半導體電晶體^ 亦可包含罪近堆疊閘極兩侧的閘極間隙壁146,此閘極間 隙壁146包含氮化石夕、氧切、碳切、絲切或其二 合。此閘極間隙壁146可具有多層結構並可藉由沉積介電 質材料及非等向性回蝕製程形成。 積體電路100也可包含一快速元件,例如一個射頻 (radio-frequency; RF)元件或其它高頻元件,例如矽雙載子 電晶體或鍺化矽異質接面雙載子電晶體(^如…仙㈨⑽ bipolar transistor; HBT)。此快速元件可具有一 〇·13微米之通道。此快速元件可至少包含一電容,=如電 容150。由於希望可以增加整合的密度,電容15〇至少部 份被配置在高壓金氧半導體電晶體14〇元件的隔離結構 130的上方位置。此電容15〇包含一上方電極152、一底 部電極156及介於上方電極及底部電極間之一介電層 154。上方電極152及/或底部電極156可包含金屬、金屬 化合物、金屬合金及其組合。此電極所使用的金屬包含 鋁、銅、鈦、鈕、鎢、金屬矽化物或其組合。上方電極152 及/或底部電極156可以使用多晶矽、非晶矽或其組合。上 方電極152及底部電極156皆包含金屬基材及石夕基材,更 可包含金屬矽化物。此上方電極152及底部電極15(5可藉 由化學氣相沉積、物理氣相沉積、佈植或其它合適的製程 所形成。此電容之介電層154包含一介電質材料例如氧化 矽、氮化矽、氮氧化矽、氟化矽玻璃(flu〇rinated silica 1299561 glass; FSG)、低介電常數材料、高介電常數材料或其組合, 並可藉由化學氣相沉積、物理氣相沉積、旋塗式聚合物 (spin-on polymer; SOP)或其它合適的製程形成。電容150 可藉由化學氣相沉積、物理氣相沉積、熱氧化法或旋塗式 聚合物所形成之另一介電層158與基板隔離。例如,介電 層158與閘介電層143可同時形成。 積體電路100更包含複數層内連線160,以傳送電子 訊號及連接微電子元件以構成功能電路。此内連線160包 含做為垂直内連線之接觸窗及介層窗結構,及作為水平内 連線的一層或複數層金屬線。内連線160包含鋁基材、鎢 基材、銅基材或其組合。例如,銅基材複數層内連線包含 廣泛的使用於深微米或深次微米技術之銅、銅合金、鈦、 氮化鈦、鎢、多晶矽、金屬矽化物或其組合。可使用雙重 金屬鑲嵌(dual damascene)製程以形成複數層銅内連線。此 複數層内連線可藉由化學氣相沉積、物理氣相沉積、原子 層沉積、佈植或其組合來形成。 積體電路100可包含内連線隔離材料170,如形成於 金屬層間之層間介電層(interlayer dielectric ; ILD)及介於 第一金屬層與基板間之前金屬介電層(pre-metal dielectric ; PMD)。此内連線隔離材料包含低介電常數材 料,其小於二氧化矽之介電常數3.9。此低介電常數材料 較佳地係大約介於3.8至2.8之間,此低介電常數材料可 包含氟化矽玻璃、摻雜碳的氧化矽、其組合及/或其它的低 介電常數材料。 11 1299561 其它可選擇低介電質材料可包含美商應用材料之黑 鑽石(Black Diamond)、乾凝膠(Xer〇gel)、氣凝膠 (Aerogel)、非晶石夕碳氟化物(amorphous fluorinated carbon)、聚對二甲基苯(Parylene)、苯并環丁烷(BCB; bisbenzocyclobutenes)、Dow Chemical 之低介電常數:絕緣 聚合物(SiLK)、聚亞酿胺(polyimide)或其它的材料。此低 介電常數材料可藉由化學氣相沉積、物理氣相沉積、原子 層沉積、熱氧化法或旋塗式塗佈及/或其它的製程方法所形 成。此内連線隔離材料更包含其它介電質材料,例如與低 介電質材料結合的氧化矽,並可採用多層結構。此用來作 為内連線隔離材料的低介電常數材料可降低電阻-電容延 遲及增進元件速度。 積體電路100也可包含複數個記憶體晶胞,例如靜態 隨機處理記憶體(static random-access memory; SRAM)、動 態隨機處理記憶體(dynamical random-access memory; DRAM)、鐵電隨機處理記憶體(ferroelectric memory; FRAM)、非揮發性記憶體(non-volatile memory)、磁性隨機 存取記憶體(magnetoresistive random-access memory; MRAM)、共振隧道二極體記憶體(resonant tunneling diode-based memory)、單電子記憶體(single-electron memory)、相位變化非揮發性記憶體(phase-change nonvolatile memory)、質子非揮發性記憶體(protonic nonvolatile memory)及/或其組合0 此外,除了高壓金氧半導體元件、具有電容之快速元 12 1299561 件及記憶體陣列外,積體電路100可包含一形成於半導體 基板上之多樣化微電子元件。這些微電子元件透過例如隔 離結構130的隔離結構彼此相互隔離。微電子元件可包含 但並不限於被動元件,例如電阻器、薄膜電阻器、可修整 電阻器(trimmable resistor)、擴散電晶體(diffused transistor) 及電感器,此微電子元件亦可包含主動元件,例如NPN雙 載子電晶體(NPN bipolar transistor)、PNP雙載子電晶體 (PNP bipolar transistor)、 互補雙載子電晶體 (complementary bipolar transistor)、基納二極體(Zener Diode)、蕭特基二極體(Schottky diode)、N型金氧半導體、 P型金氧半導體、互補式金氧半導體或其它元件。此半導 體製造係可利用包含CMOS技術、BiCMOS技術、BCD技 術或其它合適的技術進行生產。 積體電路100可使用在各種的不同的應用上,例如使 用於液晶驅動積體電路(liquid crystal drive IC; LDI)或在 其它方面的應用,包含有無線電話、數位視訊盒、全球定 位系統或是光纖通訊系統。 請參照第2圖,係繪示一液晶顯示器元件200之一實 施例的截面圖,其結合第1圖之積體電路100。此液晶顯 示器元件200為一具有低介電常數内層介電隔離結構的積 體電路100之元件,在此僅作為一實施例。此液晶顯示器 元件200可包含類似第1圖所示之積體電路100的1C晶 片210的結構。此1C晶片210可包含一高壓金氧半導體 電晶體、至少具有一電容之快速元件及使用於内層介電層 13 1299561 及金屬化前介電層中之低介電常數材料。1C晶片210更包 含複數個記憶體陣列,此1C晶片210可為一液晶驅動IC。 此1C晶片210更包含凸點結構214,此凸點結構214可具 有由不同金屬構成之複合層,例如一黏著層、一擴散障壁 層、一銲接層及一氧化障壁層。此凸點結構214可包含鈦、 絡、紹、銅、錄、叙、金或是其組合。 液晶顯示器元件200可包含一液晶顯示器玻璃基板 220及一上玻璃230。此液晶顯示器玻璃基板220也具有 複數個形成在液晶顯示器玻璃基板表面的玻璃電極222及 玻璃電極224,用來控制液晶晶胞。液晶材料被填充且密 封在液晶顯示器玻璃基板220及上玻璃230之間。此液晶 顯示器玻璃基板220及上玻璃230包含半透明或透明的玻 璃,更可包含一偏光層(polarizer layer)及一配向膜 (alignment layer)。玻璃電極被圖刻及連接到各個液晶顯示 器晶胞以控制此晶胞的顯示功能。此玻璃電極222及玻璃 電極224包含一透明導電材料,例如銦錫氧化物(indium tin oxide; IT0)。上玻璃230上之玻璃電極可利用傳導交叉結 構235或複數個交叉結構來做為與液晶顯示器玻璃基板 220間的電子傳輸路徑。此玻璃電極可包含接合結構226 以連接1C晶片。 1C晶片210可使用非等向性導電膜240 (anisotropic conductive film; ACF)經由凸點結構214及玻璃電極224接 合在液晶顯示器玻璃基板220上。此液晶顯示器元件200 更包含一軟性印刷電路板250 (flexible printed circuit; 14 1299561 FPC) ’經由另一凸點結構25 5與液晶顯不器玻璃基板的玻 璃電極224相結合,最後再連接到一設備上,例如液晶顯 示器控制器。此液晶顯示器元件200與1C晶片210示範 了積體電路100之多種可能的應用之一。 揮發性記憶體、 此外,基體 一般而言,本發明所揭露之系統單晶片,例如積體電 路100或1C晶片210,可至少包含一高壓金氧半導體、至 少具有一電谷之快速元件及作為内層介電層之低介電常 數材料。此低介電質材料可具有一低於3·9的介電常數, 一般範圍大約在2.9到3.8之間。此低介電質材料可包含 氟化矽玻璃、摻碳的氧化矽及/或其它的低介電常數材料。 此系統單晶片更包含在基板上形成—個或複數個記憶體 陣列,例如靜態隨機處理記憶體、動態隨處理記憶體、非 揮發性記憶體、鐵電隨機處理記憶體、磁性隨機存取記憶 體、共振随道二極體記憶體、單電子記憶體、相位變化非 質子的非揮發性記憶體或其組合。 離及區域矽氧化法 除了高壓金氧半導體元件、包含一雷
互補式金氧半導體或其它元件。半 *此外’基體電路100包含形成在相同的基板上的多種 微電子7L件’並透過隔離結構的來做隔離,例如淺溝渠隔 15 1299561 導體製造有多種的技術,包含有互補金氧半導體技術、雙 載子互補金氧半導體技術、載子互補金氧半導體雙重擴散 金屬氧化半導体技術或其它適合的製造技術。系統單晶片 可降低電阻-電容延遲,且可被使用在液晶驅動元件電路或 其它適合的應用上。 雖然本發明已以一較佳實施例揭露如上,然其並非用 以限疋本發明,任何熟習此技藝者,在不脫離本發明之精 神和範圍内,當可作各種之更動與潤飾,因此本發明之保 護範圍當視後附之申請專利範圍所界定者為準。 【圖式簡單說明】 為讓本發明之上述和其他目的、結構、優點與實施例 能更明顯易懂,所附圖式之詳細說明如下: 第1圖係繪示本發明之積體電路之一較佳實施例。 第2圖係繪示一液晶顯示器元件之一較佳實施例,其 結合第1圖中之積體電路結構。 【主要元件符號說明】 100 ·'積體電路 110 ··基板 120 ··井結構 130 :隔離結構 140 :高壓金氧半導體電晶體141 ··源極 142 :汲極 143 ··閘介電層 144 ·閘極 145 :接觸層 146 :閘極間隙壁 150:電容 16 1299561 152 : 上方電極 156 : 底部電極 160 : 内連線 200 : 液晶顯示器元件 214 : 凸點結構 222 : 玻璃電極 226 : 接合結構 235 : 傳導交叉結構 250 : 軟性印刷電路板 154 :介電層 158 :介電層 170 :低介電常數介電層 210 : 1C晶片 220 :液晶顯示器玻璃基板 224 :玻璃電極 230 :上玻璃 240 :非等向性導電膜 255 :凸點結構 17
Claims (1)
- !299561 :7年/月r日修(要了 '申請專利範圍 1· 一種半導體晶片,至少包含: -快速元件形成在—基板上,其中該快速元件具有一 見度小於o.u微米通道,並包含至少一電容; :南壓金屬氧化半導體電晶體形成在該基板上 ==電晶體物於3。伏特或3。伏特以上的電 内連線隔離結構具有低介電f數材料,配置於該快 ^兀+及該高壓金屬氧化半導電晶體之上。 、 •如巾睛專利範圍帛1項所述之半導體晶片,复中节 低介電常數材料之介電常數低於3·9。 肩 你人3·如中請專利範11第1項所述之半導體晶片,其中兮 -’丨電吊數㈣之介電常數範圍大約為3·8到2.8。 你人4·如中請專利範㈣1項所述之半導體晶片,复中$ 低介雷堂叙u ^ τ ^ 所構成之料係選自於由^化石夕玻璃及摻碳的氧化石夕 •如申請專利範圍第丨項所述之半導體晶 低介雷皙从,, 丨,、甲ί亥 鑽石^材料係選自於由氟化矽玻璃、摻碳的氧化矽、黑 、:石乾/竣膠、氣凝膠、非晶氟化碳、聚對二甲基笑、# 并環丁餘 7 个、本 、低介電絕緣聚合物及聚亞胺所構成之族群。 18 1299561 6.如申請專利範圍第丨項所述之半導體晶片,更包含 複數個記憶體陣列。 7.如申請專利範圍第6項所述之半導體晶片,其中該 =個記憶體陣列至少包含一靜態隨機處理記憶體’:一動 態隨機處理記憶體、一非揮發性記憶體及其組合。 δ.如申請專利範圍第i項所述之半導體晶片,盆中 2少—電容之至少一電極包含一材料,該材料係選自於 孟屬、金屬化合物及金屬合金所構成之族群。 • ^專利範圍第1項所述之半導體晶片,^ 5亥至 >、一電容之至少一電極包 ’ 多曰欲κ 4 电Τ匕3材枓,该材料係選自 日日夕及非晶矽所構成之族群。 1〇·如申請專利範圍第1項所述之半導齅曰月,直 ㈣金氧半導體電晶體有一接人深产牛:體曰曰片,其 60奈米。 句接口,木度,該接合深度小 該高堡金氧半導… L之半導體晶片 工羊L千V體電晶體至φ 重擴散汲極結構、橫向雔3結構’係選自方 摊舌4f# 又重擴放金氣半導體雷曰㈣天 雙重擴散金氧半導手體電曰s體石 乳千V體電晶體所構成之族群。 19 1299561 12·如申請專利範圍第11項所述之半導體晶片,其 中該雙重擴散汲極結構形成在該高壓金氧半導體電晶體 的一側。 13 ·如申請專利範圍第丨丨項所述之半導體晶片,其 中該雙重擴散汲極結構形成在該高壓金氧半導體電晶體 的兩側。 14·如申請專利範圍第丨項所述之半導體晶片,其中 該高壓金氧半導體電晶體係利用雙載子互補式金氧半導 體(BiCMOS)技術製造。 15 ·如申請專利範圍第丨項所述之半導體晶片,其中 該高壓金氧半導體電晶體係利用雙載子互補金氧半導體 雙重擴放金屬氧化半導体(Bip〇iar-cMOS-DM〇S ; BCD)技 術製造。 16·如申請專利範圍第丨項所述之半導體晶片,更包 含内連線形成在半導體基板上。 材料所構成之族群 17.如申請專利範圍第16項所述之半導體晶片,其 中该内連線至少包含一材料,係選自於由鎢、鋁、及銅基 20 1299561 如申D月專利範圍s 1項所述之半導體晶片,立中 該半導體晶片使用於液晶顯示器驅動電路。 ,、 種开/成半導體晶片之方法,至少包含: /成决速元件在_基板上,其中該快速元件呈有一 寬度小於Ο."微米通道,並包含至少一電容;’、 …形成—高壓金氧半導體電晶體在該基板上,該高壓金 氧半導體電晶體適用於30佔4生斗 W •、 、用於30伙特或30伏特以上的電壓操 作,以及 ^成具有低介電常數材料之_内連線隔離結構配置於 邊基板上。 復#以專利_第19項所述之形 形成該具有低介電常數材料之内連線隔離 • 乂 "利用化學氣相沉積形成該低介電常數材料。 之方2::!請專利範圍第19項所述之形成半導體晶片 成該具有低介電常數材料之内連線隔離結 構,至>包含利用旋塗技術形成低介電常數材料。 之方、Γ := 專利範圍第19項所述之形成半導體晶片 破璃/。,形成該内連線隔離結構至少包含形成氣化石夕 21 Ϊ299561 23. 之方法, 氣化碎。 如申請專利範圍第19項所 其中形成該内連線隔離結構至少 形成半導體晶片 包含形成摻碳的 24·如申請專利範圍第19項 之方半 Φ a 之形成半導體晶片 4含’更包含形成複數個記憶體陣列。 25.㈣請專利範圍第19項所述之形成半導體晶片 沉h更包含由化學氣相沉積、物理氣相沉積、原子層 積、電鍍或其組合所形成之内連線。 26’ Μ請專利範圍第19項所述形成半導體晶片之 去,其中形成該快速元件至少包含形成一電容。 27.如申請專利範圍第%項所述形成半導體晶片之 方法’其中形成該電容至少包含: 形成一底部電極在該半導體基板上; 形成一介電層位於該底部電極;以及 开> 成一上方電極位於該介電層。 28·如申請專利範圍第27項所述形成半導體晶片之 方法,其中形成該底部電極及該上方電極至少包含由化學 氣相沉積、物理氣相沉積、原子層沉積及電鍍其中之一所 22 1299561 形成之該底部電極及該上方電極。 29.如申請專利範圍第25項所述形成半導體晶片之 方法,其中形成該介電層至少包含由化學氣相沉積、物理 氣相沉積、原子層沉積及旋塗式塗佈其中之一所形成之該 介電層。23
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US10/938,480 US20060055065A1 (en) | 2004-09-10 | 2004-09-10 | HV-MOS and mixed-signal circuit structure with low-k interconnection |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| TW200629525A TW200629525A (en) | 2006-08-16 |
| TWI299561B true TWI299561B (en) | 2008-08-01 |
Family
ID=36033056
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| TW094130923A TWI299561B (en) | 2004-09-10 | 2005-09-08 | A hv-mos and mixed-signal circuit structure with low-k interconnection |
Country Status (3)
| Country | Link |
|---|---|
| US (1) | US20060055065A1 (zh) |
| CN (1) | CN1770449A (zh) |
| TW (1) | TWI299561B (zh) |
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8247870B2 (en) | 2006-09-26 | 2012-08-21 | O2Micro, Inc. | Power MOSFET integration |
| US8278712B2 (en) | 2007-09-25 | 2012-10-02 | O2Micro Inc. | Power MOSFET integration |
Families Citing this family (7)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| KR100833491B1 (ko) * | 2005-12-08 | 2008-05-29 | 한국전자통신연구원 | 임베디드 상변화 메모리 및 그 제조방법 |
| US8231692B2 (en) * | 2008-11-06 | 2012-07-31 | International Business Machines Corporation | Method for manufacturing an electronic device |
| US9135978B2 (en) | 2012-07-11 | 2015-09-15 | Micron Technology, Inc. | Memory programming methods and memory systems |
| KR101557841B1 (ko) * | 2012-12-07 | 2015-10-06 | 제일모직주식회사 | 이방 전도성 필름 |
| US9293196B2 (en) | 2013-03-15 | 2016-03-22 | Micron Technology, Inc. | Memory cells, memory systems, and memory programming methods |
| US10097182B2 (en) | 2014-12-31 | 2018-10-09 | Stmicroelectronics, Inc. | Integrated circuit layout wiring for multi-core chips |
| US10102327B2 (en) | 2014-12-31 | 2018-10-16 | Stmicroelectronics, Inc. | Integrated circuit layout wiring for multi-core chips |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US5426526A (en) * | 1991-04-05 | 1995-06-20 | Sharp Kabushiki Kaisha | Reflection type single crystal silicon substrate liquid crystal display device and system |
| US6432808B1 (en) * | 1999-12-03 | 2002-08-13 | Xilinx, Inc. | Method of improved bondability when using fluorinated silicon glass |
| US6780727B2 (en) * | 2002-04-25 | 2004-08-24 | Chartered Semiconductor Manufacturing Limited | Method for forming a MIM (metal-insulator-metal) capacitor |
| KR100518577B1 (ko) * | 2003-05-26 | 2005-10-04 | 삼성전자주식회사 | 원 타임 프로그래머블 메모리 소자 및 이를 포함하는반도체 집적회로와 그 제조방법 |
| CN100377321C (zh) * | 2004-06-28 | 2008-03-26 | 中芯国际集成电路制造(上海)有限公司 | 用于高电压操作的金属氧化物半导体器件及其制造方法 |
-
2004
- 2004-09-10 US US10/938,480 patent/US20060055065A1/en not_active Abandoned
-
2005
- 2005-09-08 TW TW094130923A patent/TWI299561B/zh not_active IP Right Cessation
- 2005-09-09 CN CN200510098691.4A patent/CN1770449A/zh active Pending
Cited By (2)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| US8247870B2 (en) | 2006-09-26 | 2012-08-21 | O2Micro, Inc. | Power MOSFET integration |
| US8278712B2 (en) | 2007-09-25 | 2012-10-02 | O2Micro Inc. | Power MOSFET integration |
Also Published As
| Publication number | Publication date |
|---|---|
| US20060055065A1 (en) | 2006-03-16 |
| CN1770449A (zh) | 2006-05-10 |
| TW200629525A (en) | 2006-08-16 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US9275936B2 (en) | BEOL structures incorporating active devices and mechanical strength | |
| JP2974211B2 (ja) | Soi半導体デバイス | |
| US9412736B2 (en) | Embedding semiconductor devices in silicon-on-insulator wafers connected using through silicon vias | |
| US20210358794A1 (en) | 3d semiconductor device and structure with nand logic | |
| TW201021196A (en) | Semiconductor device and fabrication method thereof | |
| US11901210B2 (en) | 3D semiconductor device and structure with memory | |
| US20210159110A1 (en) | 3d semiconductor device and structure | |
| US20210159108A1 (en) | Method for processing a 3d integrated circuit and structure | |
| US11056387B2 (en) | Method for forming three-dimensional integrated wiring structure and semiconductor structure thereof | |
| US20210125852A1 (en) | 3d semiconductor device and structure | |
| US11508605B2 (en) | 3D semiconductor memory device and structure | |
| US11804396B2 (en) | Methods for producing a 3D semiconductor device and structure with memory cells and multiple metal layers | |
| US11355381B2 (en) | 3D semiconductor memory device and structure | |
| US20230386886A1 (en) | 3d semiconductor device and structure with bonding | |
| JP2004179506A (ja) | Soi構造を有する半導体基板及びその製造方法及び半導体装置 | |
| US9257525B2 (en) | Systems and methods for forming isolated devices in a handle wafer | |
| US20230420283A1 (en) | Methods for producing a 3d semiconductor device and structure with memory cells and multiple metal layers | |
| US11615977B2 (en) | 3D semiconductor memory device and structure | |
| TWI299561B (en) | A hv-mos and mixed-signal circuit structure with low-k interconnection | |
| US12243765B2 (en) | 3D semiconductor device and structure with metal layers and memory cells | |
| WO2019041890A1 (en) | METHOD FOR FORMING A THREE DIMENSIONAL INTEGRATED WIRING STRUCTURE AND SEMICONDUCTOR STRUCTURE THEREOF | |
| US11521888B2 (en) | 3D semiconductor device and structure with high-k metal gate transistors | |
| US11355380B2 (en) | Methods for producing 3D semiconductor memory device and structure utilizing alignment marks | |
| US20210320026A1 (en) | 3d semiconductor memory device and structure | |
| US10903345B2 (en) | Power MOSFET with metal filled deep sinker contact for CSP |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| MK4A | Expiration of patent term of an invention patent |