[go: up one dir, main page]

TWI298473B - A shift register and a flat panel display apparatus using the same - Google Patents

A shift register and a flat panel display apparatus using the same Download PDF

Info

Publication number
TWI298473B
TWI298473B TW094107438A TW94107438A TWI298473B TW I298473 B TWI298473 B TW I298473B TW 094107438 A TW094107438 A TW 094107438A TW 94107438 A TW94107438 A TW 94107438A TW I298473 B TWI298473 B TW I298473B
Authority
TW
Taiwan
Prior art keywords
signal
circuit
clock
inverter
shift register
Prior art date
Application number
TW094107438A
Other languages
English (en)
Other versions
TW200603043A (en
Inventor
Ching Wei Lin
Chueh Kuei Jan
Original Assignee
Toppoly Optoelectronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toppoly Optoelectronics Corp filed Critical Toppoly Optoelectronics Corp
Publication of TW200603043A publication Critical patent/TW200603043A/zh
Application granted granted Critical
Publication of TWI298473B publication Critical patent/TWI298473B/zh

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Shift Register Type Memory (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of El Displays (AREA)

Description

1298473 14209twf.doc/〇 九、發明說明: 【發明所屬之技術領域】 本發明是有關於一種移位暫存器。 【先前技術】 =位暫存器是-種周知的順序邏輯電路, ίϋί—起之關電路或正反電路的級 路、^f為下一級電路的輸入。移位暫存器中的每一級電 類多號驅動。暫存器廣泛用於各種 貝孓的電子设備,例如平板顯示器。 移位=。所示為習知的移位暫存器電路。如圖所示, rGG接收啟動信號ST,其依序傳輸s個級,從 傳到Latchs。移位暫存器300還配置來用 ?卢U"UT1〜0UTs。移位暫存器3。。基於一時脈信 f i 相時脈信號CLK (下文中稱為“XCLK”) 工,其中XCLK是藉由將時脈信號CLK反相而獲得 :柞脈信號,例如CLK和xclk,係由於其元件的 工作特性而用於習知的移位暫存器中。 圖4A為習知的移位暫存器4〇〇的詳細示意圖。如圖 =’移位暫存器400處理一資料信號st,並基於時脈信 ^ XCLK而工作。移位暫存器400由兩級相鄰的 “路410和420、組成。問鎖電路41〇包括一個反相器 兩個時脈反相器411和415。閃鎖電路420包括-個 反相器423和兩個時脈反相$ 421和425。在問鎖電路柳 5 1298473 14209twf.doc/g 和420中,反相器413和415以及423和425分別連接在 一起而形成一個正反器電路。 下面來描述移位暫存器400的工作情況。其為將信號 ST送給閃鎖電路410的時脈反相器411,並經由反相器413 傳給下一個閂鎖電路420。在閂鎖電路410和420的反相 器413或者423的輸出端可以分別獲得輸出信號組〇UTk 和 OUTk+1 〇 | 為了控制信號ST通過移位暫存器400的過程,因而 閂鎖電路410和420會根據一個或者多個時脈信號的上升 和下降依序閂鎖信號ST。特別地,閂鎖電路410和420 為由兩個時脈信號CLK和XCLK控制。時脈信號CLK和 XCLK分別供給閂鎖電路41〇和42〇的時脈反相器411、 415 和 421 和 425。 圖4B所示為一例時脈信號clk和XCLK。如圖所示, 時脈彳§號CLK和XCLK相位相反,並具有50%的工作週 期。互補時脈信號,例如是CLK和XCLK,由於其時脈反 ^ 相器的工作特性,而被用於習知的移位暫存器中。閂鎖電 路410和420中的時脈反相器,例如時脈反相器4u、415、 421和425 ’其内部結構和工作情況則描述於以下的圖$。 圖5所示為習知時脈反相器的一個例子,例如,時脈 反相器411、415、421和425。特別地,如一時脈反相器 500所示,其處理輸入信號IN的方式為基於一組互補時脈 信號CKN和CKP產生一輸出信號OUT。典型地,時脈反 相器500由兩個P型金屬氧化物半導體(“PMOS”)電 6
1298473 14209twf.doc/g 晶體M卜M2以及兩個N型金屬氧化物半導體(“NMOS”) 電晶體M3和]VI4構成。 輸入信號IN為傳送給PMOS電晶體Ml和NMOS電 晶體M4。同樣’時脈信號QCP和CKN分別傳送給PMOS 電晶體M2和NMOS電晶體M3。時脈信號CKP和CKN 與CLK和XCLK(前面已經於圖4描述過)具有相同的波 形。即,CKP和CKN也是具有相反相位和5〇%的工作週 齡就。隨著時脈信號CKP和CKN由高變到低及由低變 到高,電晶體M2和M3閘控輸入信號IN到其輸出。然後 可以在PMOS電晶體M2和NMOS電晶體M3之間獲得一 輸^言號OUT。因此’ f知的移位暫存器電路中的時脈反 相态的工作為取決於一組互補時脈信號。 由於習知的移位暫存器使用相位相反並具有50%的 =作週期的互補時脈信號,所以其料脈信號的變化或抖 $比較敏感。時脈信號_化可以由各翻素引起,例如 閘控延遲、時脈線路的特性或者溫度的變化。 請參關6所示,其為時脈抖動或變化的— t圖所示,在時間T1中,時脈信號OCP之相位由邏輯古 準位變為邏輯低準位。然而,由 士
的相位並不從邏輯低準位變為 準位日^^虎CKN :間後開始改變其相位= 二而^ :引起電晶體M2相對於電晶體M3工作不同步 ====_,輪 卞胍就之間的相位變化可以造成習 々一根據本發明的實施例,—個移位暫存器包括多數級。 ,亡包括相應的⑽電路,朗鎖電路包含—第一時脈 一^ _門鎖電路。該第-時脈反相器由-第-時脈信 時脈信號控娜輸人信號反相’並且該反相後 从二入^由⑽電關鎖。朗鎖輸人信號作為後序級 錢。在上義多數_偶數級,—第—反相器設 f 相第—時脈反相器的輸人端之前,將輸入信號反 才:以用於相應的閂鎖電路’同時一第二反相器設置於該問 鎖電路的輸出端之後,將朗_輸人信號反相,以作為 在該偶數級巾相應關鎖電路的輸出信號。
1298473 14209twf.d〇c/g 知的暫存器的不正常工作或甚至是失效。 的變Z而需要提供—轉位暫存11 ’其㈣容許時脈信號 【發明内容】 〇π根據本發明的其他實施例,其為提供一種移位暫存 杰’將y數位健與-第-時脈信號和_第二時脈信號同 步依序進彳τ傳輸。該移位暫存器包括多數個依序串聯的 級。每一級包括相應的閂鎖單元,每個閂鎖單元基於上述 ^第一時脈信號和第二時脈錄,對應於輸人信號輸出一 虎。该輸出信號用於後序級作為後序級閂鎖單元的輸入 ^唬。在上述之多數級的偶數級,在閂鎖單元的輸入端之 前設置有-第-反相H ’將該輸人信號進行反相,以用於 相應的問鎖單元。在該f-〗鎖單元的輸出端之後設置有一第 二反相器’㈣關鮮元的細騎反相,並作為在偶 8 1298473 14209twf.doc/g 數級相應的閂鎖電路的輸出信號。
#根據本發明的另外其他的實施例,移位暫存器基於一 弟:時!?信號和—第二時脈信號來處理—輸人信號。該移 位暫存器包括—第—級和—第二級。該第—級包括一第一 =貞電路,基於第—和第二時脈信號將職人信號閃鎖。 ^弟二級包括-第—反相器’將該第—級的輸出進行反 相’二第二_電路’ _到該第—反相器,以及一第二 反相為·’將第二閃鎖電路的輸出進行反相。 為讓本發明之上述和其他目的、特徵和優點能更明顯 =下了文特舉較佳實施例,並配合所附圖式,作詳細說 【實施方式】 時脱多個實施例提出一種移位暫存器,其可容忍 =域的姓和縣。符合本發明顧的移 1=示器(例如,平板顯示器)的驅動電路。在:些 只也列中位暫存||包括多㈣鎖電路 =路=輸人和輸討以配置有反相器。 暫存 同的時脈信號而工作。這兩個時脈: 作週期,並且可以隨意地彼此重疊。 有附s附圖對本發明的實施例進行詳細的描述。所 有附圖中相_者相似的部分使用相_參考標^ 圖1是一例顯示n 100。顯示器1〇〇可 u =器’例如平板顯示器。在本領域的技術” 、他類型的顯示器,例如陰極射線管(CRT)顯示器、液 9 1298473 14209twf.doc/g 晶顯示器(LED),和其他類型的等離子顯示器,都符人本 發明的原理。例如’顯示器⑽可以實施在有機電發二顯 示器(OLED),場發光顯示器(FED)、等離子 板 (PDP)等 卸极 為了便於敍述,以顯示器100實施在多晶矽薄獏帝晶 體液晶顯示器(Poly-Si TFT平板顯示器)來描述。特別 地,顯不器100包括形成於玻璃基板1〇5上的資料驅動電 路110和閘極驅動電路120。端部13〇與積體印 = (PCB) 150用一膜纜線140連接。 圖2A是多晶石夕薄膜電晶體液晶顯示器2〇〇的詳細示 意圖。特別地’圖2A為|會示多晶石夕薄膜電晶體液晶顯示 裝置200的結構。顯示裝置2〇〇可以包括具有像素陣列浙 的玻璃基板205、資料驅動電路21〇和閘極驅動電路·。 一如圖2A所示,資料驅動電路21〇可以耦接到具有μ 條貧料信號、線DL1〜DLM的像素陣列2〇7。開極驅動電路 220也可以經由Ν條掃描信號線GL丨〜GLN麵接到像素陣 列207。在像素陣列207中,在每條資料信號線阳(其 中’1為1〜Μ之間的整數)與每條掃描信號線叫(立中, j為1〜N之間的整數)的交又處,形成一像素咖,厂資 料驅動電路210㈣極驅動電路22〇可以基於各種矩陣架 構(例如’單矩陣或雙矩陣)_到像素_。 ’、 在-些實施例中,資料驅動電路21〇和閘極驅動電路 220可以基於主動矩陣定址來定址像素pixij。但是,其他 類型的定址可以由本發明的其他實施例支援。例如,符合 1298473 14209twf.d〇c/g 本發明原=的顯示器還可以使用被動矩陣定址。 許制ί2Ϊ施例中,驅動電路21 〇* 220為由薄膜電晶 可Γ口,』ϊ於顯示器200中。當然’本領域的技術人員 者心且路210和220可以使用硬體、軟體、動體或 者二的疋件來實施。以下分別參照目2 Β和圖2 C來說 明貧料驅動電路21〇孝口閘極驅動電路220的結構。 一,2Β所示為資料驅動電路21〇的基本結構。如 二,料驅動電路21〇可以包括移位暫存器Μ。、準位轉 ϋlevel shiftei〇 24G、以及緩衝器 25q。下面 組件進一步描述。 二 ,位暫存器230接收一啟動信號STD,並基於時脈作 唬CKD將其傳輸以用於顯示器。移位暫存器23〇可以基 於周知的方法(例如,逐點驅動方法或者逐線驅動方法)土 而工作。移位暫存器230可以用周知的元件來實施和配 置。例如,在-實施例中,移位暫存器可以靜態移 器來實施。 t 準位轉換器240將來自移位暫存器23〇的信號調整 可以啟動開關元件的準位。準位轉換器24〇可以用周二的 元件來實施。 ° 、 緩衝器250是可選擇的’並且能夠控制到像素陣列2〇7 (例如’到線DL1〜DLM)的顯示資料的順序。緩衝器細 還可以使用周知的元件來實施。 圖2C所示為閘極驅動電路22〇的基本結構。如圖所 示,閘極驅動電路可以包括移位暫存器26〇、準位轉^器 1298473 14209twf.doc/g 270和緩衝器280。 移位暫存器260接收啟動信號STS,並基 :其傳輸用於顯示器。移位暫存器26。可以;= 兀件來貫施和配置。例如,在—些實施例中,移位 260可以靜態移位暫存器來實施。 準位轉換器270將來自移位暫存器26〇的信敕 不同ΪΞ! ;8Γ轉換器270可以用周知的元‘來::: ,、^rs 280可以控制送給像素_ 2G7(例如,線阳 藉來2驅動信號的順序,緩衝11 還可簡周知的 # 然’本領域的技術人員可知,在資料驅動電路210 和f極驅動電路挪中,可以包括各種其他元件。例如 驅動電路210和220還可以包括 ^ 和記憶體。 俱/数锝換态 一A所示為符合本發明實施例的移位暫存器700。在 電路210移位暫存裔7〇0可以用於前述的資料驅動 變化和的多個級可以為受限反相器’以容忍時脈 變化所弓丨起二=如’該些反相器可以用作阻止由時脈 处“而必須的緩衝器或延遲元件。另外,誃 二一,可以用於將由時脈變化或抖動引起时錯誤孤立^ 乂二下面將描述該些有界反相器的應用例。 1,3,Γ些f施例中’移位暫存器的奇數級(例如, 級等)可以包括-閃鎖電路,該閃鎖電路基於兩 12 1298473 14209twf.doc/g 個時脈信號而I作。然而’在移位暫存器奇數級和 數級(例如’級2 ’ 4,6等)之間可以配置有反相器。例 如’如圖7所不,在閂鎖電路71〇的輸出端和閂鎖電路wo 的輸入端之間配置有-反相器73〇。在移位暫存哭% 輸出閃鎖電路720和移位暫存器7〇〇的下一級之間配置有 -第-反相m該架構對於設置每個⑽電路的每個 輸入信號的相位為彼此相同是有效的。 一另外,如上所述,移位暫存器700可以基於兩伽夺脈 信號而工作。在各個實施例中,該兩個時脈信號的工作週 期可以配置為非50%,而且,該兩個時脈信號可以在任音 數量的邏輯低準位重疊(〇-〇重疊)或邏輯高準位重疊(1 = 重疊)。 如圖所示’移位暫存器700可以包括相鄰的閃鎖電路 710和720。在閂鎖電路71〇和720之間可以設置有一第一 反相态730。另外,在閂鎖電路720和移位暫存哭7〇〇 下-級(圖中未示)之間可以設置有-第二反^ 問鎖電路710可以包括一反相器7丨3和兩個時脈反相 斋711和715。如圖所示,反相器713和時脈反相器715 連接在一起形成一個正反電路。在工作期間,啟動信號ST 傳送給時脈反相器711,並經由反相器713傳送給^多^暫 存器700的下一級。在時脈反相器7U和715的^制端配 置有一第一時脈信號CLK1和一第二時脈信號CLK2。這 樣,閂鎖電路710將閂鎖從前面的閂鎖電路(圖中未緣示) 所接收的啟動信號st,並且回應兩個時脈信號CLK1和 13 1298473 14209twf.doc/g CLK2的上升和下降,將閂鎖的信號傳送給後序的閂鎖電 路(例如,閂鎖電路720)。從閂鎖電路710所得的輸= OUTk還可以從反相器713的輸出獲得。 閂鎖電路720可以包括一個反相器723和兩個時脈反 相器721和725。反相器723和時脈反相器725連接形成 •一正反電路。在工作期間,將閂鎖電路710的輪出用^閂 鎖電路720的輸入。在一些實施例中,閂鎖電路71〇的輸 A 出首先由第一反相器730進行反相,然後輸入到閂鎖電路 720的時脈反相器721。與閂鎖電路710類似,閂鎖電路 720可以基於兩個時脈信號CLK1和CLK2的上升和下降 來工作。然後,時脈反相器721的輸出被閂鎖,並經由反 相器723傳送給下一級。然後,反相器723的輸出可以由 反相器740進行反相。那麼就可以從反相器74〇的輸出猂 得一輸出信號OUTk+Ι。 又 圖8所示為一例時脈信號CLK1和CLK2的波形,其 可以用於本發明的貫施例中。在圖示的實施例中,該第一 鲁 時脈信號CLK1的工作週期小於50%,並且第二時脈作號 CLK2的工作週期也小於50%。本發明的各個實施例 使用小於50%的工作週期,以確保在這些信號的邊緣之間 有一定間隔或擴展。當然,本領域的技術人員可知,本發 明不同的實施例可以使用其他的工作週期。在其他 = 中,時脈信號CLK1和CLK2可以任意重疊。 圖9所示為一例時脈信號CLK1和CI^K2的波形,其 中這兩個波形重疊。如圖所示,在時間段ρι,該第一時脈 1298473 14209twf.doc/g k唬CLK1和該第二時脈信號CLK2在邏輯高準位重疊 (M重豐)。在時間段P2,該第一時脈信號CLK1和該第 一時脈信號CLK2在邏輯低準位重疊(〇_〇重疊)。
圖=所示為符合本發明實施例的一 K級移位暫存器 1000的貫施例。如上所述,移位暫存器1〇〇〇可以實施於 平板顯示裝置中的資料驅動電路或者閘極驅動電路中。如 ,所示,移位暫存器i _包括k _鎖電路鍵 '然而,在 每個偶數級上例如,級2,4,6等),該問鎖電路包括兩個 附加的反相态。如上所述,該些附加反相器可以用來緩衝 或者隔離由於時脈變化或抖動而產生的失誤。 _ 士在工作期間,啟動信號基於第一時脈信號CLK1和第 二時脈信號CLK2依序從問鎖電路Latchl傳輸
(例如,為在—些實施例中,控制信號聊和〇12 的工作週期配置為非50%。這樣,時脈信號和cLk2 的邊緣之間或許會有—所需關隔或擴展。在—些實施例 中’該特性用來允許暫存!I 1000的元件,例如pM〇 者ΝΜ=電晶體正常卫作。然而’在另—些移位暫存器 1〇〇〇的實施例巾,該第—時脈錢CLK1和該第 二 號CLK2彼此任意重疊。 ° 雖然本發明已以較佳實施例揭露如上,然其並非用以 :艮J本發明’任何熟習此技藝者’林脫離本發明之精神 和辄圍内’當可作些許之更動與潤飾,因此本發明之 範圍當視後附之申請專利範圍所界定者為準。 ’、叹 【圖式簡單說明】 15 1298473 14209twf.doc/g 圖1不依照本發明一較佳實施例的一麵示器(下 文中稱為“p〇miTFTLCD,,)的方塊示意圖。 圖2A繪不依照本發明一較佳實施例的一種多晶矽薄 膜電晶體液晶顯示器(Po㈣TFT LCD)的方塊示意圖。 圖2B %不依照本發明—較佳實施例的一種資料 電路。 4 電路 圖2C !會不依照本發明_較佳實施例的一種間極驅動 〇 圖3緣示為習知移位暫存器的方塊示意圖。 鎖電Ξ»4Α搶示為圖3中的移位暫存器中的兩個相鄰的閃 圖4Β緣示為用於圖4Α的問鎖電路的時脈信號。 相器圖5綠示為習知實施於圖4所示的_電路的時脈反 % 圖6緣示為用於圖4Α_鎖電路的時脈信號。 圖7騎摊财糾—較佳f施 盗的相鄰⑽電路。 ^和圖9騎示依照本制—較佳實施例的一種 、圖7所不的移位暫存器的閂鎖電路的時脈信號。 〜圖鱗示依照本發明—較佳實施例的二種 =盗中的⑽鶴電路或相極轉電路的移位暫^‘‘、、 【主要元件符號說明】 〇〇。 工〇〇 :顯示器 1〇5、205 ·玻璃基板 1298473 14209twf.doc/g 110、210 :資料驅動電路 120、220 :閘極驅動電路 130 ·•端部 140 :膜纜線 150 :積體印刷電路板 200 :顯示裝置 207 :像素陣列
230、260、400、700、1000 :移位暫存器 240、270 :準位轉換器 250、280 :緩衝器 300 :移位暫存器電路 400 :準位轉換器 410、 420、710、720 :閂鎖電路 411、 415、421、425、500、711、715、721、725 :時 脈反相器 413、423、713、723 :反相器 730 :第一反相器 740 :第二反相器
Ml、M2、M3、M4 :電晶體 17

Claims (1)

1298473 14209twf.doc/g 十、申請專利範圍: 1·一種移位暫存器,包括: 多數級,其中每一級包括相應的一閂鎖電路,該閂鎖 電路包括一第一時脈反相器和一閂鎖電路,該第一時脈反 相器由一第一時脈信號和一第二時脈信號控制,以將輸入 b號進行反相,並且經反相的輸入信號由該閂鎖電路閂 . 鎖,且該閂鎖的輸入信號作為後序級的輸入信號;以及 • 其中,在該些級的每一偶數級,在該第一時脈反相器 的輸入端之前設置有一第一反相器,將輸入信號進行反相 以用於相應的該閂鎖電路,且,在該閂鎖電路的輸出端之 後Y又置有一苐—反相器,將閂鎖的輸入信號進行反相,以 作為在該偶數級中的相應的該閂鎖電路的輪出信號。 2·如申請專利範圍第1項所述之移位暫存器,其中每 =閂鎖電路包括一第三反相器和一第二時脈反相器,該第 二反相器的輸入端連接到該第一時脈反相器的輸出和該第 •,,脈反相器的輸出,該第二時脈反相器的輸入端連接到 该第三反相器的輸出;以及 其中,忒第二時脈反相器由該第一時脈信號和該第二 時脈信號進行控制。 々3·如申請專利範圍第1項所述之移位暫存器,其中, 第一時脈信號和第二時脈信號的工作週期不等於5〇%。 、4·如申請專利範圍第1項所述之移位暫存器,其0中所 述的第一時脈信號和第二時脈信號彼此重疊。 /、 5·種如申請專利範圍第1項所述之移位暫存器的平 18 i ㈣ 473 moWwf.doc/g 板顯示器,包括: 掃描信號線,從該些資_ 素的多數條 的-掃描信號同步,提供給像上描信號線提供 料; 京用於圖像顯示的一圖像資 一資料驅動電路,與指定的 圖像資料_較料錢線;、UR步依序輪出該 一閘極驅動電路,與指定的 掃描信號_些掃描信號線;、11相步依序輪出該 其中,該資料驅動電路包括_ 的電路。 、。就、、泉接收该圖像資料 該資料親動電路和括其中 ί像ΐ=Γ起,形成於構成該平板二= 作為構成驅動器的電路元件。 該平===1=㈣板崎置,其中 該平::主其+ 板顯9示—裝專利細第1項所狀紐暫存器的平 一平板’包括錄個排成行和列的像素設置用於列 1298473 14209twf.doc/g 像素的多數條資料信號線,以及設 一 掃描信號線,從該些資料信號線^ 2像素的多數條 的一掃描信號同步,提供給像:w二知描信號線提供 料; _於圖軸示的-圖像資 一資料驅動電路,與指定的 圖像資料到該些資料信號線;、序L唬同步依序輸出該
一閘極驅動電路,與指定的順 掃描信號到該些掃描信號線;、βk同ッ依序輸出該 其中,該些掃描信號線驅動哭 為根獅描錢線铸將崎締财位元的=器’作 m料纖㈣9項所述之平 該貧料驅輯路和該_轉電 :置= 成像素的元件-起,形成料mu包括與構 φ成於構成該平板顯示器的基板之 上,作為構成驅動器的電路元件。 神凊專利範圍第9項所述之平板顯示裝置,其中 该平板為主動矩陣液晶面板。 12.如申請專利範圍第9項所述之平板顯示裝置,1中 该平板為主動矩陣有機電發光顯示(OLED)面板。 士 Π·一種移位暫存器,用於與一第一時脈信號和一第二 日守脈,制步依序傳輸—數位信號,該移位暫存ϋ包括: 、f數個串連級,每一級包括一相應的閂鎖單元,每個 2鎖單元基於該第一時脈信號和該第二時脈信號,根據一 =入,號輸出一輸出信號,該輸出信號為用於後序級,且 為該後序級的一閂鎖單元的該輸入信號, 20 1298473 14209twf.d〇c/g 入端ill在該些級的每—偶數級’在該_單元的該輸 以用於反將該輸入信號進行反相’ 二反相器,用於將朗鎖單元的輸出進行反 為在偶數級中的該相應的問鎖電路的輸出信號。 請專利範圍第13項所述之移位 =弟—日禮信號和該第二時脈信號的I作週期不等於5〇 # 如申請專利範圍第9項所述之移位暫存器, 弟-日樣信號和該第二時脈信號彼此重疊。 ^ 平板利範圍第13項所述之移位暫存器的 平板,包括多數個排成行和列的像# ,素的多數條資料信號線,以及設置用於行像;數歹】 掃描信號線’從㈣信縣與伴^ :7掃描信號同步,提供給像素用於圖像= 圖像資信=定的順序信號同步依序輪出該 掃描的順序信號同步依序輪出該 採檨歸料驅動電路包括'移位暫翻,為依序將 =㈣多位元來根據該些資料信號線接收該圖像資料: 21 1298473 14209twf.doc/g π.如申請專利範圍第16項所述之平板顯示器,盆中 該貧料驅動電路和該閘極驅動電路至少 動起’形成於構成該平板顯示器的ί: 上,作為構成驅動器的電路元件。 專利範圍第16項所述之平板顯示器,其中 邊平板為主動矩陣液晶面板。 料範圍第16項所述之平板顯示器,其中 该平板為主動矩陣有機電發光顯示器(OLED)面板。 20.-種如申請專利範圍第 平板顯示裝置,包括·· 、心秒位f存為的 掃描信號線,·由資嶋線,與==二的 信號同步,提供給像素用於圖像顯示的圖ίίί供的純 -資料驅動電路,繼而盥指 匕像貝枓, 出圖像資料到纽條資料信號線,·跡b虎同步用於輸 一間極驅動電路,繼而盥 掃描信號到多數條掃描信號線;、頁序㈣同步指數出 其甲,該掃描信號線驅動器 根據該些掃描信號線依序將該掃描二::暫存器’作為 ,如_咖第20物之的;路。' 中至少該資料驅動電路和該開極驅二裝置’其 成於構成垓平板顯示器的基板之上,/、之一包括形 起,作為構成驅動器的電路元件。/、構成像素的元件一 22 1298473 14209twf.doc/g 22.如申請專利範圍第20項所述之平板顯示裝置,其 中該平板為主動矩陣液晶面板。 、 23·如申請專利範圍第2〇項所述之平板顯示裝置,复 中該平板為主動矩陣有機電發光顯示器(贴⑴面板 ^4.-種雜健器,基於-第—時脈錢和—第 脈信號處理一輸入信號,該移位暫存器包括: 級’包括-第-閃鎖電路,基於該第4夺脈信 唬和一第二時脈信號將該輸入信號閂鎖; 第f級’包括一第一反相器,將該第-級的輸出進 订反接到該第—反相器的—第二_電路;以及 第一反相态,將§亥第一閂鎖電路的輸出進行反。 2一5.,申=專利範圍第24項所述之移位暫存器,其中 μ 日寸脈號具有小於5〇%的工作週期。 兮第2-6日=請專利範圍第24項所述之移位暫存器,其中 以弟―才脈信號具有小於50%的工作週期。 、 27.如申請專職圍第24項所叙移位暫和, μ弟一時脈信號和該第二時脈信號的脈衝彼此重聶。一 括:汉如申請專利範圍第24項所述之移位暫存^,更包 至少—附加級,耦接到該第二級,包括一 路和該第二時脈信號問鎖該第;= 每一第月專利乾圍第24項所述之移位暫存器,Α中 母弟一和第二閂鎖電路包括: 一甲 一第—時脈反相H,基於該第一和該第二時脈信號工 23 1298473 14209twf.doc/g 作; 該時脈ίΐ::輪:置來基於該第-和第二時脈信號傳輪 該正梅_ 29項所,其中 及 第-反相接龍第—時脈反相器的輪出;以 一第二時脈反相器,從該第三反相器 第三反相器的輸入,並且基於該第:、接到该 作。 7邊弟一時脈信號工 24
TW094107438A 2004-07-13 2005-03-11 A shift register and a flat panel display apparatus using the same TWI298473B (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US58766004P 2004-07-13 2004-07-13
US10/980,781 US20060013352A1 (en) 2004-07-13 2004-11-04 Shift register and flat panel display apparatus using the same

Publications (2)

Publication Number Publication Date
TW200603043A TW200603043A (en) 2006-01-16
TWI298473B true TWI298473B (en) 2008-07-01

Family

ID=36703681

Family Applications (1)

Application Number Title Priority Date Filing Date
TW094107438A TWI298473B (en) 2004-07-13 2005-03-11 A shift register and a flat panel display apparatus using the same

Country Status (4)

Country Link
US (1) US20060013352A1 (zh)
JP (1) JP2006031908A (zh)
CN (1) CN100505103C (zh)
TW (1) TWI298473B (zh)

Families Citing this family (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101032945B1 (ko) * 2004-03-12 2011-05-09 삼성전자주식회사 시프트 레지스터 및 이를 포함하는 표시 장치
US8115727B2 (en) * 2006-05-25 2012-02-14 Chimei Innolux Corporation System for displaying image
US7750715B2 (en) * 2008-11-28 2010-07-06 Au Optronics Corporation Charge-sharing method and device for clock signal generation
TW201027502A (en) * 2009-01-15 2010-07-16 Novatek Microelectronics Corp Gate driver and display driver using thereof
CN102708816B (zh) * 2012-03-02 2013-06-12 京东方科技集团股份有限公司 移位寄存器、栅极驱动装置和显示装置
CN103366661A (zh) * 2012-03-30 2013-10-23 群康科技(深圳)有限公司 影像显示系统与双向移位寄存器电路
JP5949213B2 (ja) * 2012-06-28 2016-07-06 セイコーエプソン株式会社 シフトレジスター回路、電気光学装置、及び電子機器
KR102347024B1 (ko) 2014-03-19 2022-01-03 가부시키가이샤 한도오따이 에네루기 켄큐쇼 반도체 장치
KR20160054793A (ko) * 2014-11-07 2016-05-17 에스케이하이닉스 주식회사 쉬프트 레지스터 회로 및 이를 포함하는 메모리 장치
CN104361860B (zh) * 2014-11-19 2017-02-22 京东方科技集团股份有限公司 一种移位寄存器、栅极驱动电路以及显示装置
US9787292B2 (en) * 2016-01-21 2017-10-10 Globalfoundries Inc. High performance multiplexed latches
CN106023901B (zh) * 2016-08-03 2018-07-17 京东方科技集团股份有限公司 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
DE102019106109A1 (de) 2018-04-03 2019-10-10 Taiwan Semiconductor Manufacturing Company, Ltd. Datenspeicherschaltung und -verfahren
US11012057B2 (en) 2018-04-03 2021-05-18 Taiwan Semiconductor Manufacturing Company, Ltd. Data retention circuit and method
TWI704493B (zh) * 2019-05-07 2020-09-11 華邦電子股份有限公司 位元資料移位器
CN111986725B (zh) * 2019-05-24 2022-08-30 华邦电子股份有限公司 比特数据位移器
US11177011B2 (en) 2019-06-22 2021-11-16 Winbond Electronics Corp. Bit data shifter

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4691122A (en) * 1985-03-29 1987-09-01 Advanced Micro Devices, Inc. CMOS D-type flip-flop circuits
JPH01206717A (ja) 1988-02-15 1989-08-18 Hitachi Ltd データラッチ回路及びシフト回路
JPH04263510A (ja) * 1991-02-18 1992-09-18 Nec Corp フリップフロップ回路
JPH05206792A (ja) 1992-01-30 1993-08-13 Nec Ic Microcomput Syst Ltd フリップフロップ回路
JPH06232704A (ja) 1993-02-03 1994-08-19 Nippon Steel Corp フリップフロップ回路
GB9405804D0 (en) * 1994-03-24 1994-05-11 Discovision Ass Scannable latch and method of using the same
TW281726B (zh) * 1994-07-05 1996-07-21 Philips Electronics Nv
JPH0955651A (ja) * 1995-08-15 1997-02-25 Toshiba Corp 論理回路
JP3478033B2 (ja) * 1996-12-30 2003-12-10 ソニー株式会社 フリップフロップ回路
US6204708B1 (en) * 1998-10-29 2001-03-20 Microchip Technology Incorporated Apparatus and method for an improved master-slave flip-flop with non-overlapping clocks
JP3588007B2 (ja) * 1999-05-14 2004-11-10 シャープ株式会社 双方向シフトレジスタ、および、それを用いた画像表示装置
US6437624B1 (en) * 2001-03-15 2002-08-20 International Business Machines Corporation Edge-triggered latch with symmetric complementary pass-transistor logic data path
JP3563377B2 (ja) * 2001-08-02 2004-09-08 Necマイクロシステム株式会社 フリップフロップ回路
US6693476B1 (en) * 2002-07-23 2004-02-17 Broadcom, Corp. Differential latch and applications thereof
JP3783686B2 (ja) * 2003-01-31 2006-06-07 セイコーエプソン株式会社 表示ドライバ、表示装置及び表示駆動方法
JP4628650B2 (ja) * 2003-03-17 2011-02-09 株式会社日立製作所 表示装置およびその駆動方法
KR20050036190A (ko) * 2003-10-15 2005-04-20 삼성전자주식회사 플립플롭

Also Published As

Publication number Publication date
TW200603043A (en) 2006-01-16
CN1758381A (zh) 2006-04-12
CN100505103C (zh) 2009-06-24
JP2006031908A (ja) 2006-02-02
US20060013352A1 (en) 2006-01-19

Similar Documents

Publication Publication Date Title
TWI298473B (en) A shift register and a flat panel display apparatus using the same
CN105096889B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN100401175C (zh) 液晶显示器件
CN102982777B (zh) 显示装置的栅极驱动电路
TW521246B (en) Drive circuit of display unit
TWI331339B (en) Shift register circuit and display drive device
CN105427825B (zh) 一种移位寄存器、其驱动方法及栅极驱动电路
CN108231034B (zh) 移位寄存器单元、栅极驱动电路、显示面板及显示装置
WO2017020549A1 (zh) 移位寄存器、栅极驱动电路、显示面板的驱动方法、显示装置
TWI473069B (zh) 閘極驅動裝置
CN104978943A (zh) 一种移位寄存器、显示面板的驱动方法及相关装置
WO2014015633A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN105427790B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
WO2014173025A1 (zh) 移位寄存器单元、栅极驱动电路与显示器件
CN107452351A (zh) 一种移位寄存器、其驱动方法、驱动控制电路及显示装置
WO2018126723A1 (zh) 移位寄存器单元电路及其驱动方法、栅极驱动电路和显示装置
CN106504692B (zh) 一种移位寄存器、其驱动方法、栅极驱动电路及显示装置
CN104269145A (zh) 一种移位寄存器、栅极驱动电路及显示装置
CN205564251U (zh) 移位寄存器、栅极驱动电路、阵列基板
CN106887209A (zh) 移位寄存器单元及其驱动方法、移位寄存器以及显示装置
JP2020532033A (ja) シフトレジスター及びその駆動方法、ゲート駆動回路、並び表示装置
CN106448533A (zh) 移位寄存器单元、栅极扫描电路、驱动方法、显示装置
JP2006259753A5 (zh)
TWI222050B (en) Semiconductor device, display device, and signal transmission system
CN107154235A (zh) 扫描移位电路、触控移位电路、驱动方法及相关装置

Legal Events

Date Code Title Description
MM4A Annulment or lapse of patent due to non-payment of fees